BR112016027604B1 - Circuito, substrato de display e dispositivo de display - Google Patents

Circuito, substrato de display e dispositivo de display Download PDF

Info

Publication number
BR112016027604B1
BR112016027604B1 BR112016027604-3A BR112016027604A BR112016027604B1 BR 112016027604 B1 BR112016027604 B1 BR 112016027604B1 BR 112016027604 A BR112016027604 A BR 112016027604A BR 112016027604 B1 BR112016027604 B1 BR 112016027604B1
Authority
BR
Brazil
Prior art keywords
distance
circuit
cofs
cof
adjacent
Prior art date
Application number
BR112016027604-3A
Other languages
English (en)
Inventor
Xingchen SHANGGUAN
Pan Li
Jian Xu
Yongda Ma
Original Assignee
Boe Technology Group Co., Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Boe Technology Group Co., Ltd filed Critical Boe Technology Group Co., Ltd
Publication of BR112016027604B1 publication Critical patent/BR112016027604B1/pt

Links

Abstract

CIRCUITO, SUBSTRATO DE DISPLAY E DISPOSITIVO DE DISPLAY. A presente invenção refere-se a um circuito, a um substrato de display e a um dispositivo de display. O circuito compreende vários módulos de circuito (101). Pelo menos um dos módulos de circuito (101) é distanciado, respectivamente, dos dois módulos de circuito (101) adjacentes a ele por uma primeira distância e uma segunda distância, em que a primeira distância é inferior à segunda distância, e o valor absoluto da diferença entre a segunda distância e a primeira distância não é igual a qualquer múltiplo inteiro da primeira distância. Com o critério específico descrito sendo satisfeito pelas distâncias entre o pelo menos um dos módulos de circuito (101) e quaisquer dos dois módulos de circuito (101) adjacentes a ele, o pelo menos um dos módulos de circuito (101) é impedido de ser disposto na posição intermediária de um campo de onda estacionária entre os dois módulos de circuito (101) adjacentes, desse modo, reduzindo as interferências de uma onda estacionária em um sinal de transmissão, e diminuindo a distorção de sinal e a atenuação de sinal.

Description

CAMPO DA INVENÇÃO
[0001] A presente invenção refere-se ao campo da tecnologia de exibição e, particularmente, refere-se a um circuito, a um substrato de display e a um dispositivo de display.
ANTECEDENTES DA INVENÇÃO
[0002] Na indústria, um circuito lógico digital é geralmente considerado como um circuito de alta velocidade, se a frequência do circuito atingir ou exceder a faixa de 45 MHz ~ 50 MHz, e circuitos funcionando dentro dessa faixa utilizam certo percentual (por exemplo, 1/3) de todo o sistema eletrônico. A transmissão e a reflexão de ondas eletromagnéticas são fenômenos básicos em um circuito de alta velocidade. Especificamente, quando da propagação em uma linha de sinal, um sinal vai ser intensamente refletido no caso de um obstáculo. A incompatibilidade com uma impedância excessiva pode mesmo fazer com que o sinal, em um circuito, gere uma onda estacionária. A onda estacionária gera um sinal muito forte ou fraco em certa região, o que dificulta o recebimento do sinal, na pior condição, pode ocorrer uma grave distorção do sinal, um receptor não pode até mesmo entender o sinal, e a distorção do sinal pode ficar ainda mais grave com o aumento na frequência do sinal.
[0003] Em um painel de display de cristal líquido, uma grande quantidade de dados precisa ser transmitida de um controlador de sincronização a um acionador da fonte. A técnica de sinal diferencial é geralmente adotada no processo de transmissão de dados, e um sinal se propaga na forma de onda eletromagnética em uma linha de sinal diferencial. Com um maior aumento na resolução do painel de display de cristal líquido, uma frequência de transmissão de dados é aumentada ainda mais. Atualmente, as frequências de transmissão de dados, em alguns dispositivos de display de cristal líquido, chegam à faixa de micro-ondas (300 MHz a 300 GHz). No entanto, as características mencionadas acima de um circuito de alta frequência limitam o projeto de uma linha de sinal de transmissão, pois um sinal passa inevitavelmente por um transmissor de sinal, um receptor de sinal e um terminal, no processo de ser transmitido a partir do controlador de sincronização para o acionador da fonte. A incompatibilidade de impedância pode possivelmente ocorrer em qualquer um dentre transmissor de sinal, receptor de sinal e terminal. Se a incompatibilidade de impedância ocorrer, uma onda estacionária pode ser gerada, e, desse modo, podem ocorrer distorção e atenuação do sinal.
SUMÁRIO DA INVENÇÃO
[0004] Para solucionar o problema mencionado acima, a presente invenção proporciona um circuito, um substrato de display e um dispositivo de display, que são usados para resolver o problema de distorção de sinal e atenuação de sinal, provocadas pela interferência da onda estacionária na técnica anterior.
[0005] Para esse fim, a presente invenção proporciona um circuito, que inclui vários módulos de circuito, para pelo menos um dos módulos de circuito, as distâncias do módulo de circuito de dois módulos de circuito adjacentes a ele são uma primeira distância e uma segunda distância, respectivamente, a primeira distância é menor do que a segunda distância, e o valor absoluto da diferença entre a segunda distância e a primeira distância não é igual a um múltiplo inteiro da primeira distância.
[0006] Opcionalmente, uma relação do valor absoluto da diferença entre a primeira distância e a segunda distância para a soma da primeira distância e da segunda distância é maior do que um valor predeterminado.
[0007] Opcionalmente, o valor predeterminado é 0,1048.
[0008] Opcionalmente, os módulos de circuito são COFs, e os COFs são conectados a um circuito de controle de sincronização.
[0009] Opcionalmente, os módulos de circuito são COGs, e os COGs são conectados a um circuito de controle de sincronização.
[0010] Opcionalmente, o circuito inclui ainda uma primeira placa de circuito impresso, na qual várias áreas de ligação, correspondentes, respectivamente, aos COFs são proporcionadas, vários dedos de ouro primários são proporcionados em cada área de ligação, e cada COF é conectado à primeira placa de circuito impresso pela área de ligação correspondente.
[0011] Opcionalmente, uma distância entre quaisquer dois COFs adjacentes é a primeira distância, e a primeira distância e a segunda distância se alternam entre si.
[0012] Opcionalmente, os módulos de circuito incluem COFs, uma parte dos COFs forma um primeiro conjunto de COFs, o resto dos COFs forma um segundo conjunto de COFs, e o primeiro conjunto de COFs e o segundo conjunto de COFs são, respectivamente, conectados ao circuito de controle de sincronização.
[0013] Opcionalmente, os módulos de circuito incluem COGs, uma parte dos COGs forma um primeiro conjunto de COGs, o resto dos COGs forma um segundo conjunto de COGs, e o conjunto formado pelo resto dos COGs e o segundo conjunto de COGs é, respectivamente, conectado ao circuito de controle de sincronização.
[0014] Opcionalmente, o módulo de circuito inclui ainda uma segunda placa de circuito impresso, na qual várias áreas de ligação, correspondentes, respectivamente, aos COFs são proporcionadas, vários dedos de ouro primários são proporcionados em cada área de ligação, e cada COF é conectado à segunda placa de circuito impresso pela área de ligação correspondente.
[0015] Opcionalmente, uma distância entre quaisquer dois COFs adjacentes é a primeira distância ou a segunda distância, e a primeira distância e a segunda distância se alternam entre si.
[0016] O primeiro conjunto de COFs inclui um primeiro COF e um terceiro COF, o segundo conjunto do COFs inclui um segundo COF e um quarto COF, em que os primeiro e segundo COFs são adjacentes entre si, os terceiro e primeiro COFs são adjacentes entre si, os quarto e segundo COFs são adjacentes entre si, e uma distância entre o primeiro COF e o terceiro COF é igual ou aproximadamente igual àquela entre o segundo COF e o quarto COF.
[0017] Opcionalmente, para pelo menos uma das áreas de ligação, as distâncias da área de ligação das duas áreas de ligação adjacentes a ela são uma primeira distância de ligação e uma segunda distância de ligação, respectivamente, a primeira distância de ligação corresponde à primeira distância, a segunda distância de ligação corresponde à segunda distância, a primeira distância de ligação é K1 vezes maior do que a primeira distância, e a segunda distância de ligação é K2 vezes maior do que a segunda distância, em que ambos K1 e K2 são superiores a 1.
[0018] Opcionalmente, K1 varia de 1,01 a 1,10, e K2 varia de 1,01 a 1,10.
[0019] Opcionalmente, K1 é igual a K2.
[0020] Opcionalmente, ambos K1 e K2 são iguais a 1,05.
[0021] Opcionalmente, vários dedos de ouro secundários são proporcionados entre as áreas de ligação adjacentes, e os dedos de ouro secundários e os dedos de ouro primários são formados simultaneamente.
[0022] A presente invenção proporciona ainda um substrato de display, incluindo qualquer um dos circuitos mencionados acima.
[0023] A presente invenção proporciona ainda um dispositivo de display compreendendo o substrato de display mencionado acima.
[0024] A presente invenção apresenta as seguintes vantagens benéficas: em um circuito, um substrato de display e um dispositivo de display proporcionados pela presente invenção, as distâncias de pelo menos um módulo de circuito de dois módulos de circuito adjacentes a ele satisfazem a condição específica mencionada acima, de modo que pelo menos um módulo de circuito pode ser impedido de ser posicionado na posição intermediária do campo da onda estacionária, entre os dois módulos de circuito adjacentes a ele, por conseguinte, a interferência da onda estacionária nos sinais de transmissão é reduzida, e a distorção de sinal e a atenuação de sinal são abrandadas.
BREVE DESCRIÇÃO DOS DESENHOS
[0025] A Figura 1 é um diagrama esquemático de uma estrutura de um circuito proporcionada por uma primeira concretização da presente invenção.
[0026] A Figura 2 é um diagrama esquemático de uma estrutura de uma primeira placa de circuito impresso proporcionada por uma primeira concretização da presente invenção.
[0027] A Figura 3 é um diagrama esquemático de ligação da primeira placa de circuito impresso com os COFs, na primeira concretização da presente invenção.
[0028] A Figura 4 é um diagrama esquemático de forma de onda de ondas estacionárias geradas na primeira concretização da presente invenção.
[0029] A Figura 5 é um diagrama de forma de onda de sinais de transmissão na primeira concretização da presente invenção.
[0030] A Figura 6 é um diagrama esquemático de uma estrutura de um circuito proporcionada por uma segunda concretização da presente invenção.
[0031] A Figura 7 é um diagrama esquemático de uma estrutura de uma segunda placa de circuito impresso proporcionada por uma segunda concretização da presente invenção.
[0032] A Figura 8 é um diagrama esquemático de ligação da segunda placa de circuito impresso com os COFs, na segunda concretização da presente invenção.
DESCRIÇÃO DETALHADA DAS CONCRETIZAÇÕES
[0033] Para permitir que aqueles versados na técnica entendam melhor as soluções técnicas da presente invenção, o circuito, o substrato de display e o dispositivo de display, proporcionados pela presente invenção, vão ser descritos detalhadamente abaixo em conjunto com os desenhos em anexo.
PRIMEIRA CONCRETIZAÇÃO
[0034] A Figura 1 é um diagrama esquemático de uma estrutura de um circuito proporcionada por uma primeira concretização da presente invenção. Como mostrado na Figura 1, o circuito inclui vários módulos de circuito, que podem ser dispostos em uma linha. Para pelo menos um dos módulos de circuito, as distâncias do módulo de circuito dos dois módulos de circuito adjacentes a ele são uma primeira distância e uma segunda distância, respectivamente. A primeira distância é menor do que a segunda distância, e o valor absoluto da diferença, entre a segunda distância e a primeira distância, não é igual um múltiplo inteiro da primeira distância. Isto é, a primeira distância e a segunda distância satisfazem uma determinada condição, de modo que o pelo menos um módulo de circuito seja impedido de ser posicionado na posição intermediária do campo da onda estacionária, entre os dois módulos de circuito adjacentes a ele, isto é, o pelo menos um módulo de circuito é impedido de ser posicionado em um antinodo da onda estacionária, por conseguinte, a interferência da onda estacionária nos sinais de transmissão é reduzida, e a distorção de sinal e a atenuação de sinal são abrandadas.
[0035] Opcionalmente, a relação do valor absoluto da diferença, entre a primeira distância e a segunda distância, para a soma da primeira distância e da segunda distância é maior do que um valor predeterminado.
[0036] De preferência, o valor predeterminado é 0,1048.
[0037] Nessa concretização, os módulos de circuito são COFs (Chips sobre Filmes) 101, os COFs 101 são conectados, em série ou em paralelo, com um circuito de controle de sincronização 102, respectivamente, e o modo de conexão não é limitado na presente invenção. Em uma aplicação prática, alternativamente, os módulos de circuito podem ser COGs (Chips sobre Vidro), os COGs 101 são conectados, em série ou em paralelo, com o circuito de controle de sincronização, respectivamente, e o modo de conexão não é limitado na presente invenção.
[0038] Deve-se notar que outros componentes eletrônicos podem existir entre os COFs, e resistores ou outros componentes eletrônicos podem ser proporcionados em linhas de conexão entre os COFs ou COGs e o circuito de controle de sincronização. Para simplificar a descrição, as suas descrições detalhadas não são apresentadas na presente invenção e não são mostradas nos desenhos em anexo.
[0039] A Figura 2 é um diagrama esquemático de uma estrutura de uma primeira placa de circuito impresso proporcionada por uma primeira concretização da presente invenção, e a Figura 3 é um diagrama esquemático de ligação da primeira placa de circuito impresso com os COFs, na primeira concretização da presente invenção. Como mostrado nas Figuras 2 e 3, o circuito inclui ainda uma primeira placa de circuito impresso 103, várias áreas de ligação 104, que correspondem, respectivamente, aos COFs, são proporcionadas na primeira placa de circuito impresso 103, vários dedos de ouro primários são proporcionados em cada área de ligação 104, e os COFs são conec- tados à primeira placa de circuito impresso pelas áreas de ligação 104 correspondentes.
[0040] A largura da área de ligação 104 corresponde àquela do COF correspondente. Opcionalmente, a largura da área de ligação 104 pode ser ligeiramente maior do que, ligeiramente maior do que ou igual ao COF correspondente. Em uma aplicação prática, em virtude de uma área sem ligação com fio ser proporcionada no COF, geralmente, a largura da área de ligação 104 é ligeiramente menor do que aquela do COF correspondente ou ligeiramente maior do que a largura máxima do COF correspondente, quando o COF é ligado à primeira placa de circuito impresso 103 pela área de ligação 104 correspondente. Deve-se notar que, na Figura 3, para ilustrar a área de ligação 104, a largura da área de ligação 104 é ilustrada para que seja menor do que aquela do COF correspondente, mas a presente invenção não é limitada a essa.
[0041] Além disso, para pelo menos uma das áreas de ligação 104, as distâncias da área de ligação 104 das duas áreas de ligação 104 adjacentes a ele são uma primeira distância de ligação e uma segunda distância de ligação, respectivamente, a primeira distância de ligação corresponde à primeira distância, a segunda distância de ligação corresponde à segunda distância, a primeira distância de ligação é K1 vezes maior do que a primeira distância, e a segunda distância de ligação é K2 vezes maior do que a segunda distância, em que ambos os K1 e K2 são superiores a 0.
[0042] De preferência, ambos os K1 e K2 são ligeiramente superiores a 1, em outras palavras, a primeira distância de ligação é ligeiramente maior do que a primeira distância, e a segunda distância de ligação é ligeiramente maior do que a segunda distância. K1 pode ser na faixa de 1,01 a 1,10, e K2 pode ser na faixa de 1,01 a 1,10. Portanto, a largura da área de ligação 104 é ligeiramente menor do que aquela do COF correspondente.
[0043] Opcionalmente, K1 é igual a K2. Por exemplo, ambos os K1 e K2 são iguais a 1,05.
[0044] Nessa concretização, vários dedos de ouro secundários (não mostrados nas figuras) são proporcionados entre as áreas de ligação 104 adjacentes. Os dedos de ouro secundários e os dedos de ouro primários podem ser formados simultaneamente, e podem ser também formados do mesmo material. Em geral, o dedo de ouro secundário é desconectado do dedo de ouro primário, para evitar que um sinal seja introduzido erroneamente do dedo de ouro secundário, e um vão inadequado óbvio entre os COFs pode ser evitado, após os COFs serem ligados na primeira placa de circuito impresso 103 pelas áreas de ligação 104 correspondentes.
[0045] Além disso, no caso no qual a largura da área de ligação 104 é ligeiramente menor do que aquela do COF correspondente, após os COFs terem sido ligados à primeira placa de circuito impresso 103 pelas áreas de ligação 104 correspondentes, a projeção ortogonal, na primeira placa de circuito impresso 103, de cada dedo de ouro secundário pode se sobrepor aquelas dos COFs adjacentes ao dito dedo de ouro secundário, de modo que cada dedo de ouro secundário forme um suporte sob as porções de extremidade dos COFs adjacentes a ele, e, desse modo, as porções de extremidade dos respectivos COFs são impedidas de serem danificadas, devido ao vão inadequado.
[0046] Opcionalmente, uma distância entre quaisquer dois COFs adjacentes é a primeira distância ou a segunda distância, e a primeira distância e a segunda distância se alternam entre si. Desse modo, cada módulo de circuito não é posicionado na posição intermediária do campo da onda estacionária, entre os dois módulos de circuito adjacentes a ele, o que reduz ainda mais a interferência de ondas estacionárias nos sinais de transmissão, e ainda diminui a distorção de sinal e a atenuação de sinal.
[0047] O princípio da presente invenção é o seguinte: as distâncias de pelo menos um módulo de circuito de dois módulos de circuito adjacentes a ele satisfazem a condição específica mencionada acima, de modo que pelo menos um módulo de circuito pode ser impedido de ser posicionado na posição intermediária do campo da onda estacionária, entre os dois módulos de circuito adjacentes a ele, por conseguinte, a interferência da onda estacionária nos sinais de transmissão é reduzida, e a distorção de sinal e a atenuação de sinal são diminuídas.
[0048] O princípio da presente invenção é descrito em detalhes abaixo.
[0049] A Figura 4 é um diagrama esquemático de forma de onda de ondas estacionárias geradas na primeira concretização da presente invenção. Como mostrado na Figura 4, uma onda estacionária tem an- tinodos e nodos. A onda estacionária tem uma amplitude mínima nos nodos e tem uma amplitude máxima nos antinodos. Uma vez que a onda estacionária tem a amplitude máxima nos antinodos, a interferência mais forte nos sinais de transmissão ocorre nos antinodos. Se o módulo de circuito for proporcionado próximo do antinodo, uma grave interferência de sinal vai ocorrer, e, portanto, o melhor modo de impedir um sinal de ser perturbado por uma onda estacionária é impedir que o módulo de circuito seja posicionado próximo dos antinodos.
[0050] Com referência à Figura 4, quando o comprimento de um campo da onda estacionária é um múltiplo inteiro do meio comprimento de onda de uma onda estacionária, a onda estacionária fica mais óbvia. Quando o comprimento do campo da onda estacionária é um múltiplo ímpar de meio comprimento de onda da onda estacionária, o antinodo ocorre na posição intermediária do campo da onda estacionária. Pode-se notar que a probabilidade de que o antinodo ocorra na posição intermediária do campo da onda estacionária é muito grande, e, desse modo, o módulo de circuito deve ser impedido de ser posicionado na posição intermediária entre um transmissor e uma fonte de reflexão. Além disso, durante múltiplas reflexões, uma fonte de reflexão pode se tornar um transmissor, e, portanto, considerando a interferência da onda estacionária, ambos o caso no qual um controlador de sincronização serve como uma extremidade geradora de sinal e o caso no qual um acionador da fonte serve como uma extremidade geradora de sinal devem ser considerados.
[0051] É conhecido da análise apresentada acima que uma onda estacionária ocorre quando o comprimento do campo da onda estacionária é um múltiplo inteiro do meio comprimento de onda da onda estacionária, a amplitude da onda estacionária no nodo da onda é zero, e sua amplitude no antinodo é duas vezes maior do que aquela da onda original. Portanto, o comprimento de onda de um sinal de transmissão não deve ser igual a um múltiplo inteiro do meio comprimento de onda da onda estacionária.
[0052] O comprimento de um campo da onda estacionária é: L= n × λ/2, n=1,2,3,…… (1)
[0053] A posição do antinodo é: x=(2k+ 1)λ/4,k=0,1,2,3 …… (2) em que À é o comprimento de onda de uma onda estacionária.
[0054] Pode ser obtida após combinação da fórmula (1) com a fórmula (2) x=(2k+1)L/2n (3)
[0055] É do conhecimento que quando n é um número ímpar, x é igual a L/2, e, desse modo, uma posição correspondente a L/2 é ligada para ser um antinodo, no qual a interferência da onda estacionária é a mais grave.
[0056] Um dispositivo de display FHD (Alta Definição Total) atual- mente dominante é considerado como sendo um exemplo.
[0057] No caso no qual V-total = 2.100, H-total = 1.200, a taxa de restauração é 120 Hz, e a saída de orifício único é estabelecida, um sinal (a seguir referido como sinal LVDS) transmitido de uma interface Mini-LVDS (Sinalização Diferencial de Baixa Voltagem), para conexão do controlador de sincronização e de um acionador de coluna tem uma frequência de 303 MHz, um comprimento de onda de cerca de 0,98 m, e um meio comprimento de onda de 0,48 m. Uma distância entre os COFs adjacentes, na técnica anterior, é cerca de 0,1 m, que não pode satisfazer a condição que provoca a ocorrência de uma onda estacionária. No entanto, com o aumento em ambas a densidade e a frequência de pixels, o comprimento de onda pode ser gradualmente diminuído a um comprimento comparável à distância entre os COFs, e, desse modo, uma onda estacionária ocorre.
[0058] Considerando que a distância entre os COFs adjacentes é 0,1 m, quando o comprimento de onda é 0,2 m, a frequência correspondente é 1,5 GHz, e, desse modo, a primeira onda estacionária ocorre.
[0059] Nesse ponto, n = 1, L = À/2, o antinodo ocorre na posição X, que é igual a L/2. Pode-se saber da análise que a interferência da onda estacionária vai ocorrer, além do mais, a interferência da primeira onda estacionária predomina, e o antinodo ocorre na posição intermediária entre a fonte de reflexão e o transmissor.
[0060] A Figura 5 é um diagrama de forma de onda de sinais de transmissão na primeira concretização da presente invenção. Como mostrado na Figura 5, o sinal LVDS dispara a leitura de dados apenas em orlas ascendentes e orlas descendentes de um sinal CLK (isto é, sinal de clock). Com relação ao sinal LVDS, se ele se mantiver a um alto nível ou a um baixo nível por um certo tempo, pode ser identificado como um sinal de alto nível ou um sinal de baixo nível. Consideran- do que um sinal pode ser identificado como um sinal de alto nível apenas quando sua voltagem é superior a 90 por cento do valor máximo de uma voltagem digital, e for identificado como um sinal de baixo nível apenas quando sua voltagem for inferior a 10 por cento do valor máximo da voltagem digital, um sinal, cuja voltagem é entre 10 a 90 por cento do valor máximo da voltagem digital, não pode ser identificado. Especificamente, se a voltagem do sinal LVDS for entre 10 a 90 por cento do valor máximo da voltagem digital, quando dispara a leitura de dados apenas nas orlas ascendentes e orlas descendentes do sinal CLK, nesse ponto, o sinal LVDS é considerado como sendo perdido. No entanto, as orlas crescentes e as orlas decrescentes existem sempre durante a transmissão de sinal, as orlas ascendentes e as or-las descendentes de um sinal de alta velocidade podem utilizar um maior percentual de todo o período, e a perda de sinal pode ocorrer se uma orla ascendente ou uma orla descendente do sinal CLK ficar alinhada com aquela do sinal LVDS.
[0061] Os valores típicos são apresentados a seguir: a distância entre os COFs adjacentes é 0,1 m, a frequência correspondente é 1,5 GHz, quando o comprimento de onda é 0,2 m, a amplitude do sinal CLK é A, e o coeficiente de reflexão é 0,3.
[0062] O apresentado a seguir pode ser obtido com base nos valores preestabelecidos mencionados acima: a onda incidente é representada como: y=Acos(wt-2xπ/λ) (4) a onda refletida é representada como: y’=-A’cos(wt+2xπ/λ) (5) pode-se derivar que: y+y’=Acos(wt-2xπ/λ)+A’cos(wt+2xπ/λ) = (A-A’)cos(wt-2xπ/λ)+2A’cos(wt)cos(2xπ/λ) (6)
[0063] Pode-se notar que o sinal resultante é uma onda estacioná- ria, se A' = A, é uma onda em propagação se A' = 0, e é uma combinação de onda estacionária e onda em propagação se 0 < A' < A. Um sinal de onda em propagação vai ser avançado ou retardado de certa forma ao ser perturbado por uma onda estacionária, e a leitura de dados é disparada quando y + y' = 0.
[0064] Quando x = 0 (isto é, um antinodo é posicionado na posição intermediária do campo da onda estacionária), o sinal resultante é calculado do seguinte modo: y+y’=(A-A’)cos(wt)+2A’cos(wt)=(A+A’)cos(wt) (7) nesse ponto, a amplitude da posição intermediária do campo da onda estacionária é aumentada significativamente, e o ruído aumentado significativamente vai provocar interferência na transmissão de sinal.
[0065] Um antinodo, a qualquer tempo e em qualquer posição, é calculado como se segue: y+y’=(A-A’)cos(wt-2xπ/λ)+2A’cos(wt)cos(2xπ/λ) (8)
[0066] Na expressão (8) apresentada acima, o primeiro termo é um termo de onda em propagação, cuja amplitude é independente de posição, e o segundo termo é um termo de onda estacionária, cuja amplitude é relacionada à posição e é especificamente: |2A’cos(2xπ/λ)| (9)
[0067] O padrão para determinar um sinal digital como sendo um sinal de alto nível ou um sinal de baixo nível é o seguinte: um sinal com amplitude superior a 90 por cento da amplitude máxima é um sinal de alto nível, e um sinal com uma amplitude inferior a 10 por cento da amplitude máxima é um sinal de baixo nível. Portanto, para garantir que o sinal não seja perturbado, pelo menos a seguinte condição deve ser satisfeita: |2A’cos(2xπ/λ)|<10%×A, i.e., |cos(2xπ/λ)|<5%×A/A’ (10)
[0068] Se A/A'=0,3, o seguinte é obtido: x/λ<-0,0262 ou x/λ>0,0262,e uma vez que a primeira onda estacionária satisfaça a condição que λ =2L, o seguinte pode ser obtido: x<-0,0524L ou x>0,0524L; desse modo, um COF não pode ser proporcionado em uma posição cuja distância da posição intermediária do campo da onda estacionária está dentro de 0,0524L.
[0069] Com referência à Figura 1, considerando que as distâncias entre qualquer COF e dois COFs adjacentes a ele são uma primeira distância L1 e uma segunda distância L2, respectivamente, e L1/L2, se L1 e L2 satisfizerem uma condição que: |L1-L2|/2 > 0,0524x(L1 + L2), cada COF pode ser evitado de ser posicionado na posição intermediária do campo da onda estacionária entre os dois COFs adjacentes a ele no circuito, e, desse modo, a interferência da onda estacionária nos sinais de transmissão é reduzida, e a distorção do sinal e a atenuação do sinal são reduzidas.
[0070] Deve-se notar que os valores dados aos parâmetros, tal como uma distância entre os COFs sendo 0,1 m, a frequência correspondente sendo 1,5 GHz quando o comprimento de onda é 0,2, a amplitude do sinal CLK sendo A, o coeficiente de reflexão sendo 0,3, e assemelhados são meramente exemplificativos, e os parâmetros mencionados acima podem ser, consequentemente, estabelecidos por uma pessoa versada na técnica, com base em condições práticas e no princípio operacional mencionado acima.
[0071] No circuito proporcionado por essa concretização, as distâncias de pelo menos um módulo de circuito de dois módulos de circuito adjacentes a ele satisfazem a condição específica mencionada acima, de modo que pelo menos um módulo de circuito pode ser impedido de ser posicionado na posição intermediária do campo da onda estacionária, entre os dois módulos de circuito adjacentes a ele, a interferência da onda estacionária nos sinais de transmissão é reduzida, e a distorção do sinal e a atenuação do sinal são reduzidas.
[0072] Deve-se notar que o circuito pode incluir várias placas de circuitos impressos primárias 103, nas quais várias áreas de ligação 104, que correspondem aos COFs, respectivamente, são proporcionadas em cada primeira placa de circuito impresso 103, e vários dedos de ouro primários são proporcionados em cada área de ligação 104.
[0073] Opcionalmente, a distância entre dois COFs, que são adjacentes às placas de circuito impresso primárias, respectivamente, e são mais próximas entre si, é maior do que a primeira distância ou a segunda distância.
SEGUNDA CONCRETIZAÇÃO
[0074] A Figura 6 é um diagrama esquemático de uma estrutura de outro circuito proporcionada por uma segunda concretização da presente invenção. Como mostrado na Figura 6, o circuito inclui vários módulos de circuito, que podem ser dispostos em uma linha, e, para pelo menos um dos módulos de circuito, as distâncias do módulo de circuito de dois módulos de circuito adjacentes a ele são uma primeira distância e uma segunda distância, respectivamente, a primeira distância é menor do que a segunda distância, e o valor absoluto da diferença entre a segunda distância e a primeira distância não é igual a um múltiplo inteiro da primeira distância.
[0075] Opcionalmente, uma relação do valor absoluto da diferença entre a primeira distância e a segunda distância para a soma da primeira distância e da segunda distância é maior do que um valor predeterminado.
[0076] De preferência, o valor predeterminado é 0,1048.
[0077] Nessa concretização, como mostrado na Figura 6, os módulos de circuito são os COFs 101, uma parte dos COFs 101 forma um primeiro conjunto de COFs 106, o resto dos COFs 101 forma um segundo conjunto de COFs 107, e o primeiro conjunto de COFs 106 e o segundo conjunto de COFs 107 são, respectivamente, conectados ao circuito de controle de sincronização 102.
[0078] Alternativamente, os módulos de circuito são COGs, uma parte dos COGs forma um primeiro conjunto de COGs, o resto dos COGs forma um segundo conjunto de COGs, e o primeiro conjunto de COGs e o segundo conjunto de COGs são, respectivamente, conectados ao circuito de controle de sincronização (não mostrado nas figuras).
[0079] A Figura 7 é um diagrama esquemático de uma estrutura de uma segunda placa de circuito impresso proporcionada pela segunda concretização da presente invenção, e a Figura 8 é um diagrama esquemático de ligação da segunda placa de circuito impresso com os COFs na segunda concretização da presente invenção. Como mostrado nas Figuras 7 e 8, o circuito inclui ainda uma segunda placa de circuito impresso 105, na qual várias áreas de ligação 104, respectivamente correspondentes aos COFs, são proporcionadas, vários dedos de ouro primários são proporcionados em cada área de ligação 104, e cada COF é conectado à segunda placa de circuito impresso pela área de ligação 104 correspondente.
[0080] Com referência às Figuras 6 e 8, o primeiro conjunto de COFs 106 e o segundo conjunto de COFs 107 podem ser proporcionados na mesma segunda placa de circuito impresso 105. É desnecessário dizer que o primeiro conjunto de COFs 106 e o segundo conjunto de COFs 107 podem ser proporcionados em duas placas de circuito impresso secundárias 105 ligadas eletricamente entre si, respectivamente. Como mostrado na Figura 8, no caso em que o primeiro conjunto de COFs 106 e o segundo conjunto de COFs 107 são pro-porcionados na mesma segunda placa de circuito impresso 105; um primeiro COF 108 no primeiro conjunto de COFs 106 e um segundo COF 109 no segundo conjunto de COFs 107 são adjacentes entre si, um terceiro COF 201 e o primeiro COF 108 no primeiro conjunto de COFs 106 são adjacentes entre si, e a distância entre eles é a primeira distância ou a segunda distância; um quarto COF 202 e o segundo COF 109 no segundo conjunto de COFs 107 são adjacentes entre si, e a distância entre eles é a primeira distância ou a segunda distância. Nesse caso, a distância entre o primeiro COF 108 e o terceiro COF 201 e a distância entre o segundo COF 109 e o quarto COF 202 são iguais ou aproximadamente iguais.
[0081] Opcionalmente, a distância entre o primeiro COF 108 no primeiro conjunto de COFs 106 e o segundo COF 109 no segundo conjunto de COFs 107 é maior do que a primeira distância ou a segunda distância.
[0082] De preferência, uma distância entre quaisquer dois COFs adjacentes é a primeira distância ou a segunda distância, e a primeira distância e a segunda distância se alternam entre si. Desse modo, cada módulo de circuito não é posicionado na posição intermediária do campo da onda estacionária, entre dois módulos de circuito adjacentes a ele, o que reduz ainda mais a interferência de ondas estacionárias nos sinais de transmissão, e diminuem ainda mais a distorção do sinal e a atenuação do sinal.
[0083] Em uma aplicação prática, em virtude uma área sem ligação com fio ser proporcionada no COF, geralmente, a largura da área de ligação 104 é ligeiramente menor do que aquela do COF correspondente ou ligeiramente menor do que a largura máxima do COF correspondente, quando o COF é ligado à segunda placa de circuito impresso 105 pela área de ligação 104 correspondente.
[0084] Além disso, as distâncias entre a área de ligação 104 e as duas áreas de ligação 104 adjacentes a ela são uma primeira distância de ligação e uma segunda distância de ligação, respectivamente, a primeira distância de ligação corresponde à primeira distância, a segunda distância de ligação corresponde à segunda distância, a primei- ra distância de ligação é K1 vezes maior do que a primeira distância, e a segunda distância de ligação é K2 vezes maior do que a segunda distância, em que ambos os K1 e K2 são superiores a 0.
[0085] De preferência, ambos os K1 e K2 são ligeiramente superiores a 1, em outras palavras, a primeira distância de ligação é ligeiramente maior do que a primeira distância, e a segunda distância de ligação é ligeiramente maior do que a segunda distância. K1 pode ser na faixa de 1,01 a 1,10, e K2 pode ser na faixa de 1,01 a 1,10. Por exemplo, ambos os K1 e K2 são iguais a 1,05. Consequentemente, a largura da área de ligação 104 é ligeiramente menor do que aquela do COF correspondente.
[0086] É desnecessário dizer que ambos os K1 e K2 podem ser maiores do que 0 e menor do que ou iguais a 1.
[0087] Nessa concretização, vários dedos de ouro secundários (não mostrados nas figuras) são proporcionados entre as áreas de ligação 104 adjacentes, os dedos de ouro secundários e os dedos de ouro primários podem ser formados simultaneamente, e podem ser também formados do mesmo material. Em geral, o segundo dedo de ouro é desconectado do primeiro dedo de ouro, para evitar que um sinal seja introduzido erroneamente do segundo dedo de ouro, e um vão inadequado óbvio entre os COFs possa ser evitado após os COFs te-rem sido ligados à segunda placa de circuito impresso 105 pelas áreas de ligação 104 correspondentes.
[0088] Além disso, no caso no qual a largura da área de ligação 104 é ligeiramente menor do que aquela do COF correspondente, após os COFs terem sido ligados à segunda placa de circuito impresso 105 pelas áreas de ligação 104 correspondentes, a projeção ortogonal, na segunda placa de circuito impresso 105, de cada dedo de ouro secundário pode se sobrepor aquelas dos COFs adjacentes ao dito dedo de ouro secundário, de modo que cada dedo de ouro secundário forme um suporte sob as porções de extremidade dos COFs adjacentes a ele, e, desse modo, as porções de extremidade de cada COFs são impedidas de serem danificadas devido ao vão inadequado.
[0089] Outra descrição específica do circuito proporcionado pela concretização pode se referir àquela na primeira concretização, e não é apresentada repetidamente no presente relatório descritivo.
[0090] No circuito proporcionado pela concretização, as distâncias de pelo menos um módulo de circuito de dois módulos de circuito adjacentes a ele satisfazem a condição específica mencionada acima, de modo que pelo menos um módulo de circuito possa ser impedido de ser posicionado na posição intermediária do campo da informações NAV, entre os dois módulos de circuito adjacentes a ele, por conseguinte, a interferência da onda estacionária nos sinais de transmissão é reduzida, e distorção do sinal e a atenuação do sinal são reduzidas.
TERCEIRA CONCRETIZAÇÃO
[0091] Essa concretização proporciona um substrato de display, incluindo o circuito proporcionado pela primeira concretização ou pela segunda concretização, e uma descrição específica dele pode se referir à descrição apresentada acima na primeira ou segunda concretização, e não vai ser apresentada repetidamente no presente relatório descritivo.
[0092] O circuito incluído no substrato de display, proporcionado pela concretização, pode impedir que pelo menos um módulo de circuito seja posicionado na posição intermediária do campo da onda estacionária, entre dois módulos de circuito adjacentes a ele, por conseguinte, a interferência da onda estacionária nos sinais de transmissão é reduzida, e a distorção do sinal e a atenuação do sinal são reduzidas.
QUARTA CONCRETIZAÇÃO
[0093] Essa concretização proporciona um dispositivo de display, incluindo o substrato de display proporcionado pela terceira concreti- zação, e a descrição específica dele pode se referir à descrição apresentada acima na terceira concretização e não vai ser apresentada repetidamente no presente relatório descritivo.
[0094] O circuito incluído no dispositivo de display, proporcionado pela concretização, pode impedir que pelo menos um módulo de circuito nele seja posicionado na posição intermediária do campo da onda estacionária, entre dois módulos de circuito adjacentes a ele, por conseguinte, a interferência da onda estacionária nos sinais de transmissão é reduzida, e a distorção do sinal e a atenuação do sinal são reduzidas.
[0095] Deve-se entender que as implementações apresentadas acima são meramente implementações exemplificativas, usadas para explicar o princípio da presente invenção, mas a presente invenção não é limitada a elas. Para aqueles versados na técnica, várias modificações e aperfeiçoamentos podem ser feitos sem que se afaste do espírito e essência da presente invenção, e essas modificações e aperfeiçoamentos são também considerados como ficando dentro do âmbito de proteção da presente invenção.

Claims (19)

1. Circuito, compreendendo uma pluralidade de módulos de circuito (101), em que para pelo menos um módulo de circuito dos módulos de circuito (101), as distâncias do módulo de circuito (101) a partir de dois módulos de circuito (101) adjacentes ao mesmo são um primeiro distância e uma segunda distância, respectivamente, caracterizado por: a primeira distância é menor do que a segunda distância e um valor absoluto de uma diferença entre a segunda distância e a primeira distância não é igual a um múltiplo inteiro da primeira distância.
2. Circuito, de acordo com a reivindicação 1, caracterizado pelo fato de que uma razão do valor absoluto da diferença entre a primeira distância e a segunda distância para uma soma da primeira distância e a segunda distância é maior do que um valor predeterminado.
3. Circuito de acordo com a reivindicação 2, caracterizado pelo fato de que o valor pré-determinado é de 0,1048.
4. Circuito de acordo com qualquer uma das reivindicações 1 a 3, caracterizado pelo fato de que os módulos de circuito (101) são COFs, e os COFs estão conectados a um circuito de controle de temporização (102).
5. Circuito de acordo com qualquer uma das reivindicações 1 a 3, caracterizado pelo fato de que os módulos de circuito (101) são COGs, e os COGs estão conectados a um circuito de controle de temporização (102).
6. Circuito, de acordo com a reivindicação 4, caracterizado pelo fato de que o circuito compreende ainda uma primeira placa de circuito impresso (103), na qual uma pluralidade de áreas de ligação (104), respectivamente correspondentes aos COFs, são fornecidas, uma pluralidade de primeiros dedos de ouro são fornecidos fornecido em cada área de ligação (104), e cada COF é conectado à primeira placa de circuito impresso (103) através da área de ligação correspondente (104).
7. Circuito, de acordo com a reivindicação 6, caracterizado pelo fato de que uma distância entre quaisquer dois módulos de circuito adjacentes (101) é a primeira distância ou a segunda distância, e a primeira distância e a segunda distância alternam uma com a outra.
8. Circuito, de acordo com a reivindicação 4, caracterizado pelo fato de que uma parte dos COFs (101) formam um primeiro conjunto COF (106), o resto dos COFs (101) formam um segundo conjunto COF (107), e o primeiro O conjunto COF (106) e o segundo conjunto COF (107) são conectados ao circuito de controle de temporização (102), respectivamente.
9. Circuito, de acordo com a reivindicação 5, caracterizado pelo fato de que uma parte dos COGs forma um primeiro conjunto COG, o resto dos COGs forma um segundo conjunto COG e o primeiro conjunto COG e o segundo conjunto COG são conectados ao controle de tempo circuito (102), respectivamente.
10. Circuito, de acordo com a reivindicação 8, caracterizado pelo fato de que o circuito compreende ainda uma segunda placa de circuito impresso (105), na qual uma pluralidade de áreas de ligação (104), respectivamente correspondentes aos COFs (101), são fornecidas, uma pluralidade das primeiras dedos de ouro são fornecidos em cada área de ligação (104), e cada COF (101) é conectado à segunda placa de circuito impresso (105) através da área de ligação correspondente (104).
11. Circuito, de acordo com a reivindicação 10, caracterizado pelo fato de que uma distância entre quaisquer dois COFs adjacentes (101) é a primeira distância ou a segunda distância, e a primeira distância e a segunda distância alternam entre si.
12. Circuito, de acordo com a reivindicação 11, caracterizado pelo fato de que o primeiro conjunto COF (106) compreende um primeiro COF (108) e um terceiro COF (201), o segundo conjunto COF (107) com-preende um segundo COF (109) e um quarto COF (202), o primeiro e o segundo COFs (108, 109) são adjacentes um ao outro, o terceiro e o primeiro COFs (201, 108) são adjacentes um ao outro, o quarto e o segundo COFs (202, 109) são adjacentes entre si, e uma distância entre o primeiro COF (108) e o terceiro COF (201) é a mesma ou aproximadamente a mesma que entre o segundo COF (109) e o quarto COF (202).
13. Circuito, de acordo com a reivindicação 6 ou 10, caracterizado pelo fato de que para pelo menos uma das áreas de ligação (104), as distâncias da área de ligação (104) a partir de duas áreas de ligação (104) adjacentes às mesmas são uma primeira distância de ligação e um segunda distância de ligação, respectivamente, a primeira distância de ligação corresponde à primeira distância, a segunda distância de ligação corresponde à segunda distância, a primeira distância de ligação é K1 vezes tão grande quanto a primeira distância e a segunda distância de ligação é K2 vezes maior como a segunda distância, onde K1 e K2 são maiores que 0.
14. Circuito de acordo com a reivindicação 13, caracterizado pelo fato de que K1 varia de 1,01 a 1,10 e K2 varia de 1,01 a 1,10.
15. Circuito de acordo com a reivindicação 14, caracterizado pelo fato de que K1 é igual a K2.
16. Circuito de acordo com a reivindicação 15, caracterizado pelo fato de que K1 e K2 são iguais a 1,05.
17. Circuito, de acordo com a reivindicação 13, caracterizado pelo fato de que uma pluralidade de segundos dedos de ouro são fornecidos entre áreas de ligação adjacentes (104).
18. Substrato de display, caracterizado por compreender o circuito, de acordo com qualquer uma das reivindicações 1 a 17.
19. Dispositivo de exibição, caracterizado por compreender o substrato de exibição de acordo com a reivindicação 18.
BR112016027604-3A 2015-04-07 2015-08-20 Circuito, substrato de display e dispositivo de display BR112016027604B1 (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520205678.3 2015-04-07

Publications (1)

Publication Number Publication Date
BR112016027604B1 true BR112016027604B1 (pt) 2023-07-18

Family

ID=

Similar Documents

Publication Publication Date Title
US9298668B2 (en) Bit error rate reduction buffer, method and apparatus
JP5610970B2 (ja) プリント回路板
US20110203834A1 (en) Printed circuit board
KR20020031806A (ko) 복수의 인쇄회로기판이 상호 직렬 접속된 메모리 모듈
US20210020136A1 (en) Display device and driving method
JP5412992B2 (ja) 集積回路装置及びデータ伝送システム
US7609778B2 (en) Methods, apparatus, and systems for reducing interference on nearby conductors
TWI423203B (zh) 時序控制器及其時脈信號偵測電路
US20030117301A1 (en) Methods, apparatus, and systems for reducing interference on nearby conductors
BR112016027604B1 (pt) Circuito, substrato de display e dispositivo de display
US20150371698A1 (en) Printed circuit board, and printed wiring board
US6335955B1 (en) Connection, system and method of phase delayed synchronization in high speed digital systems using delay elements
US9763318B2 (en) Circuit, display substrate and display device
US9461677B1 (en) Local phase correction
US8588331B2 (en) Transmitter system for transmitting parallel data by compensating for crosstalk
CN105391661A (zh) 包括图案孔隙的电通道、电路板以及电子设备
US7952948B2 (en) Semiconductor memory apparatus
US20080252348A1 (en) Apparatus and method for high speed signals on a printed circuit board
US20240186255A1 (en) Electronic device and semiconductor device
US6897497B2 (en) Methods, apparatus, and systems for reducing interference on nearby conductors
JP2017011532A (ja) 液晶表示装置の配線構造、液晶表示装置、テレビジョン受像機、および液晶表示装置の配線構造の設計方法
JP2008252374A (ja) 回路基板
JP2008042501A (ja) 電子回路装置
Yee Complementary Technique of Flight Time Compensation for 6.4 Gbps DDR5 Transmission Link on Dense PCB
JP4625798B2 (ja) 半導体装置