BR112016020956A8 - sistema e método para fornecer comunicação entre processadores ciente de relógio dinâmico e dimensionamento de tensão (dcvs) - Google Patents

sistema e método para fornecer comunicação entre processadores ciente de relógio dinâmico e dimensionamento de tensão (dcvs)

Info

Publication number
BR112016020956A8
BR112016020956A8 BR112016020956A BR112016020956A BR112016020956A8 BR 112016020956 A8 BR112016020956 A8 BR 112016020956A8 BR 112016020956 A BR112016020956 A BR 112016020956A BR 112016020956 A BR112016020956 A BR 112016020956A BR 112016020956 A8 BR112016020956 A8 BR 112016020956A8
Authority
BR
Brazil
Prior art keywords
dcvs
processing component
voltage scaling
processors
dynamic clock
Prior art date
Application number
BR112016020956A
Other languages
English (en)
Other versions
BR112016020956A2 (pt
Inventor
Krishna Vssr Vanka
Shirish Kumar Agarwal
Sravan Kumar Ambapuram
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of BR112016020956A2 publication Critical patent/BR112016020956A2/pt
Publication of BR112016020956A8 publication Critical patent/BR112016020956A8/pt

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/544Buffers; Shared memory; Pipes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

sistema e método para fornecer comunicação entre processadores ciente de relógio dinâmico e dimensionamento de tensão (dcvs). os sistemas e métodos são divulgados para permitir comunicações de entre processadores ciente do relógio dinâmico e dimensionamento da tensão (dcvs) dentre os processadores como os utilizados em ou com um dispositivo de computação portátil (''pcd''). durante o funcionamento do pcd, pelo menos, um pacote de dados é recebido em um primeiro componente de processamento. adicionalmente, o primeiro componente de processamento também recebe as informações sobre carga de trabalho sobre um segundo componente de processamento que funciona sob relógio dinâmico e dimensionamento de tensão (dcvs). uma determinação é feita, com base pelo menos em parte na informação de carga de trabalho recebida, de quando enviar o pelo menos um pacote de dados a partir do primeiro componente de processamento para o segundo componente de processamento ou para um buffer, fornecendo uma capacidade de baixo custo para reduzir o consumo de energia e melhor a duração da bateria em pcds com vários núcleos ou várias cpus que implementam algoritmos ou lógica de dcvs.
BR112016020956A 2014-03-13 2015-03-12 sistema e método para fornecer comunicação entre processadores ciente de relógio dinâmico e dimensionamento de tensão (dcvs) BR112016020956A8 (pt)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/210,064 US9244747B2 (en) 2014-03-13 2014-03-13 System and method for providing dynamic clock and voltage scaling (DCVS) aware interprocessor communication
PCT/US2015/020195 WO2015138733A1 (en) 2014-03-13 2015-03-12 System and method for providing dynamic clock and voltage scaling (dcvs) aware interprocessor communication

Publications (2)

Publication Number Publication Date
BR112016020956A2 BR112016020956A2 (pt) 2017-08-15
BR112016020956A8 true BR112016020956A8 (pt) 2021-06-15

Family

ID=52774586

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112016020956A BR112016020956A8 (pt) 2014-03-13 2015-03-12 sistema e método para fornecer comunicação entre processadores ciente de relógio dinâmico e dimensionamento de tensão (dcvs)

Country Status (7)

Country Link
US (2) US9244747B2 (pt)
EP (1) EP3117319A1 (pt)
JP (1) JP2017515191A (pt)
KR (1) KR20160132422A (pt)
CN (1) CN106104490A (pt)
BR (1) BR112016020956A8 (pt)
WO (1) WO2015138733A1 (pt)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9244747B2 (en) 2014-03-13 2016-01-26 Qualcomm Incorporated System and method for providing dynamic clock and voltage scaling (DCVS) aware interprocessor communication
KR102278475B1 (ko) * 2014-10-14 2021-07-19 삼성전자주식회사 전자 장치 및 그 제어 방법
KR102578648B1 (ko) * 2016-03-14 2023-09-13 삼성전자주식회사 모뎀 데이터에 따라 코어 스위칭이 수행되는 애플리케이션 프로세서 및 이를 포함하는 시스템 온 칩
US10296067B2 (en) 2016-04-08 2019-05-21 Qualcomm Incorporated Enhanced dynamic clock and voltage scaling (DCVS) scheme
WO2018013023A1 (en) * 2016-07-15 2018-01-18 Telefonaktiebolaget Lm Ericsson (Publ) A server and method performed thereby for determining a frequency and voltage of one or more processors of the server
US11054884B2 (en) 2016-12-12 2021-07-06 Intel Corporation Using network interface controller (NIC) queue depth for power state management
US10649518B2 (en) * 2017-01-26 2020-05-12 Ati Technologies Ulc Adaptive power control loop
CN107182083B (zh) * 2017-05-27 2021-08-10 努比亚技术有限公司 移动终端及数据包传输方法
CN112912820A (zh) * 2018-10-26 2021-06-04 华为技术有限公司 Cpu调节器的能效调整
CN112015259B (zh) * 2019-05-29 2022-06-21 芯原微电子(上海)股份有限公司 控制峰值功耗的方法及系统
KR20210022850A (ko) 2019-08-21 2021-03-04 삼성전자주식회사 반도체 장치의 성능 부스팅 제어 방법 및 이를 수행하는 반도체 장치
CN114385599B (zh) * 2022-03-23 2022-06-10 北京安华金和科技有限公司 一种基于内核评分机制的审计处理方法和系统
CN116931703B (zh) * 2023-09-18 2023-12-26 惠州市鑫晖源科技有限公司 基于数据分析的电竞主机电源电压调整方法

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7321942B2 (en) 2002-11-12 2008-01-22 Arm Limited Performance counter for adding variable work increment value that is dependent upon clock frequency
US8224639B2 (en) * 2004-03-29 2012-07-17 Sony Computer Entertainment Inc. Methods and apparatus for achieving thermal management using processing task scheduling
US7840825B2 (en) * 2006-10-24 2010-11-23 International Business Machines Corporation Method for autonomous dynamic voltage and frequency scaling of microprocessors
US8074014B2 (en) 2008-03-31 2011-12-06 Microsoft Corporation Storage systems using write off-loading
CN101403982B (zh) 2008-11-03 2011-07-20 华为技术有限公司 一种多核处理器的任务分配方法和系统
KR101543326B1 (ko) 2009-01-05 2015-08-10 삼성전자주식회사 시스템 온 칩 및 그 구동 방법
KR101564481B1 (ko) * 2009-01-30 2015-10-29 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 용량 플래닝 및 작업부하 관리를 통합하기 위한 시스템 및 방법
US8639862B2 (en) * 2009-07-21 2014-01-28 Applied Micro Circuits Corporation System-on-chip queue status power management
KR101617377B1 (ko) * 2009-11-06 2016-05-02 삼성전자주식회사 동적 전압 주파수 스케일링 방법
KR101303690B1 (ko) * 2009-12-09 2013-09-04 한국전자통신연구원 전력 관리 장치 및 그 방법, 전력 제어 시스템
US8346999B2 (en) * 2009-12-15 2013-01-01 Intel Corporation Dynamic receive queue balancing with high and low thresholds
US8689037B2 (en) * 2009-12-16 2014-04-01 Qualcomm Incorporated System and method for asynchronously and independently controlling core clocks in a multicore central processing unit
US8463887B2 (en) * 2009-12-23 2013-06-11 Citrix Systems, Inc. Systems and methods for server surge protection in a multi-core system
US8533505B2 (en) 2010-03-01 2013-09-10 Arm Limited Data processing apparatus and method for transferring workload between source and destination processing circuitry
EP2490403A1 (en) * 2011-02-17 2012-08-22 Alcatel Lucent Network communication node comprising a plurality of processors for processing layers of communication and associated node
US8695008B2 (en) * 2011-04-05 2014-04-08 Qualcomm Incorporated Method and system for dynamically controlling power to multiple cores in a multicore processor of a portable computing device
US20130097415A1 (en) * 2011-10-12 2013-04-18 Qualcomm Incorporated Central Processing Unit Monitoring and Management Based On A busy-Idle Histogram
US8650423B2 (en) * 2011-10-12 2014-02-11 Qualcomm Incorporated Dynamic voltage and clock scaling control based on running average, variant and trend
US9304570B2 (en) * 2011-12-15 2016-04-05 Intel Corporation Method, apparatus, and system for energy efficiency and energy conservation including power and performance workload-based balancing between multiple processing elements
US8904211B2 (en) 2012-04-27 2014-12-02 Qualcomm Innovation Center, Inc. Frequency reduction of mobile device cores based on application processing requirements
KR102001414B1 (ko) * 2012-09-27 2019-07-18 삼성전자주식회사 데이터 트랜잭션에 따라 전력공급을 제어하는 시스템-온-칩 및 그 동작방법
US9389853B2 (en) * 2012-10-05 2016-07-12 Advanced Micro Devices, Inc. Adaptive control of processor performance
WO2014062405A1 (en) * 2012-10-16 2014-04-24 Citrix Systems, Inc. Systems and methods for bridging between public and private clouds through multi-level api integration
US9251205B2 (en) * 2013-02-21 2016-02-02 International Business Machines Corporation Streaming delay patterns in a streaming environment
US9055100B2 (en) * 2013-04-06 2015-06-09 Citrix Systems, Inc. Systems and methods for HTTP-Body DoS attack prevention with adaptive timeout
US9594560B2 (en) * 2013-09-27 2017-03-14 Intel Corporation Estimating scalability value for a specific domain of a multicore processor based on active state residency of the domain, stall duration of the domain, memory bandwidth of the domain, and a plurality of coefficients based on a workload to execute on the domain
US9244747B2 (en) 2014-03-13 2016-01-26 Qualcomm Incorporated System and method for providing dynamic clock and voltage scaling (DCVS) aware interprocessor communication

Also Published As

Publication number Publication date
CN106104490A (zh) 2016-11-09
JP2017515191A (ja) 2017-06-08
US9678809B2 (en) 2017-06-13
KR20160132422A (ko) 2016-11-18
US20160124778A1 (en) 2016-05-05
US20150261583A1 (en) 2015-09-17
EP3117319A1 (en) 2017-01-18
US9244747B2 (en) 2016-01-26
BR112016020956A2 (pt) 2017-08-15
WO2015138733A1 (en) 2015-09-17

Similar Documents

Publication Publication Date Title
BR112016020956A8 (pt) sistema e método para fornecer comunicação entre processadores ciente de relógio dinâmico e dimensionamento de tensão (dcvs)
BR112016023544A2 (pt) gerenciamento térmico ciente de eficiência energética em um sistema em um chip de múltiplos processadores
BR112016020148A8 (pt) método, produto de programa de computador e sistema para gerenciamento de recursos com base em perfis de utilização de recurso específicos para dispositivo ou específicos para usuário".
BR112017021375A2 (pt) método de renderização de conteúdo de mídia, peça de equipamento de usuário e sistema
CR20190075A (es) Tránsito y almacenamiento de datos de usuario encriptados
BR112015004063A2 (pt) sistema para comunicação sem fio; dispositivo portátil para comunicação sem fio para uso no sistema; dispositivo hospedeiro para comunicação sem fio para uso no sistema; dispositivo sem fio para comunicação sem fio para uso no sistema; método de comunicação sem fio em um sistema de dispositivos sem fio; e produto de programa de computador para comunicação sem fio entre dispositivos sem fio
BR112013006488A2 (pt) técnicas de comunicação entre processadores em uma plataforma de computação com múltiplos processadores.
BR112017021986A2 (pt) sistema e método para extrair e compartilhar dados de usuário relacionados com aplicativo
BR112018008990A2 (pt) sistema computacional em um veículo, e, método
BR112016026241A2 (pt) articulação de fricção e estrutura de apoio rotativa para computadores tablet
BR102013029666A8 (pt) monitoração e gerenciamento de atividade de processador em modo de economia de energia de um dispositivo eletrônico portátil
BR112016025936A2 (pt) método implementado por um dispositivo de computação hospedeiro, dispositivo de computação hospedeiro e dispositivo acessório
BR112017013076A2 (pt) kit de primeiros socorros, e, dispositivo para ser usado junto ao corpo
BR112018004896A2 (pt) ?dispositivo proxy para representar múltiplas credenciais
BR112016014393B8 (pt) Método para um telefone celular que inclui um processador de múltiplos núcleos e sistema de múltiplos núcleos para um telefone celular
BR112016004493A8 (pt) método, dispositivo de computação e meio de armazenamento legível por computador para imposição de integridade de código seletiva facilitada por gerenciador de máquina virtual
BR112014029045A2 (pt) método, meio legível por computador não transitório e sistema
EP2109028A3 (en) Operations management methods and devices in information processing systems
BR112017010328A2 (pt) transferência de dados sem uso de fios com eficiência de energia
BR112015026753A2 (pt) método e dispositivo para a gestão de memória de dispositivo de usuário
BRPI0511551A (pt) método, software e equipamento para utilizar informações de histórico de estado de aplicativo quando relançar aplicativos
BR112014002949A2 (pt) método e sistema para transição de um estado de prontidão conectado para um estado de execução
BR112015028817A2 (pt) acesso de memória programática eficaz através de protocolos de acesso de arquivo de rede
BR112018002252A2 (pt) sistema e método para controle de modo de baixa potência de alerta de cache em um dispositivo de computação portátil
BR112012023140A8 (pt) método e sistema de substituição de cache.

Legal Events

Date Code Title Description
B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B350 Update of information on the portal [chapter 15.35 patent gazette]
B350 Update of information on the portal [chapter 15.35 patent gazette]
B07A Application suspended after technical examination (opinion) [chapter 7.1 patent gazette]
B09B Patent application refused [chapter 9.2 patent gazette]
B12B Appeal against refusal [chapter 12.2 patent gazette]