<Desc/Clms Page number 1>
BEWAKINGSTIMEERKETEN VOOR EEN TELEFOONTOESTEL
De huidige uitvinding heeft betrekking op een stroomloopketen om een terugstelsignaal te verschaffen aan een microprocessor toegevoegd aan een telefoontoestel als de microprocessor in een onbepaalde toestand vergrendeld wordt.
Deze toestand kan teweeg gebracht worden, bijvoorbeeld door elektrische interferentie of door een gebeurtenis die afwijkt van de normale werking van de software van de microprocessor.
Dergelijke stroomloopketens, die algemeen als bewakingstimeerketens worden bestempeld, zijn welbekend en zijn ingericht om de microprocessor terug te stellen als hij faalt om op voorafbepaalde regelmatige intervallen een dienstsignaal te verschaffen, hetgeen zou voorkomen als de microprocessor wordt vergrendeld.
In telefoontoestellen die microprocessors bevatten zullen bekende bewakingstimeerketens, tengevolge van de strenge beperkingen van het vermogen in de aanhaaktoestand, slechts onder zekere voorwaarden een terugstelsignaal aan de microprocessor verschaffen, namelijk bij een initiële vermogentoevoer, als dit toestel zich in de afhaaktoestand bevindt, en als een gedeeltelijk ontladen droge batterij, die dient om de microprocessor in de aanhaaktoestand te voeden, door een opgeladen droge batterij vervangen wordt. In alle andere gevallen wordt de keten belet van een terugstelpuls te sturen naar de microprocessor die zich, gedurende deze periode, in een toestand bevindt waarin hij een minimum stroom trekt en geen behoefte heeft om dienstpulsen te sturen en ook geen dergelijke pulsen verschaft.
Moderne computergestuurde centrales zijn in staat een aantal in de centrale aanwezige faciliteiten te verschaffen. Een abonnee die tot deze faciliteiten toegang wenst te verkrijgen heeft een telefoontoestel nodig met een microprocessor om signalen te decoderen, die op de verschafte faciliteiten betrekking hebben. Voor sommige faciliteiten zoals bijvoorbeeld de"oproepende lijn identificatie" moet de microprocessor in staat zijn om signalen te decoderen als het
<Desc/Clms Page number 2>
toestel zich in de aangehaakte toestand bevindt. Bovendien, voor in het toestel aanwezige faciliteiten zoals bijvoorbeeld voorstelling van de dagtijd, de handvrije modus, de herkiesmodus en de contraststuring van de vloeibaar-kristal display dient de microprocessor te werken terwijl het toestel in de aanhaakmodus is.
Een doelstelling van de huidige uitvinding bestaat erin een bewakingstimeerketen te verschaffen voor gebruik in een telefoontoestel met een microprocessor, waarbij de timeerketen zowel in de aanhaakmodus als in de afhaakmodus werkt.
Volgens de uitvinding wordt er in een telefoontoestel dat een processororgaan omvat voor gebruik in samenwerking met een telefooncentrale die een of meer abonnee-bestuurde faciliteiten heeft, waarbij dit processororgaan een dienstsignaalpulsuitgangsorgaan omvat, een methode verschaft om aan dit orgaan een terugstelsignaal te leveren als dit processororgaan faalt in het opwekken van een regelmatige dienstsignaalpuls, waarbij deze methode de volgende stappen omvat :
A) verschaffen van een poortorgaan met een eerste ingang, een tweede ingang en een uitgang, waarbij deze uitgang ofwel een eerste spanningstoestand of een tweede spanningstoestand heeft afhankelijk van spanningstoestanden die aan deze ingangen worden gelegd, waarbij deze eerste ingang met dit dienstsignaalpulsuitgangsorgaan gekoppeld is ;
B) verschaffen van een bestuurbaar halfgeleiderschakelorgaan waarvan het stuurelement met deze uitgang van het poortorgaan gekoppeld is, en waarvan een schakelpad zodanig ingericht is dat het geleidend wordt gemaakt als deze eerste spanningstoestand op de uitgang van dit poortorgaan aanwezig is, en dat niet-geleidend wordt gemaakt als deze tweede spanningstoestand op de uitgang van het poortorgaan aanwezig is ;
C) verschaffen van een terugstelsignaalketen die een terugstelsignaalbron en dit schakelpad van dit
<Desc/Clms Page number 3>
schakelorgaan omvat, waarbij deze terugstelsignaalketen deze terugstelsignaalbron koppelt met een terugstelingangsorgaan van dit processororgaan en met deze tweede ingang van de poort als dit schakelorgaan geleidend wordt gemaakt ;
D) aanleggen van een kloksignaalpuls gelijktijdig aan een ingangsorgaan van dit processororgaan, waarbij dit ingangsorgaan toegevoegd is aan de dienstsignaalpulsopwekking van dit processororgaan, en aan deze eerste ingang van dit poortorgaan om daarop een eerste spanningstoestand teweeg te brengen om dit schakelorgaan geleidend te maken ;
E) vertragen van het geleidend maken van dit schakelorgaan voor een voorafbepaalde periode door een vertragingsorgaan ;
waardoor indien deze regelmatige signaalpuls niet binnen deze voorafbepaalde periode wordt opgewekt, dit schakelorgaan geleidend wordt gemaakt waardoor een terugstelsignaal naar deze terugstelingang van dit processororgaan en naar deze tweede ingang van het poortorgaan verder wordt geleid teneinde te bewerkstelligen dat de eerste spanningstoestand aanwezig op deze uitgang van het poortorgaan in de tweede spanningstoestand gewijzigd wordt en om dit schakelorgaan niet-geleidend te maken en daarbij dit terugstelsignaal af te schakelen, en waardoor als dit regelmatig dienstsignaal binnen deze voorafbepaalde periode wordt opgewekt dit dienstsignaal bewerkstelligt dat de eerste spanningstoestand aanwezig op de uitgang van het poortorgaan verandert in de tweede spanningstoestand die belet dat het schakelorgaan vertraagt geleidend wordt gemaakt.
Volgens een verder aspect van de huldige uitvinding wordt er in een telefoontoestel dat een processororgaan omvat voor gebruik in samenwerking met een telefooncentrale die een of meer abonnee-gestuurde faciliteiten heeft, waarbij dit processorgaan een dienstsignaaluitgangsorgaan heeft, een inrichting verschaft die bestaat uit een poortorgaan met een eerste ingang, een tweede ingang en een uitgang, waarbij deze uitgang ofwel een eerste spanningstoestand of een tweede
<Desc/Clms Page number 4>
spanningstoestand heeft afhankelijk van spanningstoestanden die aan deze ingangen worden gelegd, waarbij deze eerste ingang met dit dienstsignaalpulsuitgangsorgaan gekoppeld is, een bestuurbaar halfgeleiderschakelorgaan waarvan het stuurelement met deze uitgang van het poortorgaan gekoppeld is,
en waarvan een schakelpad zodanig ingericht is dat het geleidend wordt gemaakt als deze eerste spanningstoestand op de uitgang van dit poortorgaan aanwezig is, en dat nietgeleidend wordt gemaakt als deze tweede spanningstoestand op de uitgang van het poortorgaan aanwezig is, een terugstelsignaalketen die een terugstelsignaalbron en dit schakelpad van dit schakelorgaan omvat, waarbij deze terugstelsignaalketen deze terugstelsignaalbron koppelt met een terugstelingangsorgaan van dit processororgaan en met deze tweede ingang van de poort als dit schakelorgaan geleidend wordt gemaakt, een klokorgaan om een kloksignaalpuls te verschaffen en die gekoppeld is zowel met een ingangsorgaan van dit processororgaan, waarbij dit ingangsorgaan met deze dienstsignaalpuls opwekking van dit processororgaan gekoppeld is,
als met deze eerste ingang van dit poortorgaan teneinde daarop een eerste spanningstoestand teweeg te brengen om dit schakelorgaan geleidend te maken, een vertragingsorgaan om gedurende een voorafbepaalde periode het geleidend maken van dit schakelorgaan te vertragen, waardoor indien deze regelmatige signaalpuls niet binnen deze voorafbepaalde periode wordt opgewekt, dit schakelorgaan geleidend wordt gemaakt waardoor een terugstelsignaal naar deze terugafstelingang van dit processororgaan en naar deze tweede ingang van het poortorgaan verder wordt geleid teneinde te bewerkstelligen dat de eerste spanningstoestand aanwezig op deze uitgang van het poortorgaan in de tweede spanningstoestand gewijzigd wordt en om dit schakelorgaan niet-geleidend te maken en daarbij dit terugstelsignaal af te schakelen,
en waardoor als dit regelmatig dienstsignaal binnen deze voorafbepaalde periode wordt opgewekt dit dienstsignaal bewerkstelligt dat de eerste spanningstoestand
<Desc/Clms Page number 5>
aanwezig op de uitgang van het poortorgaan verandert in de tweede spanningstoestand die belet dat het schakelorgaan vertraagt geleidend wordt gemaakt.
Opdat de uitvinding gemakkelijk uitgevoerd zou kunnen worden zal een uitvoering daarvan nu beschreven worden aan de hand van de bijbehorende tekeningen waarin :
Fig. 1 een schematische voorstelling is van een telefoontoestel dat een processor en de bewakingstimeerketen van de huidige uitvinding bevat ;
Fig. 2 schematisch de bewakingstimeerketen volgens de huidige uitvinding voorstelt.
Er wordt verwezen naar Fig. 1. De stroomloopketen van het toestel omvat een lijnschakelaar 1 die door een processor 2 wordt bestuurd ; een vermogenextractieketen 4 om vermogen aan de stroomloopketen te verschaffen ; een toetsenbord 5 gekoppeld met de processor 2 ; de haakschakelaar 6 van het toestel gekoppeld met de processor 2 ; een toonoproeper 7 gekoppeld met de lijn naar de centrale ; een r2c bus verbonden met de r2c seriële tussenketen 9 van de processor ; met de r2c bus zijn gekoppeld een eerste RAM geheugen 10, een displayorgaan 11 met vloeibare kristallen, ; een DTMF of tweetoonsmultifrekwentie-generator 12 ; een tweede geheugen ROM15 is met de processor 2 gekoppeld.
Het RAM geheugen 10 bevat ingangsdata die veranderd kan worden door passende functies te kiezen ; in het ROM geheugen 15 zijn werkingsinstructies opgeslagen die in antwoord op instructies door de processor 2 kunnen worden opgeroepen ; een bewakingstimeerketen 16 gekoppeld met de processor 2 en een werkelijke-tijdklok 17 die gekoppeld is met deze processor en om de minuut een kloksignaal verschaft.
Er wordt verwezen naar Fig. 2. De bewakingstimeerketen 17 omvat een dienstsignaalingang A die gekoppeld is met de ingang "1" van een NOF poort G1 via een filterketen bestaande uit een condensator C1, een diode D1 en een weerstand R1, waarbij deze filterketen elke gelijkstroomcomponent uitfiltert die in het dienstsignaal van
<Desc/Clms Page number 6>
de microprocessor 2 aanwezig kan zijn ;
een poortvergrendelketen bestaande uit een NPN transistor TR1,
EMI6.1
een weerstand R2 en de weerstanden R3 en R4 een tijdconstante-keten de poort G1 en bestaande uit de weerstanden R5, R6 en een condensator C2 een condensatorontladingsketen bestaande uit de weerstand R6, de diode D2, en de weerstanden R3 en R4 een bestuurbare terugstelketen bestaande uit een NPN transistor TR2, PNP transistor TR3 en weerstanden R9, R10, R11 en R12 en met een terugstelsignaaluitgang B ; en een kloksignaalingang C gekoppeld met de basis van transistor TR1 via een inverterende trap bestaande uit PNP transistor TR4, weerstanden R13, R14, R15, R16 en condensator C3. Het kloksignaal wordt ook geleid naar de interruptlijn van de microprocessor via de"INT"lijnuitgang E.
Een spannintoezichtsingang D is met het basiselement van de transistor TR1 gekoppeld via een koppelcondensator C4.
In de werktoestand, met het toestel in de aanhaakmodus of in de afhaakmodus, verschaft de klok een periodieke dienstsignaalpuls-typisch elke minuut-op de ingang C en op de uitgang E. Telkens deze puls op de ingang C en de uitgang E wordt ontvangen, detekteert de microprocessor enerzijds het aanleggen van de puls en bereidt hij zich voor, als hij normaal werkt, om te antwoorden met een dienstsignaal, typisch binnen de 5-30 ms afhankelijk van zijn werktoestand ; anderzijds wordt transistor TR4 geleidend en wordt een geïnverteerde spanningspuls op de collector van transistor TR4 via condensator C3 verder geleid naar de basis van transistor TR1 die geleidend wordt gemaakt en hierdoor de ingang 1 van de poort G1 LAAG maakt.
Dit heeft voor gevolg dat de uitgang 3 van de poort G1 HOOG wordt, waarna deze uitgang vergrendeld wordt omdat de uitgang 3 met de basis van transistor TR1 gekoppeld is.
De condensator C2 begint op te laden naar V+ via R16, de collector/basisjunctie van transistor TR1, weerstand R3, en de tijdconstante-keten bestaande uit de weerstanden
<Desc/Clms Page number 7>
R5, R6, R7 en R8. De tijdsconstanteketen veroorzaakt een welbepaalde vertraging, typisch 50 m/s, door het laden van condensator C2. Gedurende de tijd dat de condensator C2 wordt opgeladen, is een terugstelsignaal hangend en moet de microprocessor een dienstsignaal op de uitgang A brengen om dit terugstelsignaal op te heffen.
Indien de microprocessor om een of andere reden in een onbepaalde toestand vergrendeld wordt en faalt in het zenden van het dienstsignaal tijdens de periode dat de condensator C2 zich oplaadt, dan kan de spanning op de condensator C2 0. 6 + (R8 + R7) /R8 van een volt bereiken, waardoor transistor TR2 geleidend wordt, als gevolg waarvan transistor TR3 geleidend wordt. Omdat transistor TR3 nu geleidend is, is een HOOG toestand aanwezig op de terugsteluitgang B en deze toestand wordt verder geleid naar de microprocessor 2 om de microprocessor op de gebruikelijke wijze terug te stellen. Terzelfdertijd wordt deze HOOG toestand verder geleid naar de ingang 2 van de poort G1 waardoor een LAAG toestand op de uitgang 3 van de poort G1 wordt verwezenlijkt. De condensator C2 begint zich nu te ontladen naar grond via weerstand R6, diode D2, weerstand R3 en weerstand R4.
Als de spanning op de condensator C2 onder 0. 6 + (R8 + R7) /R8 van een volgt daalt dan wordt transistor TR2 geblokkeerd als gevolg waarvan ook transistor TR3 wordt geblokkeerd. Een LAAG toestand verschijnt nu op de terugsteluitgang B en de terugstelsignaaltoestand die naar de microprocessor verder werd geleid wordt verwijderd.
Anderzijds, indien er gedurende de periode dat C2 zich oplaadt en het terugstelsignaal hangende is, een dienstsignaal op de ingang A toekomt, dan zal de ingang 1 van de poort G1 HOOG gebracht worden, waardoor de uitgang 3 LAAG wordt hetgeen tot gevolg heeft dat de transistor TR1 nietgeleidend wordt en de condensator C2 wordt ontladen, zoals hierboven beschreven.
Verwijzend naar de spanningstoezichtingang D, als de voedingsspanning van het toestel beneden een welbepaald
<Desc/Clms Page number 8>
niveau is dan belet deze inrichting (niet getoond) de werking van de timeerketen en worden er geen terugstelsignalen opgewekt. Als de voedingsspanning een werkniveau bereikt zoals wanneer het voor het eerst vermogen ontvangt of als verouderde droge batterijen worden vervangen, dan verwezenlijkt de spanningstoezichtinrichting op de ingang D een HOOG toestand die de transistor TR1 geleidend maakt en brengt hij een terugstelsignaal voort, zoals hierboven beschreven.
Verwijzend naar de haakschakelaarsignaalingang F, telkens als het toestel in de afhaaktoestand komt wordt op de ingang F een LAAG toestand verwezenlijkt die de transistor TR1 geleidend maakt en wordt een terugstelsignaal opgewekt, zoals hierboven beschreven.
Hoewel de huidige uitvinding werd beschreven met betrekking tot veel bijzonderheden, is het duidelijk dat in plaats daarvan equivalenten gebruikt kunnen worden zonder van de reikwijdte van de uitvinding af te wijken.
<Desc / Clms Page number 1>
MONITORING TIMER CHAIN FOR A TELEPHONE
The present invention relates to a current circuit to provide a reset signal to a microprocessor added to a telephone when the microprocessor is locked in an indefinite state.
This condition can be brought about, for example, by electrical interference or by an event that is different from the normal operation of the microprocessor software.
Such current loop circuits, commonly referred to as guard timer circuits, are well known and are arranged to reset the microprocessor if it fails to provide a service signal at predetermined regular intervals, which would occur if the microprocessor is locked.
In telephone sets containing microprocessors, due to the severe limitations of power in the hook-up state, known guard timer circuits will only provide a reset signal to the microprocessor under certain conditions, namely at an initial power supply, when this unit is in the off-hook condition, and as a partially discharged dry battery, which serves to power the microprocessor in the hook-up state, is replaced by a charged dry battery. In all other cases, the circuit is prevented from sending a reset pulse to the microprocessor which, during this period, is in a state where it draws a minimum current and has no need to send service pulses and does not provide such pulses.
Modern computer-controlled exchanges are able to provide a number of facilities present in the exchange. A subscriber wishing to access these facilities needs a telephone with a microprocessor to decode signals relating to the facilities provided. For some facilities such as "calling line identification", the microprocessor must be able to decode signals if it
<Desc / Clms Page number 2>
device is in the hooked state. In addition, for facilities present in the device such as the display of the time of day, the hands-free mode, the redial mode and the contrast control of the liquid crystal display, the microprocessor must operate while the device is in the hook-up mode.
An object of the present invention is to provide a monitoring timer circuit for use in a telephone with a microprocessor, the timer chain operating in both the on-hook and off-hook modes.
According to the invention, in a telephone set comprising a processor means for use in conjunction with a telephone exchange having one or more subscriber controlled facilities, this processor means comprising a service signal pulse output means, a method of supplying a reset signal to this means as this processor means fails to generate a regular service signal pulse, this method comprising the following steps:
A) providing a gate member having a first input, a second input and an output, said output having either a first voltage state or a second voltage state depending on voltage states applied to these inputs, said first input coupled to said service signal pulse output member;
B) providing a controllable semiconductor switching member whose control member is coupled to this output of the gate member, and whose switching path is arranged to be made conductive when this first voltage state is present at the output of this gate member, and to become non-conducting made when this second voltage state is present at the output of the gate member;
C) providing a reset signal circuit comprising a reset signal source and this switching path of this
<Desc / Clms Page number 3>
switching means, said reset signal circuit coupling said reset signal source to a reset input of said processor means and to said second input of said gate when said switch means is made conductive;
D) applying a clock signal pulse simultaneously to an input member of this processor member, this input member being added to the service signal pulse generation of this processor member, and to this first input of this gate member to cause a first voltage state thereon to make this switching member conductive;
E) delaying making this switch member conductive for a predetermined period by a delay member;
whereby if this regular signal pulse is not generated within this predetermined period, this switching means is made conductive whereby a reset signal is forwarded to this reset input of this processor means and to this second input of the gate means to cause the first voltage state present on this output of the gate member is changed to the second voltage state and in order to render this switching member non-conductive thereby switching off this reset signal, and thereby if this regular service signal is generated within this predetermined period this service signal causes the first voltage state to be present at the output of the gate. gate member changes to the second voltage state which prevents the switching member from being rendered conductive.
According to a further aspect of the present invention, in a telephone set comprising a processor means for use in conjunction with a telephone exchange having one or more subscriber controlled facilities, said processor means having a service signal output means, a device consisting of a gate means having a first input, a second input and an output, said output being either a first voltage state or a second
<Desc / Clms Page number 4>
depending on the voltage states applied to these inputs, the first input being coupled to this service signal pulse output member, has a controllable semiconductor switching member whose control element is coupled to this output of the gate member,
and whose circuit path is arranged to be made conductive if this first voltage state is present at the output of this gate member, and to be rendered non-conductive if this second voltage state is present at the output of the gate member, a reset signal circuit comprising a reset signal source and this switching path of this switching means, wherein said reset signal circuit couples said reset signal source to a reset input of this processor means and to said second input of the gate when this switching means is made conductive, a clock means to provide a clock signal pulse and which is coupled both to an input means of this processor member, said input member being coupled to said service signal pulse generation of said processor member,
as with this first input of this gate to cause a first voltage condition thereon to make this switch conductive, a delay means to delay the conductivity of this switch for a predetermined period, so that if this regular signal pulse is not received within this predetermined period generated, this switching member is made conductive whereby a reset signal is forwarded to this reset input of this processor member and to this second input of the gate member in order to cause the first voltage state present on this output of the gate member to be changed to the second voltage state and to make the switching member non-conductive and thereby switch off this reset signal,
and whereby if this regular service signal is generated within this predetermined period, this service signal causes the first voltage state
<Desc / Clms Page number 5>
present on the output of the gate member changes to the second voltage state which prevents the switching member from being rendered conductive.
In order that the invention could be easily carried out, an embodiment thereof will now be described with reference to the accompanying drawings, in which:
Fig. 1 is a schematic representation of a telephone set containing a processor and the monitoring timer circuit of the present invention;
Fig. 2 schematically represents the guard timer circuit of the present invention.
Reference is made to FIG. 1. The current circuit of the device comprises a line switch 1 which is controlled by a processor 2; a power extraction circuit 4 to provide power to the current circuit; a keyboard 5 coupled to the processor 2; the hook switch 6 of the device coupled to the processor 2; a tone caller 7 coupled to the line to the exchange; an r2c bus connected to the r2c serial intermediate circuit 9 of the processor; coupled to the r2c bus is a first RAM memory 10, a liquid crystal display member 11; a DTMF or two-tone multi-frequency generator 12; a second memory ROM15 is coupled to the processor 2.
The RAM 10 contains input data that can be changed by selecting appropriate functions; the ROM memory 15 stores operating instructions which can be called up in response to instructions by the processor 2; a monitoring timer circuit 16 coupled to the processor 2 and a real-time clock 17 coupled to this processor and providing a clock signal every minute.
Reference is made to FIG. 2. The monitoring timer circuit 17 includes a service signal input A which is coupled to the input "1" of an NOR gate G1 through a filter circuit consisting of a capacitor C1, a diode D1 and a resistor R1, this filter circuit filtering out any DC component contained in the service signal from
<Desc / Clms Page number 6>
the microprocessor 2 may be present;
a gate lock circuit consisting of an NPN transistor TR1,
EMI6.1
a resistor R2 and the resistors R3 and R4 a time constant circuit the gate G1 and consisting of the resistors R5, R6 and a capacitor C2 a capacitor discharge circuit consisting of the resistor R6, the diode D2, and the resistors R3 and R4 a controllable reset circuit consisting of from an NPN transistor TR2, PNP transistor TR3 and resistors R9, R10, R11 and R12 and with a reset signal output B; and a clock signal input C coupled to the base of transistor TR1 via an inverting stage consisting of PNP transistor TR4, resistors R13, R14, R15, R16 and capacitor C3. The clock signal is also fed to the interrupt line of the microprocessor via the "INT" line output E.
A voltage monitoring input D is coupled to the base of the transistor TR1 via a coupling capacitor C4.
In the working state, with the device in hook-on mode or in hook-off mode, the clock provides a periodic service signal pulse - typically every minute - to input C and output E. Each time this pulse is received at input C and output E, on the one hand, the microprocessor detects the application of the pulse and prepares, when operating normally, to respond with a service signal, typically within 5-30 ms depending on its operating state; on the other hand, transistor TR4 becomes conductive and an inverted voltage pulse on the collector of transistor TR4 is passed through capacitor C3 to the base of transistor TR1 which is made conductive thereby making input 1 of gate G1 LOW.
As a result, the output 3 of the gate G1 becomes HIGH, after which this output is locked because the output 3 is coupled to the base of transistor TR1.
The capacitor C2 begins to charge to V + via R16, the collector / base junction of transistor TR1, resistor R3, and the time constant circuit consisting of the resistors
<Desc / Clms Page number 7>
R5, R6, R7 and R8. The time constant chain causes a specific delay, typically 50 m / s, by charging capacitor C2. During the time that capacitor C2 is charging, a reset signal is pending and the microprocessor must apply a service signal to output A to cancel this reset signal.
If for some reason the microprocessor locks in an indefinite state and fails to send the service signal during the period that the capacitor C2 is charging, the voltage on the capacitor C2 may be 0.6 + (R8 + R7) / R8 of a volt, making transistor TR2 conductive, as a result of which transistor TR3 becomes conductive. Since transistor TR3 is now conducting, a HIGH state is present at the reset output B and this state is forwarded to the microprocessor 2 to reset the microprocessor in the usual manner. At the same time, this HIGH state is forwarded to the input 2 of the gate G1, thereby achieving a LOW state on the output 3 of the gate G1. The capacitor C2 now begins to discharge to ground through resistor R6, diode D2, resistor R3 and resistor R4.
If the voltage on the capacitor C2 falls below 0. 6 + (R8 + R7) / R8 of a follow, then transistor TR2 is turned off, as a result of which transistor TR3 is also turned off. A LOW state now appears on the reset output B and the reset signal state that was fed to the microprocessor is removed.
On the other hand, if during the period that C2 is charging and the reset signal is pending, a service signal arrives at input A, then input 1 of gate G1 will be HIGH, causing output 3 to be LOW, causing the transistor TR1 becomes nonconductive and capacitor C2 is discharged as described above.
Referring to the voltage supervision input D, if the supply voltage of the device is below a specified one
<Desc / Clms Page number 8>
level, this device (not shown) prevents the operation of the timer chain and no reset signals are generated. When the supply voltage reaches a working level such as when it first receives power or when outdated dry batteries are replaced, the voltage monitoring device on input D achieves a HIGH state which makes transistor TR1 conductive and produces a reset signal, as described above.
Referring to the hook switch signal input F, each time the device enters the off-hook state, input F achieves a LOW state which makes transistor TR1 conductive and generates a reset signal as described above.
While the present invention has been described in many details, it is understood that equivalents may be used instead without departing from the scope of the invention.