BE1001069A3 - Systeme d'affichage a balayage de trame avec generateur de caracteres a memoire a acces aleatoire. - Google Patents

Systeme d'affichage a balayage de trame avec generateur de caracteres a memoire a acces aleatoire. Download PDF

Info

Publication number
BE1001069A3
BE1001069A3 BE8800017A BE8800017A BE1001069A3 BE 1001069 A3 BE1001069 A3 BE 1001069A3 BE 8800017 A BE8800017 A BE 8800017A BE 8800017 A BE8800017 A BE 8800017A BE 1001069 A3 BE1001069 A3 BE 1001069A3
Authority
BE
Belgium
Prior art keywords
data
character
memory
input
output
Prior art date
Application number
BE8800017A
Other languages
English (en)
Inventor
Stephen Wayne Trynosky
Donald Holcombe Parsons Jr
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Application granted granted Critical
Publication of BE1001069A3 publication Critical patent/BE1001069A3/fr

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/222Control of the character-code memory
    • G09G5/225Control of the character-code memory comprising a loadable character generator
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/24Generation of individual character patterns

Abstract

Système d'affichage à balayage de trame utilisant un générateur de caractères à mémoire RAM et une mémoire à accès aléatoire de mémoire intermédiaire vidéo à ports doubles, la mémoire intermédiaire vidéo à ports doubles recevant une sortie de registre à décalage pour retenir une rangée de données depuis la mémoire à accès aléatoire, la mémoire intermédiaire ayant deux parties, l'une contenant dans des emplacements consécutifs des données de caractère et des données d'attribut et l'autre contenant des données de caractère et des données de type caractère.

Description


   <Desc/Clms Page number 1> 
 



   "Systeme d'affichage ä balayage de trame avec générateur de caractères à mémoire ä acces   aléatoire 11   
Domaine technique La présente invention concerne les systemes d'affichage ä balayage de trame et plus particulièrement de tels systemes commandés par des générateurs de caracteres numériques. 



   Art antérieur Les systemes d'affichage numérique à generation de caracteres sont bien connus. Ils sont normalement utilisés pour générer des caracteres alphanumeriques sur des écrans d'affichage ä balayage de trame mais ils ont été aussi utilisés pour générer des affichages graphiques en générant des caracteres dits "graphiques" qui définissent des segments de ligne de la dimension d'un caractbre suivant des angles différents et dans des positions différentes à l'intérieur de la surface de construction des caracteres. 



  Beaucoup de systèmes d'affichage ä générateur de caractères utilisent une mémoire permanente pour développer les données relatives au type de   caractere   ä afficher depuis des donnees de caractbre d'entrée. Ces données de type de   caractere   representent les signaux vidéo d'accroissement de brillance qui définissent les caractères affichés. Ainsi, dans un caractere qui s'etend sur huit lignes de balayage, les données de type de caractère comprennent huit ensembles de donnees numériques, chaque ensemble representent la configuration du caractère sur une ligne associée des huit lignes de balayage.

   Pour chaque caractère ä l'affichage, la mémoire permanente est adressée par le code de caractère (par exemple, sous forme ASCII) et une valeur de balayage de rangée pour accéder à chaque multiplet de données (en 

 <Desc/Clms Page number 2> 

 supposant huit bits par ligne de balayage). Cette opération est répétée pour chaque ligne de caractères, huit lignes, avec une valeur de balayage de   raagde   différente pour chaque ligne de la rangde. Un tel agencement est utilisé dans l'adapteur d'affichage monochrome et d'imprimante IBM dont la description détaillée pourra être trouvée dans le manuel de reference technique IBM, options ordinateur personnel et adapteurs,   ne6322509.   



  Dans un adapteur d'affichage ulterieur pour l'ordinateur personnel IBM, l'adapteur graphique améliore dont la description détaillée pourra être trouvee dans une mise ä jour du manuel de   référence   cite ci-dessus datée du 2 aoüt 1984, des données d'affichage alphanumeriques sont emmagasinées dans un plan de mémoire de   lecture/écriture.   



  Dans cet adapteur, on a prevu des plans de type de caractère de cette memoire. En modes graphiques, ces plans contiennent respectivement des bits de rouge, de vert, de bleu et d'intensite pour les   éléments   images d'affichage. En modes alphanumeriques, des donnees de caractère (par exemple en code ASCII) sont emmagasinees dans un plan de mémoire, des données de type de   caractere   dans un second plan et des données d'attribut dans un troisiame plan. Les données depuis le premier de ces plans sont utilisées pour adresser le second plan afin d'obtenir les données de type de caractère pour l'affichage.

   Comme avec le schéma de memoire permanente, les adresses comprennent toutes des donnees de rangee issues du système de commande d'adapteur pour sélectionner les donnees de type de caractères pour des lignes de balayage successives sur une ligne de caractères. 



  Dans   le"IBM   Technical Disclosure bulletin",   Vol. 27, nOIB,   juillet 1984, aux pages 868 ä   870 " on décrit   une autre forme de logique d'affichage alphanumérique. Dans ce système, des caracteres alphanumeriques pour affichage, sont emmagasines dans une mémoire ä acces aléatoire dynamique qui est   connectee   ä un registre ä décalage de 256 multiplets. Des 

 <Desc/Clms Page number 3> 

 données relatives ä une rangee complète de caractères à afficher, sont transferees dans le registre ä décalage'qui est synchronise pour délivrer des sorties successives afin d'adresser un   generateur   de caractères.

   La raison de l'utilisation de ce registre ä decalage est que les memoires video doivent avoir des ports doubles, c'est ä dire qu'elles sont accédées ä la fois par une unite CPU pour la mise ä jour des donnees et par un système de commande, par exemple une unité de commande CTR ou un dispositif similaire, pour obtenir les donnees necessaires   ä   la révision de l'affichage.

   Dans cet article, la duree du cycle de la   memoire   video n'etait pas suffisamment court pour permettre le multiplexage en temps normal des ports doubles et ce problème a ete resolu par l'utilisation de l'agencement ä registre à décalage, ce qui signifie que lorsque les donnees de revision d'affichage ont ete transferees au registre ä decalage, ce multiplexage n'a pas ete requis. 
 EMI3.1 
 Präsentation de l'invention La   presente   invention concerne un système d'affichage ä balayage de trame dans lequel une mémoire intermediaire video retient des donnees pour accéder ä une memoire de générateur de caractères ä accès aléatoire à la fois pour la lecture de données de type de caractere provenant de cette mémoire et pour mettre ä jour ou corriger les donnees de type de caractère.

   La memoire intermediaire est une mémoire ä acces aleatoire de caracteres double comprenant un registre ä décalage dans lequel une rangee de donnees peut être transferee. Les données dans le registre ä decalage comprennent soit le code de caractere et le code d'attribut dans des etages consecutifs, soit le code de   caractere   et des données de type de caractere dans ces etages consécutifs. Les données sont lues en sortie en séries par multiplet. Dans le premier cas, les données de caracteres adressent la mémoire de generateur de caracteres pour récupérer des données de type de caractère qui sont 

 <Desc/Clms Page number 4> 

 
 EMI4.1 
 combinees avec les donnees d'attribut pour générer des données vidéo.

   Dans le second cas, le code de caractère adresse la mémoire de generateur de caractères pour emmagasiner dans celle-ci les données de type de caractère associées. Le transfert au registre ä décalage se déroule pendant les periodes de   retracage   de balayage de trame. Dans le cas de la révision d'affichage avec opérations de donnees vidéo où le registre ä décalage contient au moins une rangée d'écran de donnees de   caractere,   ce transfert se déroule pendant le   retracage   horizontal. Dans le cas de la mise ä jour de la mémoire de generateur de caractères, le transfert au registre ä   decalage   se deroule pendant l'intervalle d'effacement vertical de l'affichage ä balayage de trame. 



   Brève description des dessins La figure 1 est une representation schématique d'un adapteur d'affichage alphanumerique de l'art anterieur. 



  La figure 2 est une representation schématique d'un adapteur d'affichage connecté ä une unite CPU et un dispositif 
 EMI4.2 
 d'affichage ä trame mettant en oeuvre la présente invention. La figure 3 represente la disposition de la memoire intermediaire video de la figure 2. 



  La figure 4 est un schema chronologique montrant la synchronisation des operations de lecture du generateur de caracteres, utilisée pendant la révision d'affichage. 



  La figure 5 est un schéma chronologique montrant des operations d'écriture du générateur de caractères utilisées pendant la mise ä jour du   generateur   de caractères. 



   Description détaillée de l'invention La figure 1 est une représentation   schematique   d'un adapteur d'affichage de   générateur   de caractères de l'art antérieur. 

 <Desc/Clms Page number 5> 

 



    11 comprend une mémoire de generateur de caractères 10 pour emmagasiner des donnees de type de caractère. Cette mémoire est adressée par des signaux issus d'un premier multiplexeur 11 et d'un second multiplexeur 12 qui délivrent respectivement les bits d'adresse AO ä A3 et A4 ä All ä la mémoire 10. Le multiplexeur 11 reçoit quatre bits du compteur de balayages de rangees 16 ä son entrée A et quatre bits d'une adresse depuis une unité CPU ä son entree B. Le multiplexeur 12 reçoit huit bits d'une bascule de caractere 13 ä son entree A et huit bits de données d'unité CPU à son entree B. Les multiplexeurs 11 et 12 délivrent les bits d'adresse AO-A3 et A4 ä All de la memoire de générateur de caracteres 10, respectivement. Cette memoire est du type à acces aléatoire dynamique (DRAM).

   Les donnees passent entre la mémoire 10 et 1'unité CPU au travers d'un emetteur-recepteur 15 et aussi de la mémoire ä un processeur vidéo 19. Une memoire video 18 est connectée aux bus d'adresses et de données de l'unité CPU pour recevoir des données depuis l'unite CPU aux adresses définies ainsi afin de déterminer une disposition des caracteres ä afficher dans des emplacements de la mémoire vidéo correspondant ä leurs positions sur l'écran. Chaque multiplet de caractere (en code ASSCII) est accompagne par un multiplet d'attribut. La logique de commande 17 peut être par exemple une unite de commande CRT du type MC6845 fabriquee par Motorola Corp. 



  Cette logique de commande (qui maintenant, incorpore physiquement le compteur de balayages de rangees 16) commande le fonctionnement des multiplexeurs 11 et 12, de l'émetteur-récepteur 15, des memoires 18 et 10, des bascules 13 et 14 et du processeur video 19. Elle reçoit les signaux d'ecriture de memoire (MEMW), de lecture de mémoire (MEMR) et d'horloge d'element image d'affichage (PIXEL CLOCK) depuis l'unite CPU pour assurer cette commande. 



  Pour simplifier cette partie de la description et la suivante, on supposera que les caracteres d'affichage sont definis sur l'écran d'affichage par des surfaces de   

 <Desc/Clms Page number 6> 

 construction de caractère de 8 x 8 ou, autrement dit, chaque caractère est defini par huit   elements   images sur chacune des huit lignes de balayage de l'affichage. Initialement, les donnees de caractère sont chargees dans la   memoire   de générateur de caractères. Ces données sont générées depuis l'unité CPU soit depuis sa mémoire permanente, soit depuis des ensembles de caractères combines sur un fichier ä disquette.

   Ces donnees sont entrees multiplet par multiplet au travers de l'émetteur-récepteur 15 avec, pour la surface de construction de caractère de 8 x 8, les trois bits d'adresse les plus bas définissant les donnees de ligne de balayage respectives et les bits d'adresse plus eleves définissant des caractères individuels. Pour cette opération, la logique de commande 17 délivre un signal de conditionnement d'écriture (WE) pour la memoire 10 et délivre des signaux de commande aux multiplexeurs 11 et 12 de façon qu'ils passent leurs entrées B aux entrees d'adressage de la mémoire 10. 



  Des donnees de caractere étant dans la mémoire 10, le Systeme peut maintenant réviser l'affichage de trame. La mémoire   Video'18   est chargee avec des donnees de caractère 
 EMI6.1 
 et d'attribut depuis l'unité CPU. Ces donnees sont positionnées dans la mémoire de façon qu'à la réception d'adresses successives, des données de caractère et d'attribut relatives ä des caractères successifs d'une ligne de caractères à afficher, soient lues en sortie. D'une manière bien connue de l'homme de l'art, ces adresses successives sont   générées   par la logique de commande 17. Les données de caractère sont alimentees ä une bascule de caractère 13 et immédiatement après, les donnees d'attribut   associees   sont alimentées ä une bascule d'attribut 14.

   A cet instant, les donnees de caractère depuis la bascule 13 adressent la mémoire 10 au travers du multiplexeur 12 en association avec la sortie du compteur de balayages de   rangees   au travers du multiplexeur 11. En consequence, les données de type de caractère obtenues depuis la   memoire   10 

 <Desc/Clms Page number 7> 

 et les données d'attribut depuis la bascule 14 sont appliquées ä un circuit de traitement video 19   d'oü   sont dérivés les signaux vidéo. 



  La figure 2 est une représentation schématique d'un   Systeme   d'affichage ä balayage de trame mettant en oeuvre la présente invention. On verra immédiatement que cette invention utilise considérablement moins d'éléments composants que le   Systeme   de la figure 1. Dans le système de la figure 2, le compteur de balayage de rangée, la logique de commande, les bascules d'attribut et de caractere, la mémoire de générateur de caractère et le circuite de traitement video sont les mêmes que ceux utilisés dans le   Systeme   de la   figure 1.   Comme on peut le voir d'après les dessins, les multiplexeurs et les émetteurs récepteurs ne sont pas utilises.

   A la place de la mémoire vidéo de la figure   1,   on utilise dans le système de la figure 2 un type différent de mémoire et pour faire la distinction entre les deux, cette dernière est appelée "mémoire intermédiaire vidéo". En outre, la bascule d'attribut 14 et la bascule de   caractere   13 sont maintenant connectées en série plutôt qu'en parallele comme dans le   Systeme   de la figure 1. 



  La   memoire     intermediaire   video 20 est un Systeme ä mémoire ä accès aléatoire dynamique de types de caractère double. On peut citer ä titre d'exemple d'une telle mémoire la mémoire "Micro PD   41264" commercialisée   par NEC Electronics Inc. 



  Cette mémoire est une memoire RAM dynamique de 64K x 4 bits avec une sortie de registre ä décalage en série de 256 x 4 bits. Ainsi, un port est un port ä accès aléatoire et l'autre est le port de lecture en serie. En utilisant une paire de ces   memoires,   on obtient une mémoire RAM dynamique de 64KB avec un système de sortie en série de 256 multiplets. Cette mémoire est bien connue mais en termes   généraux   elle comprend une mémoire RAM dynamique normale avec des moyens d'adressage et des moyens d'entrée/sortie de données ensemble avec des moyens de lecture de données de la 

 <Desc/Clms Page number 8> 

 mémoire RAM au registre   a   décalage ä 256 positions.

   Afin d'assurer le transfert des données au registre ä décalage, les moyens d'adressage utilisent tout d'abord huit bits d'adressage de rangée pour sélectionner une rangée dans la mémoire RAM dynamique et ensuite huit bits d'adressage de colonne sont utilisés pour sélectionner l'un de 256 décodeurs en série, ce qui correspond ä l'emplacement de début des données ä lire dans le registre ä décalage. Ces données sont alors lus au registre ä décalage en un cycle. Puis, elles sont lues quatre bits par quatre bits (ou dans le cas présent avec deux mémoires, multiplet par multiplet) depuis le registre ä   decalage   sous la commande d'un signal d'horloge de décalage. D'après cela, il est clair qu'un tel système de mémoire   presente   une grande utilité dans un Systeme d'affichage de trame.

   Pour chaque ligne de la trame, les données peuvent être tout   d t abord appliquées   au registre ä décalage et ensuite transférées aux circuits vidéo tandis que la partie RAM dynamique est mise ä jour. Pour la mise en mémoire intermediaire, tout ce qui doit etre fait est d'assurer le transfert au registre ä décalage pendant les   periodes   de   retracage   de la trame d'affichage. On notera que la plupart des systèmes d'affichage n'affichent pas plus de quatre vingt caractères par rangee si bien qu'avec chaque donnée de caractère sur une ligne qui comprend un multiplet de données de caractère (pour adresser la mémoire de générateur de caractères) et un multiplet de données d'attribut (définissant la couleur ou autre attribut du caractère), 160 multiplets seulement sont requis du registre ä décalage.

   Cependant, ceci ne crée pas de problème ä condition que l'adressage pour le transfert au registre ä décalage soit agence correctement. 



  Comme cela est normal, l'unite CPU adresse la mémoire intermediaire vidéo 20 pour la mise ä jour des données et la logique de commande 17 adresse la mémoire intermédiaire pour des fonctions de révision d'affichage de trame. La seule difference significative ici entre le présent systeme et 

 <Desc/Clms Page number 9> 

 ceux de l'art antérieur est que la logique de commande est agencée par exemple par programmation, pour ne sélectionner que la premiere adresse de mémoire   intermediaire   vidéo pour les données de chaque rangée   plutöt   que toutes les adresses correspondant aux caractères respectifs de cette rangée. 



  Nous passerons maintenant ä la figure 3 qui représente la disposition des données dans la memoire intermédiaire vidéo 20 (Figure 2). On rappellera que la partie RAM dynamique de la   memoire     intermediaire   video comprend 64KB. Ils sont disposés comme le montre la figure 3 en une image d'écran CRT de 32KB. Cette disposition est utilisée pour définir l'image ä afficher sur   l'ecran.   Elle définit 16K caractères, chaque multiplet pair comprenant le code de caractere (utilisé pour adresser le générateur de caractères) et le multiplet impair adjacent comprenant le code d'attribut. 



  L'importance de ces données de caractere est suffisante pour approximativement huit   ecrans   de caractères de 80 x 25 rangées. Ceci permet de paginer vers le haut et vers le bas ou le déroulement sans mise ä jour de la mémoire intermédiaire. 



  La seconde partie de la memoire intermediaire video contient aussi un code de caracteres pour l'adressage du   generateur   de caractères en multiplets pairs. Dans cette partie, cependant, chaque multiplet impair correspondant comprend des donnees de type de caractère pour l'écriture dans le générateur de caractères. Comme indiqué ci-dessus, dans un but de simplification, nous avons indiqué que nous considerons ici des surfaces de construction de caractère de 8 x 8 elements images. Chaque caractère affiché est donc défini par huit multiplets de données de type de caractère, un pour chaque ligne de trame. Avec ce format de caractère, chaque ensemble de caractères de 256 caractères requiert 2K multiplets de donnees de type de caractère.

   En conséquence, chaque ensemble de caracteres requiert un total de 4K multiplets dans la seconde partie, ainsi quatre pages, 

 <Desc/Clms Page number 10> 

 chacune comprenant un ensemble de caractères complet, requièrent 16K multiplets. Afin de permettre une extension de la surface de construction des caractères ä 8 x 16 elements images, ce qui demande ainsi 16 multiplets de donn6es de type de caractère pour chaque caractère, quatre pages seulement de donnees de caractères/type de caractère sont definies dans la seconde partie. 



  Enfin, on a représenté au bas de la figure 3 le   Schema   du registre   ä     decalage   de 256 multiplets. Bien que celui ci ne puisse pas être strictement   considere   comme une partie de memoire, ce Schema illustre le fait que 256 multiplets de données de l'une quelconque des parties supérieures peuvent y être transférés. 



  En revenant ä la figure 2, on va maintenant décrire le fonctionnement du système dans ses divers modes. Tout d'abord, chaque fois que des données sont décalées en sortie du registre ä   decalage   dans la mémoire intermédiaire vidéo 20, la partie RAM dynamique de cette mémoire intermédiaire peut être modifiée par des données CPU aux adresses definies par des données d'adressage   d'unité CPU.   Pendant chaque periode de   retracage   horizontal (sauf pendant l'effacement vertical) du balayage de trame dans le dispositif d'affichage, des donnees sont transferees d'un bloc dans la partie image de l'écran CRT correspondant aux donnees pour la ligne de balayage immédiatement suivante. Comme indiqué ci dessus, bien que 256 multiplets soient   transferees,   160 multiplets seulement sont requis.

   En conséquence, les adresses définissant les données pour des lignes respectives sont, pour des rangees de caractères differentes, eloignees de 160 emplacements. On notera cependant que les mimes donnees sont extraites (pour une surface de construction de caractère de 8 x 8) huit fois pour chaque rangée de caractères. Ce qui donne un total de huit multiplets de type de caractère pour chaque caractère ä lire depuis la memoire de caractères en utilisant des combinaisons AO-A3 

 <Desc/Clms Page number 11> 

 différentes ä partir du compteur de balayages de rangées 16 pour supplementer les adresses de   memoire   de   générateur   de caractères pour chaque ligne de balayage respective.

   La logique de commande 17 délivre les adresses de début de rangée de mémoire intermédiaire video, les signaux de commande de transfert de la mémoire RAM dynamique au registre ä décalage T et les signaux d'horloge de décalage S CLK pour décaler le registre ä decalage. Chaque multiplet de sortie du registre ä décalage est appliqué ä la bascule d'attribut 14. Chaque multiplet pair (code de   caractere,   voir la figure 3) est alors synchronisé dans la bascule de caractère 13 tandis que le multiplet impair suivant (code d'attribut, voir la figure 3) est appliqué ä la bascule 14. 



  Pour le cycle d'horloge suivant, la sortie de la bascule 14 est déconditionne (par un niveau de conditionnement de sortie   irregulier   appliqué ä   l'entree   OE de cette bascule), et le multiplet dans la bascule 13 est appliqué ä   l'entree   d'adressage A4-A11 de la memoire 10pour adresser cette   memoire   en conjonction avec les entrées AO-A3 de-balayage de rangées. A cet instant, la logique de commande 17 applique un signal de conditionnement de sortie à l'entrée OE de la mémoire 10 si bien qu'un multiplet de données de type de caractère est lu depuis l'emplacement défini par l'adresse d'entrée.

   Le multiplet dans cet emplacement est dirige depuis les terminaux E/S de donnees de la mémoire 10 ensemble avec le multiplet d'attribut retenu dans la bascule 14 qui est maintenant conditionnée et synchronisée pour   deliverer   ce multiplet aux circuits de traitement video. Les circuits 19 combinent les donnees d'attribut et de type de caractère pour produire des donnees pour huit elements images du balayage de trame. 



  La figure 4 montre la chronologie de cette Operation au cours de laquelle le   générateur   de caractères est lu pour developper les données de révision d'affichage. Ce   Schema   montre ä la ligne   superieure,   l'horloge pixel appliquée ä la logique de commande et ensuite la chronologie d'horloge de 

 <Desc/Clms Page number 12> 

 la bascule d'attribut 14 et de la bascule de caractere 13 sur les deux lignes suivantes. Ces horloges sont   générées   en réponse ä l'horloge pixel. Le signal de conditionnement de sortie ä l'entrée OE de la mémoire 10 (qui est active au niveau bas), ne provoque une opération de sortie de la mémoire 10 que lorsque les bascules d'attribut et de caractère ne sont pas synchronisées.

   L'entrée de conditionnement   d'ecriture   (WE) ä la mémoire 10 reste inactive (niveau haut) pendant toute cette opération et l'entrée de conditionnement de sortie de bascule d'attribut est active (niveau bas) sur une période pendant laquelle les signaux d'horloge de bascules de caractère et d'attribut sont   générées.   11 en résulte que pendant un cycle de caractère, les données de caractere sont   appliquees   à la bascule de caractère, puis les donnees d'attribut lui sont appliquées et ensuite il n'y a pas de synchronisation de ces bascules lorsque les données de type de caractère sont lues depuis la mémoire de caractères comme le montre la période de donnée. 



  En mode final de fonctionnement, les donnees de type de caractère sont écrites dans la mémoire de générateur de caractères depuis la mémoire intermédiaire vidéo. Cette opération se dgroule pendant l'intervalle d'effacement vertical de trame d'affichage pour eviter une interference avec un affichage sur   l'ecran.   Les donnees ä transférer sont retenues dans la partie inférieure de la   memoire   20 (voir la figure 3) et comprennent des données de caractere suivies par des donnees de type de caractère dans des emplacements respectifs pairs et impairs. La disposition de ces donnees définit la définition ultérieure des donnees dans la mémoire de générateur de caracteres 10.

   Les donnees de type de caractère relatives à la première ligne de balayage des 128 premiers caractères d'un ensemble de caracteres sont   placees   dans des emplacements successifs impairs dans la mémoire pour le premier ensemble de caractères emmagasiné, cette séquence commence au premier emplacement de la partie de 

 <Desc/Clms Page number 13> 

 mémoire des données de type de   caractere.   Chaque emplacement pair correspondant contient le code de caractère concerné. 



  Les 128 emplacements suivants contiennent les données de type de caractère pour la ligne de balayage suivante de ces caractères et ainsi de suite jusqu'à ce que toutes les lignes de balayage des 128 caractères de type de caractère soient définies. Puis les donnees pour les 128 caractères suivants sont placées dans la zone suivante de la   memoire     intermediaire   20 de la   meme   maniere. Pour cette opération, on peut utiliser tous les 256 etages du registre à décalage dans la memoire intermédiaire 20.

   Pour les données de type de caractère relatives ä la premiere ligne de balayage des 128 premiers caractères, les 128 emplacements pairs correspondants contenant des données de caractère et les 128 emplacements impairs correspondants contenant des donnees de type de caractère sont transferes au registre ä décalage. Ces donnees sont alors   synchronisees   multiplet par multiplet dans la bascule d'attribut 14. Le premier multiplet, un multiplet de   caractere   est alimente ä cette bascule et ensuite dans la bascule de caractere 13 au transfert du premier multiplet de type de caractère dans la bascule 14.

   La logique de commande 17 excite   l'entree   de conditionnement   d'ecriture   (WE) de la memoire 10 de   générateur   de caractères et la sortie de caractères de la bascule 13 en conjonction avec une sortie de balayage de rangée, adresse la mémoire 10 pour ecrire les données de la bascule d'attribut ä l'emplacement adresse. Cette Operation se poursuit pour le reste des données dans le registre ä décalage et le cycle se poursuit pour les données de rangée de balayage restantes pour les 128 premiers caracteres. L'operation est alors répétée pour les 128 caracteres suivants de l'ensemble de 256 caractères. Toute cette opération se déroule dans une seule période d'effacement vertical du balayage de trame d'affichage. 



  La figure 5 montre la chronologie de cette Operation d'écriture des données de type de caractère dans la mémoire 

 <Desc/Clms Page number 14> 

 de   générateur   de caractères depuis la mémoire intermediaire video. Ici, les signaux d'horloge pixel, d'horloge de bascule d'attribut et d'horloge de bascule de caractère sont tous les mêmes que ceux de la figure 4. Le signal de conditionnement de sortie depuis la logique de commande 17   ä   l'entrée OE de la memoire 10 reste au niveau haut (inactif), ce qui évite la lecture en sortie de la mémoire 10. Le signal de conditionnement d'écriture appliqué ä l'entrée WE de la memoire 10 démarre au niveau haut, puis passe au niveau bas (actif) pendant un cycle de caractere.

   L'entree de conditionnement de sortie (OE) de bascule d'attribut 14 reste au niveau bas (actif) pour maintenir cette bascule dans un etat conditionne. Comme on peut le voir sur la ligne de données, pendant chaque cycle de caractère (on se rappellera que ceci se déroule entièrement pendant les intervalles d'effacement vertical de l'affichage de trame), le code de caractère est enregistré suivi par les données de type de caractère correspondantes. Ces données de type de   caractere   reste dans la bascule d'attribut tandis que le signal de conditionnement d'écriture passe ä l'état actif dans la derniere position du cycle de caractère si bien que ces données sont écrites dans l'emplacement défini par les données de caractere. 



  Comme on l'a indiqué ci-dessus, tandis qu'un   Systeme   utilisant une surface de construction de caractère de 8 x 8 a été décrit jusqu'à maintenant, on constate que la partie de mémoire des données de type de caractère de la mémoire intermédiaire video est suffisamment importante pour emmagasiner quatre pages de donnees de type de caractère dans une surface de construction de   caractere   de 8 x 16. Ceci signifie que chaque caractère est représenté par seize multiplets de données de type de caractère. A la suite de cela, le   Systeme   compteur de balayages de rangée doit maintenant être adapté pour modifie les entrees d'adressage AO-A3 ä la mémoire 10 de façon ä ce qu'elles puissent être incrémentées jusqu'à seize.

   La figure 6 montre un circuit de 

 <Desc/Clms Page number 15> 

   compteur de balayages de rangee commutable entre huit et seize étapes d'incrémentation. 



  La figure 6 represent un registre de balayages de rangée maximal ayant quatre étages connectés aux entrees d'un multiplexeur 31. Les quatre étages vont de l'ordre le plus bas en haut ä l'ordre le plus haut en bas. Le multiplexeur en reponse ä des signaux de l'unite CPU sur une ligne de selection commute son entrée A ou son entrée B ä quatre lignes de sortie qui sont appliquees comme une entree ä un circuit de comparaison 32. La sortie du circuit de comparaison est appliquée à l'entree de données d'une bascule 33 qui reçoit aussi les signaux de synchronisation horizontale de balayage de trame ä son entrée d'horloge. La sortie de bascule est appliquée ä une entree d'effacement d'un compteur 34 qui est aussi synchronisé par les signaux de synchronisation horizontale.

   La sortie du compteur 34 genere les signaux d'adressage AO-A3 pour la mémoire 10 de generateur de caractères (Figures 1 et 2). En. outre, les sorties du compteur 34 sont renvoyees au circuit de comparaison 32 et sont utilisees pour définir des lignes de balayage spécifiques dans une rangée de caractères pour l'adressage de la mémoire intermédiaire vidéo. 



  ; Lorsque les adresses AO-A3 demarrent ä zéro, la huitième adresse dans cet ensemble est sept, ainsi ce nombre est emmagasine dans le registre 30. L'entree de sélection etant conditionnee pour sélectionner les entrées A, ce nombre est appliqué sans changement aux entrées du circuit de ) comparaison 32. L'entrée de selection étant conditionnée pour selectionner les entrees B, le digit d'ordre le plus bas est établi à "1" par l'entrée positive à BI et les trois digits suivants correspondent aux trois digits binaires inférieurs du nombre sept dans le registre. En conséquence, ) chaque sortie du multiplexeur est un "1" binaire correspondant au chiffre 15 decimal. Lorsque l'on compte   

 <Desc/Clms Page number 16> 

 zero comme la première adresse AO-A3, ceci donne un compte de seize aux entrées d'adressage. 



  En supposant que le compteur 34 est effacé, il est incrémenté de un à chaque   entree   de synchronisation horizontale pour donner de s comptes d'incrémentation successifs depuis zero en augmentant aux entrées de memoire de générateur de caractères   AO-A3.   Chacun de ces comptes est comparé ä la sortie du multiplexeur 31 par le comparateur 32. A la detection   d'egalite,   le comparateur 32 applique un   "1" à l'entrée   de donnees de la bascule 33 qui, au signal de synchronisation horizontal suivant, synchronise cette entree au compteur 34 pour restaurer le compteur.

   En consequence, le compteur 34 est incrémenté par des entrees de synchronisation horizontale jusqu'à ce qu'il atteigne le nombre (soit 8, soit 16) donne par le multiplexeur 31 et est alors restauré ä zero à   l'entree   de synchronisation horizontale suivante. 



  Bien que la presente invention ait été plus particulièrement decrite et représentée en se   referant   ä une realisation particuliere de celle-ci, il est   é   vident que l'homme de l'art pourra y apporter toutes modifications de formes et de details sans pour autant sortir du cadre de la presente 'invention.

Claims (1)

  1. REVENDICATIONS l. Un Systeme d'affichage à balayage de trame comprenant un générateur de caractères ä memoire ä acces aleatoire et une memoire intermediaire video ä mémoire a accès aléatoire ä ports doubles comprenant des parties de memoire, des moyens à registres ä decalage de sortie et des moyens pour transférer des groupes de donnees des dites parties auxdits moyens ä registres ä decalage, lesdites parties de memoire comprenant une première partie pour emmagasiner dans des emplacements consecutifs, des premières paires de données, chaque paire comprenant une donnee de caractere et une donnée de type de caractère d'affichage,
    ledit Systeme comprenant des moyens logiques de commande comprenant des moyens pour commander lesdits moyens de transfert pour transferer une pluralite desdites premieres paires de données aux moyens ä registres ä decalage, des moyens pour synchroniser les moyens ä registres ä décalage pour délivrer en sortie lesdites premières paires de donnees, et des moyens pour diriger la donnee de caractère d'une première paire pour adresser le générateur de caractères afin d'écrire la donnée de type de caractère de la première paire dans l'emplacement adresse.
    2. Un système d'affichage à balayage de trame selon la revendication 1 comprenant des premier et second moyens ä bascule, le premier moyen ä bascule etant connecte la sortie du registre ä decalage et ayant une sortie EMI17.1 connectee ä 1'entrée de donnees dudit generateur de caractères et ä l'entree dudit second moyen ä bascule, ledit second moyen ä bascule ayant une sortie connectee ä une entree d'adressage dudit générateur de caractères. <Desc/Clms Page number 18> 3.
    Un système d'affichage à balayage de trame selon la revendication 2 dans lequel ledit registre ä décalage est dimensionné pour retenir des donnees correspondant aux données de caractere et de type de caractère pour une ligne de balayage de trame complete, ladite pluralite de premières paires de données comprenant des données de caractère et de type de caractère pour au moins une ligne de balayage d'affichage complete et lesdits moyens de commande repondant ä des moyens de retracage horizontal de balayage de trame pour assurer ledit transfert pendant le retracage horizontal du balayage de trame d'affichage.
    4. Un système d'affichage ä balayage de trame selon la revendication 2 comprenant un moyen ä compteur de balayages de rangée connecte ä une autre entrée d'adressage du generateur de caractères correspondant aux digits d'adressage d'ordre le plus bas pour delivrer des séries d'adresses differentes pour l'écriture de donnees de type de caractères relatives ä des lignes de balayage de trame différentes des caractères d'affichage dans le générateur de caracteres.
    5. Un Systeme d'affichage ä balayage de trame selon la revendication 1 dans lequel ladite memoire intermédiaire video comprend une seconde partie pour l'emmagasinage dans des emplacements consecutifs de secondes paires de données, chaque paire comprenant une donnée de caractere et une donnee d'attribut, ledit Systeme comprend des moyens de traitement video répondant aux données de type de caractère et aux donnees d'attribut pour générer des donnees vidéo pour l'affichage,
    et lesdits moyens logiques de commande comprennent des moyens pour commander lesdits moyens de transfert pour transferer une pluralite desdites secondes paires de donnees aux moyens ä registre ä <Desc/Clms Page number 19> décalage pour synchronisation par lesdits moyens de synchronisation afin de délivrer en sortie lesdites secondes paires de données, et pour commander lesdits moyens de'direction pour diriger les données de caractere d'une seconde paire de donnees pour adresser le générateur de caractère de l'emplacement désiré, et pour diriger les données de type de caractere récupérées et les données d'attribut de la seconde paire auxdits moyens de traitement vidéo pour generer des données d'affichage vidéo correspondantes.
    6. Un Systeme d'affichage ä balayage de trame selon la revendication 5 comprenant des premier et second moyens ä bascule, le premier moyen ä bascule étant connecte ä la sortie du registre ä decalage et ayant une sortie connectee ä une entrée des moyens de traitement video et ä l'entree du second moyen ä bascule, ledit second moyen ä bascule ayant une sortie connectee ä une entrée d'adressage du generateur de caractères.
    7. Un système d'affichage ä balayage de trame selon la revendication 6 dans lequel lesdits moyens logiques de commande repondent ä des signaux d'effacement vertical de balayage de trame pour limiter ledit transfert desdites secondes paires de donnees au registre ä décalage ä la periode d'effacement vertical du balayage de trame.
    8. Un Systeme d'affichage ä balayage de trame selon la revendication 6 comprenant des moyens de comptage de balayages de rangées connectés ä une autre entrée d'adressage du générateur de caractère correspondant aux digits d'adressage d'ordre le plus bas pour fournir différentes series d'adresses pour la lecture de EMI19.1 donnees de type de caractere relatives ä differentes lignes de balayage de trame des caracteres d'affichage ä partir du générateur de caracteres <Desc/Clms Page number 20> 9.
    Un Systeme d'affichage ä balayage de trame selon la revendication 4 ou 8 dans lequel lesdits moyens de comptage de balayages de rangée comprennent des moyens pour produire des données de balayage de rangee maximales, un circuit de comparaison pour recevoir lesdites données de balayage de rangée maximales ä une premiere entrée, une bascule ayant une entrée de données connecte ä la sortie du dudit circuit de comparaison et une entree d'horloge connectée pour recevoir de synchronisation horizontale de balayage de trame, un circuit de comptage ayant une entrée d'effacement connectee ä la sortie de ladite bascule,
    une entree de comptage connectee pour recevoir lesdits signaux de synchronisation horizontale et une sortie connectée ä une seconde entrée dudit circuit de comparaison et ä ladite autre entrée d'adressage du générateur de caracteres.
    10. Un Systeme d'affichage à balayage de trame selon la revendication 9 dans lequel lesdits moyens pour produire des données de balayage de rangée maximales comprennent un registre de balayage de rangee maximal ayant des sorties connectées ä un multiplexeur commutable entre un premier état pour deliverer une premiere sortie correspondant au contenu du registre de balayages de rangee maximal et un second état pour fournir une seconde sortie ayant une valeur double de la valeur du contenu du registre de balayages de rangée maximal.
    11. Un systeme d'affichage à balayage de trame comprenant un géndrateur de caractères ä mémoire à accès aléatoire et une mémoire intermédiaire vidéo ä mémoire ä acces aléatoire à ports doubles comprenant des premiere et seconde parties de mémoire, ladite premiere partie de memoire emmagasinant des données de caractère et des donnees d'attribut dans des paires d'emplacements <Desc/Clms Page number 21> consécutifs, ladite seconde partie de mémoire emmagasinant des données de caractère et des données de type de caractère dans des paires d'emplacements consécutifs,
    des moyens pour transférer des donnees de ladite première partie de memoire au second des ports doubles pendant un retracage horizontal de la trame d'affichage pour un accès ultérieur au générateur de caracteres par les données de caractere et la combinaison de données de type de caractere depuis des emplacements accédés avec lesdites donnees d'attribut pour générer des données vidéo pour la ligne d'affichage suivant le retraçage, et pour transférer des donnees de ladite seconde partie de memoire audit second des ports pendant l'effacement vertical de la trame d'affichage pour l'accès ulterieur au générateur de caractères pour y écrire des donnees de type de caractere.
    12. Un système d'affichage ä balayage de trame comprenant un générateur de caractères ä mémoire ä acces aléatoire et une memoir intermédiaire vidéo ä memoire ä acces aléatoire ä ports doubles comprenant une première partie de memoire pour emmagasiner des donnees de caractère et d'attribut et une seconde partie de mémoire pour emmagasiner des donnees de caractère et de type de caractère, des moyens pour mettre à jour la memoire intermediaire video au travers du premier des ports doubles et des moyens pour réviser l'affichage au moyen de données issues de la premiere partie de memoire et pour mettre ä jour le générateur de caractères au moyen de données issues de la seconde partie de mémoire au travers du second des ports doubles.
BE8800017A 1987-03-27 1988-01-08 Systeme d'affichage a balayage de trame avec generateur de caracteres a memoire a acces aleatoire. BE1001069A3 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US3078787A 1987-03-27 1987-03-27

Publications (1)

Publication Number Publication Date
BE1001069A3 true BE1001069A3 (fr) 1989-06-27

Family

ID=21856033

Family Applications (1)

Application Number Title Priority Date Filing Date
BE8800017A BE1001069A3 (fr) 1987-03-27 1988-01-08 Systeme d'affichage a balayage de trame avec generateur de caracteres a memoire a acces aleatoire.

Country Status (14)

Country Link
EP (1) EP0283579B1 (fr)
JP (1) JPH071425B2 (fr)
KR (1) KR950008023B1 (fr)
CN (1) CN88100280A (fr)
AT (1) ATE74224T1 (fr)
BE (1) BE1001069A3 (fr)
BR (1) BR8801301A (fr)
DE (2) DE3777810D1 (fr)
FR (1) FR2613109A1 (fr)
GB (1) GB2202720B (fr)
HK (1) HK11692A (fr)
IN (1) IN175294B (fr)
IT (1) IT1217360B (fr)
SG (1) SG109991G (fr)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03116194A (ja) * 1989-09-29 1991-05-17 Mitsubishi Electric Corp ディスブレイ制御装置
DE68920147T2 (de) * 1989-10-12 1995-06-29 Ibm Anzeigesystem.
FR2669448B1 (fr) * 1990-11-19 1993-01-15 Bull Sa Architecture de terminal et circuit de gestion.
GB9027678D0 (en) * 1990-12-20 1991-02-13 Ncr Co Videographics display system

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0134423A2 (fr) * 1983-06-13 1985-03-20 Bull HN Information Systems Inc. Appareil à générateur de caractères à écriture et méthode d'écriture correspondante
US4595996A (en) * 1983-04-25 1986-06-17 Sperry Corporation Programmable video display character control circuit using multi-purpose RAM for display attributes, character generator, and refresh memory

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60233691A (ja) * 1984-05-07 1985-11-20 シャープ株式会社 グラフイツクデイスプレイ装置
JPH0614273B2 (ja) * 1984-07-24 1994-02-23 三菱電機株式会社 映像表示制御装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4595996A (en) * 1983-04-25 1986-06-17 Sperry Corporation Programmable video display character control circuit using multi-purpose RAM for display attributes, character generator, and refresh memory
EP0134423A2 (fr) * 1983-06-13 1985-03-20 Bull HN Information Systems Inc. Appareil à générateur de caractères à écriture et méthode d'écriture correspondante

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 27, no. 1B, juin 1984, pages 868-870, New York, US; D.A. CANTON: "Alphanumeric display logic" *
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 30, no. 3, août 1987, pages 1034-1036, New York, US; "Vertical window CRT address generator" *

Also Published As

Publication number Publication date
IT8819947A0 (it) 1988-03-25
KR880011691A (ko) 1988-10-29
GB2202720B (en) 1991-04-17
IN175294B (fr) 1995-06-03
DE3810232C2 (fr) 1991-01-31
EP0283579A2 (fr) 1988-09-28
KR950008023B1 (ko) 1995-07-24
JPH071425B2 (ja) 1995-01-11
ATE74224T1 (de) 1992-04-15
DE3810232A1 (de) 1988-10-13
BR8801301A (pt) 1988-10-25
FR2613109A1 (fr) 1988-09-30
EP0283579A3 (en) 1989-06-07
IT1217360B (it) 1990-03-22
EP0283579B1 (fr) 1992-03-25
GB8728926D0 (en) 1988-01-27
DE3777810D1 (de) 1992-04-30
SG109991G (en) 1992-02-14
CN88100280A (zh) 1988-10-19
GB2202720A (en) 1988-09-28
JPS63250689A (ja) 1988-10-18
HK11692A (en) 1992-02-21

Similar Documents

Publication Publication Date Title
FR2544898A1 (fr) Dispositif d&#39;affichage video sur ecran d&#39;affichage par balayage d&#39;une trame ligne par ligne et point par point
FR2566951A1 (fr) Procede et systeme pour l&#39;affichage d&#39;informations visuelles sur un ecran par balayage ligne par ligne et point par point de trames video
FR2589601A1 (fr) Organisation de memoire notamment pour systeme d&#39;affichage a ordinateur et procede d&#39;organisation
EP0202166B1 (fr) Circuit de mémoire d&#39;image virtuelle permettant le multifenêtrage
BE1001069A3 (fr) Systeme d&#39;affichage a balayage de trame avec generateur de caracteres a memoire a acces aleatoire.
EP0440301B1 (fr) Procédé de stockage en mémoire pour le traitement d&#39;images, et dispositif pour la mise en oeuvre du procédé
FR2860376A1 (fr) Procede et dispositif d&#39;agrandissement d&#39;une image video
FR2556118A1 (fr) Circuit permettant d&#39;augmenter le nombre des cellules images dans le balayage d&#39;un dispositif de visualisation video du type a representation par bits
FR2477745A1 (fr) Dispositif d&#39;affichage graphique en couleurs
US5345252A (en) High speed cursor generation apparatus
FR2587520A1 (fr) Appareil et procedes d&#39;affichage a fenetre a acces direct en memoire
BE1001063A3 (fr) Systeme d&#39;affichage numerique a balayage de trame.
JPS63221491A (ja) 画像デ−タ出力装置
CA1054274A (fr) Memoire numerique d&#39;image
FR2463555A1 (fr) Dispositif d&#39;affichage permanent d&#39;information graphique sur un ecran de television et de transmission simultanee sur ligne telephonique
FR2644001A1 (fr) Systeme de visualisation d&#39;images
FR2530064A1 (fr) Dispositif de memoire a inscription controlee destine notamment a cooperer avec une unite de visualisation d&#39;images radar
CN103680381A (zh) 图像处理装置以及图像处理方法
FR2574575A1 (fr) Processeur de trace de vecteur
JPH0233227B2 (fr)
JPH01266593A (ja) メモリ回路とデータ・ストリームを記憶する方法
EP0085593A1 (fr) Dispositif de lecture et d&#39;écriture de la mémoire de page d&#39;un terminal à écran cathodique
KR100206580B1 (ko) 액정 표시 장치의 4분주 데이타를 위한 메모리 장치
US5812829A (en) Image display control system and memory control capable of freely forming display images in various desired display modes
FR2557998A1 (fr) Controleur de visualisation graphique.

Legal Events

Date Code Title Description
RE Patent lapsed

Owner name: INTERNATIONAL BUSINESS MACHINES CORP.

Effective date: 19920131