KR19980083450A - Scanning bow converter of the output signal of the liquid crystal display and its conversion method - Google Patents

Scanning bow converter of the output signal of the liquid crystal display and its conversion method Download PDF

Info

Publication number
KR19980083450A
KR19980083450A KR1019970018752A KR19970018752A KR19980083450A KR 19980083450 A KR19980083450 A KR 19980083450A KR 1019970018752 A KR1019970018752 A KR 1019970018752A KR 19970018752 A KR19970018752 A KR 19970018752A KR 19980083450 A KR19980083450 A KR 19980083450A
Authority
KR
South Korea
Prior art keywords
clock
signal
pll
output
liquid crystal
Prior art date
Application number
KR1019970018752A
Other languages
Korean (ko)
Other versions
KR100237421B1 (en
Inventor
이준호
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019970018752A priority Critical patent/KR100237421B1/en
Publication of KR19980083450A publication Critical patent/KR19980083450A/en
Application granted granted Critical
Publication of KR100237421B1 publication Critical patent/KR100237421B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas

Abstract

본 발명은 입력되는 비디오 신호의 주사선수와 액정표시장치가 가지는 주사선수를 자동으로 맞추어주는 액정표시장치 출력신호의 주사선수 변환장치 및 그 변환방법에 관한 것으로서, 비디오 신호를 입력 수평동기 신호에 따라 저장하고 출력 수평동기 신호에 따라 주사선수를 변환하여 액정표시장치로 출력하는 라인 메모리와, 입력 수평동기 신호에 따라 제1 클럭을 발생시키는 제1 PLL와, 제1 클럭에 따라 분주하여 상기 제1 PLL로 피드백시킴으로서 제1 클럭을 변화시키는 제1 분주기와, 입력 수평동기 신호 및 제1 클럭에 따라 라인 메모리의 쓰기 동작을 제어하는 쓰기 제어부와, 입력 수평동기 신호에 따라 제2 클럭을 발생시키는 제2 PLL와, 제2 클럭에 따라 분주하여 상기 제2 PLL로 피드백시킴으로서 제2 클럭을 변화시키는 제2 분주기와, 제2 클럭에 따라 분주하여 액정표시장치에 출력 수평동기 신호로서 입력시키는 제3 분주기와, 출력 수평동기 신호 및 제2 클럭에 따라 라인 메모리의 읽기 동작을 제어하는 읽기 제어부를 포함하는 것을 특징으로 한다.The present invention relates to an apparatus for converting a scan player of an output signal of a liquid crystal display device for automatically matching a scan player of an input video signal with a scan player of a liquid crystal display device, and converting a video signal according to an input horizontal synchronization signal. A line memory for storing and converting a scan player according to the output horizontal synchronization signal and outputting the scan signal to the liquid crystal display, a first PLL for generating a first clock according to the input horizontal synchronization signal, and dividing the first clock according to the first clock; A first divider for changing the first clock by feeding back to the PLL, a write control unit for controlling the write operation of the line memory according to the input horizontal sync signal and the first clock, and a second clock according to the input horizontal sync signal; A second divider for changing the second clock by dividing according to the second PLL, the second clock, and feeding back to the second PLL; and according to the second clock. A third divider may be divided and input to the liquid crystal display as an output horizontal synchronization signal, and a read control unit may control a read operation of the line memory according to the output horizontal synchronization signal and the second clock.

Description

액정표시장치 출력신호의 주사선수 변환장치 및 그 변환방법Scanning bow converter of the output signal of the liquid crystal display and its conversion method

본 발명은 액정표시장치 출력신호의 주사선수 변환장치 및 그 변환방법에 관한 것으로서 특히, 입력되는 비디오 신호의 주사선수와 액정표시장치가 가지는 주사선수가 다른 경우에 자동으로 비디오 신호의 주사선수를 액정표시장치에 맞도록 변환하는 액정표시장치 출력신호의 주사선수 변환장치 및 그 변환방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an apparatus for converting a scan player of an output signal of a liquid crystal display device and a method for converting the scan player of the liquid crystal display device. The present invention relates to a scanning bow converting apparatus for an output signal of a liquid crystal display device which is converted to fit a display device, and a conversion method thereof.

액정표시장치가 여러 입력원을 갖게 되어 여러 비디오 신호에 대응하여야 하는 경우에, 각 입력신호의 해상도가 서로 다르면 각 신호를 시스템의 해상도에 맞도록 변환시켜야 한다.When the liquid crystal display has multiple input sources and needs to correspond to multiple video signals, if the resolution of each input signal is different from each other, each signal must be converted to match the resolution of the system.

일반적으로 해상도는 표시장치에서의 단위표시부 즉 화소의 개수로 판단하며, 가로방향의 화소수를 수평해상도로써 표현하고, 세로방향의 화소수를 수직해상도로 표현한다.In general, the resolution is determined by the unit display unit, that is, the number of pixels in the display device, and the number of pixels in the horizontal direction is expressed by the horizontal resolution, and the number of pixels in the vertical direction is represented by the vertical resolution.

일반적으로 액정표시장치에서 수평해상도는 신호를 각 화소 단위로 샘플링하는 클럭의 주파수를 조정하여 맞출 수 있으나, 수직 해상도는 각 입력신호 마다 고유의 주사선수를 갖고 있기 때문에 액정표시장치에 맞추어 주사선수를 변환해 주어야 한다.In general, the horizontal resolution of the liquid crystal display can be adjusted by adjusting the frequency of the clock sampling the signal on a pixel-by-pixel basis, but the vertical resolution has a unique scanning line for each input signal. You have to convert it.

도 1은 종래 기술에서 주사선수가 다른 비디오 신호의 처리방법에 의한 출력결과를 나타내는 도면이다.1 is a view showing an output result by a method of processing a video signal different from the scanning player in the prior art.

도 1을 참조하면, 종래의 액정표시장치의 주사선수 변환방법은 화면의 상단부 및 하단부를 잘라내어 주사하는 방법(도 1의 A 참조)과, 일정 라인의 간격으로 한 라인씩 건너뛰어 주사하는 방법(도 1의 B 참조) 등이 있다.Referring to FIG. 1, a conventional method of converting a scan player of a liquid crystal display includes a method of cutting and scanning the upper and lower portions of a screen (see A of FIG. 1), and a method of scanning by skipping line by line at a predetermined line interval ( 1B).

그러나, 상기 화면의 상단부 및 하단부를 잘라내어 주사하는 방법은 출력 화면이 상하로 퍼지게 되기 때문에 원화면과 다르게 되고, 상단부 또는 하단부에 중요한 정보가 있을 경우에는 정확한 정보의 전달이 어렵게 되는 문제점이 발생한다.However, the method of cutting and scanning the upper and lower portions of the screen is different from the original screen because the output screen spreads up and down, and there is a problem in that accurate information is difficult to transfer when there is important information in the upper or lower portion.

상기와 같은 이유로 인해 일정 라인의 간격으로 한 라인씩 건너뛰어 주사하는 방법이 주로 사용되고 있다.For the above reason, a method of scanning by skipping one line at a predetermined line interval is mainly used.

예를 들어, NTSC TV 신호와 PAL TV 신호의 주사선수는 6:5의 비율이 되기 때문에 NTSC TV 신호에 맞추어 설계된 액정표시 장치에 PAL TV 신호를 표시하고자 할 때는 6라인 마다 한 개의 라인을 제거하여 주사함으로써 주사선수를 맞추어준다.For example, the ratio of NTSC TV signal and PAL TV signal is 6: 5, so if you want to display PAL TV signal on LCD designed for NTSC TV signal, remove one line every 6 lines. Match the athlete by injection.

상기의 방법은 주사선수의 비가 6:5인 경우에 6라인 마다 한 라인씩 건너뛰어 주사함으로써 주사선수를 맞추도록 하는 것이다.In the above method, when the ratio of the injection players is 6: 5, the injection player is adjusted by skipping one line every six lines.

도 2를 참조하여 더욱 상세히 설명하면 다음과 같다.A detailed description with reference to FIG. 2 is as follows.

주사선이 순차적으로 입력되어 각각의 라인 메모리에 저장되면, 출력이 수행되는 경우에 제1 내지 제5 라인 메모리의 데이터를 주사한 후 제6 라인 메모리의 데이터를 주사하지 않고 바로 제7 라인 메모리의 데이터를 주사하도록 한다. 결국, 6개 라인의 주사선 데이터가 입력되는 동안 5개 라인 만 출력되도록 하는 것이다.When the scan lines are sequentially input and stored in the respective line memories, the data of the seventh line memory is directly scanned without scanning the data of the sixth line memory after scanning the data of the first to fifth line memories when the output is performed. To be injected. As a result, only five lines are output while six lines of scan line data are input.

상기와 같은 방법은 다수의 라인 메모리를 사용하여야 하기 때문에 복잡하게 되어 제품의 소형화가 어렵게 되는 동시에 제품의 가격을 상승시키는 문제점이 발생한다.Since the above method requires the use of a large number of line memories, it becomes complicated, which makes it difficult to miniaturize the product and at the same time raises the price of the product.

따라서, 본 발명의 목적은 한 개의 라인 메모리를 이용하여 일정 라인의 간격으로 한 라인씩 건너뛰어 주사함으로써 입력 비디오 신호의 주사선수를 출력시스템의 주사선수에 맞추어 줄 수 있도록 하는 액정표시장치 출력신호의 주사선수 변환장치 및 그 변환방법을 제공하는데 있다.Accordingly, an object of the present invention is to provide an output signal of a liquid crystal display device in which a scan player of an input video signal can be matched to a scan player of an output system by scanning by skipping one line at a predetermined line interval using one line memory. The present invention provides an injection apparatus and a conversion method thereof.

도 1은 종래 기술에서 주사선수가 변환되어 출력된 상태를 나타내는 도면,1 is a view showing a state in which the injection player is converted and output in the prior art,

도 2는 종래 기술에서 주사선수의 변환동작을 나타내는 도면,2 is a view showing a conversion operation of the injection athlete in the prior art,

도 3은 본 발명에 의한 액정표시장치 출력신호의 주사선수 변환장치의 구성 블록을 나타내는 도면,FIG. 3 is a block diagram showing a configuration of a scanning bow converting apparatus for an output signal of a liquid crystal display according to the present invention; FIG.

도 4는 본 발명에서 주사선수 변환동작에 따른 타이밍을 나타내는 도면,4 is a view showing timing according to an injection player conversion operation in the present invention;

도 5는 본 발명에서 주사선수 변환동작 및 배속동작에 따른 타이밍도.5 is a timing diagram according to the scanning bow converting operation and the double speed operation in the present invention.

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

110 : 라인 메모리 120 : 제1 PLL110: line memory 120: first PLL

130 : 제1 분주기 140 : 쓰기 제어부130: first divider 140: write control unit

150 : 제2 PLL 160 : 제2 분주기150: second PLL 160: second divider

170 : 제3 분주기 180 : 읽기 제어부170: third divider 180: read control unit

190 : 마이컴 200 : 액정표시장치190: microcomputer 200: liquid crystal display device

상기와 같은 목적들을 달성하기 위한 본 발명의 액정표시장치 출력신호의 주사선수 변환장치는, 비디오 신호를 입력 수평동기 신호에 따라 저장하고 출력 수평동기 신호에 따라 주사선수를 변환하여 액정표시장치로 출력하는 라인 메모리와, 입력 수평동기 신호를 입력받아 소정의 제1 클럭을 발생시키는 제1 위상고정루프(이하, PLL이라 함.)와, 상기 제1 PLL에서 출력되는 제1 클럭에 따라 분주하여 상기 제1 PLL로 피드백시킴으로서 상기 제1 클럭을 변화시키는 제1 분주기와, 입력 수평동기 신호 및 상기 제1 PLL의 제1 클럭에 따라 상기 라인 메모리의 쓰기 동작을 제어하는 쓰기 제어부와, 입력 수평동기 신호를 입력받아 소정의 제2 클럭을 발생시키는 제2 PLL와, 상기 제2 PLL에서 출력되는 제2 클럭에 따라 분주하여 상기 제2 PLL로 피드백시킴으로서 상기 제2 클럭을 변화시키는 제2 분주기와, 상기 제2 PLL에서 출력되는 제2 클럭에 따라 분주하여 액정표시장치에 출력 수평동기 신호로서 입력시키는 제3 분주기와, 상기 제3 분주기의 출력 수평동기 신호 및 상기 제2 PLL의 제2 클럭에 따라 상기 라인 메모리의 읽기 동작을 제어하는 읽기 제어부를 포함하는 것을 특징으로 한다.The apparatus for converting a scan player of an output signal of a liquid crystal display device according to the present invention for storing the video signal according to an input horizontal sync signal and converting the scan player according to an output horizontal sync signal is output to the liquid crystal display device. A first phase locked loop (hereinafter referred to as a PLL) for receiving a line memory, an input horizontal synchronization signal to generate a predetermined first clock, and a first clock output from the first PLL. A first divider for changing the first clock by feeding back to a first PLL, a write controller for controlling a write operation of the line memory according to an input horizontal synchronization signal and a first clock of the first PLL, and an input horizontal synchronization The second PLL receives a signal and generates a predetermined second clock, and divides the signal according to the second clock output from the second PLL to feed the second PLL back to the second PLL. A second divider for changing a clock, a third divider for dividing according to a second clock output from the second PLL, and inputting an output horizontal sync signal to a liquid crystal display device; and an output horizontal sync of the third divider; And a read controller configured to control a read operation of the line memory according to a signal and a second clock of the second PLL.

본 발명의 실시예에 의하면, 상기 제1,2,3 분주기에 분주비의 변환을 위해 입력판별 신호를 입력시키는 마이컴을 포함하는 것이 바람직하다.According to an embodiment of the present invention, it is preferable to include a microcomputer for inputting an input discrimination signal to convert the division ratio into the first, second, and third dividers.

한편, 상기의 목적을 달성하기 위한 본 발명의 액정표시장치 출력신호의 주사선수 변환방법은, 비디오 신호를 입력 수평동기 신호에 맞추어 라인 메모리에 저장하는 제1 과정과, 상기 라인 메모리에 저장된 비디오 신호를 출력 수평동기 신호에 맞추어 주사선수를 변환하여 액정표시장치로 출력하는 제2 과정으로 이루어지는 것을 특징으로 한다.On the other hand, in order to achieve the above object, there is provided a method of converting a scan player of an output signal of a liquid crystal display according to the present invention, comprising: a first process of storing a video signal in line memory in accordance with an input horizontal synchronization signal, and a video signal stored in the line memory; And a second process of converting the scan player according to the output horizontal synchronization signal and outputting the scanned player to the liquid crystal display.

이하, 본 발명에 의한 액정표시장치 출력신호의 주사선수 변환장치 및 그 변환방법의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, a preferred embodiment of a scanning bow converting apparatus for a liquid crystal display output signal and a method for converting the same according to the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명에 의한 액정표시장치 출력신호의 주사선수 변환장치의 구성을 나타내는 블록도이고, 도 4는 본 발명에 사용되는 각 신호의 타이밍을 나타내는 도면이다.Fig. 3 is a block diagram showing the structure of a scanning bow converting device for output signals of a liquid crystal display device according to the present invention, and Fig. 4 is a diagram showing the timing of each signal used in the present invention.

도 3을 참조하면, 본 발명은 비디오 신호를 입력 수평동기 신호에 따라 저장하고 출력 수평동기 신호에 따라 주사선수를 변환하여 액정표시장치(200)로 출력하는 라인 메모리(110)와, 입력 수평동기 신호를 입력받아 소정의 제1 클럭을 발생시키는 제1 PLL(120)와, 상기 제1 PLL(120)에서 출력되는 제1 클럭에 따라 분주하여 상기 제1 PLL(120)로 피드백시킴으로서 상기 제1 클럭을 변화시키는 제1 분주기(130)와, 입력 수평동기 신호 및 상기 제1 PLL(120)의 제1 클럭에 따라 상기 라인 메모리(110)의 쓰기 동작을 제어하는 쓰기 제어부(140)와, 입력 수평동기 신호를 입력받아 소정의 제2 클럭을 발생시키는 제2 PLL(150)와, 상기 제2 PLL(150)에서 출력되는 제2 클럭에 따라 분주하여 상기 제2 PLL(150)로 피드백시킴으로서 상기 제2 클럭을 변화시키는 제2 분주기(160)와, 상기 제2 PLL(150)에서 출력되는 제2 클럭에 따라 분주하여 액정표시장치(200)에 출력 수평동기 신호로서 입력시키는 제3 분주기(170)와, 상기 제3 분주기(170)의 출력 수평동기 신호 및 상기 제2 PLL(150)의 제2 클럭에 따라 상기 라인 메모리(110)의 읽기 동작을 제어하는 읽기 제어부(180)와, 상기 제1,2,3 분주기(130,160,170)에 분주비의 변환을 위해 입력판별 신호를 입력시키는 마이컴(190)으로 구성된다.Referring to FIG. 3, the present invention stores a video signal according to an input horizontal synchronizing signal, converts a scan player according to the output horizontal synchronizing signal, and outputs the converted line to the liquid crystal display 200. The first PLL 120 receives a signal and generates a predetermined first clock, and divides the signal according to the first clock output from the first PLL 120 to feed back to the first PLL 120. A first divider 130 for changing a clock, a write controller 140 for controlling a write operation of the line memory 110 according to an input horizontal synchronization signal, and a first clock of the first PLL 120; The second PLL 150 receives an input horizontal synchronization signal and generates a predetermined second clock, and divides the signal according to the second clock output from the second PLL 150 to feed back to the second PLL 150. A second divider 160 for changing the second clock, and the second PLL 150. A third divider 170 for dividing according to the second clock output from the second clock to be input as an output horizontal synchronous signal to the liquid crystal display 200, an output horizontal synchronous signal of the third divider 170, and the second divider 170. A read control unit 180 that controls a read operation of the line memory 110 according to the second clock of the PLL 150, and an input discrimination for converting the division ratios to the first, second, and third dividers 130, 160, and 170. It consists of a microcomputer 190 for inputting a signal.

상기와 같이 구성된 본 발명의 동작을 NTSC TV 신호에 맞추어 설계된 액정표시 장치에 PAL TV 신호를 표시하는 경우를 예로 들어 상세히 설명하면 다음과 같다.The operation of the present invention configured as described above will be described in detail with an example of displaying a PAL TV signal on a liquid crystal display device designed for NTSC TV signals.

NTSC TV 신호와 PAL TV 신호의 주사선수는 6:5의 비율이 되기 때문에 6라인 마다 한 개의 라인을 제거하여 주사함으로써 주사선수를 맞추어준다.(도 4 참조) 이때, 상기 쓰기 제어부(140)에 의한 쓰기 동작시에는 입력되는 비디오 신호의 해상도에 맞추기 위하여 입력신호의 고유 샘플링 주파수에 따라 상기 제1 PLL(120) 및 제1 분주기(130)가 동작하여 제1 클럭을 출력한다. 또한, 상기 읽기 제어부(180)에 의한 읽기 동작시에는 상기 액정표시장치(200)의 해상도와 입력 해상도의 비만큼 낮아진 샘플링 주파수와 수평동기 신호를 발생시켜 기준으로 삼는다.Since the scanning player of the NTSC TV signal and the PAL TV signal has a 6: 5 ratio, the scanning player is matched by removing and scanning one line every 6 lines (see FIG. 4). In the write operation, the first PLL 120 and the first divider 130 operate to output the first clock according to the inherent sampling frequency of the input signal to match the resolution of the input video signal. In addition, during the read operation by the read controller 180, the sampling frequency and the horizontal synchronization signal lowered by the ratio of the resolution and the input resolution of the liquid crystal display 200 are generated as the reference.

즉, 상기 제1 분주기(130)는 PAL TV 신호 자체의 분주비를 가지며, 상기 제3 분주기(170)는 NTSC TV 신호의 분주비를 가지며, 상기 제2 분주기(160)는 NTSC TV 신호 분주비의 5/6의 값을 갖는다.That is, the first divider 130 has a division ratio of the PAL TV signal itself, the third divider 170 has a division ratio of an NTSC TV signal, and the second divider 160 has an NTSC TV. It has a value of 5/6 of the signal division ratio.

상기 각 분주기(130,160,170)의 분주비 변환은 상기 마이컴(190)에서 출력되는 입력판별 신호에 따라 자동으로 바꿀 수도 있다.The division ratio conversion of each divider 130, 160, 170 may be automatically changed according to the input discrimination signal output from the microcomputer 190.

한편, 본 발명은 TV 신호의 주사선수 변환에 한정되지 않고 PC 비디오 신호에서 해상도가 낮은 액정표시 장치에도 주사선수를 맞추어줄 수 있다. 예를 들어, 600 라인 또는 768 라인의 주사선을 가지는 PC 신호도 하나의 라인 메모리를 이용하여 480 라인의 수직 화소수를 가지는 액정 표시 장치에 맞추어 표시할 수 있다.Meanwhile, the present invention is not limited to the conversion of the scan player of the TV signal, and the scan player can be matched to a liquid crystal display device having a low resolution in the PC video signal. For example, a PC signal having 600 lines or 768 lines of scanning lines can be displayed in accordance with a liquid crystal display having a vertical number of 480 lines using one line memory.

또한, 본 발명은 240 라인의 주사선을 480 라인의 주사선으로 변환하는 배속 기능을 구비할 수 있는데, 480 라인의 주사선을 갖는 액정표시장치에 240 라인의 NTSC 신호 및 480 라인의 PC 신호 뿐만 아니라 280 라인의 PAL 또는 SECAM TV 신호와, 600 라인 및 768 라인의 PC 신호도 부가회로 없이 표시할 수 있다.In addition, the present invention may be equipped with a double speed function for converting 240 scan lines into 480 scan lines. In a liquid crystal display having 480 scan lines, not only 240 NTSC signals and 480 PC signals but 280 lines PAL or SECAM TV signal of 600 lines and PC signal of 600 lines and 768 lines can also be displayed without additional circuit.

그 동작은 도 5에 도시된 바와 같이 먼저 6 라인의 데이터를 입력받아 5 라인으로 출력하여 주사선수의 변환을 수행하고(도 5의 (a) 참조), 각각의 주사선을 2개 라인으로 출력함으로써 배속을 수행한다.(도 5의 (b) 참조)The operation is performed by first inputting six lines of data as shown in FIG. 5 and outputting them into five lines to perform the conversion of the scanning players (see (a) of FIG. 5), and outputting each of the scanning lines as two lines. Perform double speed (see FIG. 5 (b)).

이상에서 설명한 바와 같은 본 발명의 액정표시장치 출력신호의 주사선수 변환장치 및 그 변환방법은 하나의 라인 메모리를 이용하여 해상도가 다른 신호의 주사선을 맞추어 줌으로써 제품의 구조가 간단하게 되고, 제품의 가격을 낮출 수 있는 효과가 있다.As described above, the apparatus for converting the scan bow of the output signal of the liquid crystal display device and the conversion method thereof according to the present invention simplify the structure of the product by matching the scan lines of signals having different resolutions using one line memory. There is an effect that can be lowered.

Claims (3)

비디오 신호를 입력 수평동기 신호에 따라 저장하고 출력 수평동기 신호에 따라 주사선수를 변환하여 액정표시장치로 출력하는 라인 메모리와, 입력 수평동기 신호를 입력받아 소정의 제1 클럭을 발생시키는 제1 위상고정루프(이하, PLL이라 함.)와, 상기 제1 PLL에서 출력되는 제1 클럭에 따라 분주하여 상기 제1 PLL로 피드백시킴으로서 상기 제1 클럭을 변화시키는 제1 분주기와, 입력 수평동기 신호 및 상기 제1 PLL의 제1 클럭에 따라 상기 라인 메모리의 쓰기 동작을 제어하는 쓰기 제어부와, 입력 수평동기 신호를 입력받아 소정의 제2 클럭을 발생시키는 제2 PLL와, 상기 제2 PLL에서 출력되는 제2 클럭에 따라 분주하여 상기 제2 PLL로 피드백시킴으로서 상기 제2 클럭을 변화시키는 제2 분주기와, 상기 제2 PLL에서 출력되는 제2 클럭에 따라 분주하여 액정표시장치에 출력 수평동기 신호로서 입력시키는 제3 분주기와, 상기 제3 분주기의 출력 수평동기 신호 및 상기 제2 PLL의 제2 클럭에 따라 상기 라인 메모리의 읽기 동작을 제어하는 읽기 제어부를 포함하는 것을 특징으로 하는 액정표시장치 출력신호의 주사선수 변환장치.A line memory for storing the video signal according to the input horizontal synchronization signal and converting the scanning player according to the output horizontal synchronization signal and outputting the output signal to the liquid crystal display, and a first phase for receiving the input horizontal synchronization signal and generating a predetermined first clock A first divider for changing the first clock by dividing according to a fixed loop (hereinafter referred to as a PLL), a first clock output from the first PLL, and feeding back to the first PLL, and an input horizontal synchronization signal And a write control unit controlling a write operation of the line memory according to the first clock of the first PLL, a second PLL receiving an input horizontal synchronization signal to generate a predetermined second clock, and an output from the second PLL. A second divider which changes the second clock by feeding back to the second PLL by dividing according to the second clock, and dividing according to the second clock output from the second PLL. A third divider configured to input an output horizontal sync signal to the device, and a read controller configured to control a read operation of the line memory according to an output horizontal sync signal of the third divider and a second clock of the second PLL. And a scan bow converting device for outputting a liquid crystal display device. 제 1 항에 있어서,The method of claim 1, 상기 제1,2,3 분주기에 분주비의 변환을 위해 입력판별 신호를 입력시키는 마이컴을 포함하는 것을 특징으로 하는 액정표시장치 출력신호의 주사선수 변환장치.And a microcomputer for inputting an input discrimination signal for converting the division ratio to the first, second, and third dividers. 비디오 신호를 입력 수평동기 신호에 맞추어 라인 메모리에 저장하는 제1 과정과, 상기 라인 메모리에 저장된 비디오 신호를 출력 수평동기 신호에 맞추어 주사선수를 변환하여 액정표시장치로 출력하는 제2 과정으로 이루어지는 것을 특징으로 하는 액정표시장치 출력신호의 주사선수 변환방법.A first process of storing a video signal in line memory according to an input horizontal sync signal, and a second process of converting a scan player according to an output horizontal sync signal and outputting the video signal to a liquid crystal display device A method of converting a scan bow of an output signal of a liquid crystal display device.
KR1019970018752A 1997-05-15 1997-05-15 Conversion device of scanning line in the output signal of liquid crystal display device KR100237421B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970018752A KR100237421B1 (en) 1997-05-15 1997-05-15 Conversion device of scanning line in the output signal of liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970018752A KR100237421B1 (en) 1997-05-15 1997-05-15 Conversion device of scanning line in the output signal of liquid crystal display device

Publications (2)

Publication Number Publication Date
KR19980083450A true KR19980083450A (en) 1998-12-05
KR100237421B1 KR100237421B1 (en) 2000-01-15

Family

ID=19505916

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970018752A KR100237421B1 (en) 1997-05-15 1997-05-15 Conversion device of scanning line in the output signal of liquid crystal display device

Country Status (1)

Country Link
KR (1) KR100237421B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990065264A (en) * 1998-01-10 1999-08-05 구자홍 Underscanning apparatus and method for liquid crystal display

Also Published As

Publication number Publication date
KR100237421B1 (en) 2000-01-15

Similar Documents

Publication Publication Date Title
EP0103982B2 (en) Display control device
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
US4500908A (en) Method and apparatus for standardizing nonstandard video signals
KR960032278A (en) Method for generating timing signal for display device and display panel
US6300982B1 (en) Flat panel display apparatus and method having on-screen display function
US5309233A (en) Apparatus for converting the scanning period of a video signal to a period not necessarily an integer times the original period
KR100237421B1 (en) Conversion device of scanning line in the output signal of liquid crystal display device
US5608466A (en) Color picture synthesizer producing an accurate chroma-key despite variations in the intensity level of a designated color signal
JPS61172484A (en) Video field decoder
KR100196845B1 (en) Apparatus for interfacing video signals of a computer and a television
JP3217820B2 (en) Video synthesizing method and external synchronous display device
KR100220856B1 (en) Driving method of liquid crystal display device
KR0164255B1 (en) Image signal converting apparatus for video camera
KR19980056332A (en) Dual screen display with 1 pixel error
KR100266164B1 (en) Method for emboding sync of divided picture and apparatus thereof
KR920002048B1 (en) Television system
KR0147152B1 (en) Multi-picture division and still picture embodiment method by using the memory address
KR100234738B1 (en) Synchronous processing apparatus for lcd projector
KR100308050B1 (en) Apparatus for processing signal of LCD monitor
KR0132433Y1 (en) Writing controll device of video field memory
KR100516052B1 (en) How to transmit video parameters using blank sections
KR100222904B1 (en) Picture moving apparatus of video signal converting apparatus
JP2000244768A (en) Video signal processing circuit
JPH10333629A (en) Display device
JPH01248879A (en) Address control circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070918

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee