WO2022196459A1 - 光電変換素子及び撮像装置 - Google Patents
光電変換素子及び撮像装置 Download PDFInfo
- Publication number
- WO2022196459A1 WO2022196459A1 PCT/JP2022/010109 JP2022010109W WO2022196459A1 WO 2022196459 A1 WO2022196459 A1 WO 2022196459A1 JP 2022010109 W JP2022010109 W JP 2022010109W WO 2022196459 A1 WO2022196459 A1 WO 2022196459A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- photoelectric conversion
- layer
- conversion element
- mesa portion
- conversion layer
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 465
- 238000003384 imaging method Methods 0.000 title claims abstract description 45
- 239000004065 semiconductor Substances 0.000 claims abstract description 155
- 238000012546 transfer Methods 0.000 claims abstract description 99
- 239000000463 material Substances 0.000 claims abstract description 38
- 150000001875 compounds Chemical class 0.000 claims abstract description 24
- 238000009792 diffusion process Methods 0.000 claims description 92
- 239000012535 impurity Substances 0.000 claims description 76
- 229910052751 metal Inorganic materials 0.000 claims description 26
- 239000002184 metal Substances 0.000 claims description 26
- 230000003287 optical effect Effects 0.000 claims description 10
- 238000001514 detection method Methods 0.000 description 51
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 49
- 238000004891 communication Methods 0.000 description 46
- 238000012986 modification Methods 0.000 description 41
- 230000004048 modification Effects 0.000 description 41
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 33
- 238000000034 method Methods 0.000 description 26
- 238000012545 processing Methods 0.000 description 25
- 230000008569 process Effects 0.000 description 24
- 239000011701 zinc Substances 0.000 description 17
- 150000002500 ions Chemical class 0.000 description 16
- 230000006870 function Effects 0.000 description 13
- 229910052581 Si3N4 Inorganic materials 0.000 description 12
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 11
- 238000007789 sealing Methods 0.000 description 10
- 229910052782 aluminium Inorganic materials 0.000 description 9
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 9
- 238000010586 diagram Methods 0.000 description 9
- 239000012071 phase Substances 0.000 description 9
- 238000001039 wet etching Methods 0.000 description 9
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- 206010047571 Visual impairment Diseases 0.000 description 8
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 8
- 239000011777 magnesium Substances 0.000 description 8
- 229910052710 silicon Inorganic materials 0.000 description 8
- 239000010703 silicon Substances 0.000 description 8
- 229910052787 antimony Inorganic materials 0.000 description 7
- 230000000875 corresponding effect Effects 0.000 description 6
- 229910052738 indium Inorganic materials 0.000 description 6
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 6
- 239000007790 solid phase Substances 0.000 description 6
- 239000010949 copper Substances 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- 238000005530 etching Methods 0.000 description 5
- 229910052732 germanium Inorganic materials 0.000 description 5
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 5
- 239000010936 titanium Substances 0.000 description 5
- 239000012808 vapor phase Substances 0.000 description 5
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 4
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 4
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 4
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 4
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 4
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 4
- 229910052785 arsenic Inorganic materials 0.000 description 4
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 4
- 238000004380 ashing Methods 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 4
- 229910052799 carbon Inorganic materials 0.000 description 4
- 239000011248 coating agent Substances 0.000 description 4
- 238000000576 coating method Methods 0.000 description 4
- 230000000052 comparative effect Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 230000007547 defect Effects 0.000 description 4
- 230000005684 electric field Effects 0.000 description 4
- 229910052733 gallium Inorganic materials 0.000 description 4
- 239000011810 insulating material Substances 0.000 description 4
- 238000002955 isolation Methods 0.000 description 4
- 229910052749 magnesium Inorganic materials 0.000 description 4
- CPLXHLVBOLITMK-UHFFFAOYSA-N magnesium oxide Inorganic materials [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 description 4
- 239000000395 magnesium oxide Substances 0.000 description 4
- AXZKOIWUVFPNLO-UHFFFAOYSA-N magnesium;oxygen(2-) Chemical compound [O-2].[Mg+2] AXZKOIWUVFPNLO-UHFFFAOYSA-N 0.000 description 4
- 230000007246 mechanism Effects 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 229910052757 nitrogen Inorganic materials 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 229910052698 phosphorus Inorganic materials 0.000 description 4
- 239000011574 phosphorus Substances 0.000 description 4
- 238000000926 separation method Methods 0.000 description 4
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 4
- 229910010271 silicon carbide Inorganic materials 0.000 description 4
- 238000010408 sweeping Methods 0.000 description 4
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 3
- AUCDRFABNLOFRE-UHFFFAOYSA-N alumane;indium Chemical compound [AlH3].[In] AUCDRFABNLOFRE-UHFFFAOYSA-N 0.000 description 3
- 239000002019 doping agent Substances 0.000 description 3
- 238000002513 implantation Methods 0.000 description 3
- 230000033001 locomotion Effects 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 230000035945 sensitivity Effects 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 229910052727 yttrium Inorganic materials 0.000 description 3
- VWQVUPCCIRVNHF-UHFFFAOYSA-N yttrium atom Chemical compound [Y] VWQVUPCCIRVNHF-UHFFFAOYSA-N 0.000 description 3
- 229910052725 zinc Inorganic materials 0.000 description 3
- 229910017121 AlSiO Inorganic materials 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 229910005540 GaP Inorganic materials 0.000 description 2
- 229910052688 Gadolinium Inorganic materials 0.000 description 2
- 229910000673 Indium arsenide Inorganic materials 0.000 description 2
- 235000004522 Pentaglottis sempervirens Nutrition 0.000 description 2
- 240000004050 Pentaglottis sempervirens Species 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- NINIDFKCEFEMDL-UHFFFAOYSA-N Sulfur Chemical compound [S] NINIDFKCEFEMDL-UHFFFAOYSA-N 0.000 description 2
- 229910010413 TiO 2 Inorganic materials 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 description 2
- YAIQCYZCSGLAAN-UHFFFAOYSA-N [Si+4].[O-2].[Al+3] Chemical compound [Si+4].[O-2].[Al+3] YAIQCYZCSGLAAN-UHFFFAOYSA-N 0.000 description 2
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 2
- 230000001133 acceleration Effects 0.000 description 2
- 238000007792 addition Methods 0.000 description 2
- CSDREXVUYHZDNP-UHFFFAOYSA-N alumanylidynesilicon Chemical compound [Al].[Si] CSDREXVUYHZDNP-UHFFFAOYSA-N 0.000 description 2
- MIQVEZFSDIJTMW-UHFFFAOYSA-N aluminum hafnium(4+) oxygen(2-) Chemical compound [O-2].[Al+3].[Hf+4] MIQVEZFSDIJTMW-UHFFFAOYSA-N 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 229910052790 beryllium Inorganic materials 0.000 description 2
- ATBAMAFKBVZNFJ-UHFFFAOYSA-N beryllium atom Chemical compound [Be] ATBAMAFKBVZNFJ-UHFFFAOYSA-N 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 229910052793 cadmium Inorganic materials 0.000 description 2
- BDOSMKKIYDKNTQ-UHFFFAOYSA-N cadmium atom Chemical compound [Cd] BDOSMKKIYDKNTQ-UHFFFAOYSA-N 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 2
- 230000010267 cellular communication Effects 0.000 description 2
- 238000002485 combustion reaction Methods 0.000 description 2
- 230000001276 controlling effect Effects 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- UIWYJDYFSGRHKR-UHFFFAOYSA-N gadolinium atom Chemical compound [Gd] UIWYJDYFSGRHKR-UHFFFAOYSA-N 0.000 description 2
- CMIHHWBVHJVIGI-UHFFFAOYSA-N gadolinium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[Gd+3].[Gd+3] CMIHHWBVHJVIGI-UHFFFAOYSA-N 0.000 description 2
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 229910052735 hafnium Inorganic materials 0.000 description 2
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 2
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(iv) oxide Chemical compound O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 2
- 238000009434 installation Methods 0.000 description 2
- 229910052746 lanthanum Inorganic materials 0.000 description 2
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 2
- MRELNEQAGSRDBK-UHFFFAOYSA-N lanthanum(3+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[La+3].[La+3] MRELNEQAGSRDBK-UHFFFAOYSA-N 0.000 description 2
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 2
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 229910052706 scandium Inorganic materials 0.000 description 2
- SIXSYDAISGFNSX-UHFFFAOYSA-N scandium atom Chemical compound [Sc] SIXSYDAISGFNSX-UHFFFAOYSA-N 0.000 description 2
- HYXGAEYDKFCVMU-UHFFFAOYSA-N scandium oxide Chemical compound O=[Sc]O[Sc]=O HYXGAEYDKFCVMU-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 230000005236 sound signal Effects 0.000 description 2
- 229910052717 sulfur Inorganic materials 0.000 description 2
- 239000011593 sulfur Substances 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 2
- 229910001936 tantalum oxide Inorganic materials 0.000 description 2
- 229910052714 tellurium Inorganic materials 0.000 description 2
- PORWMNRCUJJQNO-UHFFFAOYSA-N tellurium atom Chemical compound [Te] PORWMNRCUJJQNO-UHFFFAOYSA-N 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- 229910052726 zirconium Inorganic materials 0.000 description 2
- 229910001928 zirconium oxide Inorganic materials 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 238000012935 Averaging Methods 0.000 description 1
- 235000008733 Citrus aurantifolia Nutrition 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 235000011941 Tilia x europaea Nutrition 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000003190 augmentative effect Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 239000004571 lime Substances 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000027756 respiratory electron transport chain Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
- H01L27/1461—Pixel-elements with integrated switching, control, storage or amplification elements characterised by the photosensitive area
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/02—Systems using the reflection of electromagnetic waves other than radio waves
- G01S17/06—Systems determining position data of a target
- G01S17/08—Systems determining position data of a target for measuring distance only
- G01S17/10—Systems determining position data of a target for measuring distance only using transmission of interrupted, pulse-modulated waves
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/86—Combinations of lidar systems with systems other than lidar, radar or sonar, e.g. with direction finders
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/88—Lidar systems specially adapted for specific applications
- G01S17/89—Lidar systems specially adapted for specific applications for mapping or imaging
- G01S17/894—3D imaging with simultaneous measurement of time-of-flight at a 2D array of receiver pixels, e.g. time-of-flight cameras or flash lidar
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/88—Lidar systems specially adapted for specific applications
- G01S17/93—Lidar systems specially adapted for specific applications for anti-collision purposes
- G01S17/931—Lidar systems specially adapted for specific applications for anti-collision purposes of land vehicles
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/481—Constructional features, e.g. arrangements of optical elements
- G01S7/4816—Constructional features, e.g. arrangements of optical elements of receivers alone
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/481—Constructional features, e.g. arrangements of optical elements
- G01S7/4817—Constructional features, e.g. arrangements of optical elements relating to scanning
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/1462—Coatings
- H01L27/14623—Optical shielding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14625—Optical elements or arrangements associated with the device
- H01L27/14627—Microlenses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14636—Interconnect structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14643—Photodiode arrays; MOS imagers
- H01L27/14649—Infrared imagers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/14689—MOS based technologies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/14694—The active layers comprising only AIIIBV compounds, e.g. GaAs, InP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L31/00—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L31/08—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
- H01L31/10—Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/86—Combinations of radar systems with non-radar systems, e.g. sonar, direction finder
- G01S13/865—Combination of radar systems with lidar systems
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S15/00—Systems using the reflection or reradiation of acoustic waves, e.g. sonar systems
- G01S15/86—Combinations of sonar systems with lidar systems; Combinations of sonar systems with systems not using wave reflection
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S15/00—Systems using the reflection or reradiation of acoustic waves, e.g. sonar systems
- G01S15/88—Sonar systems specially adapted for specific applications
- G01S15/93—Sonar systems specially adapted for specific applications for anti-collision purposes
- G01S15/931—Sonar systems specially adapted for specific applications for anti-collision purposes of land vehicles
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/02—Systems using the reflection of electromagnetic waves other than radio waves
- G01S17/06—Systems determining position data of a target
- G01S17/08—Systems determining position data of a target for measuring distance only
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/02—Systems using the reflection of electromagnetic waves other than radio waves
- G01S17/06—Systems determining position data of a target
- G01S17/08—Systems determining position data of a target for measuring distance only
- G01S17/32—Systems determining position data of a target for measuring distance only using transmission of continuous waves, whether amplitude-, frequency-, or phase-modulated, or unmodulated
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/88—Radar or analogous systems specially adapted for specific applications
- G01S13/93—Radar or analogous systems specially adapted for specific applications for anti-collision purposes
- G01S13/931—Radar or analogous systems specially adapted for specific applications for anti-collision purposes of land vehicles
- G01S2013/9324—Alternative operation using ultrasonic waves
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/88—Radar or analogous systems specially adapted for specific applications
- G01S13/93—Radar or analogous systems specially adapted for specific applications for anti-collision purposes
- G01S13/931—Radar or analogous systems specially adapted for specific applications for anti-collision purposes of land vehicles
- G01S2013/9327—Sensor installation details
- G01S2013/93271—Sensor installation details in the front of the vehicles
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/88—Radar or analogous systems specially adapted for specific applications
- G01S13/93—Radar or analogous systems specially adapted for specific applications for anti-collision purposes
- G01S13/931—Radar or analogous systems specially adapted for specific applications for anti-collision purposes of land vehicles
- G01S2013/9327—Sensor installation details
- G01S2013/93272—Sensor installation details in the back of the vehicles
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/88—Radar or analogous systems specially adapted for specific applications
- G01S13/93—Radar or analogous systems specially adapted for specific applications for anti-collision purposes
- G01S13/931—Radar or analogous systems specially adapted for specific applications for anti-collision purposes of land vehicles
- G01S2013/9327—Sensor installation details
- G01S2013/93274—Sensor installation details on the side of the vehicles
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/88—Radar or analogous systems specially adapted for specific applications
- G01S13/93—Radar or analogous systems specially adapted for specific applications for anti-collision purposes
- G01S13/931—Radar or analogous systems specially adapted for specific applications for anti-collision purposes of land vehicles
- G01S2013/9327—Sensor installation details
- G01S2013/93275—Sensor installation details in the bumper area
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/88—Radar or analogous systems specially adapted for specific applications
- G01S13/93—Radar or analogous systems specially adapted for specific applications for anti-collision purposes
- G01S13/931—Radar or analogous systems specially adapted for specific applications for anti-collision purposes of land vehicles
- G01S2013/9327—Sensor installation details
- G01S2013/93276—Sensor installation details in the windshield area
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/483—Details of pulse systems
- G01S7/486—Receivers
Definitions
- the present disclosure relates to photoelectric conversion elements and imaging devices.
- An image sensor also called an infrared sensor that has sensitivity in the infrared region is widely used in surveillance cameras and the like (see Patent Document 1).
- the pn junction formed above the photoelectric conversion layer is directly connected to the sense node, and there is a problem that image quality is degraded due to interface-generated noise such as dark current.
- the photoelectric conversion element of Patent Document 2 can suppress the generation of dark current at the above-described pn junction, the band offset formed at the interface between layers with different bandgap energies acts as a transfer barrier, resulting in an afterimage. be.
- both Patent Documents 1 and 2 have the problem that the reset potential before the optical signal is input cannot be obtained accurately because the photocurrent always flows from the photoelectric conversion layer toward the sense node. Therefore, correlated double sampling (CDS) for detecting the difference between the potential at the time of optical signal input and the reset potential cannot be performed, resulting in deterioration of image quality.
- CDS correlated double sampling
- the present disclosure provides a photoelectric conversion element and an imaging device capable of improving image quality.
- a photoelectric conversion layer containing a compound semiconductor material; a mesa portion disposed on a portion of the upper surface side of the photoelectric conversion layer and containing a compound semiconductor material having a bandgap energy larger than that of the photoelectric conversion layer; a first electrode that is arranged on the mesa portion and reads out the charge photoelectrically converted in the photoelectric conversion layer through the mesa portion;
- a photoelectric conversion element is provided, comprising a transfer gate arranged to face a portion of the upper surface side of the photoelectric conversion layer and at least a portion of the side wall of the mesa portion.
- the mesa portion includes a first semiconductor layer of a first conductivity type; a second conductivity type second semiconductor layer stacked on the first semiconductor layer and connected to the first electrode;
- the first electrode may read charges of the second conductivity type generated by photoelectric conversion in the photoelectric conversion layer.
- a third semiconductor layer of a second conductivity type disposed between the first electrode and the second semiconductor layer and having a bandgap energy smaller than the bandgap energies of the first semiconductor layer and the second semiconductor layer; You may prepare.
- the fourth semiconductor layer may be a semiconductor layer of the first conductivity type having a bandgap energy greater than that of the photoelectric conversion layer.
- the fifth semiconductor layer may be arranged across a plurality of pixels without being separated at a pixel boundary.
- a second electrode may be arranged on the upper surface side of the photoelectric conversion layer in a region where the mesa portion is not arranged and electrically connected to the fifth semiconductor layer.
- An insulating film may be provided along a boundary region between the photoelectric conversion layer and an adjacent pixel.
- a light-shielding metal layer may be provided along a boundary region between the photoelectric conversion layer and an adjacent pixel.
- a second diffusion layer may be provided along a boundary region between the photoelectric conversion layer and an adjacent pixel and contain impurities of the first conductivity type.
- the photoelectric conversion layer may have a lower impurity concentration of the first conductivity type toward the upper surface side closer to the mesa portion and the transfer gate.
- the transfer gate may be arranged so as to face the entire region where the mesa portion is not arranged on the upper surface side of the photoelectric conversion layer.
- the first electrode may be arranged along a central portion, a corner portion, or one side of a pixel having the photoelectric conversion layer, the mesa portion, and the transfer gate.
- a third diffusion layer containing impurities of the first conductivity type may be arranged on the upper surface side of the photoelectric conversion layer in a region where the mesa portion is not arranged.
- a fourth diffusion layer containing impurities of the first conductivity type may be provided on at least one side wall of the mesa portion.
- An insulating film may be provided so as to cover at least part of the periphery of the photoelectric conversion layer and the mesa portion, and have fixed charges of the same polarity as the charges read out by the first electrode.
- An optical member may be provided on the lower surface side of the photoelectric conversion layer to condense light onto the photoelectric conversion layer.
- a plurality of pixels may share one of the first electrodes.
- a plurality of pixels each having the photoelectric conversion layer, the mesa portion, and the first electrode and arranged adjacently,
- the charges photoelectrically converted in the photoelectric conversion layer are movable between the plurality of pixels, and the plurality of first electrodes in the plurality of pixels sequentially read out the charges, or the plurality of first electrodes may read the charge in parallel.
- a pixel array section having a plurality of pixels, each of the plurality of pixels, a photoelectric conversion layer containing a compound semiconductor material; a mesa portion disposed on a portion of the upper surface side of the photoelectric conversion layer and having a bandgap energy larger than that of the photoelectric conversion layer; a first electrode that is arranged on the mesa portion and reads out the charge photoelectrically converted in the photoelectric conversion layer through the mesa portion;
- An imaging device comprising a transfer gate arranged to face at least part of a side wall of the mesa portion and a portion of the upper surface side of the photoelectric conversion layer.
- FIG. 1 is a cross-sectional view of a photoelectric conversion element according to a first embodiment
- FIG. FIG. 2 is an energy band diagram of the photoelectric conversion element 1 of FIG. 1
- FIG. 3B is an energy band diagram of the photoelectric conversion element of FIG. 3B
- 1A and 1B are a cross-sectional view and a plan view of a photoelectric conversion element according to the present embodiment
- FIG. FIG. 4 is a cross-sectional view showing a manufacturing process of the photoelectric conversion element according to the first embodiment
- Process sectional drawing following FIG. 5A Process sectional drawing following FIG. 5B.
- FIG. 5J is a process cross-sectional view following FIG.
- FIG. 5K is a process cross-sectional view following FIG. 5K
- FIG. 5L is a process cross-sectional view following FIG. 5L
- Process sectional drawing following FIG. 5M is a process cross-sectional view following FIG. Sectional drawing of the photoelectric conversion element by 2nd Embodiment.
- FIG. 21 is a cross-sectional view of a photoelectric conversion element according to a twelfth embodiment
- FIG. 16 is a cross-sectional view showing an example in which a light-shielding metal layer is arranged in the pixel boundary region of the photoelectric conversion element of FIG. 15
- FIG. 20 is a cross-sectional view of a photoelectric conversion element according to a thirteenth embodiment
- FIG. 20 is a plan view of the photoelectric conversion element according to the thirteenth embodiment as seen from the upper surface side
- Sectional drawing of the 1st modification of the photoelectric conversion element of FIG. 18A The top view of a 1st modification.
- FIG. 20 is a cross-sectional view of a photoelectric conversion element according to a fourteenth embodiment
- FIG. 20 is a cross-sectional view of a photoelectric conversion element according to a fifteenth embodiment
- FIG. 21 is a cross-sectional view of a photoelectric conversion element according to a sixteenth embodiment
- FIG. 21 is a cross-sectional view of a photoelectric conversion element according to a seventeenth embodiment
- FIG. 20 is a plan view of a photoelectric conversion element according to the seventeenth embodiment
- FIG. 20 is a plan view of a photoelectric conversion element according to the seventeenth embodiment
- FIG. 20 is a plan view of a photoelectric conversion element according to the seventeenth embodiment
- FIG. 20 is a plan view of a photoelectric conversion element according to the seventeenth embodiment
- FIG. 20 is a plan view of a photoelectric conversion element according to the seventeenth embodiment
- FIG. 20 is a plan view of a photoelectric conversion element according to the seventeenth embodiment
- FIG. 20 is a plan view
- FIG. 24B is a cross-sectional view of a photoelectric conversion element according to a modified example of FIG. 24A;
- FIG. 24B is a plan view of a photoelectric conversion element according to a modified example of FIG. 24B;
- FIG. 24C is a plan view of a photoelectric conversion element according to a modified example of FIG. 24C;
- FIG. 20 is a cross-sectional view of a photoelectric conversion element according to an eighteenth embodiment;
- FIG. 20 is a plan view of a photoelectric conversion element according to an eighteenth embodiment;
- the top view of the 2nd modification of FIG. 26B The top view of the 3rd modification of FIG. 26B.
- FIG. 20 is a cross-sectional view of a photoelectric conversion element according to a nineteenth embodiment;
- FIG. 20 is a plan view of a photoelectric conversion element according to the nineteenth embodiment;
- FIG. 11 is a cross-sectional view of a photoelectric conversion element according to a twentieth embodiment;
- FIG. 11 is a plan view of a photoelectric conversion element according to a twentieth embodiment;
- FIG. 11 is a cross-sectional view of a photoelectric conversion element according to a twenty-first embodiment; A plan view of a photoelectric conversion element according to the twenty-first embodiment. The top view of the 1st modification of FIG. 29B. The top view of the 2nd modification of FIG. 29B. The top view of the 3rd modification of FIG. 29B.
- FIG. 11 is a cross-sectional view of a photoelectric conversion element according to a twenty-second embodiment; A plan view of a photoelectric conversion element according to the twenty-second embodiment
- FIG. 30B is a plan view of a variation of FIG. 30B;
- FIG. 30B is a plan view of a variation of FIG. 30B;
- FIG. 30B is a plan view of a variation of FIG. 30B;
- FIG. 11 is a cross-sectional view of a photoelectric conversion element according to a twenty-third embodiment; A plan view of a photoelectric conversion element according to the twenty-third embodiment A plan view of a variation of FIG. 31B.
- FIG. 11 is a cross-sectional view of a photoelectric conversion element according to a twenty-fourth embodiment;
- FIG. 20 is a plan view of a photoelectric conversion element according to the twenty-fourth embodiment;
- FIG. 11 is a cross-sectional view of a photoelectric conversion element according to a twenty-fifth embodiment; FIG.
- FIG. 20 is a plan view of a photoelectric conversion element according to the twenty-fifth embodiment; The top view of the 1st modification of FIG. 33B. The top view of the 2nd modification of FIG. 33B. The top view of the 3rd modification of FIG. 33B.
- FIG. 12 is a cross-sectional view of a photoelectric conversion element according to a twenty-sixth embodiment;
- FIG. 11 is a plan view of a photoelectric conversion element according to a twenty-sixth embodiment;
- FIG. 11 is a plan view of a photoelectric conversion element according to a twenty-sixth embodiment;
- FIG. 2 is a block diagram showing an outline of the basic configuration of a CMOS image sensor, which is an example of an imaging device;
- FIG. 36 is a schematic perspective view of a semiconductor device on which the CMOS image sensor of FIG. 35 is mounted;
- 1 is a block diagram showing an example of a schematic configuration of a vehicle control system;
- FIG. 2 is an explanatory diagram showing an example of installation positions of an information detection unit outside the vehicle and an imaging unit;
- FIG. 1 is a cross-sectional view of a photoelectric conversion element 1 according to the first embodiment.
- An imaging device is formed by arranging a plurality of photoelectric conversion elements 1 in FIG. 1 in two-dimensional directions.
- the photoelectric conversion element 1 of FIG. 1 is applied to an infrared sensor or the like using a compound semiconductor material such as a III-V group semiconductor.
- the photoelectric conversion element 1 in FIG. 1 can perform photoelectric conversion on light with wavelengths in the visible region (380 nm or more and less than 780 nm) to the short infrared region (780 nm or more and less than 2400 nm), for example.
- the photoelectric conversion element 1 in FIG. 1 includes a photoelectric conversion layer 2, a mesa portion 3, an FD electrode 4, and a transfer gate 5.
- the photoelectric conversion layer 2 contains a compound semiconductor material as described above.
- the compound semiconductor material of the photoelectric conversion layer 2 is p-type InGaAs (indium gallium arsenide).
- the lower surface side of the photoelectric conversion layer 2 is the light irradiation surface side.
- a p + -InGaAs (indium gallium arsenide) layer 6 may be epitaxially grown on the upper surface side of the photoelectric conversion layer 2 .
- a p + -InP (indium phosphide) layer 7 may be epitaxially grown on the lower surface side of the photoelectric conversion layer 2, for example.
- a diffusion layer 8 of high-concentration p-type impurities may be formed on the side wall of the photoelectric conversion layer 2.
- a representative example of the p-type impurity is Zn (zinc).
- the photoelectric conversion layer 2 , the p + -InGaAs layer 6 , the p + -InP layer 7 and the diffusion layer 8 are collectively referred to as the photoelectric conversion section 30 .
- Compound semiconductor materials of the photoelectric conversion layer 2 include In (indium), Ga (gallium), Al (aluminum), As (arsenic), P (phosphorus), Sb (antimony), N (nitrogen), Si (silicon), It is a group III-V semiconductor containing at least one of C (carbon) and Ge (germanium).
- InGaAsP indium gallium arsenide phosphide
- InAsSb indium arsenide antimony
- InGaP indium gallium phosphide
- GaAsSb gallium arsenide antimonide
- InAlAs indium aluminum arsenide
- SiC silicon carbide
- SiGe silicon germanium
- the doping density of the photoelectric conversion layer 2 is desirably 1 ⁇ 10 16 cm ⁇ 3 for example, and is 1 ⁇ 10 13 cm ⁇ 3 to 1 ⁇ 10 18 cm ⁇ 3 .
- the doping density of the photoelectric conversion layer 2 is higher than 1 ⁇ 10 17 cm ⁇ 3 , the probability of loss due to recombination of signal charges generated by photoelectric conversion increases and the quantum efficiency decreases.
- the impurity may be any material that functions as a dopant in a compound semiconductor.
- impurities include Zn (zinc), Mg (magnesium), Cd (cadmium), Be (beryllium), Si (silicon), Ge (germanium), C (carbon), Sn (tin), Pb (lead), S (sulfur), Te (tellurium), P (phosphorus), B (boron), As (arsenic), In (indium), Sb (antimony), Ga (gallium), Al (aluminum), and the like.
- the thickness of the photoelectric conversion layer 2 is preferably about 3 ⁇ m, for example, but may be about 100 nm to 100 ⁇ m. If the thickness of the photoelectric conversion layer 2 is too thin, a large amount of light is transmitted through the photoelectric conversion layer 2, which may significantly reduce the quantum efficiency.
- the mesa portion 3 is arranged on a portion of the upper surface side of the photoelectric conversion layer 2 and contains a compound semiconductor material having a bandgap energy greater than that of the photoelectric conversion layer 2 . At least part of the sidewall of the mesa portion 3 is arranged in a direction inclined from the normal direction of the upper surface of the photoelectric conversion layer 2 .
- the mesa portion 3 has a structure in which a first conductivity type first semiconductor layer 31 and a second conductivity type second semiconductor layer 32 are stacked from the side closer to the photoelectric conversion layer 2 . If the first conductivity type is p-type, the second conductivity type is n-type.
- the first semiconductor layer 31 and the second semiconductor layer 32 are composed of, for example, In (indium), Ga (gallium), Al (aluminum), As (arsenic), P (phosphorus), Sb (antimony), N (nitrogen), and Si. (silicon), C (carbon), and Ge (germanium).
- InP indium phosphide
- InGaAsP indium gallium arsenide phosphide
- InAsSb indium arsenide antimony
- InGaP indium gallium phosphide
- GaAsSb lime arsenide antimony
- InAlAs indium aluminum arsenide
- SiC silicon carbide
- SiGe silicon germanium
- the sum of the thicknesses of the first semiconductor layer 31 and the second semiconductor layer 32 is, for example, 100 nm to 3000 nm.
- the depletion layer formed near the pn junction formed near the interface between the first semiconductor layer 31 and the second semiconductor layer 32 is FD. It may come into contact with the electrode 4 and the photoelectric conversion layer 2 and cause an increase in dark current. If the sum of the thicknesses of the first semiconductor layer 31 and the second semiconductor layer 32 exceeds 3000 nm, the readout charge transfer efficiency may decrease.
- the FD electrode 4 is in contact with the upper surface of the second semiconductor layer 32 .
- An insulating film 33 is arranged around the contact portion between the second semiconductor layer 32 and the FD electrode 4 .
- the insulating film 33 may be made of any material, such as SiN.
- the pn junction does not exist inside the photoelectric conversion layer 2, and the first semiconductor in the mesa portion 3 arranged on a part of the upper surface of the photoelectric conversion layer 2
- a pn junction is provided at the interface between the layer 31 and the second semiconductor layer 32 . Since the compound semiconductor material of the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3 has a larger bandgap energy than the compound semiconductor material of the photoelectric conversion layer 2, generation of dark current at the pn junction is suppressed. and noise due to dark current can be reduced.
- a band offset occurs at the interface between the photoelectric conversion layer 2 and the mesa portion 3 due to the difference in bandgap energy. By applying voltage, the transfer barrier caused by the band offset can be lowered, and the afterimage can be suppressed.
- the transfer gate 5 can control the transfer of the read charge to the FD electrode 4, the reset potential can be accurately detected, and the CDS operation becomes possible.
- the surfaces of the photoelectric conversion layer 2 and the mesa portion 3 may be covered with an insulating film 34 for sealing.
- the insulating film 34 for sealing is an insulating material such as SiN.
- the transfer gate 5 is arranged so as to face part of the upper surface side of the photoelectric conversion layer 2 and at least part of the sidewall of the mesa portion 3 .
- the insulating film 34 for sealing described above functions as a gate insulating film of the transfer gate 5 .
- the transfer gate 5 is made of a metal material such as Cu (copper), Au (gold), Al (aluminum).
- the transfer gate 5 is arranged to face the photoelectric conversion layer 2 and is arranged to face at least the first semiconductor layer 31 in the mesa portion 3 .
- the transfer gate 5 may be arranged to face not only the first semiconductor layer 31 in the mesa portion 3 but also the second semiconductor layer 32 .
- a transparent electrode 35 is arranged on the back side of the photoelectric conversion layer 2 . Light enters the photoelectric conversion layer 2 through the transparent electrode 35 .
- the transparent electrode 35 has a transparent conductive layer.
- the transparent conductive layer has a transmittance of 50% or more for light with a wavelength of 1.6 ⁇ m, for example.
- ITO Indium Tin Oxide
- ITiO In 2 O 3 —TiO 2
- the transparent electrode 35 may be shared by multiple pixels. In this case, the transparent electrode 35 is arranged across a plurality of pixels without being separated at the boundaries of the pixels.
- FIG. 2 is an energy band diagram of the photoelectric conversion element 1 in FIG. 1, showing an energy band from location A in the photoelectric conversion layer 2 in FIG.
- the bandgap energy is approximately 0.75 eV.
- the first semiconductor layer 31 in the mesa portion 3 is p-InP
- the bandgap energy is approximately 1.35 eV.
- FIG. 3A is a cross-sectional view of a photoelectric conversion element 100 according to a first comparative example.
- the photoelectric conversion element 1 of FIG. 3A includes, for example, a photoelectric conversion layer 101 made of n-InGaAs, a Zn diffusion layer 102 and an n-InP layer 103 arranged on the upper surface side of the photoelectric conversion layer 101, and an electric current in the Zn diffusion layer 102. and a SiN layer 105 disposed around the electrode 104 , which is a sense node in direct contact with the electrode 104 .
- an n + -InP layer 106 and a transparent electrode 107 are stacked on the back side of the photoelectric conversion element 1. As shown in FIG.
- the photoelectric conversion element 100 of FIG. 3A since the pn junction formed on the upper surface side of the photoelectric conversion layer 101 has the same bandgap energy as the photoelectric conversion layer 101, dark current is likely to occur. Also, since the pn junction is directly connected to the electrode 104, leakage is likely to occur. Furthermore, since the photocurrent always flows through the electrode 104, the reset potential cannot be detected and the CDS operation cannot be performed.
- FIG. 3B is a cross-sectional view of a photoelectric conversion element 110 according to a second comparative example.
- a p-InP layer 112 and an n + -InP layer 113 having a bandgap energy larger than that of the photoelectric conversion layer 2 are formed on the photoelectric conversion layer 111 made of p-InGaAs, for example. are stacked.
- the n + -InP layer 113 is in contact with the electrode 114 and surrounded by the SiN layer 115 .
- a diffusion layer 116 is arranged on the side wall portion of the photoelectric conversion layer 111 , a coating film 117 such as Al 2 O 3 is arranged on the diffusion layer 116 , and a protective film 118 is arranged on the coating film 117 . are placed.
- a p + -InP layer 119 is arranged on the back side of the photoelectric conversion layer 111, and a transparent electrode 120 is arranged thereon.
- FIG. 3C is an energy band diagram of the photoelectric conversion element 110 of FIG. 3B, showing an energy band from location A in the photoelectric conversion layer 111 of FIG. 3B to location A' near the electrode 114.
- FIG. 3B In the photoelectric conversion element 110 of FIG. 3B, when electrons generated in the p-InGaAs layer 111 reach the interface with the p-InP layer 112, the band offset acts as a barrier to prevent electron transfer. Some electrons that overcome the band offset reach the electrode 114, which means that the photocurrent continues to flow all the time. That is, the photoelectric conversion element 110 in FIG. 3B cannot perform the CDS operation like the photoelectric conversion element 100 in FIG. 3A.
- the photoelectric conversion element 1 of FIG. 1 can solve the problems of the photoelectric conversion elements 100 and 110 of FIGS. 3A and 3B.
- the photoelectric conversion element 1 of FIG. 1 does not have a pn junction inside the photoelectric conversion layer 2 , but has a mesa portion 3 having a pn junction above the photoelectric conversion layer 2 .
- the bandgap energy of the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3 is made larger than the bandgap energy of the photoelectric conversion layer 2 . This makes it difficult for dark current to occur at the pn junction formed at the interface between the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3 .
- FIG. 4 is a sectional view and a plan view of the photoelectric conversion element 1 according to this embodiment.
- the cross-sectional view of FIG. 4 is the same as that of FIG.
- the pixel is, for example, rectangular
- the mesa portion 3 is arranged, for example, at the corner of the pixel
- the transfer gate 5 is arranged around it.
- an insulating layer 36 is arranged in the boundary region of the pixel, and a diffusion layer 8 in which a high-concentration p-type impurity (for example, Zn) is diffused is arranged around the insulating layer 36 .
- a high-concentration p-type impurity for example, Zn
- 5A to 5P are cross-sectional views showing manufacturing steps of the photoelectric conversion element 1 according to the first embodiment. A procedure for forming the photoelectric conversion element 1 using a specific material will be described below.
- a laminated structure 37 in which a p + -InP layer 7, a p-InGaAs layer 2a, a p + -InGaAs layer 6, a p-InP layer 31a, and an n + -InP layer 32a are laminated in this order. is formed by epitaxial growth.
- the thickness of the p-InGaAs layer 2a, which is the photoelectric conversion layer 2 is, for example, about 3 ⁇ m, and may be about 100 nm to 100 ⁇ m.
- the total thickness of the p + -InGaAs layer 6 and the p-InP layer 31a is preferably about 500 ⁇ m. good.
- a hard mask insulating film 38 is formed on the laminated structure 37 formed in FIG. 5A.
- the insulating film 38 includes at least Si (silicon), N (nitrogen), Al (aluminum), Hf (hafnium), Ta (tantalum), Ti (titanium), O (oxygen), Mg (magnesium), Sc (scandium), ), Zr (zirconium), La (lanthanum), Gd (gadolinium), and Y (yttrium).
- the hard mask insulating film 38 is a silicon nitride (SiN) film, an aluminum oxide (Al 2 O 3 ) film, a silicon oxide (SiO 2 ) film, a silicon oxynitride (SiON) film, or an aluminum oxynitride film.
- AlON silicon aluminum nitride (SiAlN) film, magnesium oxide (MgO), silicon aluminum oxide (AlSiO) film, hafnium oxide (HfO 2 ) film, hafnium aluminum oxide (HfAlO) film, tantalum oxide (Ta 2 O 3 ) film, titanium oxide (TiO 2 ) film, scandium oxide (Sc 2 O 3 ) film, zirconium oxide (ZrO 2 ) film, gadolinium oxide (Gd 2 O 3 ) film, lanthanum oxide (La 2 O 3 ) film or oxide An yttrium (Y 2 O 3 ) film or the like may be used, and the insulating film 38 may be formed by stacking two or more of these films.
- a resist (not shown) is applied on the insulating film 38, exposed and developed, and the resist is processed into a lattice pattern for pixel separation.
- the insulating film 38 is selectively removed by dry etching or wet etching. As a result, the insulating film 38 is divided in a lattice pattern. After that, the resist is removed by dry ashing or wet etching.
- part of the laminated structure 37 formed in FIG. 5A is etched. Thereby, a trench 39 is formed in the laminated structure 37 . Although the bottom of the trench 39 is inside the p + -InP layer 7 in FIG. 5C, the trench 39 may be formed to penetrate the p + -InP layer 7 .
- a diffusion layer 8 is formed by diffusing a p-type impurity (for example, Zn) from the side wall of the trench 39 into the laminated structure 37 by vapor phase diffusion or solid phase diffusion process. It is desirable to diffuse the p-type impurity by about 100 nm so as not to generate noise charges at the interface of the side walls of the trench 39 . Alternatively, the diffusion width of the p-type impurity may range from 10 nm to 500 nm. The thermal diffusion temperature is 300° C. to 800° C. when performing gas phase diffusion or solid phase diffusion process.
- a p-type impurity for example, Zn
- the impurity to be diffused is a dopant having a polarity opposite to that of the read charges, and is a p-type dopant when the read charges are electrons.
- elements to be diffused include Zn (zinc), Mg (magnesium), Cd (cadmium), Be (beryllium), Si (silicon), Ge (germanium), C (carbon), Sn (tin), Pb ( lead), S (sulfur), Te (tellurium), P (phosphorus), B (boron), As (arsenic), In (indium), Sb (antimony), Ga (gallium), Al (aluminum), etc. .
- an insulating film 40 is formed on the laminated structure 37, and the material of the insulating film 40 is embedded in the trenches 39 to fill the trenches 39 with the insulating material.
- the insulating film 40 not only fills the trenches 39 but may also cover the hard mask insulating film 38 .
- a resist (not shown) is applied on the insulating film 40, exposed and developed, the resist is patterned, and the insulating film 40 is dried using the patterned resist as a mask. It is selectively removed by etching or wet etching. As a result, the n + -InP layer 32a is partially exposed as shown in the plan view of FIG. 5G. After that, the resist is removed by dry ashing or wet etching.
- the n + -InP layer 32a and the p-InP layer 31a are removed by wet etching. At this time, the surface of the p + -InGaAs layer 6 is partially exposed, and the p-InP layer 31a and the n + -InP layer 32a remain in regions where the p + -InGaAs layer 6 is not exposed.
- the insulating film 34 for sealing is composed of at least Si (silicon), N (nitrogen), Al (aluminum), Hf (hafnium), Ta (tantalum), Ti (titanium), O (oxygen), Mg (magnesium), It is an insulator material containing any one of Sc (scandium), Zr (zirconium), La (lanthanum), Gd (gadolinium), and Y (yttrium).
- the insulating film 34 is a silicon nitride (SiN) film, an aluminum oxide (Al 2 O 3 ) film, a silicon oxide (SiO 2 ) film, a silicon oxynitride (SiON) film, an aluminum oxynitride (AlON) film.
- a resist 41 is applied on the insulating film 34, exposed and developed, and the resist 41 is patterned into the shape of the transfer gate 5 of the transfer transistor.
- the planar shape of the patterned resist 41 is, for example, an L shape, as shown in FIG. 5K.
- a metal film 42 such as Cu (copper) is formed on the patterned resist 41 .
- the metal film 42 is formed on the insulating film for sealing where the resist 41 is not adhered. After that, when the resist 41 is removed by dry ashing or wet etching, the metal film on the resist 41 disappears (lifts off) when the resist 41 is removed, leaving only the metal film where the resist 41 is not adhered. Thus, transfer gates 5 are formed.
- an insulating film 43 is formed on the entire surface.
- the material of the insulating film 43 may be the same as or different from that of the sealing insulating film 34 described above.
- a resist (not shown) is applied on the insulating film 43, exposed and developed, and aligned with the contact positions for the FD electrodes 4 and the contact positions for the transfer gates 5. Pattern the resist. Next, using the patterned resist as a mask, the insulating film 43 is selectively removed by dry etching or wet etching process. After that, the resist mask is removed by dry ashing or wet etching. As a result, the n + -InP layer 32a and part of the transfer gate 5 are exposed.
- a metal material is formed on the exposed portions of the n + -InP layer 32a and the transfer gate 5 to form a contact (FD electrode) 4 connected to the n + -InP layer 32a. , and a contact (electrode of the transfer gate 5) 44 connected to the transfer gate 5 are formed.
- the thickness of the p + -InP layer 7 on the rear surface (light irradiation surface) side is reduced.
- the film thickness of the p + -InP layer 7 is desirably about 50 nm, and may be 5 nm to 500 ⁇ m. As shown in FIG.
- an electrode 35 shared by a plurality of pixels is formed on the thinned p + -InP layer 7 .
- the electrode 35 covers the entire surface of the p + -InP layer 7, it is necessary to use a material for the transparent electrode 35 having a transmittance of 50% or more for light with a wavelength of 1.6 ⁇ m.
- the photoelectric conversion element 1 and the imaging device according to the first embodiment are formed on a part of the upper surface of the photoelectric conversion layer 2 without providing a pn junction inside the photoelectric conversion layer 2 made of a compound semiconductor material.
- a pn junction is provided in the mesa portion 3 , and the bandgap energy of the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3 is made larger than the bandgap energy of the photoelectric conversion layer 2 . Thereby, generation of dark current at the pn junction can be suppressed.
- the transfer gate 5 is arranged so as to face both the photoelectric conversion layer 2 and the mesa portion 3, the band offset at the interface between the photoelectric conversion layer 2 and the mesa portion 3 does not become a readout charge transfer barrier. Furthermore, since transfer of read charges can be controlled by the transfer gate 5, the reset potential can be accurately detected in a state in which no optical signal is input, enabling CDS operation. In addition, by providing the semiconductor layers 6 and 7 containing high-concentration impurities and the diffusion layer 8 around the photoelectric conversion layer 2, it is possible to suppress the leakage of noise charges on the surface of the photoelectric conversion layer 2 and improve the image quality. .
- the photoelectric conversion element 1 can constitute an imaging device including a plurality of photoelectric conversion elements 1 .
- FIG. 6 is a cross-sectional view of a photoelectric conversion element 1a according to the second embodiment.
- the same reference numerals are assigned to the same components as in FIG. 1, and the following description will focus on the differences.
- the impurity concentration in the photoelectric conversion layer 2 has a gradient. More specifically, the photoelectric conversion layer 2 has a lower impurity concentration of the first conductivity type toward the upper surface side closer to the mesa portion 3 and the transfer gate 5 .
- the conductivity type of the impurity in the photoelectric conversion layer 2 is opposite to the conductivity type of the read charge. For example, when the read charge is an electron, the impurity in the photoelectric conversion layer 2 is p-type. , the impurity in the photoelectric conversion layer 2 is n-type.
- FIG. 7 is a cross-sectional view of a photoelectric conversion element 1b according to the third embodiment.
- the same reference numerals are assigned to the same components as in FIG. 1, and the following description will focus on the differences.
- the photoelectric conversion element 1b in FIG. 7 has the read charge conductivity type opposite to that of the photoelectric conversion elements 1 and 1a according to the first and second embodiments. That is, in the photoelectric conversion element 1b of FIG. 7, holes are used as the read charges.
- the photoelectric conversion layer 2b uses a compound semiconductor material containing n-type impurities.
- the photoelectric conversion layer 2b is, for example, an n-InGaAs layer 2b. Alternatively, other materials can be selected.
- n + -InGaAs layer 6a is epitaxially grown on the upper surface of the photoelectric conversion layer 2b
- an n + -InP layer 31b is epitaxially grown on the lower surface of the photoelectric conversion layer 2b.
- Diffusion layers 8a of high-concentration n-type impurities are formed on the sidewalls of the photoelectric conversion layer 2b.
- the mesa portion 3 has a first semiconductor layer 31b and a second semiconductor layer 32b.
- the first semiconductor layer 31b is, for example, an n-InP layer 31b
- the second semiconductor layer 32 is, for example, a p + -InP layer 32b. .
- An impurity concentration gradient may be provided in the photoelectric conversion layer 2b of FIG. 7 in the same manner as in FIG.
- the cross-sectional structure of the photoelectric conversion element 1b when the read charge is an electron is shown, but the read charge may be a hole.
- the conductivity type of impurities in each layer in each photoelectric conversion element 1a may be reversed.
- FIG. 8A is a cross-sectional view of a photoelectric conversion element 1c according to the fourth embodiment
- FIG. 8B is a plan view.
- the photoelectric conversion element 1c according to the fourth embodiment differs from the transfer gate 5 in FIG. 1 in the structure of the transfer gate 5.
- FIG. 8A and 8B the transfer gate 5 is arranged on the upper surface side of the photoelectric conversion layer 2 so as to face the entire surface of the region where the mesa portion 3 is not arranged.
- the mesa portion 3 is arranged at the corner within one pixel, and the transfer gate 5 is arranged at most of the portion other than the corner.
- FIG. 9A is a cross-sectional view of a photoelectric conversion element 1d according to the fifth embodiment
- FIG. 9B is a plan view.
- the mesa portion 3 and the FD electrode 4 are arranged near the center of the pixel.
- the transfer gate 5 is arranged to surround the mesa portion 3, as shown in FIG. 9B.
- the distance from the peripheral portion of the pixel to the FD electrode 4 can be made uniform, the efficiency of collecting the read charge is improved, and the afterimage can be further suppressed.
- FIG. 10A is a cross-sectional view of a photoelectric conversion element 1e according to the sixth embodiment
- FIG. 10B is a plan view.
- the mesa portion 3 has a rectangular shape along one side of the pixel.
- the transfer gate 5 is arranged adjacent to the mesa portion 3 and has a rectangular shape like the mesa portion 3 .
- the area of the mesa portion 3 becomes larger than that of the photoelectric conversion element 1 of FIG. 1, so that the readout charge can easily move in the direction of the mesa portion 3, the efficiency of collecting the readout charge is improved, and the afterimage is further suppressed. can.
- FIG. 11 is a cross-sectional view of a photoelectric conversion element 1f according to the seventh embodiment.
- a p + -InP layer 7 containing a high concentration of impurities is arranged on the back surface (light irradiation surface) side of the photoelectric conversion layer 2 shown in FIG.
- the p + -InP layer 7 in FIG. 1 and the like is separated for each pixel by an insulating layer 36 arranged in the pixel boundary region.
- the p + -InP layer 7 in FIG. 11 is arranged across a plurality of pixels without being separated for each pixel.
- the resistance of the p + -InP layer 7 can be lowered by arranging the p + -InP layer 7 across a plurality of pixels without separating it for each pixel. Therefore, if the impurity concentration of the p + -InP layer 7 is as high as 1 ⁇ 10 18 cm ⁇ 3 or more, the p + -InP layer 7 can be used as the electrode on the back side. When the p + -InP layer 7 is used as an electrode, the transparent electrode 35 is not required, so the manufacturing process and material cost can be reduced. can improve efficiency.
- FIG. 12 is a sectional view of a photoelectric conversion element 1g according to the eighth embodiment.
- the photoelectric conversion element 1g of FIG. 12 includes a diffusion layer (third diffusion layer) 46 containing first-conductivity-type impurities disposed in a region on the upper surface side of the photoelectric conversion layer 2 where the mesa portion 3 is not disposed. there is
- the diffusion layer 46 of FIG. 12 contains impurities of opposite polarity to the read charges at a high concentration.
- the diffusion layer 46 in FIG. 12 is formed by vapor phase diffusion or solid phase diffusion, for example. Alternatively, it may be formed by implantation and thermal diffusion of impurity ions.
- the surface and interface of the photoelectric conversion layer 2 have many defects, and noise charges are likely to be generated via the interface defect level. Therefore, by providing a diffusion layer 46 in which an impurity having a polarity opposite to that of readout charges is diffused at a high concentration in a region where noise charges are likely to be generated, the generation of noise charges can be suppressed.
- FIG. 13 is a sectional view of a photoelectric conversion element 1h according to the ninth embodiment.
- the photoelectric conversion element 1h of FIG. 13 has a diffusion layer (fourth diffusion layer) 47 containing impurities of the first conductivity type and disposed on at least a portion of the side wall of the mesa portion 3.
- a transfer gate 5 is arranged to face a part of the side wall of the mesa portion 3 . Therefore, the diffusion layer 47 in FIG. 13 is arranged where the transfer gate 5 is not arranged.
- the side wall of the mesa portion 3 on the pixel boundary side is tapered and the above diffusion layer 47 is arranged.
- This diffusion layer 47 is formed by vapor phase diffusion or solid phase diffusion, for example. Alternatively, it may be formed by implantation and thermal diffusion of impurity ions.
- FIG. 14 is a sectional view of a photoelectric conversion element 1i according to the tenth embodiment.
- a photoelectric conversion element 1i in FIG. 14 has an epitaxial layer 6b made of a compound semiconductor material having a larger bandgap energy than the p + -InGaAs layer 6 in FIG.
- An example of such a material is p + -InAlAs (indium aluminum arsenide).
- the p + -InGaAs layer 6 in FIG. 1 functions as an etching stop layer when removing the n + -InP layer 32a and the p-InP layer 31a by etching in the step of FIG . is replaced with the p + -InAlAs layer 6b, the p + -InAlAs layer 6b can function as an etching stop layer.
- a compound semiconductor layer (for example, a p + -InAlAs layer) having a larger bandgap energy than that of the photoelectric conversion layer 2 is provided on the upper surface of the photoelectric conversion layer 2, more specifically, between the photoelectric conversion layer 2 and the mesa portion 3.
- a compound semiconductor layer for example, a p + -InAlAs layer
- generation of noise charges in the vicinity of the interface between the p + -InAlAs layer 6b and the insulating film 34 is suppressed, and the p + -InAlAs layer 6b and the n + -InP layer 32 in the mesa portion 3 are separated. can suppress inter-leakage.
- FIG. 15 is a sectional view of a photoelectric conversion element 1j according to the eleventh embodiment.
- the photoelectric conversion element 1j of FIG. 15 has an electrode (second electrode) 35a arranged on the upper surface side of the photoelectric conversion layer 2 instead of the transparent electrode 35 arranged on the back surface side in FIG.
- a layer (third diffusion layer) 46 is provided in the photoelectric conversion element 1j of FIG. 15, similarly to the photoelectric conversion element 1g of FIG.
- a layer (third diffusion layer) 46 is provided.
- a diffusion layer 8 containing a high concentration of impurities is arranged on the side wall of the photoelectric conversion element 1j, and a p + -InP layer 7 containing a high concentration of impurities is arranged on the back side of the photoelectric conversion element 1j.
- the diffusion layer 46 arranged on the upper surface side of the photoelectric conversion layer 2 is p + -InP arranged on the rear surface side of the photoelectric conversion layer 2 via the diffusion layer 8 arranged on the side wall of the photoelectric conversion layer 2 .
- the transparent electrode 35 becomes unnecessary.
- An insulating film 48 for sealing is arranged on the p + -InP layer 7 .
- the insulating film 48 may be separated for each pixel, or may be arranged across a plurality of pixels.
- the n + -InP layer 32a is electrically connected to the top surface side of the photoelectric conversion layer 2. Since the electrodes 35a are provided, the step of forming the transparent electrodes 35 is not necessary. Further, by removing the transparent electrode 35, light loss does not occur when light is transmitted through the transparent electrode 35, and quantum efficiency can be improved.
- FIG. 16 is a cross-sectional view of a photoelectric conversion element 1k according to the twelfth embodiment.
- the photoelectric conversion element 1k of FIG. 16 has a metal layer 49 with a light shielding property arranged in the boundary region of the pixel.
- This metal layer 49 is embedded in the trenches of the laminated structure 37 after the step of FIG. 5D.
- a light-shielding metal material is not particularly limited, but W (tungsten), for example, is used.
- the metal layer 49 By arranging the metal layer 49 with a light-shielding property in the boundary region of the pixels, it is possible to suppress the leakage of light to the adjacent pixels and reduce the color mixture.
- FIG. 16 the metal layer 49 is arranged on the transparent electrode 35, but as shown in FIG. may be placed.
- FIG. 17 is a cross-sectional view showing an example in which a metal layer 49 having a light shielding property is arranged in the pixel boundary region of the photoelectric conversion element 1j of FIG. In the photoelectric conversion element 1m of FIG. 17, the metal layer 49 extends to the rear surface (light irradiation surface).
- a trench is formed from the back side of the photoelectric conversion layer 2, and the metal layer 49 is embedded inside the trench. Therefore, the metal layer 49 is arranged up to the vicinity of the interface between the photoelectric conversion layer 2 and the mesa portion 3 .
- the metal layer 49 can be arranged up to the side wall portion of the mesa portion 3 by forming the trench up to the side wall of the mesa portion 3 .
- FIG. 18A is a cross-sectional view of a photoelectric conversion element 1n according to the thirteenth embodiment
- FIG. 18B is a plan view seen from above.
- the photoelectric conversion element 1n according to the thirteenth embodiment includes a diffusion layer (second diffusion layer) 50 for pixel separation arranged in a pixel boundary region.
- the diffusion layer 50 according to the thirteenth embodiment is formed by implanting impurity ions from the top surface side or the back surface side and thermally diffusing them.
- the polarity of the impurity ions is opposite to that of the read charges, and p-type impurity ions are implanted when the read charges are electrons. As shown in FIG.
- the diffusion layer 50 is formed by implanting impurity ions in a grid pattern along the boundaries of the pixels.
- the mesa portion 3 (FD electrode 4) and the transfer gate 5 are arranged at the corner portion within the pixel.
- the FD electrode 4 and the transfer gate 5 in the pixel can be arranged at any location, and various modifications are conceivable.
- a diffusion layer 50 for separating pixels is arranged along the boundaries of the pixels.
- FIG. 19A is a cross-sectional view of a first modification of the photoelectric conversion element 1o of FIG. 18A
- FIG. 19B is a plan view of the first modification. 19A and 19B, the mesa portion 3 is arranged along one side in the pixel, and the transfer gate 5 is arranged along the long side of the mesa portion 3, as in FIG.
- FIG. 20A is a cross-sectional view of a second modification of the photoelectric conversion element 1p of FIG. 18A
- FIG. 20B is a plan view of the second modification.
- the mesa portion 3 and the FD electrode 4 are arranged in the central portion of the pixel, and the transfer gate 5 is arranged so as to surround them.
- the diffusion layer 50 for pixel isolation is formed by implanting impurity ions, trenches for pixel isolation are formed, and a high-concentration impurity is formed on the side wall of the trench.
- the process of forming a diffusion layer containing impurities and the process of embedding an insulating material in the trench are not required, and the manufacturing process can be simplified.
- FIG. 21 is a cross-sectional view of a photoelectric conversion element 1q according to the fourteenth embodiment.
- the photoelectric conversion element 1q of FIG. 21 includes an insulating film 51 having fixed charges arranged so as to cover at least a part of the periphery of the photoelectric conversion layer 2 and the mesa portion 3.
- a fixed charge is a charge having the same polarity as the readout charge.
- Some materials of the insulating film 51 contain fixed charges of a predetermined polarity depending on the material.
- the interface between the insulating film 51 and the photoelectric conversion layer 2 and the insulating film 51 and the mesa portion 3 A charge having a polarity opposite to that of the fixed charge in the insulating film 51 is induced at the interface between the insulating film 51 and the noise charge having the same polarity as the read-out charge is generated at the interface.
- FIG. 22 is a sectional view of a photoelectric conversion element 1r according to the fifteenth embodiment.
- the photoelectric conversion element 1r of FIG. 22 includes a third semiconductor layer 52 of the second conductivity type arranged between the FD electrode 4 in the mesa portion 3 and the second semiconductor layer 32.
- the third semiconductor layer 52 has a bandgap energy smaller than the bandgap energies of the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3 .
- the third semiconductor layer 52 is a compound semiconductor material containing impurities of the same polarity as the readout charges, and for example, an n + -InGaAs layer or the like is used when the readout charges are electrons.
- the contact resistance can be reduced by interposing the third semiconductor layer 52 made of a material having a smaller bandgap energy than InP between the FD electrode 4 and the second semiconductor layer 32 (n + -InP layer 32a). . If the contact resistance is large, it becomes a cause of a decrease in response speed, a decrease in sensitivity, and an afterimage. Therefore, by bringing the third semiconductor layer 52 with a small contact resistance into contact with the FD electrode 4, the response speed and sensitivity can be improved and an afterimage can be improved. can be suppressed.
- FIG. 23 is a cross-sectional view of a photoelectric conversion element 1s according to the sixteenth embodiment.
- the photoelectric conversion element 1 s of FIG. 23 has an on-chip lens 53 , which is an optical member for concentrating light on the photoelectric conversion layer 2 , arranged on the back surface (light irradiation surface) side of the photoelectric conversion layer 2 . More specifically, the on-chip lens 53 is arranged so as to be in contact with the insulating film for sealing. Also, a color filter may be arranged between the insulating film for sealing and the on-chip lens 53 .
- the on-chip lens 53 By providing the on-chip lens 53, it is possible to reduce the amount of light incident near the boundaries of pixels that do not contribute to photoelectric conversion, thereby improving the quantum efficiency.
- FIG. 24A is a cross-sectional view of a photoelectric conversion element 1t according to the seventeenth embodiment
- FIGS. 24B and 24C are plan views.
- an insulating film 33 As shown in FIG. 24A , in the photoelectric conversion element 1 t, the side surfaces and upper surfaces of the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3 on the diffusion layer 8 side are covered with an insulating film 33 .
- An insulating material such as silicon nitride (SiN) can be used for the insulating film 33 .
- SiN silicon nitride
- the mesa portion 3 and the insulating film 33 may be arranged at the corners of the pixel as shown in FIG. 24B, or may be arranged along one side of the pixel as shown in FIG. 24C.
- FIG. 25A is a cross-sectional view of a photoelectric conversion element 1u according to a modified example of FIG. 24A
- FIGS. 25B and 25C are plan views.
- the diffusion layer 8 side of the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3 is formed.
- the side wall portion can be removed by etching or the like to prevent Zn from diffusing into the first semiconductor layer 31 and the second semiconductor layer 32 .
- the Zn of the diffusion layer 8 is no longer diffused into the first semiconductor layer 31 and the second semiconductor layer 32 in the mesa portion 3, and the first semiconductor layer 31 and the second semiconductor No strong electric field regions are formed between layers 32 .
- FIG. 26A is a cross-sectional view of a photoelectric conversion element 1v according to the eighteenth embodiment
- FIG. 26B is a plan view.
- the photoelectric conversion element 1v according to the eighteenth embodiment is characterized in that a plurality of pixels (for example, 2 pixels or 4 pixels) share the mesa portion 3 and the transfer gate 5 .
- 26A and 26B show an example in which the mesa portion 3 and the transfer gate 5 are shared by four pixels.
- the mesa portion 3 and the FD electrode 4 are provided in the center of the 2 ⁇ 2 pixels, and the transfer gate 5 is arranged around them.
- the FD electrode 4 is arranged in the boundary region of the pixel, and below the FD electrode 4, a light-shielding metal layer 49 for pixel separation is arranged.
- a p + -diffusion layer 8 containing a high concentration of impurities is formed around the metal layer 49 with an insulating film 34 interposed therebetween.
- This metal layer 49 is formed, for example, by forming a trench from the back side along the boundary region of the pixel, forming the p + -diffusion layer 8 on the side wall portion of the trench by vapor phase diffusion or solid phase diffusion, and then forming the p + -diffusion layer 8 on the trench.
- a metal layer 49 is formed by embedding a metal material.
- FIG. 26C is a plan view of the first modification of FIG. 26B.
- a mesa portion 3 having a rectangular planar shape is arranged along the pixel boundary extending in the Y direction from the middle position of the 2 ⁇ 2 pixels in the X direction, and a transfer gate having a rectangular planar shape is arranged along the mesa portion 3. 5 are placed.
- the FD electrode 4 is arranged near the center of the four pixels.
- FIG. 26D is a plan view of the second modification of FIG. 26B.
- four mesa portions 3 are arranged close to the center corners of the pixel boundaries extending in the X direction of 2 ⁇ 2 pixels, and the transfer gates 5 are arranged around them.
- two pixels adjacent in the X direction share the FD electrode 4 .
- FIG. 26E is a plan view of the third modification of FIG. 26B.
- FIG. 26E is similar to FIG. 26C in terms of the locations of the mesa portion 3 and the transfer gate 5, but the location of the FD electrode 4 is different.
- the FD electrodes 4 in FIG. 26E are shared by two pixels adjacent in the X direction, and these two FD electrodes 4 are arranged at positions shifted from the center of the four pixels in the Y direction.
- the photoelectric conversion element 1v by sharing the FD electrode 4 and the mesa portion 3 among a plurality of pixels, the pixel size can be reduced. Since the readout transistor may also be provided for each of a plurality of pixels, the circuit scale of the readout circuit can be reduced.
- FIG. 27A is a cross-sectional view of a photoelectric conversion element 1w according to the nineteenth embodiment
- FIG. 27B is a plan view.
- the photoelectric conversion element 1w according to the nineteenth embodiment is the same as the photoelectric conversion element 1v according to the eighteenth embodiment in that the mesa portion 3 and the transfer gate 5 are shared by a plurality of pixels.
- the difference is that diffusion layer 50 for pixel separation is provided instead of layer 36 or metal layer 49 .
- This diffusion layer 50 is formed by implanting and thermally diffusing impurity ions having a polarity opposite to that of read charges, as described in the thirteenth embodiment (FIG. 18A, etc.).
- the planar structure of the photoelectric conversion element 1w according to the nineteenth embodiment is, for example, the same as that shown in FIGS. 26B to 26D.
- the FD electrode 4 may be shared by two pixels.
- the photoelectric conversion element 1w according to the nineteenth embodiment does not require a series of manufacturing steps of forming a trench in the pixel boundary region, forming the diffusion layer 50 by vapor phase diffusion or solid phase diffusion, and then filling the trench with an insulating layer. Therefore, manufacturing can be easier than that of the photoelectric conversion element 1v according to the eighteenth embodiment.
- FIG. 28A is a cross-sectional view of a photoelectric conversion element 1x according to the twentieth embodiment
- FIG. 28B is a plan view.
- a photoelectric conversion element 1x according to the twentieth embodiment has a structure that can be used as an iToF (indirect Time of Flight) sensor.
- a photoelectric conversion element 1x according to the twentieth embodiment includes a plurality of pixels (for example, 2 pixels or 4 pixels) arranged adjacently without pixel boundaries.
- a plurality of pixels are integrally connected, and read charges can also move to the area of adjacent pixels.
- the mesa portion 3 and the transfer gate 5 are provided corresponding to each of the plurality of pixels. For example, when the photoelectric conversion element 1x is composed of two pixels, a voltage is alternately applied to the two transfer gates 5 to alternately turn on the two transfer transistors.
- two Read charges are alternately transferred to two FD electrodes 4 connected to one mesa portion 3 .
- the distance can be measured by detecting the phase difference from the difference between the charge amounts of the readout charges transferred to these two FD electrodes 4 .
- a mesa portion 3 having a rectangular planar shape and a transfer gate 5 are arranged along two opposing sides of the pixel.
- Various modifications are conceivable for the planar shapes of the mesa portion 3 and the transfer gate 5 .
- mesa portions 3 are arranged at two diagonal corners in a pixel, and transfer gates 5 are arranged around them.
- the mesa portion 3 is arranged in the central portion of two opposing sides of the pixel, and the transfer gates 5 are arranged so as to surround the mesa portion 3 .
- FIG. 29A is a cross-sectional view of a photoelectric conversion element 1y according to the twenty-first embodiment
- FIG. 29B is a plan view.
- the photoelectric conversion element 1y according to the twenty-first embodiment includes a plurality of pixels (for example, two pixels or four pixels) arranged adjacently without pixel boundaries, as in FIG. 28A.
- a trench having a depth not penetrating the photoelectric conversion layer 2 is formed in the pixel boundary region, and an insulating layer 36 is embedded inside the trench.
- a p + -diffusion layer 8 containing a high-concentration impurity is arranged on the side wall of the insulating layer 36 .
- the photoelectric conversion layer 2 made of p-InGaAs may have an impurity concentration gradient from the back side to the top side.
- a plurality of pixels are arranged adjacent to each other with the photoelectric conversion layer 2 not completely separated, and the read charges are allowed to move into the adjacent pixels. More specifically, an overflow path is provided for transferring the read charge overflowing in each pixel to an adjacent pixel.
- Each pixel has a mesa portion 3 and a transfer gate 5, and detects the read charge for each pixel.
- a difference in the read charge of each pixel becomes a phase difference, and the phase difference can be used for adjusting the focus of an optical system, for example.
- the photoelectric conversion element 1y according to the twenty-first embodiment can be used as a focus adjustment sensor.
- a mesa portion 3 having a rectangular planar shape and a transfer gate 5 are arranged along two opposing sides in a pixel.
- Various modifications are conceivable for the location and shape of the mesa portion 3 and the transfer gate 5 .
- the mesa portion 3 is arranged at the central portion of two opposing sides of the pixel, and the transfer gates 5 are arranged around it.
- the mesa portions 3 are arranged at diagonal corners of pixels, and transfer gates 5 are arranged around them.
- the third modification shown in FIG. 29E is different from FIG. 29D in that the boundary direction of the pixels is provided in the diagonal direction of the pixels.
- FIG. 30A is a cross-sectional view of a photoelectric conversion element 1z according to the twenty-second embodiment
- FIG. 30B is a plan view.
- the photoelectric conversion element 1z according to the twenty-second embodiment can be used as a sensor for phase difference detection, like the photoelectric conversion element 1y according to the twenty-first embodiment.
- the photoelectric conversion element 1z in FIG. 30A differs from that in FIG. 29A in the position of the insulating layer 36 arranged in the pixel boundary region.
- the insulating layer 36 in FIG. 30A is embedded inside a trench formed from the rear surface side and having a depth that does not penetrate the photoelectric conversion layer 2 . Readout charges overflowing the photoelectric conversion layer 2 of each pixel flow through the insulating layer 36 to adjacent pixels.
- the photoelectric conversion element 1z in FIG. 30A is different from the photoelectric conversion element 1y in FIG. is different.
- 30B to 30E show various planar shapes of the photoelectric conversion element 1z according to the twenty-second embodiment, but since they are substantially the same as those in FIGS. 29B to 29E, detailed description is omitted.
- FIG. 31A is a cross-sectional view of a photoelectric conversion element 1aa according to the twenty-third embodiment
- FIG. 31B is a plan view.
- the photoelectric conversion element 1aa according to the twenty-third embodiment can be used as a sensor for phase difference detection, like the photoelectric conversion element 1 according to the twenty-first embodiment.
- the mesa portion 3 and the FD electrode 4 are shared by a plurality of adjacent pixels (for example, 2 or 4 pixels).
- the mesa portion 3 and the FD electrode 4 are arranged in the pixel boundary region.
- the photoelectric conversion element 1aa in FIG. 31A differs from those in FIGS. 29A and 30A in the position of the insulating layer arranged in the pixel boundary region.
- the insulating layer 36 in FIG. 31A is embedded inside a trench formed from the back side and having a depth penetrating the photoelectric conversion layer 2 . Readout charges overflowing the photoelectric conversion layer 2 of each pixel flow to adjacent pixels via the p-InP layer 31a in the mesa portion 3 .
- the overflow path of the read charge is provided so as to pass from the photoelectric conversion layer 2 to the mesa portion 3, and the overflow path is provided inside the photoelectric conversion layer 2. 29A and 30B.
- the mesa portion 3 and the FD electrode 4 are shared by a plurality of pixels, and the insulating layer 36 is arranged so as to penetrate the photoelectric conversion layer 2. Therefore, the planar shape is as shown in FIG. 29E and 30B-30E.
- FIG. 31C is a cross-sectional view of a variation of FIG. 31B.
- a transfer gate 5 is arranged.
- the mesa portion 3 may be arranged at the edge of the boundary region between two adjacent pixels, and two transfer gates 5 may be arranged around it.
- FIG. 32A is a cross-sectional view of a photoelectric conversion element 1ab according to the twenty-fourth embodiment
- FIG. 32B is a plan view.
- the photoelectric conversion element 1ab according to the twenty-fourth embodiment can be used as a sensor for phase difference detection, like the photoelectric conversion element 1y according to the twenty-first embodiment.
- a photoelectric conversion element 1ab according to the twenty-fourth embodiment has a diffusion layer 50 formed by implanting impurity ions in a pixel boundary region. Impurity ions are implanted from the upper surface side of the photoelectric conversion layer 2 .
- the depth of the diffusion layer 50 can be adjusted by controlling the amount of implanted impurity ions and the heat treatment time. In this embodiment, the reading charges are allowed to move to adjacent pixels through the lower portion of the diffusion layer 50 .
- rectangular mesa portions 3 and transfer gates 5 may be arranged along two opposing sides of the pixel.
- the mesa portion 3 may be arranged in the central portion of two opposing sides of the pixel, and the transfer gates 5 may be arranged so as to surround the mesa portion 3 .
- mesa portions 3 may be arranged at diagonal corners of pixels, and transfer gates 5 may be arranged so as to surround the mesa portions 3 .
- pixel boundaries may be provided in the diagonal direction of the pixels.
- FIG. 33A is a cross-sectional view of a photoelectric conversion element 1ac according to the twenty-fifth embodiment
- FIG. 33B is a plan view.
- the photoelectric conversion element 1ac according to the twenty-fifth embodiment can be used as a sensor for phase difference detection, like the photoelectric conversion element 1y according to the twenty-first embodiment.
- a photoelectric conversion element 1ac according to the twenty-fifth embodiment has a diffusion layer 50 formed by implanting impurity ions in the pixel boundary region, as in the twenty-fourth embodiment. Impurity ions are implanted from the upper surface side of the photoelectric conversion layer 2, but the diffusion layer 50 is arranged to a deeper position than in FIG. 32A.
- the diffusion layer 50 is arranged so as to penetrate the photoelectric conversion layer 2 . Readout charges overflowing from the pixels pass through the p + -InGaAs layer 6 arranged on the upper surface of the photoelectric conversion layer 2 and are allowed to move to adjacent pixels.
- the diffusion layer 50 is formed by implanting impurity ions from above the photoelectric conversion layer 2 and performing heat treatment. It is necessary to control the impurity concentration of the p + -InGaAs layer 6 by controlling the amount of impurity ions to be implanted and the implantation energy so that the impurity concentration does not become too high.
- the p + -InGaAs layer 6 is used as an overflow path.
- FIGS. 33B to 33E are the same as FIGS. 32B to 32E, and detailed description thereof will be omitted.
- FIG. 34A is a sectional view of a photoelectric conversion element 1ad according to the twenty-sixth embodiment
- FIGS. 34B to 34C are plan views.
- the photoelectric conversion element 1ad according to the twenty-sixth embodiment can be used as a sensor for phase difference detection, like the photoelectric conversion element 1y according to the twenty-first embodiment.
- the photoelectric conversion element 1ad of FIG. 34A differs from that of FIG. 33A in that the mesa portion 3 is arranged along the pixel boundary region.
- the diffusion layer 50 at the pixel boundary is arranged so as to penetrate the photoelectric conversion layer 2, similarly to the photoelectric conversion element 1ac of FIG. 33A. Readout charges overflowing in the pixel can move to adjacent pixels through the p-InP layer 31a in the mesa portion 3.
- the mesa portion 3 and the FD electrode 4 are arranged in the central portion of adjacent 2 ⁇ 2 pixels, and the transfer gate 5 is arranged around them.
- the mesa portion 3 and the FD electrode 4 may be arranged at the edge of the central portion of two adjacent pixels, and the transfer gate 5 may be arranged around them.
- FIG. 35 is a block diagram schematically showing the basic configuration of a CMOS image sensor, which is an example of an imaging device to which the technology according to the present disclosure is applied.
- the CMOS image sensor 10 has a configuration including a pixel array section 11 and a peripheral circuit section for the pixel array section 11 .
- pixels (pixel circuits) 20 including photoelectric conversion elements 1 are two-dimensionally arranged in row and column directions, that is, in a matrix.
- the row direction is the arrangement direction of the pixels 20 in the pixel row
- the column direction is the arrangement direction of the pixels 20 in the pixel column.
- the pixels 20 perform photoelectric conversion to generate and accumulate photocharges corresponding to the amount of received light.
- the peripheral circuit section of the pixel array section 11 includes, for example, a row selection section 12, a constant current source section 13, a column amplifier section 14, an analog-digital conversion section 15, a horizontal transfer scanning section 16, a signal processing section 17, and timing control. 18 and the like.
- pixel control lines 31 1 to 31 m are wired along the row direction for each pixel row with respect to the matrix-like pixel arrangement.
- Signal lines 32 1 to 32 n are laid along the column direction for each pixel column.
- the pixel control lines 31 1 to 31 m transmit drive signals for driving when reading out signals from the pixels 20 .
- the pixel control lines 31 1 to 31 m are shown as one wiring, but the number of wiring is not limited.
- One ends of the pixel control lines 31 1 to 31 m are connected to output terminals corresponding to respective rows of the row selection section 12 .
- the row selection unit 12 is composed of a shift register, an address decoder, and the like, and controls pixel row scanning and pixel row addressing when selecting each pixel 20 of the pixel array unit 11 .
- the row selection unit 12 generally has two scanning systems, a readout scanning system and a discharge scanning system, although the specific configuration thereof is not shown.
- the readout scanning system In order to read out pixel signals from the pixels 20, the readout scanning system sequentially selectively scans the pixels 20 of the pixel array section 11 row by row. A pixel signal read out from the pixel 20 is an analog signal.
- the sweep-scanning system performs sweep-scanning ahead of the read-out scanning by the shutter speed for the read-out rows to be read-scanned by the read-out scanning system.
- a so-called electronic shutter operation is performed by sweeping out (resetting) unnecessary charges by this sweeping scanning system.
- the electronic shutter operation means an operation of discarding the photocharges of the photoelectric conversion element 1 and newly starting exposure (starting accumulation of photocharges).
- the constant current source section 13 supplies a bias current through each of the signal lines 21 1 to 21 n for each pixel column.
- the column amplifier section 14 is composed of a set of column amplifiers provided corresponding to each of the signal lines 21 1 to 21 n for each pixel column. Each column amplifier of the column amplifier section 14 amplifies the pixel signal read from each pixel 20 of the pixel array section 11 and supplied through the signal lines 21 1 to 21 n and supplies the amplified pixel signal to the analog-digital conversion section 15 . do.
- the analog-to-digital conversion unit 15 is a column-parallel type analog converter that is composed of a set of a plurality of analog-to-digital converters provided corresponding to the pixel columns of the pixel array unit 11 (for example, provided for each pixel column). - is a digital converter; The analog-to-digital converter 15 converts the analog pixel signals output through the signal lines 21 1 to 21 n for each pixel column and amplified by the column amplifier 14 into digital pixel signals.
- the horizontal transfer scanning unit 16 is composed of a shift register, an address decoder, and the like, and controls the scanning of pixel rows and the addressing of pixel rows when reading out signals from the pixels 20 of the pixel array unit 11 . Under the control of the horizontal transfer scanning unit 16, the pixel signals converted into digital signals by the analog-digital converter 15 are read out to the horizontal transfer lines L in units of pixel columns.
- the signal processing unit 17 performs predetermined signal processing on digital pixel signals supplied through the horizontal transfer line L to generate two-dimensional image data. For example, the signal processing unit 17 performs digital signal processing such as correction of vertical line defects and point defects, parallel-serial conversion, compression, encoding, addition, averaging, and intermittent operation. The signal processing unit 17 outputs the generated image data to a subsequent device as an output signal of the CMOS image sensor 10 .
- the timing control unit 18 generates various timing signals, clock signals, control signals, etc. Based on these generated signals, the row selection unit 12, the constant current source unit 13, the column amplifier unit 14, the analog-digital Drive control of the conversion unit 15, the horizontal transfer scanning unit 16, the signal processing unit 17, and the like is performed.
- FIG. 36 is a schematic perspective view of a semiconductor device on which the CMOS image sensor of FIG. 35 is mounted.
- the semiconductor device shown in FIG. 36 has a structure in which at least two semiconductor chips (semiconductor substrates) of a semiconductor chip 22 in a first layer and a semiconductor chip 23 in a second layer are laminated. In this layered structure, the pixel array section 11 is formed on the semiconductor chip 22 of the first layer.
- circuit portions such as the row selection unit 12, the constant current source unit 13, the column amplifier unit 14, the analog-digital conversion unit 15, the horizontal transfer scanning unit 16, the signal processing unit 17, and the timing control unit 18 are divided into two layers. It is formed on the semiconductor chip 23 of the eye.
- the semiconductor chip 22 of the first layer and the semiconductor chip 23 of the second layer are electrically connected through a connecting portion (via, bump, etc.) such as a Cu--Cu connection.
- the size (area) of the semiconductor chip 22 of the first layer is enough to form the pixel array section 11 . ), and thus the overall size of the chip can be reduced. Furthermore, a process suitable for manufacturing the pixels 20 can be applied to the semiconductor chip 22 of the first layer, and a process suitable for manufacturing the circuit portion can be applied to the semiconductor chip 23 of the second layer. There is also the advantage that the process can be optimized in manufacturing. In particular, it becomes possible to apply advanced processes in the fabrication of the circuit portion.
- the laminated structure is not limited to the two-layer structure. , three or more layers.
- a row selection section 12 a constant current source section 13, a column amplifier section 14, an analog-digital conversion section 15, a horizontal transfer scanning section 16, a signal processing section 17, and a timing control section.
- Circuit portions such as 18 can be formed in a dispersed manner in semiconductor chips in the second and subsequent layers.
- the technology according to the present disclosure can be applied to various products.
- the technology according to the present disclosure can be applied to any type of movement such as automobiles, electric vehicles, hybrid electric vehicles, motorcycles, bicycles, personal mobility, airplanes, drones, ships, robots, construction machinery, agricultural machinery (tractors), etc. It may also be implemented as a body-mounted device.
- FIG. 37 is a block diagram showing a schematic configuration example of a vehicle control system 7000, which is an example of a mobile control system to which the technology according to the present disclosure can be applied.
- Vehicle control system 7000 comprises a plurality of electronic control units connected via communication network 7010 .
- the vehicle control system 7000 includes a drive system control unit 7100, a body system control unit 7200, a battery control unit 7300, an outside information detection unit 7400, an inside information detection unit 7500, and an integrated control unit 7600.
- the communication network 7010 that connects these multiple control units conforms to any standard such as CAN (Controller Area Network), LIN (Local Interconnect Network), LAN (Local Area Network), or FlexRay (registered trademark). It may be an in-vehicle communication network.
- Each control unit includes a microcomputer that performs arithmetic processing according to various programs, a storage unit that stores programs executed by the microcomputer or parameters used in various calculations, and a drive circuit that drives various devices to be controlled. Prepare.
- Each control unit has a network I/F for communicating with other control units via a communication network 7010, and communicates with devices or sensors inside and outside the vehicle by wired communication or wireless communication. A communication I/F for communication is provided. In FIG.
- the functional configuration of the integrated control unit 7600 includes a microcomputer 7610, a general-purpose communication I/F 7620, a dedicated communication I/F 7630, a positioning unit 7640, a beacon reception unit 7650, an in-vehicle equipment I/F 7660, an audio image output unit 7670, An in-vehicle network I/F 7680 and a storage unit 7690 are shown.
- Other control units are similarly provided with microcomputers, communication I/Fs, storage units, and the like.
- the drive system control unit 7100 controls the operation of devices related to the drive system of the vehicle according to various programs.
- the driving system control unit 7100 includes a driving force generator for generating driving force of the vehicle such as an internal combustion engine or a driving motor, a driving force transmission mechanism for transmitting the driving force to the wheels, and a steering angle of the vehicle. It functions as a control device such as a steering mechanism to adjust and a brake device to generate braking force of the vehicle.
- the drive system control unit 7100 may have a function as a control device such as ABS (Antilock Brake System) or ESC (Electronic Stability Control).
- a vehicle state detection section 7110 is connected to the drive system control unit 7100 .
- the vehicle state detection unit 7110 includes, for example, a gyro sensor that detects the angular velocity of the axial rotational motion of the vehicle body, an acceleration sensor that detects the acceleration of the vehicle, an accelerator pedal operation amount, a brake pedal operation amount, and a steering wheel steering. At least one of sensors for detecting angle, engine speed or wheel rotation speed is included.
- Drive system control unit 7100 performs arithmetic processing using signals input from vehicle state detection unit 7110, and controls the internal combustion engine, drive motor, electric power steering device, brake device, and the like.
- the body system control unit 7200 controls the operation of various devices equipped on the vehicle body according to various programs.
- the body system control unit 7200 functions as a keyless entry system, a smart key system, a power window device, or a control device for various lamps such as headlamps, back lamps, brake lamps, winkers or fog lamps.
- body system control unit 7200 can receive radio waves transmitted from a portable device that substitutes for a key or signals from various switches.
- Body system control unit 7200 receives the input of these radio waves or signals and controls the door lock device, power window device, lamps, etc. of the vehicle.
- the battery control unit 7300 controls the secondary battery 7310, which is the power supply source for the driving motor, according to various programs. For example, the battery control unit 7300 receives information such as battery temperature, battery output voltage, or remaining battery capacity from a battery device including a secondary battery 7310 . The battery control unit 7300 performs arithmetic processing using these signals, and performs temperature adjustment control of the secondary battery 7310 or control of a cooling device provided in the battery device.
- the vehicle exterior information detection unit 7400 detects information outside the vehicle in which the vehicle control system 7000 is installed.
- the imaging section 7410 and the vehicle exterior information detection section 7420 is connected to the vehicle exterior information detection unit 7400 .
- the imaging unit 7410 includes at least one of a ToF (Time Of Flight) camera, a stereo camera, a monocular camera, an infrared camera, and other cameras.
- the vehicle exterior information detection unit 7420 includes, for example, an environment sensor for detecting the current weather or weather, or a sensor for detecting other vehicles, obstacles, pedestrians, etc. around the vehicle equipped with the vehicle control system 7000. ambient information detection sensor.
- the environmental sensor may be, for example, at least one of a raindrop sensor that detects rainy weather, a fog sensor that detects fog, a sunshine sensor that detects the degree of sunshine, and a snow sensor that detects snowfall.
- the ambient information detection sensor may be at least one of an ultrasonic sensor, a radar device, and a LIDAR (Light Detection and Ranging, Laser Imaging Detection and Ranging) device.
- LIDAR Light Detection and Ranging, Laser Imaging Detection and Ranging
- These imaging unit 7410 and vehicle exterior information detection unit 7420 may be provided as independent sensors or devices, or may be provided as a device in which a plurality of sensors or devices are integrated.
- FIG. 38 shows an example of the installation positions of the imaging unit 7410 and the vehicle exterior information detection unit 7420.
- the imaging units 7910 , 7912 , 7914 , 7916 , and 7918 are provided, for example, at least one of the front nose, side mirrors, rear bumper, back door, and windshield of the vehicle 7900 .
- An image pickup unit 7910 provided in the front nose and an image pickup unit 7918 provided above the windshield in the vehicle interior mainly acquire an image in front of the vehicle 7900 .
- Imaging units 7912 and 7914 provided in the side mirrors mainly acquire side images of the vehicle 7900 .
- An imaging unit 7916 provided in the rear bumper or back door mainly acquires an image behind the vehicle 7900 .
- An imaging unit 7918 provided above the windshield in the passenger compartment is mainly used for detecting preceding vehicles, pedestrians, obstacles, traffic lights, traffic signs, lanes, and the like.
- FIG. 38 shows an example of the imaging range of each of the imaging units 7910, 7912, 7914, and 7916.
- the imaging range a indicates the imaging range of the imaging unit 7910 provided in the front nose
- the imaging ranges b and c indicate the imaging ranges of the imaging units 7912 and 7914 provided in the side mirrors, respectively
- the imaging range d is The imaging range of an imaging unit 7916 provided on the rear bumper or back door is shown. For example, by superimposing the image data captured by the imaging units 7910, 7912, 7914, and 7916, a bird's-eye view image of the vehicle 7900 viewed from above can be obtained.
- the vehicle exterior information detectors 7920, 7922, 7924, 7926, 7928, and 7930 provided on the front, rear, sides, corners, and above the windshield of the vehicle interior of the vehicle 7900 may be, for example, ultrasonic sensors or radar devices.
- the exterior information detectors 7920, 7926, and 7930 provided above the front nose, rear bumper, back door, and windshield of the vehicle 7900 may be LIDAR devices, for example.
- These vehicle exterior information detection units 7920 to 7930 are mainly used to detect preceding vehicles, pedestrians, obstacles, and the like.
- the vehicle exterior information detection unit 7400 causes the imaging section 7410 to capture an image of the exterior of the vehicle, and receives the captured image data.
- the vehicle exterior information detection unit 7400 also receives detection information from the vehicle exterior information detection unit 7420 connected thereto.
- the vehicle exterior information detection unit 7420 is an ultrasonic sensor, radar device, or LIDAR device
- the vehicle exterior information detection unit 7400 emits ultrasonic waves, electromagnetic waves, or the like, and receives reflected wave information.
- the vehicle exterior information detection unit 7400 may perform object detection processing or distance detection processing such as people, vehicles, obstacles, signs, or characters on the road surface based on the received information.
- the vehicle exterior information detection unit 7400 may perform environment recognition processing for recognizing rainfall, fog, road surface conditions, etc., based on the received information.
- the vehicle exterior information detection unit 7400 may calculate the distance to the vehicle exterior object based on the received information.
- the vehicle exterior information detection unit 7400 may perform image recognition processing or distance detection processing for recognizing people, vehicles, obstacles, signs, characters on the road surface, etc., based on the received image data.
- the vehicle exterior information detection unit 7400 performs processing such as distortion correction or alignment on the received image data, and synthesizes image data captured by different imaging units 7410 to generate a bird's-eye view image or a panoramic image. good too.
- the vehicle exterior information detection unit 7400 may perform viewpoint conversion processing using image data captured by different imaging units 7410 .
- the in-vehicle information detection unit 7500 detects in-vehicle information.
- the in-vehicle information detection unit 7500 is connected to, for example, a driver state detection section 7510 that detects the state of the driver.
- the driver state detection unit 7510 may include a camera that captures an image of the driver, a biosensor that detects the biometric information of the driver, a microphone that collects sounds in the vehicle interior, or the like.
- a biosensor is provided, for example, on a seat surface, a steering wheel, or the like, and detects biometric information of a passenger sitting on a seat or a driver holding a steering wheel.
- the in-vehicle information detection unit 7500 may calculate the degree of fatigue or concentration of the driver based on the detection information input from the driver state detection unit 7510, and determine whether the driver is dozing off. You may The in-vehicle information detection unit 7500 may perform processing such as noise canceling processing on the collected sound signal.
- the integrated control unit 7600 controls overall operations within the vehicle control system 7000 according to various programs.
- An input section 7800 is connected to the integrated control unit 7600 .
- the input unit 7800 is realized by a device that can be input-operated by the passenger, such as a touch panel, button, microphone, switch or lever.
- the integrated control unit 7600 may be input with data obtained by recognizing voice input by a microphone.
- the input unit 7800 may be, for example, a remote control device using infrared rays or other radio waves, or may be an externally connected device such as a mobile phone or PDA (Personal Digital Assistant) corresponding to the operation of the vehicle control system 7000.
- PDA Personal Digital Assistant
- the input unit 7800 may be, for example, a camera, in which case the passenger can input information through gestures.
- the input section 7800 may include an input control circuit that generates an input signal based on information input by the passenger or the like using the input section 7800 and outputs the signal to the integrated control unit 7600, for example.
- a passenger or the like operates the input unit 7800 to input various data to the vehicle control system 7000 and instruct processing operations.
- the storage unit 7690 may include a ROM (Read Only Memory) that stores various programs executed by the microcomputer, and a RAM (Random Access Memory) that stores various parameters, calculation results, sensor values, and the like. Also, the storage unit 7690 may be realized by a magnetic storage device such as a HDD (Hard Disc Drive), a semiconductor storage device, an optical storage device, a magneto-optical storage device, or the like.
- ROM Read Only Memory
- RAM Random Access Memory
- the storage unit 7690 may be realized by a magnetic storage device such as a HDD (Hard Disc Drive), a semiconductor storage device, an optical storage device, a magneto-optical storage device, or the like.
- the general-purpose communication I/F 7620 is a general-purpose communication I/F that mediates communication between various devices existing in the external environment 7750.
- General-purpose communication I/F 7620 is a cellular communication protocol such as GSM (registered trademark) (Global System of Mobile communications), WiMAX (registered trademark), LTE (registered trademark) (Long Term Evolution) or LTE-A (LTE-Advanced) , or other wireless communication protocols such as wireless LAN (also referred to as Wi-Fi®), Bluetooth®, and the like.
- General-purpose communication I / F 7620 for example, via a base station or access point, external network (e.g., Internet, cloud network or operator-specific network) equipment (e.g., application server or control server) connected to You may
- external network e.g., Internet, cloud network or operator-specific network
- equipment e.g., application server or control server
- the general-purpose communication I/F 7620 uses, for example, P2P (Peer To Peer) technology to connect terminals (for example, terminals of drivers, pedestrians, stores, or MTC (Machine Type Communication) terminals) near the vehicle. may be connected with P2P (Peer To Peer) technology to connect terminals (for example, terminals of drivers, pedestrians, stores, or MTC (Machine Type Communication) terminals) near the vehicle.
- P2P Peer To Peer
- MTC Machine Type Communication
- the dedicated communication I/F 7630 is a communication I/F that supports a communication protocol designed for use in vehicles.
- the dedicated communication I/F 7630 uses standard protocols such as WAVE (Wireless Access in Vehicle Environment), DSRC (Dedicated Short Range Communications), which is a combination of lower layer IEEE 802.11p and higher layer IEEE 1609, or cellular communication protocol. May be implemented.
- the dedicated communication I/F 7630 is typically used for vehicle-to-vehicle communication, vehicle-to-infrastructure communication, vehicle-to-home communication, and vehicle-to-pedestrian communication. ) perform V2X communication, which is a concept involving one or more of the communications.
- the positioning unit 7640 receives GNSS signals from GNSS (Global Navigation Satellite System) satellites (for example, GPS signals from GPS (Global Positioning System) satellites), performs positioning, and obtains the latitude, longitude, and altitude of the vehicle. Generate location information containing Note that the positioning unit 7640 may specify the current position by exchanging signals with a wireless access point, or may acquire position information from a terminal such as a mobile phone, PHS, or smart phone having a positioning function.
- GNSS Global Navigation Satellite System
- GPS Global Positioning System
- the beacon receiving unit 7650 receives, for example, radio waves or electromagnetic waves transmitted from wireless stations installed on the road, and acquires information such as the current position, traffic jams, road closures, or required time. Note that the function of the beacon reception unit 7650 may be included in the dedicated communication I/F 7630 described above.
- the in-vehicle device I/F 7660 is a communication interface that mediates connections between the microcomputer 7610 and various in-vehicle devices 7760 present in the vehicle.
- the in-vehicle device I/F 7660 may establish a wireless connection using a wireless communication protocol such as wireless LAN, Bluetooth (registered trademark), NFC (Near Field Communication), or WUSB (Wireless USB).
- a wireless communication protocol such as wireless LAN, Bluetooth (registered trademark), NFC (Near Field Communication), or WUSB (Wireless USB).
- the in-vehicle device I/F 7660 is connected via a connection terminal (and cable if necessary) not shown, USB (Universal Serial Bus), HDMI (registered trademark) (High-Definition Multimedia Interface, or MHL (Mobile High -definition Link), etc.
- In-vehicle equipment 7760 includes, for example, at least one of mobile equipment or wearable equipment possessed by passengers, or information equipment carried in or attached to the vehicle. In-vehicle equipment 7760 may also include a navigation device that searches for a route to an arbitrary destination. or exchange data signals.
- the in-vehicle network I/F 7680 is an interface that mediates communication between the microcomputer 7610 and the communication network 7010. In-vehicle network I/F 7680 transmits and receives signals and the like according to a predetermined protocol supported by communication network 7010 .
- the microcomputer 7610 of the integrated control unit 7600 uses at least one of a general-purpose communication I/F 7620, a dedicated communication I/F 7630, a positioning unit 7640, a beacon receiving unit 7650, an in-vehicle device I/F 7660, and an in-vehicle network I/F 7680.
- the vehicle control system 7000 is controlled according to various programs on the basis of the information acquired by. For example, the microcomputer 7610 calculates control target values for the driving force generator, steering mechanism, or braking device based on acquired information on the inside and outside of the vehicle, and outputs a control command to the drive system control unit 7100. good too.
- the microcomputer 7610 realizes the functions of ADAS (Advanced Driver Assistance System) including collision avoidance or shock mitigation, follow-up driving based on inter-vehicle distance, vehicle speed maintenance driving, vehicle collision warning, or vehicle lane deviation warning. Cooperative control may be performed for the purpose of In addition, the microcomputer 7610 controls the driving force generator, the steering mechanism, the braking device, etc. based on the acquired information about the surroundings of the vehicle, thereby autonomously traveling without depending on the operation of the driver. Cooperative control may be performed for the purpose of driving or the like.
- ADAS Advanced Driver Assistance System
- Microcomputer 7610 receives information obtained through at least one of general-purpose communication I/F 7620, dedicated communication I/F 7630, positioning unit 7640, beacon receiving unit 7650, in-vehicle device I/F 7660, and in-vehicle network I/F 7680. Based on this, three-dimensional distance information between the vehicle and surrounding objects such as structures and people may be generated, and local map information including the surrounding information of the current position of the vehicle may be created. Further, based on the acquired information, the microcomputer 7610 may predict dangers such as vehicle collisions, pedestrians approaching or entering closed roads, and generate warning signals.
- the warning signal may be, for example, a signal for generating a warning sound or lighting a warning lamp.
- the audio/image output unit 7670 transmits at least one of audio and/or image output signals to an output device capable of visually or audibly notifying the passengers of the vehicle or the outside of the vehicle.
- an audio speaker 7710, a display section 7720 and an instrument panel 7730 are exemplified as output devices.
- Display 7720 may include, for example, at least one of an on-board display and a head-up display.
- the display unit 7720 may have an AR (Augmented Reality) display function.
- the output device may be headphones, a wearable device such as an eyeglass-type display worn by a passenger, or other devices such as a projector or a lamp.
- the display device displays the results obtained by various processes performed by the microcomputer 7610 or information received from other control units in various formats such as text, images, tables, and graphs. Display visually.
- the voice output device converts an audio signal including reproduced voice data or acoustic data into an analog signal and outputs the analog signal audibly.
- At least two control units connected via the communication network 7010 may be integrated as one control unit.
- an individual control unit may be composed of multiple control units.
- vehicle control system 7000 may comprise other control units not shown.
- some or all of the functions that any control unit has may be provided to another control unit. In other words, as long as information is transmitted and received via the communication network 7010, the predetermined arithmetic processing may be performed by any one of the control units.
- sensors or devices connected to any control unit may be connected to other control units, and multiple control units may send and receive detection information to and from each other via communication network 7010. .
- this technique can take the following structures. (1) a photoelectric conversion layer containing a compound semiconductor material; a mesa portion disposed on a portion of the upper surface side of the photoelectric conversion layer and containing a compound semiconductor material having a bandgap energy larger than that of the photoelectric conversion layer; a first electrode that is arranged on the mesa portion and reads out the charge photoelectrically converted in the photoelectric conversion layer through the mesa portion;
- a photoelectric conversion element comprising: a transfer gate arranged to face a portion of the upper surface side of the photoelectric conversion layer and at least a portion of a side wall of the mesa portion.
- the mesa portion includes a first conductivity type first semiconductor layer; a second conductivity type second semiconductor layer stacked on the first semiconductor layer and connected to the first electrode; The photoelectric conversion element according to (1), wherein the first electrode reads second conductivity type charges generated by photoelectric conversion in the photoelectric conversion layer. (3) a second conductivity type third electrode disposed between the first electrode and the second semiconductor layer and having a bandgap energy smaller than the bandgap energies of the first semiconductor layer and the second semiconductor layer; The photoelectric conversion device according to (2), comprising a semiconductor layer.
- (4) a fourth semiconductor layer containing a first conductivity type impurity disposed on the upper surface side of the photoelectric conversion layer; a fifth semiconductor layer containing a first conductivity type impurity disposed on the lower surface side of the photoelectric conversion layer;
- the photoelectric conversion element according to (2) or (3) further comprising: a first diffusion layer containing a first conductivity type impurity disposed on a side wall of the photoelectric conversion layer.
- the fourth semiconductor layer is a first conductivity type semiconductor layer having a bandgap energy greater than that of the photoelectric conversion layer.
- the second electrode of (4) to (6) which is arranged in a region where the mesa portion is not arranged on the upper surface side of the photoelectric conversion layer and is electrically connected to the fifth semiconductor layer.
- the photoelectric conversion device according to any one of the items.
- the second diffusion layer according to any one of (1) to (7) which is arranged along a boundary region between the photoelectric conversion layer and an adjacent pixel and contains a first conductivity type impurity.
- Photoelectric conversion element (11) The photoelectric conversion element according to any one of (1) to (10), wherein the photoelectric conversion layer has a lower first conductivity type impurity concentration toward the upper surface side closer to the mesa portion and the transfer gate. . (12) The transfer gate according to any one of (1) to (11), wherein the transfer gate is arranged on the upper surface side of the photoelectric conversion layer so as to face the entire region where the mesa portion is not arranged. photoelectric conversion element.
- the photoelectric conversion device according to item 1. Any one of (1) to (13), including a third diffusion layer containing first conductivity type impurities disposed in a region where the mesa portion is not disposed on the upper surface side of the photoelectric conversion layer.
- An insulating film is provided so as to cover at least part of the periphery of the photoelectric conversion layer and the mesa portion, and has fixed charges of the same polarity as the charges read out by the first electrode, (1) to ( 15)
- the photoelectric conversion device according to any one of items.
- the photoelectric conversion element according to any one of (1) to (16) further comprising an optical member arranged on the lower surface side of the photoelectric conversion layer and condensing light onto the photoelectric conversion layer.
- (20) comprising a pixel array section having a plurality of pixels; each of the plurality of pixels, a photoelectric conversion layer containing a compound semiconductor material; a mesa portion disposed on a portion of the upper surface side of the photoelectric conversion layer and having a bandgap energy larger than that of the photoelectric conversion layer; a first electrode that is arranged on the mesa portion and reads out the charge photoelectrically converted in the photoelectric conversion layer through the mesa portion;
- An imaging device comprising: a transfer gate arranged to face part of the upper surface side of the photoelectric conversion layer and at least part of the side wall of the mesa portion.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Light Receiving Elements (AREA)
Abstract
[課題]画質を向上可能な光電変換素子及び撮像装置を提供する。 [解決手段]光電変換素子は、化合物半導体材料を含む光電変換層と、前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギの化合物半導体材料を含むメサ部と、前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える。
Description
本開示は、光電変換素子及び撮像装置に関する。
赤外領域に感度を有するイメージセンサ(赤外線センサとも呼ばれる)は、監視カメラ等に幅広く使用されている(特許文献1参照)。この種の従来のイメージセンサは、光電変換層の上方に形成されるpn接合がセンスノードに直結されており、暗電流等の界面生成ノイズの影響を受けて画質が劣化するという問題がある。
この問題を解決するために、光電変換層の上方に、光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを持つ材料を配置して、この材料でpn接合を形成して、暗電流の発生を抑制する光電変換素子が提案されている(特許文献2参照)。
特許文献2の光電変換素子は、上述したpn接合での暗電流の発生を抑制できるものの、バンドギャップエネルギが異なる層同士の界面に形成されるバンドオフセットが転送障壁となり、残像が生じるという問題がある。
また、特許文献1と2のいずれも、光電変換層からセンスノードに向かって光電流が常に流れるため、光信号が入力される前のリセット電位を正確に取得できないという問題がある。よって、光信号入力時の電位とリセット電位との差分を検出する相関二重サンプリング(CDS:Correlated Double Sampling)を行えなくなり、画質が劣化してしまう。
そこで、本開示では、画質を向上可能な光電変換素子及び撮像装置を提供するものである。
上記の課題を解決するために、本開示によれば、化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギの化合物半導体材料を含むメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、光電変換素子が提供される。
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギの化合物半導体材料を含むメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、光電変換素子が提供される。
前記メサ部は、第1導電型の第1半導体層と、
前記第1半導体層の上に積層され、前記第1電極に接続される第2導電型の第2半導体層と、を有し、
前記第1電極は、前記光電変換層で光電変換により生成された第2導電型の電荷を読み出してもよい。
前記第1半導体層の上に積層され、前記第1電極に接続される第2導電型の第2半導体層と、を有し、
前記第1電極は、前記光電変換層で光電変換により生成された第2導電型の電荷を読み出してもよい。
前記第1電極と前記第2半導体層との間に配置され、前記第1半導体層及び前記第2半導体層のバンドギャップエネルギよりも小さいバンドギャップエネルギを有する第2導電型の第3半導体層を備えてもよい。
前記光電変換層の上面側に配置される第1導電型の不純物を含む第4半導体層と、
前記光電変換層の下面側に配置される第1導電型の不純物を含む第5半導体層と、
前記光電変換層の側壁に配置される第1導電型の不純物を含む第1拡散層と、を備えてもよい。
前記光電変換層の下面側に配置される第1導電型の不純物を含む第5半導体層と、
前記光電変換層の側壁に配置される第1導電型の不純物を含む第1拡散層と、を備えてもよい。
前記第4半導体層は、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有する第1導電型の半導体層であってもよい。
前記第5半導体層は、画素の境界で分離されることなく複数の画素を跨いで配置されてもよい。
前記光電変換層の上面側で前記メサ部が配置されていない領域に配置され、前記第5半導体層に電気的に接続される第2電極を備えてもよい。
前記光電変換層の隣接画素との境界領域に沿って配置される絶縁膜を備えてもよい。
前記光電変換層の隣接画素との境界領域に沿って配置される遮光性のある金属層を備えてもよい。
前記光電変換層の隣接画素との境界領域に沿って配置され、第1導電型の不純物を含む第2拡散層を備えてもよい。
前記光電変換層は、前記メサ部及び前記転送ゲートに近い上面側ほど、第1導電型の不純物濃度が低くてもよい。
前記転送ゲートは、前記光電変換層の上面側で前記メサ部が配置されていない領域の全体に対向して配置されていてもよい。
前記第1電極は、前記光電変換層、前記メサ部及び前記転送ゲートを有する画素の中央部、角部、又は一辺に沿って配置されてもよい。
前記光電変換層の上面側で前記メサ部が配置されていない領域に配置される第1導電型の不純物を含む第3拡散層を備えてもよい。
前記メサ部の側壁の少なくとも一に配置される第1導電型の不純物を含む第4拡散層を備えてもよい。
前記光電変換層及び前記メサ部の周囲の少なくとも一部を覆うように配置され、前記第1電極で読み出される電荷と同じ極性の固定電荷を有する絶縁膜を備えてもよい。
前記光電変換層の下面側に配置され、前記光電変換層に光を集光する光学部材を備えてもよい。
複数の画素で、一つの前記第1電極を共有してもよい。
それぞれが前記光電変換層、前記メサ部、及び前記第1電極を有し、隣接して配置される複数の画素を備え、
前記複数の画素間で、前記光電変換層で光電変換された電荷が移動可能であり、前記複数の画素内の複数の前記第1電極が順繰りに電荷を読み出すか、又は前記複数の第1電極が並行して電荷を読み出してもよい。
前記複数の画素間で、前記光電変換層で光電変換された電荷が移動可能であり、前記複数の画素内の複数の前記第1電極が順繰りに電荷を読み出すか、又は前記複数の第1電極が並行して電荷を読み出してもよい。
本開示の他の一態様によれば、複数の画素を有する画素アレイ部を備え、
前記複数の画素のそれぞれは、
化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有するメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、撮像装置が提供される。
前記複数の画素のそれぞれは、
化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有するメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、撮像装置が提供される。
以下、図面を参照して、光電変換素子及び撮像装置の実施形態について説明する。以下では、光電変換素子及び撮像装置の主要な構成部分を中心に説明するが、光電変換素子及び撮像装置には、図示又は説明されていない構成部分や機能が存在しうる。以下の説明は、図示又は説明されていない構成部分や機能を除外するものではない。
(第1の実施形態)
図1は第1の実施形態による光電変換素子1の断面図である。図1の光電変換素子1を二次元方向に複数配置することで、撮像装置が形成される。図1の光電変換素子1は、例えばIII-V族半導体などの化合物半導体材料を用いた赤外線センサ等に適用される。図1の光電変換素子1は、例えば、可視領域(380nm以上780nm未満)から、短赤外領域(780nm以上2400nm未満)の波長の光に対して光電変換を行うことができる。
図1は第1の実施形態による光電変換素子1の断面図である。図1の光電変換素子1を二次元方向に複数配置することで、撮像装置が形成される。図1の光電変換素子1は、例えばIII-V族半導体などの化合物半導体材料を用いた赤外線センサ等に適用される。図1の光電変換素子1は、例えば、可視領域(380nm以上780nm未満)から、短赤外領域(780nm以上2400nm未満)の波長の光に対して光電変換を行うことができる。
図1の光電変換素子1は、光電変換層2と、メサ部3と、FD電極4と、転送ゲート5とを備えている。
光電変換層2は、上述したように化合物半導体材料を含んでいる。光電変換層2の化合物半導体材料には複数の候補があるが、代表的な一例はp型InGaAs(インジウムガリウムヒ素)である。図1では、光電変換層2の下面側を光照射面側としている。光電変換層2の上面側には、例えばp+-InGaAs(インジウムガリウムヒ素)層6がエピタキシャル成長されていてもよい。また、光電変換層2の下面側には、例えばp+-InP(インジウムリン)層7がエピタキシャル成長されていてもよい。さらに、光電変換層2の側壁には、例えば高濃度のp型不純物の拡散層8が形成されていてもよい。p型不純物の代表的な一例はZn(亜鉛)である。本明細書では、光電変換層2、p+-InGaAs層6、p+-InP層7、及び拡散層8を含めて光電変換部30と呼ぶ。
このように、光電変換層2の周囲を高濃度のp型不純物を含む層6~8で取り囲むことで、光電変換層2で発生された電子が光電変換層2の表面方向に移動してリークを引き起こすことを防止できるとともに、光電変換層2の表面(界面)でのノイズ電荷の湧き出しも抑制できる。
光電変換層2の化合物半導体材料は、In(インジウム)、Ga(ガリウム)、Al(アルミニウム)、As(ヒ素)、P(リン)、Sb(アンチモン)、N(窒素)、Si(シリコン)、C(炭素)、Ge(ゲルマニウム)の少なくとも一つを含むIII-V族半導体である。具体的には、上述したInGaAsの他に、InGaAsP(インジウムガリウムヒ素リン)、InAsSb(インジウムヒ素アンチモン)、InGaP(インジウムガリウムリン)、GaAsSb(ガリウムヒ素アンチモン)、InAlAs(インジウムアルミニウムヒ素)、SiC(シリコンカーバイト)、SiGe(シリコンゲルマニウム)等が挙げられる。光電変換層2のドーピング密度は、例えば1×1016cm-3が望ましく、1×1013cm-3~1×1018cm-3である。光電変換層2のドーピング密度が1×1017cm-3よりも高くなると、光電変換で生じた信号電荷の再結合による損失確率が増加し、量子効率が低下する。
光電変換層2の少なくとも一部には、不純物がドーピングされてもよい。不純物は、化合物半導体中でドーパントとして機能する材料であればよい。例えば、不純物は、Zn(亜鉛)、Mg(マグネシウム)、Cd(カドニウム)、Be(ベリリウム)、Si(シリコン)、Ge(ゲルマニウム)、C(炭素)、Sn(錫)、Pb(鉛)、S(硫黄)、Te(テルル)、P(リン)、B(ホウ素)、As(ヒ素)、In(インジウム)、Sb(アンチモン)、Ga(ガリウム)、Al(アルミニウム)などである。
光電変換層2の厚みは、例えば3μm程度が望ましいが、100nm~100μm程度でもよい。光電変換層2の厚みが薄すぎると、光電変換層2を透過する光が多くなり、量子効率が大幅に低下するおそれがある。
メサ部3は、光電変換層2の上面側の一部に配置されており、光電変換層2のバンドギャップエネルギよりも大きいバンドギャップエネルギの化合物半導体材料を含んでいる。メサ部3の側壁の少なくとも一部は光電変換層2の上面の法線方向から傾斜した方向に配置されている。
メサ部3は、光電変換層2に近い側から第1導電型の第1半導体層31と第2導電型の第2半導体層32とを積層した構造を有する。第1導電型がp型の場合は、第2導電型はn型である。第1半導体層31と第2半導体層32は、例えばIn(インジウム)、Ga(ガリウム)、Al(アルミニウム)、As(ヒ素)、P(リン)、Sb(アンチモン)、N(窒素)、Si(シリコン)、C(炭素)、Ge(ゲルマニウム)の少なくとも一つ含むIII-V族半導体である。具体的には、InP(インジウムリン)、InGaAsP(インジウムガリウムヒ素リン)、InAsSb(インジウムヒ素アンチモン)、InGaP(インジウムガリウムリン)、GaAsSb(がリムヒ素アンチモン)、InAlAs(インジウムアルミニウムヒ素)、SiC(シリコンカーバイト)、SiGe(シリコンゲルマニウム)等が挙げられる。第1半導体層31と第2半導体層32の厚みの和は、例えば100nm~3000nmである。第1半導体層31と第2半導体層32の厚みの和が100nm未満の場合、第1半導体層31と第2半導体層32の界面付近に形成されるpn接合付近に形成される空乏層がFD電極4や光電変換層2に接触し、暗電流が増加する要因になりうる。第1半導体層31と第2半導体層32の厚みの和が3000nmを超えると、読出し電荷の転送効率が低下するおそれがある。
第2半導体層32の上面にはFD電極4が接触されている。また、第2半導体層32とFD電極4との接触部分の周囲には、絶縁膜33が配置されている。絶縁膜33の材料は問わないが、例えばSiNである。
このように、本実施形態による光電変換素子1は、光電変換層2の内部にはpn接合が存在せず、光電変換層2の上面の一部に配置されるメサ部3内の第1半導体層31と第2半導体層32の界面にpn接合が設けられている。メサ部3内の第1半導体層31と第2半導体層32の化合物半導体材料は、光電変換層2の化合物半導体材料よりもバンドギャップエネルギが大きいため、pn接合部分での暗電流の生成が抑制され、暗電流によるノイズを低減できる。上述したように、光電変換層2とメサ部3の界面にバンドギャップエネルギの違いによるバンドオフセットが生じるが、この界面に対向する場所に転送ゲート5が配置されており、転送ゲート5に印加する電圧により、バンドオフセットを要因とする転送障壁を低くでき、残像を抑制できる。
また、転送ゲート5は、FD電極4への読出し電荷の転送を制御できるため、リセット電位を正確に検出でき、CDS動作が可能となる。
光電変換層2とメサ部3の表面は、封止用の絶縁膜34で覆われていてもよい。封止用の絶縁膜34は、SiN等の絶縁材料である。
転送ゲート5は、光電変換層2の上面側の一部とメサ部3の側壁の少なくとも一部とに対向して配置されている。上述した封止用の絶縁膜34は、転送ゲート5のゲート絶縁膜として機能する。転送ゲート5は、Cu(銅)、Au(金)、Al(アルミニウム)等の金属材料で形成される。転送ゲート5は、光電変換層2に対向して配置されるとともに、メサ部3内の第1半導体層31に少なくとも対向して配置されている。転送ゲート5は、メサ部3内の第1半導体層31だけでなく、第2半導体層32にも対向して配置されていてもよい。
光電変換層2の裏面側には透明電極35が配置されている。光は、透明電極35を通して光電変換層2に入射される。透明電極35は、透明導電層を有する。透明導電層は、例えば波長1.6μmの光に対して50%以上の透過率を有する。透明導電層の具体的な材料としては、ITO(Indium Tin Oxide)又はITiO(In2O3-TiO2)等を用いることができる。透明電極35は、複数の画素で共有されていてもよい。この場合、透明電極35は、画素の境界で分離されずに、複数の画素に跨がって配置される。
図2は図1の光電変換素子1のエネルギバンド図であり、図1の光電変換層2内の場所AからFD電極4付近の場所A’までのエネルギバンドを示している。図2に示すように、光電変換層2がp-InGaAsの場合、バンドギャップエネルギは約0.75eVである。また、メサ部3内の第1半導体層31がp-InPの場合、バンドギャップエネルギは約1.35eVである。光電変換により生じた電子が光電変換層2から、メサ部3内の第1半導体層31に移動する際に、バンドオフセットが生じるが、転送ゲート5に正の電圧を印加することにより、電子はバンドオフセットを乗り越えて、p-InPからなる第1半導体層31に転送される。その後、電子は、第1半導体層31と第2半導体層32の界面に形成されるpn接合付近に形成される空乏層を通過して、FD電極4に到達する。
図3Aは第1比較例による光電変換素子100の断面図である。図3Aの光電変換素子1は、例えばn-InGaAsからなる光電変換層101と、光電変換層101の上面側に配置されるZn拡散層102及びn-InP層103と、Zn拡散層102に電気的に接触するセンスノードである電極104と、電極104の周囲に配置されるSiN層105と、を備えている。また、光電変換素子1の裏面側には、例えばn+-InP層106と透明電極107とが積層されている。
図3Aの光電変換素子100では、光電変換層101の上面側に形成されるpn接合が光電変換層101と同じバンドギャップエネルギを有するため、暗電流が発生しやすい。また、pn接合が電極104と直接接続されているため、リークが生じやすい。さらに、電極104には常に光電流が流れるため、リセット電位を検出することができず、CDS動作を行えない。
図3Bは第2比較例による光電変換素子110の断面図である。図3Bの光電変換素子1では、例えばp-InGaAsからなる光電変換層111の上に、光電変換層2のバンドギャップエネルギよりも大きいバンドギャップエネルギのp-InP層112及びn+-InP層113が積層されている。n+-InP層113は電極114に接触されており、その周囲にはSiN層115が配置されている。
また、光電変換層111の側壁部分には拡散層116が配置され、拡散層116の上にはAl2O3等の被覆膜117が配置され、被覆膜117の上には保護膜118が配置されている。光電変換層111の裏面側には、p+-InP層119が配置され、その上には透明電極120が配置されている。
図3Cは図3Bの光電変換素子110のエネルギバンド図であり、図3Bの光電変換層111内の場所Aから電極114付近の場所A’までのエネルギバンドを示している。図3Bの光電変換素子110では、p-InGaAs層111で発生された電子がp-InP層112との界面に到達したときに、バンドオフセットが障壁となって電子の転送が妨げられる。バンドオフセットを乗り越えた一部の電子は電極114に到達するが、これは、光電流が常時流れ続けることを意味する。すなわち、図3Bの光電変換素子110は、図3Aの光電変換素子100と同様に、CDS動作を行うことができない。
図1の光電変換素子1は、図3A及び第3Bの光電変換素子100,110の問題を解決することができる。図1の光電変換素子1は、光電変換層2の内部にpn接合を持たずに、光電変換層2の上方にpn接合を有するメサ部3を配置している。しかも、メサ部3内の第1半導体層31と第2半導体層32のバンドギャップエネルギを光電変換層2のバンドギャップエネルギよりも大きくしている。これにより、メサ部3内の第1半導体層31と第2半導体層32の界面に形成されるpn接合にて暗電流が発生しにくくなる。光電変換層2とメサ部3との界面にバンドオフセットが生じるが、この界面付近に転送ゲート5を設けるため、読出し電荷の転送がバンドオフセットの影響を受けなくなる。また、転送ゲート5により、読出し電荷の転送を制御できるため、光信号が入力されない状態でのリセット電位を正確に検出でき、図3A及び図3Bの光電変換素子1では不可能であったCDS動作が可能となる。
図4は本実施形態による光電変換素子1の断面図及び平面図である。図4の断面図は図1と同じである。図4の平面図に示すように、画素は例えば矩形状であり、メサ部3は例えば画素の角部に配置されており、その周囲に転送ゲート5が配置されている。画素の境界領域には、例えば絶縁層36が配置され、絶縁層36の周囲には高濃度のp型不純物(例えばZn)を拡散させた拡散層8が配置されている。
図5A~図5Pは第1の実施形態による光電変換素子1の製造工程を示す断面図である。以下では、特定の材料を用いて光電変換素子1を形成する手順を説明するが、上述したように、光電変換素子1を構成しうる材料には、複数の候補がある。
まず、図5Aに示すように、p+-InP層7、p-InGaAs層2a、p+-InGaAs層6、p-InP層31a、n+-InP層32aをこの順に積層した積層構造体37を、エピタキシャル成長により形成する。光電変換層2であるp-InGaAs層2aの膜厚は例えば3μm程度であり、100nm~100μm程度の膜厚でもよい。
p-InGaAs層2aとn+-InP層32aの間のリークを防止するため、p+-InGaAs層6とp-InP層31aの膜厚の合計は500μm程度が望ましく、3~100μmの値でもよい。
次に、図5Bに示すように、図5Aで形成した積層構造体37の上に、ハードマスク用の絶縁膜38を成膜する。この絶縁膜38は、少なくともSi(シリコン)、N(窒素)、Al(アルミニウム)、Hf(ハフニウム)、Ta(タンタル)、Ti(チタン)、O(酸素)、Mg(マグネシウム)、Sc(スカンジウム)、Zr(ジルコニウム)、La(ランタン)、Gd(ガドリニウム)、Y(イットリウム)のうちいずれかを含む絶縁体材料である。具体的には、ハードマスク用の絶縁膜38は、窒化シリコン(SiN)膜、酸化アルミニウム(Al2O3)膜、酸化シリコン(SiO2)膜、酸窒化シリコン(SiON)膜、酸窒化アルミニウム(AlON)膜、窒化シリコンアルミニウム(SiAlN)膜、酸化マグネシウム(MgO)、酸化シリコンアルミニウム(AlSiO)膜、酸化ハフニウム(HfO2)膜、酸化ハフニウムアルミニウム(HfAlO)膜、酸化タンタル(Ta2O3)膜、酸化チタン(TiO2)膜、酸化スカンジウム(Sc2O3)膜、酸化ジルコニウム(ZrO2)膜、酸化ガドリニウム(Gd2O3)膜、酸化ランタン(La2O3)膜または酸化イットリウム(Y2O3)膜等であってもよく、これらの2以上の膜を積層させた絶縁膜38を成膜してもよい。
ハードマスク用の絶縁膜38を成膜した後、絶縁膜38の上に不図示のレジストを塗布して、露光及び現像処理を行って、レジストを画素分離用の格子状パターンに加工した後、加工後のレジストをマスクとして絶縁膜38をドライエッチング又はウェットエッチングにより選択的に除去する。この結果、絶縁膜38が格子状のパターンで分断された状態になる。その後、レジストをドライアッシング又はウェットエッチングにより除去する。
次に、図5Cに示すように、図5Bでパターニングした絶縁膜38をハードマスクとして、図5Aで形成した積層構造体37の一部をエッチングする。これにより、積層構造体37にトレンチ39が形成される。図5Cでは、トレンチ39の底部がp+-InP層7の内部にあるが、p+-InP層7を貫通するようにトレンチ39を形成してもよい。
次に、図5Dに示すように、トレンチ39の側壁から、気相拡散又は固相拡散プロセスにより、積層構造体37にp型不純物(例えばZn)を拡散させて拡散層8を形成する。トレンチ39の側壁の界面でノイズ電荷が生じないように、p型不純物は100nm程度拡散させるのが望ましい。あるいは、p型不純物の拡散幅は10nm~500nmの範囲でもよい。気相拡散又は固相拡散プロセスを行う際の熱拡散温度は、300℃~800℃である。拡散させる不純物は、読出し電荷と逆極性のドーパントであり、読出し電荷が電子の場合はp型ドーパントである。拡散させる元素の具体例は、Zn(亜鉛)、Mg(マグネシウム)、Cd(カドニウム)、Be(ベリリウム)、Si(シリコン)、Ge(ゲルマニウム)、C(炭素)、Sn(錫)、Pb(鉛)、S(硫黄)、Te(テルル)、P(リン)、B(ホウ素)、As(ヒ素)、In(インジウム)、Sb(アンチモン)、Ga(ガリウム)、Al(アルミニウム)などである。
次に、図5Eに示すように、積層構造体37に対して絶縁膜40を成膜して、トレンチ39に絶縁膜40の材料を埋め込んで、トレンチ39内に絶縁材料を充填する。絶縁膜40は、トレンチ39を埋め込むだけでなく、ハードマスク用の絶縁膜38を覆ってもよい。
次に、図5Fに示すように、絶縁膜40上に不図示のレジストを塗布して、露光及び現像処理を行って、レジストをパターニングし、パターニングされたレジストをマスクとして、絶縁膜40をドライエッチング又はウェットエッチングにより選択的に除去する。この結果、図5Gの平面図に示すように、n+-InP層32aが部分的に露出される。その後、レジストをドライアッシング又はウェットエッチングにより除去する。
次に、図5Hに示すように、パターニングされた絶縁膜をマスクとして、n+-InP層32aとp-InP層31aをウェットエッチングにより除去する。このとき、p+-InGaAs層6の表面が部分的に露出し、p+-InGaAs層6が露出しない領域ではp-InP層31aとn+-InP層32aが残存する。
次に、図5Iに示すように、トレンチ39の埋め込みに用いられた絶縁膜40をウェットエッチングなどで除去し、封止用の絶縁膜34で全面を覆う。封止用の絶縁膜34は、少なくともSi(シリコン)、N(窒素)、Al(アルミニウム)、Hf(ハフニウム)、Ta(タンタル)、Ti(チタン)、O(酸素)、Mg(マグネシウム)、Sc(スカンジウム)、Zr(ジルコニウム)、La(ランタン)、Gd(ガドリニウム)、Y(イットリウム)のうち、いずれかを含む絶縁体材料である。具体的には、絶縁膜34は、窒化シリコン(SiN)膜、酸化アルミニウム(Al2O3)膜、酸化シリコン(SiO2)膜、酸窒化シリコン(SiON)膜、酸窒化アルミニウム(AlON)膜、窒化シリコンアルミニウム(SiAlN)膜、酸化マグネシウム(MgO)、酸化シリコンアルミニウム(AlSiO)膜、酸化ハフニウム(HfO2)膜、酸化ハフニウムアルミニウム(HfAlO)膜、酸化タンタル(Ta2O3)膜、酸化チタン(TiO2)膜、酸化スカンジウム(Sc2O3)膜、酸化ジルコニウム(ZrO2)膜、酸化ガドリニウム(Gd2O3)膜、酸化ランタン(La2O3)膜または酸化イットリウム(Y2O3)膜等でもよいし、これらの任意の組合せの積層構造でもよい。
次に、図5Jに示すように、絶縁膜34上にレジスト41を塗布して、露光及び現像処理を行って、転送トランジスタの転送ゲート5の形状にレジスト41をパターニングする。パターニングされたレジスト41の平面形状は、図5Kに示すように、例えばL字形状である。
次に、図5Lに示すように、パターニングされたレジスト41の上にCu(銅)等の金属膜42を成膜する。金属膜42は、レジスト41が付着されていない場所では、封止用の絶縁膜の上に形成される。その後、レジスト41をドライアッシング又はウェットエッチングにより除去すると、レジスト41上の金属膜はレジスト41を除去する際に消失(リフトオフ)し、レジスト41が付着されていない場所の金属膜のみが残存する。これにより、転送ゲート5が形成される。
次に、図5Mに示すように、全面に絶縁膜43を成膜する。絶縁膜43の材料は、上述した封止用の絶縁膜34と同じでもよいし、異なっていてもよい。
次に、図5Nに示すように、絶縁膜43上に不図示のレジストを塗布して、露光及び現像処理を行い、FD電極4用のコンタクト位置と転送ゲート5用のコンタクト位置に合わせて、レジストをパターニングする。次に、パターニングされたレジストをマスクとして、ドライエッチング又はウェットエッチングプロセスにより、絶縁膜43を選択的に除去する。その後、レジストマスクをドライアッシング又はウェットエッチングにより除去する。これにより、n+-InP層32aと転送ゲート5の一部が露出される。
次に、図5Oに示すように、n+-InP層32aと転送ゲート5の露出された部分に金属材料を形成して、n+-InP層32aに接続されるコンタクト(FD電極)4と、転送ゲート5に接続されるコンタクト(転送ゲート5の電極)44とを形成する。
次に、図5Pに示すように、裏面(光照射面)側のp+-InP層7を薄肉化する。p+-InP層7の膜厚は50nm程度が望ましく、5nm~500μmでもよい。図5Pに示すように、薄肉化されたp+-InP層7の上に、複数の画素で共有される電極35を形成する。この電極35がp+-InP層7の表面全体を覆う場合、波長1.6μmの光に対する透過率が50%以上の透明電極35用の材料を用いる必要がある。
次に、図5Pに示すように、裏面(光照射面)側のp+-InP層7を薄肉化する。p+-InP層7の膜厚は50nm程度が望ましく、5nm~500μmでもよい。図5Pに示すように、薄肉化されたp+-InP層7の上に、複数の画素で共有される電極35を形成する。この電極35がp+-InP層7の表面全体を覆う場合、波長1.6μmの光に対する透過率が50%以上の透明電極35用の材料を用いる必要がある。
このように、第1の実施形態による光電変換素子1と撮像装置は、化合物半導体材料からなる光電変換層2の内部にpn接合を設けずに、光電変換層2の上面の一部に形成されるメサ部3にpn接合を設け、メサ部3内の第1半導体層31と第2半導体層32のバンドギャップエネルギを光電変換層2のバンドギャップエネルギよりも大きくする。これにより、pn接合での暗電流の発生を抑制できる。また、光電変換層2とメサ部3の両方に対向するように転送ゲート5を配置するため、光電変換層2とメサ部3の界面のバンドオフセットが読出し電荷の転送障壁にならなくなる。さらに、転送ゲート5にて読出し電荷の転送を制御できるため、光信号が入力されない状態でのリセット電位を正確に検出でき、CDS動作が可能となる。また、光電変換層2の周囲に高濃度の不純物を含む半導体層6,7及び拡散層8を設けることで、光電変換層2の表面でのノイズ電荷の湧き出しを抑制でき、画質を向上できる。
図1及び図4に示した光電変換素子1の構造には種々の変形例が考えられる。以下、代表的な変形例を別々の実施形態として順次説明する。なお、以下では、1画素分の光電変換素子1について説明するが、いずれの実施形態の光電変換素子1も、複数の光電変換素子1を備えた撮像装置を構成可能である。
(第2の実施形態)
図6は第2の実施形態による光電変換素子1aの断面図である。図6では、図1と共通する構成部分には同一の符号を付しており、以下では相違点を中心に説明する。
図6は第2の実施形態による光電変換素子1aの断面図である。図6では、図1と共通する構成部分には同一の符号を付しており、以下では相違点を中心に説明する。
図6の光電変換素子1aは、光電変換層2内の不純物濃度に勾配を持たせている。より具体的には、光電変換層2は、メサ部3及び転送ゲート5に近い上面側ほど、第1導電型の不純物濃度を低くしている。光電変換層2の不純物の導電型は、読出し電荷の導電型とは逆であり、例えば読出し電荷が電子の場合には光電変換層2の不純物はp型であり、読出し電荷が正孔の場合には光電変換層2の不純物はn型である。
このように、光電変換層2の転送方向に従って、不純物濃度を低くすることにより、読出し電荷がメサ部3を通ってFD電極4に転送されやすくなり、残像を抑制できるとともに、撮像時の応答性能が向上する。
(第3の実施形態)
図7は第3の実施形態による光電変換素子1bの断面図である。図7では、図1と共通する構成部分には同一の符号を付しており、以下では相違点を中心に説明する。
図7は第3の実施形態による光電変換素子1bの断面図である。図7では、図1と共通する構成部分には同一の符号を付しており、以下では相違点を中心に説明する。
図7の光電変換素子1bは、第1及び第2の実施形態による光電変換素子1、1aとは読出し電荷の導電型を逆にしたものである。すなわち、図7の光電変換素子1bでは、読出し電荷を正孔にしている。この場合、光電変換層2bは、n型の不純物を含む化合物半導体材料を用いることになる。光電変換層2bは、例えばn-InGaAs層2bである。あるいは、他の材料も選択可能である。
光電変換層2bの上面には、例えばn+-InGaAs層6aがエピタキシャル成長され、光電変換層2bの下面には、例えばn+-InP層31bがエピタキシャル成長されている。光電変換層2bの側壁には、高濃度のn型不純物(例えばゲルマニウム)の拡散層8aが形成されている。
メサ部3は、第1半導体層31bと第2半導体層32bを有し、第1半導体層31bは例えばn-InP層31bであり、第2半導体層32は例えばp+-InP層32bである。
このように、読出し電荷が正孔であっても、電子の場合と同様に、メサ部3内にバンドギャップエネルギの大きいpn接合を設けることで暗電流の発生を抑制でき、また、転送ゲート5を設けることで、バンドオフセットの影響を受けずにホールを転送でき、かつリセット電位を正確に検出できることから、CDS動作が可能となる。
図7の光電変換層2bに図6と同様に不純物の濃度勾配を設けてもよい。以下の各実施形態では、読出し電荷が電子の場合の光電変換素子1bの断面構造を示すが、読出し電荷は正孔であってもよく、読出し電荷を正孔にする場合は、図7と同様に、各光電変換素子1a内の各層の不純物の導電型を逆にすればよい。
(第4の実施形態)
図8Aは第4の実施形態による光電変換素子1cの断面図、図8Bは平面図である。第4の実施形態による光電変換素子1cは、転送ゲート5の構造が図1の転送ゲート5とは異なっている。図8A及び図8Bに示すように、転送ゲート5は、光電変換層2の上面側でメサ部3が配置されていない領域の全面に対向して配置されている。例えば、図8Bの平面図に示すように、1画素内の角部にメサ部3が配置され、角部以外の大部分に転送ゲート5が配置されている。
図8Aは第4の実施形態による光電変換素子1cの断面図、図8Bは平面図である。第4の実施形態による光電変換素子1cは、転送ゲート5の構造が図1の転送ゲート5とは異なっている。図8A及び図8Bに示すように、転送ゲート5は、光電変換層2の上面側でメサ部3が配置されていない領域の全面に対向して配置されている。例えば、図8Bの平面図に示すように、1画素内の角部にメサ部3が配置され、角部以外の大部分に転送ゲート5が配置されている。
このように、転送ゲート5の面積を広げることにより、1画素内のメサ部3から離れた場所に存在する読出し電荷をメサ部3の方向に誘導することができ、残像をより抑制できる。
(第5の実施形態)
図9Aは第5の実施形態による光電変換素子1dの断面図、図9Bは平面図である。第5の実施形態による光電変換素子1dは、メサ部3とFD電極4を画素の中央付近に配置している。転送ゲート5は、図9Bに示すように、メサ部3の周囲を取り囲むように配置されている。
図9Aは第5の実施形態による光電変換素子1dの断面図、図9Bは平面図である。第5の実施形態による光電変換素子1dは、メサ部3とFD電極4を画素の中央付近に配置している。転送ゲート5は、図9Bに示すように、メサ部3の周囲を取り囲むように配置されている。
これにより、画素の周縁部からFD電極4までの距離を均一化することができ、読出し電荷の収集効率が向上し、残像をより抑制できる。
(第6の実施形態)
図10Aは第6の実施形態による光電変換素子1eの断面図、図10Bは平面図である。第6の実施形態による光電変換素子1eは、図10Bの平面図に示すように、メサ部3を画素の一辺に沿って長方形形状にしている。転送ゲート5は、メサ部3に隣接して配置されており、メサ部3と同様に長方形形状である。
図10Aは第6の実施形態による光電変換素子1eの断面図、図10Bは平面図である。第6の実施形態による光電変換素子1eは、図10Bの平面図に示すように、メサ部3を画素の一辺に沿って長方形形状にしている。転送ゲート5は、メサ部3に隣接して配置されており、メサ部3と同様に長方形形状である。
これにより、図1の光電変換素子1よりも、メサ部3の面積が大きくなるため、読出し電荷がメサ部3の方向に移動しやすくなり、読出し電荷の収集効率が向上し、残像をより抑制できる。
(第7の実施形態)
図11は第7の実施形態による光電変換素子1fの断面図である。図1等の光電変換層2の裏面(光照射面)側には、高濃度の不純物を含むp+-InP層7が配置されている。図1等のp+-InP層7は、画素の境界領域に配置される絶縁層36にて、画素ごとに分離されている。これに対して、図11のp+-InP層7は、画素ごとに分離されずに、複数の画素に跨がって配置されている。
図11は第7の実施形態による光電変換素子1fの断面図である。図1等の光電変換層2の裏面(光照射面)側には、高濃度の不純物を含むp+-InP層7が配置されている。図1等のp+-InP層7は、画素の境界領域に配置される絶縁層36にて、画素ごとに分離されている。これに対して、図11のp+-InP層7は、画素ごとに分離されずに、複数の画素に跨がって配置されている。
p+-InP層7を画素ごとに分離せずに、複数の画素に跨がって配置することにより、p+-InP層7の抵抗を下げることができる。よって、p+-InP層7の不純物濃度が1×1018cm-3以上の高濃度であれば、p+-InP層7を裏面側の電極として使用することができる。p+-InP層7を電極として使用する場合、透明電極35が不要になるため、製造工程と部材コストを削減できるとともに、透明電極35を光が透過する際の光損失が生じなくなるため、量子効率を向上できる。
(第8の実施形態)
図12は第8の実施形態による光電変換素子1gの断面図である。図12の光電変換素子1gは、光電変換層2の上面側でメサ部3が配置されていない領域に配置される第1導電型の不純物を含む拡散層(第3拡散層)46を備えている。図12の拡散層46は、読出し電荷とは逆極性の不純物を高濃度に含んでいる。図12の拡散層46は、例えば気相拡散又は固相拡散により形成される。あるいは、不純物イオンの注入及び熱拡散により形成されてもよい。
図12は第8の実施形態による光電変換素子1gの断面図である。図12の光電変換素子1gは、光電変換層2の上面側でメサ部3が配置されていない領域に配置される第1導電型の不純物を含む拡散層(第3拡散層)46を備えている。図12の拡散層46は、読出し電荷とは逆極性の不純物を高濃度に含んでいる。図12の拡散層46は、例えば気相拡散又は固相拡散により形成される。あるいは、不純物イオンの注入及び熱拡散により形成されてもよい。
光電変換層2の表面や界面は欠陥が多く、界面欠陥準位を介してノイズ電荷が生成されやすい。そこで、ノイズ電荷が発生しやすい領域に、読出し電荷とは逆極性の不純物を高濃度に拡散させた拡散層46を設けることにより、ノイズ電荷の発生を抑制できる。
(第9の実施形態)
図13は第9の実施形態による光電変換素子1hの断面図である。図13の光電変換素子1hは、メサ部3の側壁の少なくとも一部に配置される第1導電型の不純物を含む拡散層(第4拡散層)47を有する。メサ部3の側壁の一部には転送ゲート5が対向して配置されている。よって、図13の拡散層47は、転送ゲート5が配置されていない場所に配置されている。図13の例では、メサ部3の画素境界側の側壁をテーパ状に加工して上述した拡散層47を配置している。この拡散層47は、例えば気相拡散又は固相拡散により形成される。あるいは、不純物イオンの注入及び熱拡散により形成されてもよい。
図13は第9の実施形態による光電変換素子1hの断面図である。図13の光電変換素子1hは、メサ部3の側壁の少なくとも一部に配置される第1導電型の不純物を含む拡散層(第4拡散層)47を有する。メサ部3の側壁の一部には転送ゲート5が対向して配置されている。よって、図13の拡散層47は、転送ゲート5が配置されていない場所に配置されている。図13の例では、メサ部3の画素境界側の側壁をテーパ状に加工して上述した拡散層47を配置している。この拡散層47は、例えば気相拡散又は固相拡散により形成される。あるいは、不純物イオンの注入及び熱拡散により形成されてもよい。
図13のような拡散層47を設けることで、メサ部3の側壁部分でのノイズ電荷の発生を抑制できる。
(第10の実施形態)
図14は第10の実施形態による光電変換素子1iの断面図である。図14の光電変換素子1iは、光電変換層2の上面に、図1のp+-InGaAs層6よりもバンドギャップエネルギの大きい化合物半導体材料からなるエピタキシャル層6bを配置している。このような材料の一例は、p+-InAlAs(インジウムアルミニウムヒ素)である。
図14は第10の実施形態による光電変換素子1iの断面図である。図14の光電変換素子1iは、光電変換層2の上面に、図1のp+-InGaAs層6よりもバンドギャップエネルギの大きい化合物半導体材料からなるエピタキシャル層6bを配置している。このような材料の一例は、p+-InAlAs(インジウムアルミニウムヒ素)である。
図1のp+-InGaAs層6は、図5Hの工程でn+-InP層32aとp-InP層31aをエッチング除去する際のエッチングストップ層として機能していたが、p+-InGaAs層6をp+-InAlAs層6bに置換した場合でも、p+-InAlAs層6bをエッチングストップ層として機能させることができる。
このように、光電変換層2の上面、より詳しくは光電変換層2とメサ部3との間に、光電変換層2よりもバンドギャップエネルギの大きな化合物半導体層(例えば、p+-InAlAs層)6bを設けることで、p+-InAlAs層6bと絶縁膜34との界面付近でのノイズ電荷の発生が抑制され、p+-InAlAs層6bとメサ部3内のn+-InP層32との間のリークを抑制できる。
(第11の実施形態)
図15は第11の実施形態による光電変換素子1jの断面図である。図15の光電変換素子1jは、図1等では裏面側に配置される透明電極35の代わりに、光電変換層2の上面側に配置される電極(第2電極)35aを有する。図15の光電変換素子1jは、図12の光電変換素子1gと同様に、光電変換層2の上面側でメサ部3が配置されていない領域に配置される第1導電型の不純物を含む拡散層(第3拡散層)46を備えている。光電変換素子1jの側壁には高濃度の不純物を含む拡散層8が配置され、光電変換素子1jの裏面側には、高濃度の不純物を含むp+-InP層7が配置されている。よって、光電変換層2の上面側に配置される拡散層46は、光電変換層2の側壁に配置される拡散層8を介して、光電変換層2の裏面側に配置されるp+-InP層7と導通し、上面側の拡散層46に電極35aを接続することで、透明電極35が不要となる。
図15は第11の実施形態による光電変換素子1jの断面図である。図15の光電変換素子1jは、図1等では裏面側に配置される透明電極35の代わりに、光電変換層2の上面側に配置される電極(第2電極)35aを有する。図15の光電変換素子1jは、図12の光電変換素子1gと同様に、光電変換層2の上面側でメサ部3が配置されていない領域に配置される第1導電型の不純物を含む拡散層(第3拡散層)46を備えている。光電変換素子1jの側壁には高濃度の不純物を含む拡散層8が配置され、光電変換素子1jの裏面側には、高濃度の不純物を含むp+-InP層7が配置されている。よって、光電変換層2の上面側に配置される拡散層46は、光電変換層2の側壁に配置される拡散層8を介して、光電変換層2の裏面側に配置されるp+-InP層7と導通し、上面側の拡散層46に電極35aを接続することで、透明電極35が不要となる。
p+-InP層7の上には、封止用の絶縁膜48が配置される。この絶縁膜48は、画素ごとに分離されていてもよいし、複数の画素に跨がって配置されていてもよい。
このように、図15の光電変換素子1jでは、光電変換層2の裏面(光照射面)側に透明電極35を設ける代わりに、光電変換層2の上面側にn+-InP層32aに導通する電極35aを設けるため、透明電極35を形成する工程が不要となる。また、透明電極35を除去することで、透明電極35を光が透過する際の光損失が生じなくなり、量子効率を向上できる。
(第12の実施形態)
図16は第12の実施形態による光電変換素子1kの断面図である。図16の光電変換素子1kは、画素の境界領域に配置される遮光性のある金属層49を備えている。この金属層49は、図5Dの工程の後に、積層構造体37のトレンチに埋め込まれる。遮光性の金属材料は特に問わないが、例えばW(タングステン)などである。
図16は第12の実施形態による光電変換素子1kの断面図である。図16の光電変換素子1kは、画素の境界領域に配置される遮光性のある金属層49を備えている。この金属層49は、図5Dの工程の後に、積層構造体37のトレンチに埋め込まれる。遮光性の金属材料は特に問わないが、例えばW(タングステン)などである。
画素の境界領域に遮光性のある金属層49を配置することで、隣接画素への光の漏れ出しを抑制でき、混色が低減される。
図16は透明電極35の上に金属層49を配置しているが、図15に示したように、透明電極35を持たない光電変換素子1kの画素境界領域に遮光性のある金属層49を配置してもよい。図17は図15の光電変換素子1jの画素境界領域に遮光性のある金属層49を配置した例を示す断面図である。図17の光電変換素子1mでは、裏面(光照射面)まで金属層49が延びている。
図17の例では、光電変換層2の裏面側からトレンチを形成して、トレンチの内部に金属層49を埋め込んでいる。このため、光電変換層2とメサ部3との界面付近まで金属層49が配置されている。ただし、トレンチをメサ部3の側壁まで形成することで、メサ部3の側壁部分まで金属層49を配置させることもできる。
(第13の実施形態)
図18Aは第13の実施形態による光電変換素子1nの断面図、図18Bは上面側から見た平面図である。第13の実施形態による光電変換素子1nは、画素の境界領域に配置される画素分離用の拡散層(第2拡散層)50を備えている。第13の実施形態による拡散層50は、上面側又は裏面側から不純物イオンを注入して熱拡散させることで形成される。不純物イオンの極性は、読出し電荷とは逆極性であり、読出し電荷が電子の場合にはp型不純物イオンを注入する。図18Bに示すように、拡散層50は、画素の境界に沿って格子状に不純物イオンを注入することで形成される。図18Bの例では、画素内の角部にメサ部3(FD電極4)と転送ゲート5が配置されている。
図18Aは第13の実施形態による光電変換素子1nの断面図、図18Bは上面側から見た平面図である。第13の実施形態による光電変換素子1nは、画素の境界領域に配置される画素分離用の拡散層(第2拡散層)50を備えている。第13の実施形態による拡散層50は、上面側又は裏面側から不純物イオンを注入して熱拡散させることで形成される。不純物イオンの極性は、読出し電荷とは逆極性であり、読出し電荷が電子の場合にはp型不純物イオンを注入する。図18Bに示すように、拡散層50は、画素の境界に沿って格子状に不純物イオンを注入することで形成される。図18Bの例では、画素内の角部にメサ部3(FD電極4)と転送ゲート5が配置されている。
このように、不純物イオンの注入により画素分離用の拡散層50を形成する場合、画素分離のための工程(図5B~図5F)が不要となり、製造工程を簡略化できる。
本実施形態においては、図8~図10に示したように、画素内のFD電極4と転送ゲート5の配置場所は任意であり、種々の変形例が考えられる。いずれの変形例においても、画素の境界に沿って、画素分離用の拡散層50が配置されている。
図19Aは図18Aの光電変換素子1oの第1変形例の断面図、図19Bは第1変形例の平面図である。図19A及び図19Bの光電変換素子1oでは、図10と同様に、画素内の一辺に沿ってメサ部3が配置され、メサ部3の長辺に沿って転送ゲート5が配置されている。
図20Aは図18Aの光電変換素子1pの第2変形例の断面図、図20Bは第2変形例の平面図である。図20A及び図20Bの光電変換素子1pでは、図9と同様に、画素内の中央部にメサ部3及びFD電極4が配置され、その周囲を取り囲むように転送ゲート5が配置されている。
このように、第13の実施形態による光電変換素子1pでは、不純物イオンの注入により画素分離用の拡散層50を形成するため、画素分離用のトレンチを形成して、トレンチの側壁に高濃度の不純物を含む拡散層を形成する工程や、トレンチ内に絶縁材料を埋め込む工程が不要となり、製造工程を簡略化できる。
(第14の実施形態)
図21は第14の実施形態による光電変換素子1qの断面図である。図21の光電変換素子1qは、光電変換層2及びメサ部3の周囲の少なくとも一部を覆うように配置される固定電荷を有する絶縁膜51を備えている。固定電荷とは、読出し電荷と同じ極性を持つ電荷である。絶縁膜51の材料によっては、材料に依存する所定の極性の固定電荷を含んだものがある。よって、読出し電荷と同じ極性の電荷を含む絶縁膜51で光電変換層2とメサ部3の周囲を覆うことで、絶縁膜51と光電変換層2との界面、及び絶縁膜51とメサ部3との界面に、絶縁膜51中の固定電荷とは逆極性の電荷が誘起され、界面にて読出し電荷と同じ極性のノイズ電荷が生成されるのを抑制できる。
図21は第14の実施形態による光電変換素子1qの断面図である。図21の光電変換素子1qは、光電変換層2及びメサ部3の周囲の少なくとも一部を覆うように配置される固定電荷を有する絶縁膜51を備えている。固定電荷とは、読出し電荷と同じ極性を持つ電荷である。絶縁膜51の材料によっては、材料に依存する所定の極性の固定電荷を含んだものがある。よって、読出し電荷と同じ極性の電荷を含む絶縁膜51で光電変換層2とメサ部3の周囲を覆うことで、絶縁膜51と光電変換層2との界面、及び絶縁膜51とメサ部3との界面に、絶縁膜51中の固定電荷とは逆極性の電荷が誘起され、界面にて読出し電荷と同じ極性のノイズ電荷が生成されるのを抑制できる。
(第15の実施形態)
図22は第15の実施形態による光電変換素子1rの断面図である。図22の光電変換素子1rは、メサ部3内のFD電極4と第2半導体層32の間に配置される第2導電型の第3半導体層52を備えている。第3半導体層52は、メサ部3内の第1半導体層31及び第2半導体層32のバンドギャップエネルギよりも小さいバンドギャップエネルギを有する。第3半導体層52は、読出し電荷と同じ極性の不純物を含む化合物半導体材料であり、例えば読出し電荷が電子の場合にはn+-InGaAs層等が用いられる。
図22は第15の実施形態による光電変換素子1rの断面図である。図22の光電変換素子1rは、メサ部3内のFD電極4と第2半導体層32の間に配置される第2導電型の第3半導体層52を備えている。第3半導体層52は、メサ部3内の第1半導体層31及び第2半導体層32のバンドギャップエネルギよりも小さいバンドギャップエネルギを有する。第3半導体層52は、読出し電荷と同じ極性の不純物を含む化合物半導体材料であり、例えば読出し電荷が電子の場合にはn+-InGaAs層等が用いられる。
このように、FD電極4と第2半導体層32(n+-InP層32a)の間に、InPよりもバンドギャップエネルギの小さい材料の第3半導体層52を挟むことで、コンタクト抵抗を低減できる。コンタクト抵抗が大きいと、応答速度の低下や感度低下、残像悪化の要因になるため、コンタクト抵抗の小さい第3半導体層52をFD電極4に接触させることで、応答速度及び感度を向上でき、残像を抑制できる。
(第16の実施形態)
図23は第16の実施形態による光電変換素子1sの断面図である。図23の光電変換素子1sは、光電変換層2の裏面(光照射面)側に、光電変換層2に光を集光する光学部材であるオンチップレンズ53を配置している。より具体的には、オンチップレンズ53は、封止用の絶縁膜に接するように配置されている。また、封止用の絶縁膜とオンチップレンズ53の間に、カラーフィルタを配置してもよい。
図23は第16の実施形態による光電変換素子1sの断面図である。図23の光電変換素子1sは、光電変換層2の裏面(光照射面)側に、光電変換層2に光を集光する光学部材であるオンチップレンズ53を配置している。より具体的には、オンチップレンズ53は、封止用の絶縁膜に接するように配置されている。また、封止用の絶縁膜とオンチップレンズ53の間に、カラーフィルタを配置してもよい。
オンチップレンズ53を設けることで、光電変換に寄与しない画素の境界付近に入射される光を減らすことができ、量子効率を向上できる。
(第17の実施形態)
上述したように、画素境界領域のトレンチ側壁部分にZnを拡散させて拡散層8を形成すると、一部のZnがメサ部3内の第1半導体層31及び第2半導体層32に入り込み、第1半導体層31と第2半導体層32の間に強電界領域を形成するおそれがある。このような強電界領域が形成されないような構造を作製することも可能である。
上述したように、画素境界領域のトレンチ側壁部分にZnを拡散させて拡散層8を形成すると、一部のZnがメサ部3内の第1半導体層31及び第2半導体層32に入り込み、第1半導体層31と第2半導体層32の間に強電界領域を形成するおそれがある。このような強電界領域が形成されないような構造を作製することも可能である。
図24Aは第17の実施形態による光電変換素子1tの断面図、図24B及び図24Cは平面図である。図24Aに示すように、光電変換素子1tは、メサ部3内の第1半導体層31及び第2半導体層32の拡散層8側の側面及び上面を絶縁膜33で覆っている。絶縁膜33は、例えば窒化シリコン(SiN)などの絶縁材料を用いることができる。絶縁膜33を設けることで、第1半導体層31及び第2半導体層32にZnが拡散されなくなり、第1半導体層31と第2半導体層32の間に強電界領域が形成されなくなる。
メサ部3及び絶縁膜33は、図24Bのように、画素の角部に配置してもよいし、あるいは、図24Cのように、画素の一辺に沿って配置してもよい。
図25Aは図24Aの一変形例による光電変換素子1uの断面図、図25B及び図25Cは平面図である。図25Aに示すように、画素境界部分のトレンチ側壁部分にZnを拡散させて拡散層8を形成した後、メサ部3内の第1半導体層31及び第2半導体層32の拡散層8側の側壁部分をエッチングなどにより除去し、第1半導体層31及び第2半導体層32にZnが拡散しないようにすることができる。
このように、上述した光電変換素子1t、1uでは、拡散層8のZnがメサ部3内の第1半導体層31及び第2半導体層32に拡散されなくなり、第1半導体層31及び第2半導体層32の間に強電界領域が形成されなくなる。
(第18の実施形態)
図26Aは第18の実施形態による光電変換素子1vの断面図、図26Bは平面図である。第18の実施形態による光電変換素子1vは、複数の画素(例えば、2画素又は4画素)で、メサ部3と転送ゲート5を共有することを特徴とする。図26A及び図26Bは、4画素でメサ部3と転送ゲート5を共有する例を示している。図26Bの平面図に示すように、2×2画素の中央にメサ部3及びFD電極4が設けられ、その周囲に転送ゲート5が配置されている。
図26Aは第18の実施形態による光電変換素子1vの断面図、図26Bは平面図である。第18の実施形態による光電変換素子1vは、複数の画素(例えば、2画素又は4画素)で、メサ部3と転送ゲート5を共有することを特徴とする。図26A及び図26Bは、4画素でメサ部3と転送ゲート5を共有する例を示している。図26Bの平面図に示すように、2×2画素の中央にメサ部3及びFD電極4が設けられ、その周囲に転送ゲート5が配置されている。
図26A及び図26Bに示すように、FD電極4は画素の境界領域に配置されており、FD電極4の下方には、画素分離のための遮光性のある金属層49が配置されている。金属層49の周囲には絶縁膜34を介して高濃度の不純物を含むp+-拡散層8が形成されている。この金属層49は、例えば、画素の境界領域に沿って裏面側からトレンチを形成し、トレンチの側壁部分に気相拡散又は固相拡散によりp+-拡散層8を形成し、その後にトレンチに金属材料を埋め込んで金属層49が形成される。
画素の境界領域に配置される金属層49の周囲にp+-拡散層8を設けることで、光電変換層2と金属層49との界面でノイズ電荷が生成されるのを抑制できる。
図26Cは図26Bの第1変形例の平面図である。図26Cでは、2×2画素のX方向の中間位置からY方向に延びる画素境界に沿って、平面形状が長方形のメサ部3を配置し、メサ部3に沿って平面形状が長方形の転送ゲート5を配置している。FD電極4は4画素の中央付近に配置されている。
図26Dは図26Bの第2変形例の平面図である。図26Dでは、2×2画素のX方向に延びる画素境界の中央の角部に4つのメサ部3を近接して配置し、その周囲に転送ゲート5を配置している。図26Dでは、X方向に隣接する2つの画素でFD電極4を共有している。
図26Eは図26Bの第3変形例の平面図である。図26Eは、メサ部3と転送ゲート5の配置場所は図26Cと類似しているが、FD電極4の場所が異なっている。図26EのFD電極4は、X方向に隣接する2つの画素同士で共有され、これら2つのFD電極4は4画素の中央からY方向に互いにずれた位置に配置されている。
第18の実施形態による光電変換素子1vによれば、FD電極4とメサ部3を複数画素で共有することで、画素サイズを縮小することができ、また、FD電極4に接続される不図示の読出しトランジスタも複数画素ごとに設ければよいため、読出し回路の回路規模も縮小できる。
(第19の実施形態)
図27Aは第19の実施形態による光電変換素子1wの断面図、図27Bは平面図である。第19の実施形態による光電変換素子1wは、複数の画素でメサ部3と転送ゲート5を共有する点では第18の実施形態による光電変換素子1vと同じであるが、画素境界領域に、絶縁層36や金属層49ではなく、画素分離用の拡散層50を備える点で異なっている。この拡散層50は、第13の実施形態(図18A等)で説明したように、読出し電荷とは逆極性の不純物イオンを注入して熱拡散させることにより形成される。
図27Aは第19の実施形態による光電変換素子1wの断面図、図27Bは平面図である。第19の実施形態による光電変換素子1wは、複数の画素でメサ部3と転送ゲート5を共有する点では第18の実施形態による光電変換素子1vと同じであるが、画素境界領域に、絶縁層36や金属層49ではなく、画素分離用の拡散層50を備える点で異なっている。この拡散層50は、第13の実施形態(図18A等)で説明したように、読出し電荷とは逆極性の不純物イオンを注入して熱拡散させることにより形成される。
第19の実施形態による光電変換素子1wの平面構造は、例えば図26B~図26Dと同様であり、具体的には図27B~図27Cに示すようにFD電極4を4画素で共有する場合と、図27D~図27Eに示すようにFD電極4を2画素で共有する場合が考えられる。
第19の実施形態による光電変換素子1wでは、画素境界領域にトレンチを形成して、気相拡散や固相拡散により拡散層50を形成した後にトレンチを絶縁層で埋め込むという一連の製造工程が不要となるため、第18の実施形態による光電変換素子1vよりも製造が容易になりうる。
(第20の実施形態)
図28Aは第20の実施形態による光電変換素子1xの断面図、図28Bは平面図である。第20の実施形態による光電変換素子1xは、iToF(indirect Time of Flight)センサとして使用可能な構造を有する。
図28Aは第20の実施形態による光電変換素子1xの断面図、図28Bは平面図である。第20の実施形態による光電変換素子1xは、iToF(indirect Time of Flight)センサとして使用可能な構造を有する。
第20の実施形態による光電変換素子1xは、画素境界なしに隣接して配置される複数の画素(例えば2画素又は4画素)を備えている。光電変換層2は、複数画素分が一体に繋がっており、読出し電荷は隣接画素の領域にも移動することができる。メサ部3と転送ゲート5は、複数の画素のそれぞれに対応して設けられている。例えば、2つの画素で光電変換素子1xを構成する場合、2つの転送ゲート5に交互に電圧を印加して、2つの転送トランジスタを交互にオンする。距離計測の対象物に向けてパルス光を照射し、対象物からの反射光を第20の実施形態による光電変換素子1xで受光する際に、2つの転送トランジスタを交互にオンすることにより、2つのメサ部3に接続される2つのFD電極4に交互に読出し電荷が転送される。これら2つのFD電極4に転送された読出し電荷の電荷量の差分から位相差を検出して、距離を計測することができる。
図28Bの平面図に示すように、画素の対向する2辺に沿って、平面形状が長方形のメサ部3と転送ゲート5とが配置されている。メサ部3と転送ゲート5の平面形状には、種々の変形例が考えられる。図28Cに示す第1変形例では、画素内の対角方向の2つの角部にメサ部3を配置し、その周囲に転送ゲート5を配置している。図28Dに示す第2変形例では、画素の対向する2辺の中央部にメサ部3を配置し、メサ部3を取り囲むように転送ゲート5を配置している。
(第21の実施形態)
図29Aは第21の実施形態による光電変換素子1yの断面図、図29Bは平面図である。第21の実施形態による光電変換素子1yは、図28Aと同様に、画素境界なしに隣接して配置される複数の画素(例えば2画素又は4画素)を備えている。
図29Aは第21の実施形態による光電変換素子1yの断面図、図29Bは平面図である。第21の実施形態による光電変換素子1yは、図28Aと同様に、画素境界なしに隣接して配置される複数の画素(例えば2画素又は4画素)を備えている。
画素の境界領域には、光電変換層2を貫通しない程度の深さのトレンチが形成され、このトレンチの内部には絶縁層36が埋め込まれている。また、絶縁層36の側壁には、高濃度の不純物を含むp+-拡散層8が配置されている。例えばp-InGaAsからなる光電変換層2は、裏面側から上面側に向かって、不純物の濃度勾配を持っていてもよい。
複数の画素は、光電変換層2が完全には分離されない状態で隣接して配置されており、読出し電荷は、隣接する画素内に移動可能とされている。より詳細には、各画素内で溢れた読出し電荷が隣接する画素に移動させるオーバーフローパスを設けている。
各画素はメサ部3と転送ゲート5を備えており、画素ごとに読出し電荷を検出する。各画素の読出し電荷の差分が位相差となり、位相差を例えば光学系の焦点調節に利用することができる。
このように、第21の実施形態による光電変換素子1yは、焦点調節用センサとして用いることができる。
図29Bの平面図に示すように、画素内の対向する2辺に沿って、平面形状が長方形のメサ部3と転送ゲート5が配置されている。メサ部3と転送ゲート5の配置場所や形状には、種々の変形例が考えられる。例えば、図29Cに示す第1変形例では、画素の対向する2辺の中央部にメサ部3を配置し、その周囲に転送ゲート5を配置している。図29Dに示す第2変形例では、画素の対角方向の角部にメサ部3を配置し、その周囲に転送ゲート5を配置している。図29Eに示す第3変形例では、画素の境界方向が画素の対角方向に設けられている点で図29Dと異なっている。
(第22の実施形態)
図30Aは第22の実施形態による光電変換素子1zの断面図、図30Bは平面図である。第22の実施形態による光電変換素子1zは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。図30Aの光電変換素子1zは、画素境界領域に配置される絶縁層36の位置が図29Aとは異なっている。図30Aの絶縁層36は、裏面側から形成されて光電変換層2を貫通しない深さを有するトレンチの内部に埋め込まれている。各画素の光電変換層2で溢れた読出し電荷は、絶縁層36の上方を通って隣接画素に流れる。
図30Aは第22の実施形態による光電変換素子1zの断面図、図30Bは平面図である。第22の実施形態による光電変換素子1zは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。図30Aの光電変換素子1zは、画素境界領域に配置される絶縁層36の位置が図29Aとは異なっている。図30Aの絶縁層36は、裏面側から形成されて光電変換層2を貫通しない深さを有するトレンチの内部に埋め込まれている。各画素の光電変換層2で溢れた読出し電荷は、絶縁層36の上方を通って隣接画素に流れる。
このように、図30Aの光電変換素子1zは、読出し電荷のオーバーフローパスが絶縁層36の上側に設けられており、オーバーフローパスが絶縁層36の下側に設けられる図29Aの光電変換素子1yとは異なっている。
図30B~図30Eは、第22の実施形態による光電変換素子1zの種々の平面形状を示しているが、図29B~図29Eとほぼ同じであるため、詳細な説明を割愛する。
(第23の実施形態)
図31Aは第23の実施形態による光電変換素子1aaの断面図、図31Bは平面図である。第23の実施形態による光電変換素子1aaは、第21の実施形態による光電変換素子1と同様に、位相差検出用のセンサとして用いることができる。
図31Aは第23の実施形態による光電変換素子1aaの断面図、図31Bは平面図である。第23の実施形態による光電変換素子1aaは、第21の実施形態による光電変換素子1と同様に、位相差検出用のセンサとして用いることができる。
図31Aの光電変換素子1aaでは、隣接する複数画素(例えば2画素又は4画素)でメサ部3及びFD電極4を共有している。メサ部3及びFD電極4は画素境界領域に配置されている。また、図31Aの光電変換素子1aaは、画素境界領域に配置される絶縁層の位置が図29A及び図30Aとは異なっている。
図31Aの絶縁層36は、裏面側から形成されて光電変換層2を貫通する深さを有するトレンチの内部に埋め込まれている。各画素の光電変換層2で溢れた読出し電荷は、メサ部3内のp-InP層31aを介して隣接画素に流れる。
このように、図31Aの光電変換素子1aaは、読出し電荷のオーバーフローパスが光電変換層2からメサ部3を通過するように設けられており、オーバーフローパスが光電変換層2の内部に設けられる図29A及び図30Bとは異なっている。
第23の実施形態による光電変換素子1aaは、メサ部3及びFD電極4を複数の画素で共有し、かつ光電変換層2を貫通するように絶縁層36が配置するため、平面形状は図29B~図29E、図30B~図30Eとは異なったものになる。図31Cは図31Bの一変形例の断面図である。
第23の実施形態による光電変換素子1aaでは、例えば図31Bの平面図に示すように、2×2画素の中央部にメサ部3とFD電極4が配置され、メサ部3の周囲に4つの転送ゲート5が配置されている。あるいは、図31Cに示すように、隣接する2つの画素の境界領域の端部にメサ部3が配置され、その周囲に2つの転送ゲート5が配置されてもよい。
(第24の実施形態)
図32Aは第24の実施形態による光電変換素子1abの断面図、図32Bは平面図である。第24の実施形態による光電変換素子1abは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。第24の実施形態による光電変換素子1abは、画素境界領域に、不純物イオンを注入して形成される拡散層50が配置されている。不純物イオンは、光電変換層2の上面側から注入される。不純物イオンの注入量と熱処理時間を制御することで、拡散層50の深さを調整できる。本実施形態では、拡散層50の下方を通って読出し電荷が隣接画素に移動できるようにする。
図32Aは第24の実施形態による光電変換素子1abの断面図、図32Bは平面図である。第24の実施形態による光電変換素子1abは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。第24の実施形態による光電変換素子1abは、画素境界領域に、不純物イオンを注入して形成される拡散層50が配置されている。不純物イオンは、光電変換層2の上面側から注入される。不純物イオンの注入量と熱処理時間を制御することで、拡散層50の深さを調整できる。本実施形態では、拡散層50の下方を通って読出し電荷が隣接画素に移動できるようにする。
第24の実施形態による光電変換素子1abは、図32Bの平面図に示すように、画素の対向する二辺に沿って長方形形状のメサ部3と転送ゲート5を配置してもよい。あるいは、図32Cに示す第1変形例に示すように、画素の対向する二辺の中央部にメサ部3を配置し、メサ部3を取り囲むように転送ゲート5を配置してもよい。あるいは、図32Dに示すように、画素の対角方向の角部にメサ部3を配置し、メサ部3を取り囲むように転送ゲート5を配置してもよい。あるいは、図32Eに示すように、画素の対角方向に画素境界を設けてもよい。
(第25の実施形態)
図33Aは第25の実施形態による光電変換素子1acの断面図、図33Bは平面図である。第25の実施形態による光電変換素子1acは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。第25の実施形態による光電変換素子1acは、第24の実施形態と同様に、画素境界領域に不純物イオンを注入して形成される拡散層50が配置されている。不純物イオンは、光電変換層2の上面側から注入されるが、図32Aよりも深い位置まで拡散層50が配置されている。具体的には、拡散層50は、光電変換層2を貫通するように配置されている。画素から溢れた読出し電荷は、光電変換層2の上面に配置されたp+-InGaAs層6を通って、隣接画素に移動できるようにしている。拡散層50は、光電変換層2の上方から不純物イオンを注入して熱処理を行うことで形成される。不純物イオンの注入量や注入エネルギを制御することで、p+-InGaAs層6の不純物濃度が高くなりすぎないように制御する必要がある。p+-InGaAs層6は、オーバーフローパスとして使用される。
図33Aは第25の実施形態による光電変換素子1acの断面図、図33Bは平面図である。第25の実施形態による光電変換素子1acは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。第25の実施形態による光電変換素子1acは、第24の実施形態と同様に、画素境界領域に不純物イオンを注入して形成される拡散層50が配置されている。不純物イオンは、光電変換層2の上面側から注入されるが、図32Aよりも深い位置まで拡散層50が配置されている。具体的には、拡散層50は、光電変換層2を貫通するように配置されている。画素から溢れた読出し電荷は、光電変換層2の上面に配置されたp+-InGaAs層6を通って、隣接画素に移動できるようにしている。拡散層50は、光電変換層2の上方から不純物イオンを注入して熱処理を行うことで形成される。不純物イオンの注入量や注入エネルギを制御することで、p+-InGaAs層6の不純物濃度が高くなりすぎないように制御する必要がある。p+-InGaAs層6は、オーバーフローパスとして使用される。
第25の実施形態による光電変換素子1acの平面形状は種々の変形例が考えられ、その代表例が、図33B~図33Eに図示されている。図33B~図33Eは、図32B~図32Eと同様であるため、詳細な説明を省略する。
(第26の実施形態)
図34Aは第26の実施形態による光電変換素子1adの断面図、図34B~図34Cは平面図である。第26の実施形態による光電変換素子1adは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。
図34Aは第26の実施形態による光電変換素子1adの断面図、図34B~図34Cは平面図である。第26の実施形態による光電変換素子1adは、第21の実施形態による光電変換素子1yと同様に、位相差検出用のセンサとして用いることができる。
図34Aの光電変換素子1adは、メサ部3を画素境界領域に沿って配置する点で、図33Aと異なる。図34Aの光電変換素子1adでは、図33Aの光電変換素子1acと同様に、画素境界の拡散層50は光電変換層2を貫通するように配置されている。画素内で溢れた読出し電荷は、メサ部3内のp-InP層31aを通って隣接画素に移動可能とされている。
第26の実施形態による光電変換素子1adは、例えば図34Bに示すように、隣接する2×2画素の中央部にメサ部3及びFD電極4を配置し、その周囲に転送ゲート5を配置してもよい。あるいは、図34Cに示すように、隣接する2画素の中央部の端部にメサ部3及びFD電極4を配置し、その周囲に転送ゲート5を配置してもよい。
(第1~第26の実施形態の変形例)
上述した第1乃至第26の実施形態による光電変換素子1等の特徴部分を任意に組み合わせた光電変換素子1等を構成することも可能である。例えば、図6に示すように不純物濃度勾配を持つ光電変換層2と、図8に示すようにメサ部3以外の光電変換層2の上面全体を覆う転送ゲート5とを備えた光電変換素子を構成してもよい。
上述した第1乃至第26の実施形態による光電変換素子1等の特徴部分を任意に組み合わせた光電変換素子1等を構成することも可能である。例えば、図6に示すように不純物濃度勾配を持つ光電変換層2と、図8に示すようにメサ部3以外の光電変換層2の上面全体を覆う転送ゲート5とを備えた光電変換素子を構成してもよい。
[撮像装置の構成例]
次に、上述した第1乃至第26の実施形態による光電変換素子1等を複数配置した画素アレイ部を備える撮像装置の具体的な構成の一例について説明する。
次に、上述した第1乃至第26の実施形態による光電変換素子1等を複数配置した画素アレイ部を備える撮像装置の具体的な構成の一例について説明する。
図35は、本開示に係る技術が適用される撮像装置の一例であるCMOSイメージセンサの基本的な構成の概略を示すブロック図である。
本例に係るCMOSイメージセンサ10は、画素アレイ部11及び当該画素アレイ部11の周辺回路部を有する構成となっている。画素アレイ部11は、光電変換素子1を含む画素(画素回路)20が行方向及び列方向に、即ち、行列状に2次元配置されている。ここで、行方向とは、画素行の画素20の配列方向であり、列方向とは、画素列の画素20の配列方向である。画素20は、光電変換を行うことにより、受光した光量に応じた光電荷を生成して蓄積する。
画素アレイ部11の周辺回路部は、例えば、行選択部12、定電流源部13、カラムアンプ部14、アナログ-デジタル変換部15、水平転送走査部16、信号処理部17、及び、タイミング制御部18等によって構成されている。
画素アレイ部11において、行列状の画素配列に対し、画素行毎に画素制御線311~31mが行方向に沿って配線されている。また、画素列毎に信号線321~32nが列方向に沿って配線されている。画素制御線311~31mは、画素20から信号を読み出す際の駆動を行うための駆動信号を伝送する。図35では、画素制御線311~31mについて1本の配線として図示しているが、配線本数に制限はない。画素制御線311~31mの一端は、行選択部12の各行に対応した出力端に接続されている。
以下に、画素アレイ部11の周辺回路部の各構成要素、即ち、行選択部12、定電流源部13、カラムアンプ部14、アナログ-デジタル変換部15、水平転送走査部16、信号処理部17、及び、タイミング制御部18について説明する。
行選択部12は、シフトレジスタやアドレスデコーダなどによって構成され、画素アレイ部11の各画素20の選択に際して、画素行の走査や画素行のアドレスを制御する。この行選択部12は、その具体的な構成については図示を省略するが、一般的に、読出し走査系と掃出し走査系の2つの走査系を有する。
読出し走査系は、画素20から画素信号を読み出すために、画素アレイ部11の画素20を行単位で順に選択走査する。画素20から読み出される画素信号はアナログ信号である。掃出し走査系は、読出し走査系によって読出し走査が行われる読出し行に対して、その読出し走査よりもシャッタスピードの時間分だけ先行して掃出し走査を行う。
この掃出し走査系による掃出し走査により、読出し行の画素20の光電変換素子1から不要な電荷が掃き出されることによって当該光電変換素子1がリセットされる。そして、この掃出し走査系による不要電荷の掃き出す(リセットする)ことにより、所謂、電子シャッタ動作が行われる。ここで、電子シャッタ動作とは、光電変換素子1の光電荷を捨てて、新たに露光を開始する(光電荷の蓄積を開始する)動作のことを言う。
定電流源部13は、画素列毎に信号線211~21nの各々を通してバイアス電流を供給する。
カラムアンプ部14は、画素列毎に信号線211~21nの各々に対応して設けられたカラムアンプの集合から成る。そして、カラムアンプ部14の各カラムアンプは、画素アレイ部11の各画素20から読み出され、信号線211~21nを通して供給される画素信号を増幅してアナログ-デジタル変換部15に供給する。
アナログ-デジタル変換部15は、画素アレイ部11の画素列に対応して設けられた(例えば、画素列毎に設けられた)複数のアナログ-デジタル変換器の集合から成る、列並列型のアナログ-デジタル変換部である。アナログ-デジタル変換部15は、画素列毎に信号線211~21nの各々を通して出力され、カラムアンプ部14で増幅されたアナログの画素信号をデジタルの画素信号に変換する。
水平転送走査部16は、シフトレジスタやアドレスデコーダなどによって構成され、画素アレイ部11の各画素20の信号の読出しに際して、画素列の走査や画素列のアドレスを制御する。この水平転送走査部16による制御の下に、アナログ-デジタル変換部15でデジタル信号に変換された画素信号が画素列単位で水平転送線Lに読み出される。
信号処理部17は、水平転送線Lを通して供給されるデジタルの画素信号に対して、所定の信号処理を行い、2次元の画像データを生成する。例えば、信号処理部17は、縦線欠陥や点欠陥の補正、パラレル-シリアル変換、圧縮、符号化、加算、平均、及び、間欠動作などのデジタル信号処理を行う。信号処理部17は、生成した画像データを、本CMOSイメージセンサ10の出力信号として後段の装置に出力する。
タイミング制御部18は、各種のタイミング信号、クロック信号、及び、制御信号等を生成し、これら生成した信号を基に、行選択部12、定電流源部13、カラムアンプ部14、アナログ-デジタル変換部15、水平転送走査部16、及び、信号処理部17等の駆動制御を行う。
(積層型の半導体チップ構造)
図35のCMOSイメージセンサは、積層された複数の半導体チップを備えた半導体装置で実現することができる。図36は図35のCMOSイメージセンサが実装された半導体装置の模式化された斜視図である。図36に示す半導体装置は、1層目の半導体チップ22及び2層目の半導体チップ23の少なくとも2つの半導体チップ(半導体基板)が積層された構造となっている。この積層構造において、画素アレイ部11は、1層目の半導体チップ22に形成される。また、行選択部12、定電流源部13、カラムアンプ部14、アナログ-デジタル変換部15、水平転送走査部16、信号処理部17、及び、タイミング制御部18等の回路部分は、2層目の半導体チップ23に形成される。そして、1層目の半導体チップ22と2層目の半導体チップ23とは、Cu-Cu接続などの接続部(VIA、バンプなど)を通して電気的に接続される。
図35のCMOSイメージセンサは、積層された複数の半導体チップを備えた半導体装置で実現することができる。図36は図35のCMOSイメージセンサが実装された半導体装置の模式化された斜視図である。図36に示す半導体装置は、1層目の半導体チップ22及び2層目の半導体チップ23の少なくとも2つの半導体チップ(半導体基板)が積層された構造となっている。この積層構造において、画素アレイ部11は、1層目の半導体チップ22に形成される。また、行選択部12、定電流源部13、カラムアンプ部14、アナログ-デジタル変換部15、水平転送走査部16、信号処理部17、及び、タイミング制御部18等の回路部分は、2層目の半導体チップ23に形成される。そして、1層目の半導体チップ22と2層目の半導体チップ23とは、Cu-Cu接続などの接続部(VIA、バンプなど)を通して電気的に接続される。
この積層構造のCMOSイメージセンサ10によれば、1層目の半導体チップ22として画素アレイ部11を形成できるだけの大きさ(面積)のもので済むため、1層目の半導体チップ22のサイズ(面積)、ひいては、チップ全体のサイズを小さくできる。更に、1層目の半導体チップ22には画素20の作製に適したプロセスを適用でき、2層目の半導体チップ23には回路部分の作製に適したプロセスを適用できるため、CMOSイメージセンサ10の製造に当たって、プロセスの最適化を図ることができるメリットもある。特に、回路部分の作製に当たっては、先端プロセスの適用が可能になる。
尚、ここでは、1層目の半導体チップ22及び2層目の半導体チップ23が積層されて成る2層構造の積層構造を例示したが、積層構造としては、2層構造に限られるものではなく、3層以上の構造とすることもできる。そして、3層以上の積層構造の場合、行選択部12、定電流源部13、カラムアンプ部14、アナログ-デジタル変換部15、水平転送走査部16、信号処理部17、及び、タイミング制御部18等の回路部分については、2層目以降の半導体チップに分散して形成することができる。
<<4.応用例>>
本開示に係る技術は、様々な製品へ応用することができる。例えば、本開示に係る技術は、自動車、電気自動車、ハイブリッド電気自動車、自動二輪車、自転車、パーソナルモビリティ、飛行機、ドローン、船舶、ロボット、建設機械、農業機械(トラクター)などのいずれかの種類の移動体に搭載される装置として実現されてもよい。
本開示に係る技術は、様々な製品へ応用することができる。例えば、本開示に係る技術は、自動車、電気自動車、ハイブリッド電気自動車、自動二輪車、自転車、パーソナルモビリティ、飛行機、ドローン、船舶、ロボット、建設機械、農業機械(トラクター)などのいずれかの種類の移動体に搭載される装置として実現されてもよい。
図37は、本開示に係る技術が適用され得る移動体制御システムの一例である車両制御システム7000の概略的な構成例を示すブロック図である。車両制御システム7000は、通信ネットワーク7010を介して接続された複数の電子制御ユニットを備える。図37に示した例では、車両制御システム7000は、駆動系制御ユニット7100、ボディ系制御ユニット7200、バッテリ制御ユニット7300、車外情報検出ユニット7400、車内情報検出ユニット7500、及び統合制御ユニット7600を備える。これらの複数の制御ユニットを接続する通信ネットワーク7010は、例えば、CAN(Controller Area Network)、LIN(Local Interconnect Network)、LAN(Local Area Network)又はFlexRay(登録商標)等の任意の規格に準拠した車載通信ネットワークであってよい。
各制御ユニットは、各種プログラムにしたがって演算処理を行うマイクロコンピュータと、マイクロコンピュータにより実行されるプログラム又は各種演算に用いられるパラメータ等を記憶する記憶部と、各種制御対象の装置を駆動する駆動回路とを備える。各制御ユニットは、通信ネットワーク7010を介して他の制御ユニットとの間で通信を行うためのネットワークI/Fを備えるとともに、車内外の装置又はセンサ等との間で、有線通信又は無線通信により通信を行うための通信I/Fを備える。図37では、統合制御ユニット7600の機能構成として、マイクロコンピュータ7610、汎用通信I/F7620、専用通信I/F7630、測位部7640、ビーコン受信部7650、車内機器I/F7660、音声画像出力部7670、車載ネットワークI/F7680及び記憶部7690が図示されている。他の制御ユニットも同様に、マイクロコンピュータ、通信I/F及び記憶部等を備える。
駆動系制御ユニット7100は、各種プログラムにしたがって車両の駆動系に関連する装置の動作を制御する。例えば、駆動系制御ユニット7100は、内燃機関又は駆動用モータ等の車両の駆動力を発生させるための駆動力発生装置、駆動力を車輪に伝達するための駆動力伝達機構、車両の舵角を調節するステアリング機構、及び、車両の制動力を発生させる制動装置等の制御装置として機能する。駆動系制御ユニット7100は、ABS(Antilock Brake System)又はESC(Electronic Stability Control)等の制御装置としての機能を有してもよい。
駆動系制御ユニット7100には、車両状態検出部7110が接続される。車両状態検出部7110には、例えば、車体の軸回転運動の角速度を検出するジャイロセンサ、車両の加速度を検出する加速度センサ、あるいは、アクセルペダルの操作量、ブレーキペダルの操作量、ステアリングホイールの操舵角、エンジン回転数又は車輪の回転速度等を検出するためのセンサのうちの少なくとも一つが含まれる。駆動系制御ユニット7100は、車両状態検出部7110から入力される信号を用いて演算処理を行い、内燃機関、駆動用モータ、電動パワーステアリング装置又はブレーキ装置等を制御する。
ボディ系制御ユニット7200は、各種プログラムにしたがって車体に装備された各種装置の動作を制御する。例えば、ボディ系制御ユニット7200は、キーレスエントリシステム、スマートキーシステム、パワーウィンドウ装置、あるいは、ヘッドランプ、バックランプ、ブレーキランプ、ウィンカー又はフォグランプ等の各種ランプの制御装置として機能する。この場合、ボディ系制御ユニット7200には、鍵を代替する携帯機から発信される電波又は各種スイッチの信号が入力され得る。ボディ系制御ユニット7200は、これらの電波又は信号の入力を受け付け、車両のドアロック装置、パワーウィンドウ装置、ランプ等を制御する。
バッテリ制御ユニット7300は、各種プログラムにしたがって駆動用モータの電力供給源である二次電池7310を制御する。例えば、バッテリ制御ユニット7300には、二次電池7310を備えたバッテリ装置から、バッテリ温度、バッテリ出力電圧又はバッテリの残存容量等の情報が入力される。バッテリ制御ユニット7300は、これらの信号を用いて演算処理を行い、二次電池7310の温度調節制御又はバッテリ装置に備えられた冷却装置等の制御を行う。
車外情報検出ユニット7400は、車両制御システム7000を搭載した車両の外部の情報を検出する。例えば、車外情報検出ユニット7400には、撮像部7410及び車外情報検出部7420のうちの少なくとも一方が接続される。撮像部7410には、ToF(Time Of Flight)カメラ、ステレオカメラ、単眼カメラ、赤外線カメラ及びその他のカメラのうちの少なくとも一つが含まれる。車外情報検出部7420には、例えば、現在の天候又は気象を検出するための環境センサ、あるいは、車両制御システム7000を搭載した車両の周囲の他の車両、障害物又は歩行者等を検出するための周囲情報検出センサのうちの少なくとも一つが含まれる。
環境センサは、例えば、雨天を検出する雨滴センサ、霧を検出する霧センサ、日照度合いを検出する日照センサ、及び降雪を検出する雪センサのうちの少なくとも一つであってよい。周囲情報検出センサは、超音波センサ、レーダ装置及びLIDAR(Light Detection and Ranging、Laser Imaging Detection and Ranging)装置のうちの少なくとも一つであってよい。これらの撮像部7410及び車外情報検出部7420は、それぞれ独立したセンサないし装置として備えられてもよいし、複数のセンサないし装置が統合された装置として備えられてもよい。
ここで、図38は、撮像部7410及び車外情報検出部7420の設置位置の例を示す。撮像部7910,7912,7914,7916,7918は、例えば、車両7900のフロントノーズ、サイドミラー、リアバンパ、バックドア及び車室内のフロントガラスの上部のうちの少なくとも一つの位置に設けられる。フロントノーズに備えられる撮像部7910及び車室内のフロントガラスの上部に備えられる撮像部7918は、主として車両7900の前方の画像を取得する。サイドミラーに備えられる撮像部7912,7914は、主として車両7900の側方の画像を取得する。リアバンパ又はバックドアに備えられる撮像部7916は、主として車両7900の後方の画像を取得する。車室内のフロントガラスの上部に備えられる撮像部7918は、主として先行車両又は、歩行者、障害物、信号機、交通標識又は車線等の検出に用いられる。
なお、図38には、それぞれの撮像部7910,7912,7914,7916の撮影範囲の一例が示されている。撮像範囲aは、フロントノーズに設けられた撮像部7910の撮像範囲を示し、撮像範囲b,cは、それぞれサイドミラーに設けられた撮像部7912,7914の撮像範囲を示し、撮像範囲dは、リアバンパ又はバックドアに設けられた撮像部7916の撮像範囲を示す。例えば、撮像部7910,7912,7914,7916で撮像された画像データが重ね合わせられることにより、車両7900を上方から見た俯瞰画像が得られる。
車両7900のフロント、リア、サイド、コーナ及び車室内のフロントガラスの上部に設けられる車外情報検出部7920,7922,7924,7926,7928,7930は、例えば超音波センサ又はレーダ装置であってよい。車両7900のフロントノーズ、リアバンパ、バックドア及び車室内のフロントガラスの上部に設けられる車外情報検出部7920,7926,7930は、例えばLIDAR装置であってよい。これらの車外情報検出部7920~7930は、主として先行車両、歩行者又は障害物等の検出に用いられる。
図37に戻って説明を続ける。車外情報検出ユニット7400は、撮像部7410に車外の画像を撮像させるとともに、撮像された画像データを受信する。また、車外情報検出ユニット7400は、接続されている車外情報検出部7420から検出情報を受信する。車外情報検出部7420が超音波センサ、レーダ装置又はLIDAR装置である場合には、車外情報検出ユニット7400は、超音波又は電磁波等を発信させるとともに、受信された反射波の情報を受信する。車外情報検出ユニット7400は、受信した情報に基づいて、人、車、障害物、標識又は路面上の文字等の物体検出処理又は距離検出処理を行ってもよい。車外情報検出ユニット7400は、受信した情報に基づいて、降雨、霧又は路面状況等を認識する環境認識処理を行ってもよい。車外情報検出ユニット7400は、受信した情報に基づいて、車外の物体までの距離を算出してもよい。
また、車外情報検出ユニット7400は、受信した画像データに基づいて、人、車、障害物、標識又は路面上の文字等を認識する画像認識処理又は距離検出処理を行ってもよい。車外情報検出ユニット7400は、受信した画像データに対して歪補正又は位置合わせ等の処理を行うとともに、異なる撮像部7410により撮像された画像データを合成して、俯瞰画像又はパノラマ画像を生成してもよい。車外情報検出ユニット7400は、異なる撮像部7410により撮像された画像データを用いて、視点変換処理を行ってもよい。
車内情報検出ユニット7500は、車内の情報を検出する。車内情報検出ユニット7500には、例えば、運転者の状態を検出する運転者状態検出部7510が接続される。運転者状態検出部7510は、運転者を撮像するカメラ、運転者の生体情報を検出する生体センサ又は車室内の音声を集音するマイク等を含んでもよい。生体センサは、例えば、座面又はステアリングホイール等に設けられ、座席に座った搭乗者又はステアリングホイールを握る運転者の生体情報を検出する。車内情報検出ユニット7500は、運転者状態検出部7510から入力される検出情報に基づいて、運転者の疲労度合い又は集中度合いを算出してもよいし、運転者が居眠りをしていないかを判別してもよい。車内情報検出ユニット7500は、集音された音声信号に対してノイズキャンセリング処理等の処理を行ってもよい。
統合制御ユニット7600は、各種プログラムにしたがって車両制御システム7000内の動作全般を制御する。統合制御ユニット7600には、入力部7800が接続されている。入力部7800は、例えば、タッチパネル、ボタン、マイクロフォン、スイッチ又はレバー等、搭乗者によって入力操作され得る装置によって実現される。統合制御ユニット7600には、マイクロフォンにより入力される音声を音声認識することにより得たデータが入力されてもよい。入力部7800は、例えば、赤外線又はその他の電波を利用したリモートコントロール装置であってもよいし、車両制御システム7000の操作に対応した携帯電話又はPDA(Personal Digital Assistant)等の外部接続機器であってもよい。入力部7800は、例えばカメラであってもよく、その場合搭乗者はジェスチャにより情報を入力することができる。あるいは、搭乗者が装着したウェアラブル装置の動きを検出することで得られたデータが入力されてもよい。さらに、入力部7800は、例えば、上記の入力部7800を用いて搭乗者等により入力された情報に基づいて入力信号を生成し、統合制御ユニット7600に出力する入力制御回路などを含んでもよい。搭乗者等は、この入力部7800を操作することにより、車両制御システム7000に対して各種のデータを入力したり処理動作を指示したりする。
記憶部7690は、マイクロコンピュータにより実行される各種プログラムを記憶するROM(Read Only Memory)、及び各種パラメータ、演算結果又はセンサ値等を記憶するRAM(Random Access Memory)を含んでいてもよい。また、記憶部7690は、HDD(Hard Disc Drive)等の磁気記憶デバイス、半導体記憶デバイス、光記憶デバイス又は光磁気記憶デバイス等によって実現してもよい。
汎用通信I/F7620は、外部環境7750に存在する様々な機器との間の通信を仲介する汎用的な通信I/Fである。汎用通信I/F7620は、GSM(登録商標)(Global System of Mobile communications)、WiMAX(登録商標)、LTE(登録商標)(Long Term Evolution)若しくはLTE-A(LTE-Advanced)などのセルラー通信プロトコル、又は無線LAN(Wi-Fi(登録商標)ともいう)、Bluetooth(登録商標)などのその他の無線通信プロトコルを実装してよい。汎用通信I/F7620は、例えば、基地局又はアクセスポイントを介して、外部ネットワーク(例えば、インターネット、クラウドネットワーク又は事業者固有のネットワーク)上に存在する機器(例えば、アプリケーションサーバ又は制御サーバ)へ接続してもよい。また、汎用通信I/F7620は、例えばP2P(Peer To Peer)技術を用いて、車両の近傍に存在する端末(例えば、運転者、歩行者若しくは店舗の端末、又はMTC(Machine Type Communication)端末)と接続してもよい。
専用通信I/F7630は、車両における使用を目的として策定された通信プロトコルをサポートする通信I/Fである。専用通信I/F7630は、例えば、下位レイヤのIEEE802.11pと上位レイヤのIEEE1609との組合せであるWAVE(Wireless Access in Vehicle Environment)、DSRC(Dedicated Short Range Communications)、又はセルラー通信プロトコルといった標準プロトコルを実装してよい。専用通信I/F7630は、典型的には、車車間(Vehicle to Vehicle)通信、路車間(Vehicle to Infrastructure)通信、車両と家との間(Vehicle to Home)の通信及び歩車間(Vehicle to Pedestrian)通信のうちの1つ以上を含む概念であるV2X通信を遂行する。
測位部7640は、例えば、GNSS(Global Navigation Satellite System)衛星からのGNSS信号(例えば、GPS(Global Positioning System)衛星からのGPS信号)を受信して測位を実行し、車両の緯度、経度及び高度を含む位置情報を生成する。なお、測位部7640は、無線アクセスポイントとの信号の交換により現在位置を特定してもよく、又は測位機能を有する携帯電話、PHS若しくはスマートフォンといった端末から位置情報を取得してもよい。
ビーコン受信部7650は、例えば、道路上に設置された無線局等から発信される電波あるいは電磁波を受信し、現在位置、渋滞、通行止め又は所要時間等の情報を取得する。なお、ビーコン受信部7650の機能は、上述した専用通信I/F7630に含まれてもよい。
車内機器I/F7660は、マイクロコンピュータ7610と車内に存在する様々な車内機器7760との間の接続を仲介する通信インタフェースである。車内機器I/F7660は、無線LAN、Bluetooth(登録商標)、NFC(Near Field Communication)又はWUSB(Wireless USB)といった無線通信プロトコルを用いて無線接続を確立してもよい。また、車内機器I/F7660は、図示しない接続端子(及び、必要であればケーブル)を介して、USB(Universal Serial Bus)、HDMI(登録商標)(High-Definition Multimedia Interface、又はMHL(Mobile High-definition Link)等の有線接続を確立してもよい。車内機器7760は、例えば、搭乗者が有するモバイル機器若しくはウェアラブル機器、又は車両に搬入され若しくは取り付けられる情報機器のうちの少なくとも1つを含んでいてもよい。また、車内機器7760は、任意の目的地までの経路探索を行うナビゲーション装置を含んでいてもよい。車内機器I/F7660は、これらの車内機器7760との間で、制御信号又はデータ信号を交換する。
車載ネットワークI/F7680は、マイクロコンピュータ7610と通信ネットワーク7010との間の通信を仲介するインタフェースである。車載ネットワークI/F7680は、通信ネットワーク7010によりサポートされる所定のプロトコルに則して、信号等を送受信する。
統合制御ユニット7600のマイクロコンピュータ7610は、汎用通信I/F7620、専用通信I/F7630、測位部7640、ビーコン受信部7650、車内機器I/F7660及び車載ネットワークI/F7680のうちの少なくとも一つを介して取得される情報に基づき、各種プログラムにしたがって、車両制御システム7000を制御する。例えば、マイクロコンピュータ7610は、取得される車内外の情報に基づいて、駆動力発生装置、ステアリング機構又は制動装置の制御目標値を演算し、駆動系制御ユニット7100に対して制御指令を出力してもよい。例えば、マイクロコンピュータ7610は、車両の衝突回避あるいは衝撃緩和、車間距離に基づく追従走行、車速維持走行、車両の衝突警告、又は車両のレーン逸脱警告等を含むADAS(Advanced Driver Assistance System)の機能実現を目的とした協調制御を行ってもよい。また、マイクロコンピュータ7610は、取得される車両の周囲の情報に基づいて駆動力発生装置、ステアリング機構又は制動装置等を制御することにより、運転者の操作に拠らずに自律的に走行する自動運転等を目的とした協調制御を行ってもよい。
マイクロコンピュータ7610は、汎用通信I/F7620、専用通信I/F7630、測位部7640、ビーコン受信部7650、車内機器I/F7660及び車載ネットワークI/F7680のうちの少なくとも一つを介して取得される情報に基づき、車両と周辺の構造物や人物等の物体との間の3次元距離情報を生成し、車両の現在位置の周辺情報を含むローカル地図情報を作成してもよい。また、マイクロコンピュータ7610は、取得される情報に基づき、車両の衝突、歩行者等の近接又は通行止めの道路への進入等の危険を予測し、警告用信号を生成してもよい。警告用信号は、例えば、警告音を発生させたり、警告ランプを点灯させたりするための信号であってよい。
音声画像出力部7670は、車両の搭乗者又は車外に対して、視覚的又は聴覚的に情報を通知することが可能な出力装置へ音声及び画像のうちの少なくとも一方の出力信号を送信する。図37の例では、出力装置として、オーディオスピーカ7710、表示部7720及びインストルメントパネル7730が例示されている。表示部7720は、例えば、オンボードディスプレイ及びヘッドアップディスプレイの少なくとも一つを含んでいてもよい。表示部7720は、AR(Augmented Reality)表示機能を有していてもよい。出力装置は、これらの装置以外の、ヘッドホン、搭乗者が装着する眼鏡型ディスプレイ等のウェアラブルデバイス、プロジェクタ又はランプ等の他の装置であってもよい。出力装置が表示装置の場合、表示装置は、マイクロコンピュータ7610が行った各種処理により得られた結果又は他の制御ユニットから受信された情報を、テキスト、イメージ、表、グラフ等、様々な形式で視覚的に表示する。また、出力装置が音声出力装置の場合、音声出力装置は、再生された音声データ又は音響データ等からなるオーディオ信号をアナログ信号に変換して聴覚的に出力する。
なお、図37に示した例において、通信ネットワーク7010を介して接続された少なくとも二つの制御ユニットが一つの制御ユニットとして一体化されてもよい。あるいは、個々の制御ユニットが、複数の制御ユニットにより構成されてもよい。さらに、車両制御システム7000が、図示されていない別の制御ユニットを備えてもよい。また、上記の説明において、いずれかの制御ユニットが担う機能の一部又は全部を、他の制御ユニットに持たせてもよい。つまり、通信ネットワーク7010を介して情報の送受信がされるようになっていれば、所定の演算処理が、いずれかの制御ユニットで行われるようになってもよい。同様に、いずれかの制御ユニットに接続されているセンサ又は装置が、他の制御ユニットに接続されるとともに、複数の制御ユニットが、通信ネットワーク7010を介して相互に検出情報を送受信してもよい。
なお、本技術は以下のような構成を取ることができる。
(1)化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギの化合物半導体材料を含むメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、光電変換素子。
(2)前記メサ部は、第1導電型の第1半導体層と、
前記第1半導体層の上に積層され、前記第1電極に接続される第2導電型の第2半導体層と、を有し、
前記第1電極は、前記光電変換層で光電変換により生成された第2導電型の電荷を読み出す、(1)に記載の光電変換素子。
(3)前記第1電極と前記第2半導体層との間に配置され、前記第1半導体層及び前記第2半導体層のバンドギャップエネルギよりも小さいバンドギャップエネルギを有する第2導電型の第3半導体層を備える、(2)に記載の光電変換素子。
(4)前記光電変換層の上面側に配置される第1導電型の不純物を含む第4半導体層と、
前記光電変換層の下面側に配置される第1導電型の不純物を含む第5半導体層と、
前記光電変換層の側壁に配置される第1導電型の不純物を含む第1拡散層と、を備える、(2)又は(3)に記載の光電変換素子。
(5)前記第4半導体層は、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有する第1導電型の半導体層である、(4)に記載の光電変換素子。
(6)前記第5半導体層は、画素の境界で分離されることなく複数の画素を跨いで配置される、(4)又は(5)に記載の光電変換素子。
(7)前記光電変換層の上面側で前記メサ部が配置されていない領域に配置され、前記第5半導体層に電気的に接続される第2電極を備える、(4)乃至(6)のいずれか一項に記載の光電変換素子。
(8)前記光電変換層の隣接画素との境界領域に沿って配置される絶縁膜を備える、(1)乃至(7)のいずれか一項に記載の光電変換素子。
(9)前記光電変換層の隣接画素との境界領域に沿って配置される遮光性のある金属層を備える、(1)乃至(7)のいずれか一項に記載の光電変換素子。
(10)前記光電変換層の隣接画素との境界領域に沿って配置され、第1導電型の不純物を含む第2拡散層を備える、(1)乃至(7)のいずれか一項に記載の光電変換素子。
(11)前記光電変換層は、前記メサ部及び前記転送ゲートに近い上面側ほど、第1導電型の不純物濃度が低い、(1)乃至(10)のいずれか一項に記載の光電変換素子。
(12)前記転送ゲートは、前記光電変換層の上面側で前記メサ部が配置されていない領域の全体に対向して配置されている、(1)乃至(11)のいずれか一項に記載の光電変換素子。
(13)前記第1電極は、前記光電変換層、前記メサ部及び前記転送ゲートを有する画素の中央部、角部、又は一辺に沿って配置される、(1)乃至(12)のいずれか一項に記載の光電変換素子。
(14)前記光電変換層の上面側で前記メサ部が配置されていない領域に配置される第1導電型の不純物を含む第3拡散層を備える、(1)乃至(13)のいずれか一項に記載の光電変換素子。
(15)前記メサ部の側壁の少なくとも一に配置される第1導電型の不純物を含む第4拡散層を備える、(1)乃至(14)のいずれか一項に記載の光電変換素子。
(16)前記光電変換層及び前記メサ部の周囲の少なくとも一部を覆うように配置され、前記第1電極で読み出される電荷と同じ極性の固定電荷を有する絶縁膜を備える、(1)乃至(15)のいずれか一項に記載の光電変換素子。
(17)前記光電変換層の下面側に配置され、前記光電変換層に光を集光する光学部材を備える、(1)乃至(16)のいずれか一項に記載の光電変換素子。
(18)複数の画素で、一つの前記第1電極を共有する、(1)乃至(17)のいずれか一項に記載の光電変換素子。
(19)それぞれが前記光電変換層、前記メサ部、及び前記第1電極を有し、隣接して配置される複数の画素を備え、
前記複数の画素間で、前記光電変換層で光電変換された電荷が移動可能であり、前記複数の画素内の複数の前記第1電極が順繰りに電荷を読み出すか、又は前記複数の第1電極が並行して電荷を読み出す、(1)乃至(18)のいずれか一項に記載の光電変換素子。
(20)複数の画素を有する画素アレイ部を備え、
前記複数の画素のそれぞれは、
化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有するメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、撮像装置。
(1)化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギの化合物半導体材料を含むメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、光電変換素子。
(2)前記メサ部は、第1導電型の第1半導体層と、
前記第1半導体層の上に積層され、前記第1電極に接続される第2導電型の第2半導体層と、を有し、
前記第1電極は、前記光電変換層で光電変換により生成された第2導電型の電荷を読み出す、(1)に記載の光電変換素子。
(3)前記第1電極と前記第2半導体層との間に配置され、前記第1半導体層及び前記第2半導体層のバンドギャップエネルギよりも小さいバンドギャップエネルギを有する第2導電型の第3半導体層を備える、(2)に記載の光電変換素子。
(4)前記光電変換層の上面側に配置される第1導電型の不純物を含む第4半導体層と、
前記光電変換層の下面側に配置される第1導電型の不純物を含む第5半導体層と、
前記光電変換層の側壁に配置される第1導電型の不純物を含む第1拡散層と、を備える、(2)又は(3)に記載の光電変換素子。
(5)前記第4半導体層は、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有する第1導電型の半導体層である、(4)に記載の光電変換素子。
(6)前記第5半導体層は、画素の境界で分離されることなく複数の画素を跨いで配置される、(4)又は(5)に記載の光電変換素子。
(7)前記光電変換層の上面側で前記メサ部が配置されていない領域に配置され、前記第5半導体層に電気的に接続される第2電極を備える、(4)乃至(6)のいずれか一項に記載の光電変換素子。
(8)前記光電変換層の隣接画素との境界領域に沿って配置される絶縁膜を備える、(1)乃至(7)のいずれか一項に記載の光電変換素子。
(9)前記光電変換層の隣接画素との境界領域に沿って配置される遮光性のある金属層を備える、(1)乃至(7)のいずれか一項に記載の光電変換素子。
(10)前記光電変換層の隣接画素との境界領域に沿って配置され、第1導電型の不純物を含む第2拡散層を備える、(1)乃至(7)のいずれか一項に記載の光電変換素子。
(11)前記光電変換層は、前記メサ部及び前記転送ゲートに近い上面側ほど、第1導電型の不純物濃度が低い、(1)乃至(10)のいずれか一項に記載の光電変換素子。
(12)前記転送ゲートは、前記光電変換層の上面側で前記メサ部が配置されていない領域の全体に対向して配置されている、(1)乃至(11)のいずれか一項に記載の光電変換素子。
(13)前記第1電極は、前記光電変換層、前記メサ部及び前記転送ゲートを有する画素の中央部、角部、又は一辺に沿って配置される、(1)乃至(12)のいずれか一項に記載の光電変換素子。
(14)前記光電変換層の上面側で前記メサ部が配置されていない領域に配置される第1導電型の不純物を含む第3拡散層を備える、(1)乃至(13)のいずれか一項に記載の光電変換素子。
(15)前記メサ部の側壁の少なくとも一に配置される第1導電型の不純物を含む第4拡散層を備える、(1)乃至(14)のいずれか一項に記載の光電変換素子。
(16)前記光電変換層及び前記メサ部の周囲の少なくとも一部を覆うように配置され、前記第1電極で読み出される電荷と同じ極性の固定電荷を有する絶縁膜を備える、(1)乃至(15)のいずれか一項に記載の光電変換素子。
(17)前記光電変換層の下面側に配置され、前記光電変換層に光を集光する光学部材を備える、(1)乃至(16)のいずれか一項に記載の光電変換素子。
(18)複数の画素で、一つの前記第1電極を共有する、(1)乃至(17)のいずれか一項に記載の光電変換素子。
(19)それぞれが前記光電変換層、前記メサ部、及び前記第1電極を有し、隣接して配置される複数の画素を備え、
前記複数の画素間で、前記光電変換層で光電変換された電荷が移動可能であり、前記複数の画素内の複数の前記第1電極が順繰りに電荷を読み出すか、又は前記複数の第1電極が並行して電荷を読み出す、(1)乃至(18)のいずれか一項に記載の光電変換素子。
(20)複数の画素を有する画素アレイ部を備え、
前記複数の画素のそれぞれは、
化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有するメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、撮像装置。
本開示の態様は、上述した個々の実施形態に限定されるものではなく、当業者が想到しうる種々の変形も含むものであり、本開示の効果も上述した内容に限定されない。すなわち、特許請求の範囲に規定された内容およびその均等物から導き出される本開示の概念的な思想と趣旨を逸脱しない範囲で種々の追加、変更および部分的削除が可能である。
1、1a、1b、1c、1d、1e、1f、1g、1h、1i、1j、1k、1m、1n、1o、1p、1q、1r、1s、1t、1u、1v、1w、1x、1y、1z、1aa、1ab、1ac、1ad 光電変換素子、2 光電変換層、2a p-InGaAs層、2b n-InGaAs層、3 メサ部、4 FD電極、5 転送ゲート、6 InGaAs層、6a InGaAs層、6b InAlAs層、7 InP層、8、8a 拡散層、10 CMOSイメージセンサ、11 画素アレイ部、12 行選択部、13 定電流源部、14 カラムアンプ部、15 アナログ-デジタル変換部、16 水平転送走査部、17 信号処理部、18 タイミング制御部、20 画素、22、23 半導体チップ、30 光電変換部、31 第1半導体層、31a p-InP層、31b n-InP層、31m 画素制御線、32 InP層、32 第2半導体層、32a InP層、32b InP層(第2半導体層)、32n 信号線、33、34 絶縁膜、35 透明電極、36 絶縁層、37 積層構造体、38 絶縁膜、39 トレンチ、40 絶縁膜、41 レジスト、42 金属膜、43 絶縁膜、44 コンタクト、46 拡散層(第3拡散層)、47 拡散層(第4拡散層)、48 絶縁膜、49 金属層、50 拡散層(第2拡散層)、51 絶縁膜、52 第3半導体層、53 オンチップレンズ、100 光電変換素子、101 光電変換層、102 Zn拡散層、103 n-InP層、104 電極、105 SiN層、106 InP層、107 透明電極、110 光電変換素子、111 p-InGaAs層(光電変換層)、112 p-InP層、113 InP層、114 電極、115 SiN層、116 拡散層、117 被覆膜、118 保護膜、119 InP層、120 透明電極、211 信号線、311 画素制御線、7000 車両制御システム、7010 通信ネットワーク、7100 駆動系制御ユニット、7110 車両状態検出部、7200 ボディ系制御ユニット、7300 バッテリ制御ユニット、7310 二次電池、7400 車外情報検出ユニット、7410 撮像部、7420 車外情報検出部、7500 車内情報検出ユニット、7510 運転者状態検出部、7600 統合制御ユニット、7610 マイクロコンピュータ、7640 測位部、7650 ビーコン受信部、7670 音声画像出力部、7690 記憶部、7710 オーディオスピーカ、7720 表示部、7730 インストルメントパネル、7750 外部環境、7760 車内機器、7800 入力部、7900 車両、7910 撮像部
Claims (20)
- 化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギの化合物半導体材料を含むメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、光電変換素子。 - 前記メサ部は、第1導電型の第1半導体層と、
前記第1半導体層の上に積層され、前記第1電極に接続される第2導電型の第2半導体層と、を有し、
前記第1電極は、前記光電変換層で光電変換により生成された第2導電型の電荷を読み出す、請求項1に記載の光電変換素子。 - 前記第1電極と前記第2半導体層との間に配置され、前記第1半導体層及び前記第2半導体層のバンドギャップエネルギよりも小さいバンドギャップエネルギを有する第2導電型の第3半導体層を備える、請求項2に記載の光電変換素子。
- 前記光電変換層の上面側に配置される第1導電型の不純物を含む第4半導体層と、
前記光電変換層の下面側に配置される第1導電型の不純物を含む第5半導体層と、
前記光電変換層の側壁に配置される第1導電型の不純物を含む第1拡散層と、を備える、請求項2に記載の光電変換素子。 - 前記第4半導体層は、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有する第1導電型の半導体層である、請求項4に記載の光電変換素子。
- 前記第5半導体層は、画素の境界で分離されることなく複数の画素を跨いで配置される、請求項4に記載の光電変換素子。
- 前記光電変換層の上面側で前記メサ部が配置されていない領域に配置され、前記第5半導体層に電気的に接続される第2電極を備える、請求項4に記載の光電変換素子。
- 前記光電変換層の隣接画素との境界領域に沿って配置される絶縁膜を備える、請求項1に記載の光電変換素子。
- 前記光電変換層の隣接画素との境界領域に沿って配置される遮光性のある金属層を備える、請求項1に記載の光電変換素子。
- 前記光電変換層の隣接画素との境界領域に沿って配置され、第1導電型の不純物を含む第2拡散層を備える、請求項1に記載の光電変換素子。
- 前記光電変換層は、前記メサ部及び前記転送ゲートに近い上面側ほど、第1導電型の不純物濃度が低い、請求項1に記載の光電変換素子。
- 前記転送ゲートは、前記光電変換層の上面側で前記メサ部が配置されていない領域の全体に対向して配置されている、請求項1に記載の光電変換素子。
- 前記第1電極は、前記光電変換層、前記メサ部及び前記転送ゲートを有する画素の中央部、角部、又は一辺に沿って配置される、請求項1に記載の光電変換素子。
- 前記光電変換層の上面側で前記メサ部が配置されていない領域に配置される第1導電型の不純物を含む第3拡散層を備える、請求項1に記載の光電変換素子。
- 前記メサ部の側壁の少なくとも一に配置される第1導電型の不純物を含む第4拡散層を備える、請求項1に記載の光電変換素子。
- 前記光電変換層及び前記メサ部の周囲の少なくとも一部を覆うように配置され、前記第1電極で読み出される電荷と同じ極性の固定電荷を有する絶縁膜を備える、請求項1に記載の光電変換素子。
- 前記光電変換層の下面側に配置され、前記光電変換層に光を集光する光学部材を備える、請求項1に記載の光電変換素子。
- 複数の画素で、一つの前記第1電極を共有する、請求項1に記載の光電変換素子。
- それぞれが前記光電変換層、前記メサ部、及び前記第1電極を有し、隣接して配置される複数の画素を備え、
前記複数の画素間で、前記光電変換層で光電変換された電荷が移動可能であり、前記複数の画素内の複数の前記第1電極が順繰りに電荷を読み出すか、又は前記複数の第1電極が並行して電荷を読み出す、請求項1に記載の光電変換素子。 - 複数の画素を有する画素アレイ部を備え、
前記複数の画素のそれぞれは、
化合物半導体材料を含む光電変換層と、
前記光電変換層の上面側の一部に配置され、前記光電変換層のバンドギャップエネルギよりも大きいバンドギャップエネルギを有するメサ部と、
前記メサ部の上に配置され、前記光電変換層で光電変換された電荷を前記メサ部を介して読み出す第1電極と、
前記光電変換層の上面側の一部と前記メサ部の側壁の少なくとも一部とに対向して配置される転送ゲートと、を備える、撮像装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US18/549,647 US20240055448A1 (en) | 2021-03-17 | 2022-03-08 | Photoelectric conversion element and imaging device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021-043366 | 2021-03-17 | ||
JP2021043366A JP2024069731A (ja) | 2021-03-17 | 2021-03-17 | 光電変換素子及び撮像装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2022196459A1 true WO2022196459A1 (ja) | 2022-09-22 |
Family
ID=83320508
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2022/010109 WO2022196459A1 (ja) | 2021-03-17 | 2022-03-08 | 光電変換素子及び撮像装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240055448A1 (ja) |
JP (1) | JP2024069731A (ja) |
WO (1) | WO2022196459A1 (ja) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06163870A (ja) * | 1992-11-18 | 1994-06-10 | Toshiba Corp | 固体撮像素子 |
JPH06268189A (ja) * | 1993-03-15 | 1994-09-22 | Toshiba Corp | 固体撮像装置 |
WO2010047412A1 (ja) * | 2008-10-24 | 2010-04-29 | 日本ユニサンティスエレクトロニクス株式会社 | 固体撮像素子、固体撮像装置及びその製造方法 |
WO2014112279A1 (ja) * | 2013-01-16 | 2014-07-24 | ソニー株式会社 | 固体撮像素子および電子機器 |
JP2017028078A (ja) * | 2015-07-22 | 2017-02-02 | ソニー株式会社 | 撮像装置及びその製造方法 |
WO2018212175A1 (ja) * | 2017-05-15 | 2018-11-22 | ソニーセミコンダクタソリューションズ株式会社 | 光電変換素子および撮像素子 |
-
2021
- 2021-03-17 JP JP2021043366A patent/JP2024069731A/ja active Pending
-
2022
- 2022-03-08 WO PCT/JP2022/010109 patent/WO2022196459A1/ja active Application Filing
- 2022-03-08 US US18/549,647 patent/US20240055448A1/en active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06163870A (ja) * | 1992-11-18 | 1994-06-10 | Toshiba Corp | 固体撮像素子 |
JPH06268189A (ja) * | 1993-03-15 | 1994-09-22 | Toshiba Corp | 固体撮像装置 |
WO2010047412A1 (ja) * | 2008-10-24 | 2010-04-29 | 日本ユニサンティスエレクトロニクス株式会社 | 固体撮像素子、固体撮像装置及びその製造方法 |
WO2014112279A1 (ja) * | 2013-01-16 | 2014-07-24 | ソニー株式会社 | 固体撮像素子および電子機器 |
JP2017028078A (ja) * | 2015-07-22 | 2017-02-02 | ソニー株式会社 | 撮像装置及びその製造方法 |
WO2018212175A1 (ja) * | 2017-05-15 | 2018-11-22 | ソニーセミコンダクタソリューションズ株式会社 | 光電変換素子および撮像素子 |
Also Published As
Publication number | Publication date |
---|---|
US20240055448A1 (en) | 2024-02-15 |
JP2024069731A (ja) | 2024-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US12021101B2 (en) | Imaging device | |
EP3920242A1 (en) | Light-receiving element, solid-state imaging device, and ranging device | |
WO2022196459A1 (ja) | 光電変換素子及び撮像装置 | |
US11101309B2 (en) | Imaging element, method for manufacturing imaging element, and electronic device | |
US20230253419A1 (en) | Solid-state imaging device and method for manufacturing the same | |
WO2022202286A1 (ja) | 固体撮像素子及びその製造方法 | |
WO2023068210A1 (ja) | 光検出装置、撮像装置および測距装置 | |
WO2024038828A1 (ja) | 光検出装置 | |
US20240304646A1 (en) | Imaging device and electronic apparatus | |
TWI856507B (zh) | 光檢測裝置 | |
WO2024111107A1 (ja) | 受光素子、撮像素子及び撮像装置 | |
WO2023248346A1 (ja) | 撮像装置 | |
WO2023203811A1 (ja) | 光検出装置 | |
WO2022220095A1 (ja) | 撮像装置及び電子機器 | |
US20240030245A1 (en) | Solid-state imaging element, imaging device, and method of controlling solid-state imaging element | |
WO2022102549A1 (ja) | 固体撮像装置 | |
WO2024057471A1 (ja) | 光電変換素子、固体撮像素子、測距システム | |
US20220093669A1 (en) | Light-receiving element, solid-state imaging device, and ranging device | |
WO2022054617A1 (ja) | 固体撮像装置及び電子機器 | |
CN118830083A (zh) | 光检测装置 | |
TW202349695A (zh) | 受光元件及電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 22771211 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 18549647 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 22771211 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |