WO2022137657A1 - 複合部品およびその製造方法 - Google Patents

複合部品およびその製造方法 Download PDF

Info

Publication number
WO2022137657A1
WO2022137657A1 PCT/JP2021/032500 JP2021032500W WO2022137657A1 WO 2022137657 A1 WO2022137657 A1 WO 2022137657A1 JP 2021032500 W JP2021032500 W JP 2021032500W WO 2022137657 A1 WO2022137657 A1 WO 2022137657A1
Authority
WO
WIPO (PCT)
Prior art keywords
component
layer
electronic component
base layer
electrode
Prior art date
Application number
PCT/JP2021/032500
Other languages
English (en)
French (fr)
Inventor
祥明 佐竹
達弥 舟木
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to JP2022571046A priority Critical patent/JPWO2022137657A1/ja
Priority to CN202180087105.3A priority patent/CN116745900A/zh
Publication of WO2022137657A1 publication Critical patent/WO2022137657A1/ja
Priority to US18/321,417 priority patent/US20230352388A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76871Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers
    • H01L21/76873Layers specifically deposited to enhance or enable the nucleation of further layers, i.e. seed layers for electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/06Containers; Seals characterised by the material of the container or its electrical properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/147Semiconductor insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/08112Disposition the bonding area being at least partially embedded in the surface of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L2224/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
    • H01L2224/081Disposition
    • H01L2224/0812Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
    • H01L2224/08135Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/08145Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • H01L2224/08146Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bonding area connecting to a via connection in the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/08Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area

Definitions

  • the present invention relates to a composite part and a method for manufacturing the same.
  • FIG. 1 of JP-A-2017-17238 Patent Document 1
  • This semiconductor device has an insulating material layer on one side thereof.
  • An external electrode is provided in this insulating material layer, and a semiconductor element is arranged on the element circuit surface and the element circuit surface via an adhesive on the back surface side of the mounting surface of the external electrode of the insulating material layer. It is mounted with the electrodes facing up.
  • the semiconductor device and its periphery are sealed by a second insulating material layer.
  • a metal thin film wiring layer made of copper or a copper alloy is provided so as to accompany the first insulating material layer and the second insulating material layer. Arbitrary wiring layers of the metal thin film wiring layer, and the metal thin film wiring layer, the semiconductor element, and the electrodes are electrically connected by metal vias.
  • the above-mentioned composite parts have the following problems. That is, when drilling a hole in the resin insulating layer with a laser, the time for the laser beam to reach the component electrode is set. Laser irradiation is stopped at a specific set time, but the surface of some electrodes is roughened because the thickness of the component electrodes varies. As a result, the connection reliability between the electrode and the plating is lowered. Further, although the resin insulating layer is formed on the surface of the substrate (electronic component) by the spin coating method or the like, there is a possibility that voids (voids) may be generated in the resin insulating layer.
  • an object of the present disclosure is to provide a composite component that suppresses a decrease in electrical connectivity and improves the reliability of an electronic device that uses the composite component.
  • the present inventor has studied diligently to solve the above problems, and found that the voids formed in the resin insulating layer change in volume or move in the adhesive curing step, and the positions of the parts are displaced. .. It was found that this causes a decrease in electrical connectivity between electronic components. Based on such technical knowledge, the present disclosure is conceived to suppress the formation of voids around the connection portion and improve the connectivity with the metal via by arranging an insulating layer between the component electrodes of the electronic component. It came to. That is, the present disclosure includes the following embodiments.
  • the composite component which is one aspect of the present disclosure, is A Si base layer having a first main surface and a second main surface facing each other, a rewiring layer formed on the first main surface, and the inside of the Si base layer electrically connected to the rewiring layer.
  • An interposer structure having an interposer electrode facing the second main surface, an adhesive layer and an insulating layer, and a Si penetrating via penetrating the second main surface.
  • a composite component having a component electrode connected to a through silicon via and an electronic component provided between the interposer electrode and the Si base layer.
  • the insulating layer is arranged between the component electrodes of the electronic component. In the electronic component, the component electrode and the surface on which the insulating layer is arranged are adhered to the second main surface of the Si base layer via the adhesive layer.
  • the insulating layer is arranged in the recess between the component electrodes, the uneven shape between the component electrodes is flattened. This suppresses the formation of voids due to insufficient penetration of the adhesive into the recesses in the formation of the adhesive layer in the manufacture of composite parts. As a result, changes in the volume of voids that occur in the curing process of the adhesive, misalignment of electronic components due to movement, and poor connection between the through silicon vias and component electrodes due to the voids entering under the through silicon vias are suppressed. Will be done. Therefore, the composite component according to the present embodiment can prevent the reliability of the electronic device using the composite component from being lowered. Further, since the electronic components can be electrically connected to the shortest distance in the vicinity of the Si base layer, low ESR of the composite component can be realized.
  • the step at the interface between the component electrode and the insulating layer in the cross section parallel to the interposer structure and the stacking direction of the electronic component is 1.0 ⁇ m or less.
  • the step at the interface between the component electrode and the insulating layer is 1.0 ⁇ m. Since the flatness of the surface formed by the component electrode and the insulating layer is improved in this way, it is not necessary for the adhesive layer to absorb the step, and the thickness of the adhesive layer can be reduced. Therefore, the length of the via wiring can be shortened, and the DC resistance Rdc and the thermal resistance become small. Therefore, the composite component according to the present embodiment can improve the characteristics of the electronic component module. Further, since the thickness of the adhesive layer can be reduced, the composite component according to the present embodiment can be made smaller and thinner.
  • the surface roughness Rz of the component electrode and the insulating layer is 1.0 ⁇ m or less.
  • the surface roughness Rz of the component electrode and the insulating layer is 1.0 ⁇ m or less. Therefore, the flatness of the surface formed by the component electrode and the insulating layer is improved. Since the thickness of the adhesive layer can be reduced, Rdc and thermal resistance are reduced. Therefore, the composite component according to the present embodiment can improve the characteristics of the electronic component module. Further, the composite component according to the present embodiment can be made smaller and thinner.
  • the thickness of the adhesive layer is 10 ⁇ m or less.
  • the thickness of the composite component becomes thin.
  • the composite component can be made smaller and thinner.
  • Rdc direct current resistance
  • thermal resistance are reduced, and the characteristics of electronic component modules are improved.
  • a common component is 80% by weight or more.
  • the coefficient of linear expansion between the materials constituting the rewiring layer and the insulating layer is almost the same. Therefore, in the composite component according to the present embodiment, the reliability of the composite component as a whole during heating due to the difference in the coefficient of linear expansion is improved.
  • the rewiring layer is composed of an inorganic material and is composed of an inorganic material.
  • the insulating layer is made of an organic material.
  • the rewiring layer can be made of an inorganic material to realize a thin film and fine wiring of the rewiring layer, and the insulating layer can be formed of an organic material at low cost. .. Therefore, in the above embodiment, the total cost can be reduced.
  • the rewiring layer is composed of an organic material and is composed of an organic material.
  • the insulating layer is made of an inorganic material.
  • the rewiring layer is made of an organic material, it can be formed at low cost, so that the total cost can be reduced. Further, since the insulating layer is made of an inorganic material, the thickness can be made thinner than that of an organic material in manufacturing, so that lower RDC and lower ESR can be realized.
  • the crystal grains of the component electrodes increase from the side where the component electrodes come into contact with the through silicon vias to the opposite side.
  • the composite component according to the present embodiment can improve the bondability of the component electrode with the through silicon via.
  • the filling process of filling the insulating material between the component electrodes of electronic parts A flattening step of flattening the surfaces of the component electrodes and the insulating material to form an insulating layer between the component electrodes.
  • the uneven shape between the component electrodes is flattened. This suppresses the formation of voids due to insufficient penetration of the adhesive into the recesses in the electronic component bonding step. As a result, the volume change of the void generated in the curing process of the adhesive, the displacement of the component due to the movement, and the poor connection between the through silicon via and the component electrode due to the void entering under the through silicon via are suppressed. .. Therefore, the method for manufacturing a composite part according to the present embodiment can provide a composite part capable of preventing a decrease in reliability.
  • the manufacturing method according to the present embodiment is excellent in the characteristics of the electronic component module, and can manufacture a thin and miniaturized composite component.
  • An electronic component encapsulation step in which the electronic component adhered on the Si base layer is sealed with a resin to form an integrated electronic component layer.
  • the manufacturing method according to the present embodiment is excellent in the characteristics of the electronic component module, and can manufacture a thin and miniaturized composite component.
  • the composite component which is one aspect of the present disclosure, it is possible to suppress the deterioration of the electrical connectivity and improve the reliability of the electronic device using the composite component.
  • FIG. 5 is an enlarged view of part D in FIG. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part. It is explanatory drawing explaining the manufacturing method of a composite part.
  • the composite component which is one aspect of the present disclosure, will be described in detail by the illustrated embodiment.
  • the drawings may include some schematic ones and may not reflect the actual dimensions and ratios. Further, the dimensions (more specifically, the thickness, the diameter, etc.) of the components in the composite component were measured based on the SEM image taken by the scanning electron microscope. The above dimensions were obtained from the average value of a plurality of measurements (measurements n ⁇ 5).
  • FIG. 1 is a diagram schematically showing a cross section of a composite component 1 according to the first embodiment of the present disclosure.
  • FIG. 2 is an enlarged view of part A of FIG.
  • the composite component 1 includes an interposer structure 2 and an electronic component 10.
  • the direction parallel to the thickness of the composite component 1 is the Z direction
  • the forward Z direction is the upper side
  • the reverse Z direction is the lower side.
  • the direction parallel to the paper surface on which the figure is described is defined as the X direction
  • the direction orthogonal to the paper surface on which the figure is described is defined as the Y direction.
  • the interposer structure 2 has a Si base layer 3 having a first main surface 3a and a second main surface 3b facing each other, and rewiring formed on the first main surface 3a.
  • the layer 5, the through silicon via 7 electrically connected to the rewiring layer 5 and penetrating the inside of the Si base layer 3, the interposer electrode 16 facing the second main surface 3b, the adhesive layer 11 and the insulating layer 13 are provided.
  • the electronic component 10 has a component electrode 10b connected to the through silicon via 7, and is provided between the interposer electrode 16 and the Si base layer 3.
  • the insulating layer 13 is arranged between the component electrodes 10b of the electronic component 10. In the electronic component 10, the component electrode 10b and the surface (third main surface 10c) on which the insulating layer 13 is arranged are adhered to the second main surface 3b of the Si base layer 3 via the adhesive layer 11.
  • the composite component 1 according to the present embodiment since the insulating layer 13 is arranged in the recess between the component electrodes 10b, the uneven shape between the component electrodes 10b is flattened. This suppresses the formation of voids due to insufficient penetration of the adhesive into the recesses in the formation of the adhesive layer in the manufacture of the composite component 1. As a result, the displacement of the electronic component 10 due to the expansion and contraction movement of the void and the poor connection between the through silicon via 7 and the component electrode 10b due to the void entering under the through silicon via 7 are suppressed. Therefore, the composite component 1 according to the present embodiment can prevent the reliability of the electronic device using the composite component 1 from being lowered.
  • the thickness of the Si base layer can be reduced and the length of the via wiring from the rewiring layer 5 to the component electrode 10b is shorter than that of the conventional one (for example, about 100 ⁇ m). It is possible to reduce the parasitic impedance due to the above and improve the electrical characteristics of the electronic device using the composite component 1. As such deterioration of electrical characteristics, for example, in the semiconductor element IC mounted on the rewiring layer, the function of suppressing the power supply voltage fluctuation of the semiconductor element IC driven at high speed is deteriorated, and the function of absorbing high frequency ripple is deteriorated. Can be mentioned.
  • the composite component 1 can be modularized by being integrally configured with a package substrate (not shown), for example, if necessary.
  • the composite component 1 is fixed on the package substrate using solder bumps and modularized with the package substrate. This makes it possible to manufacture a module product such as a semiconductor package.
  • the composite component 1 fixes the electronic component 10 inside the interposer structure 2. That is, the composite component 1 is a composite component with a built-in electronic component.
  • the interposer electrode layer 15 having the interposer electrode 16 forming the solder bump is planar. Therefore, many solder bumps can be arranged.
  • the electronic component 10 has a third main surface 10c and a fourth main surface 10d facing each other, and a component electrode 10b arranged on the third main surface 10c.
  • the electronic component 10 is, for example, an electronic component in which one or more elements are integrated in a substance similar to the substance constituting the Si base layer 3.
  • the electronic component 10 is, for example, an active component (more specifically, a CPU, a GPU, an LSI, etc.) and a passive component (more specifically, a capacitor, a resistor, an inductor, etc.).
  • the electronic component 10 constitutes the electronic component layer 9 by itself. That is, the composite component 1 according to the first embodiment includes an electronic component layer 9 composed of the electronic components 10.
  • the dimensions of the electronic component 10 in the X and Y directions are substantially the same as the dimensions of the Si base layer 3 in the X and Y directions, respectively.
  • the electronic component 10 is provided between the interposer electrode 16 and the Si base layer 3.
  • the component electrode 10b and the surface on which the insulating layer 13 is arranged are adhered to the second main surface 3b of the Si base layer 3 via the adhesive layer 11.
  • another electronic component By electrically connecting to the interposer electrode 16, another electronic component can be laminated and mounted on the electronic component layer 9 in the composite component 1.
  • one electronic component 10 is fixed inside the interposer structure 2 as the electronic component layer 9, but two or more electronic components are laminated on the electronic component layer 9. It may be equipped with parts.
  • the two or more electronic components may be of the same type or different types of each other.
  • the electronic component 10 is composed of an electronic component main body 10a and a component electrode 10b, and further, an under bump metal (UBM) is inserted between the electronic component main body 10a and the component electrode 10b.
  • UBM under bump metal
  • the component electrode 10b is connected to the through silicon via 7 and is electrically connected.
  • the component electrode 10b is, for example, Cu, Ni, Sn and Al as a conductive material, and an alloy containing these.
  • the conductive material is preferably the same material as the through silicon via.
  • the thickness of the component electrode 10b is, for example, 1 ⁇ m to 30 ⁇ m, preferably 5 ⁇ m or less.
  • the component electrode 10b can be thinned to a thickness of 1 to 5 ⁇ m.
  • the surface roughness Rz of the upper surface of the component electrode 10b is preferably 1.0 ⁇ m or less, and more preferably 0.5 ⁇ m or less.
  • the surface roughness Rz can be determined by measuring the surface shape by optical interference.
  • the crystal grains of the component electrode 10b become larger in a cross section parallel to the stacking direction (Z direction) of the interposer structure 2 and the electronic component 10, preferably from the side where the component electrode 10b contacts the through silicon via 7 to the opposite side thereof. There is.
  • the bondability of the component electrode 10b with the through silicon via 7 is improved. This is presumed as follows.
  • the fact that the crystal grains of the component electrode 10b are relatively small on the contact side means that the cross-sectional area occupied by the boundaries (grain boundaries) between the crystal grains is relatively large on the contact side. Since the grain boundaries are energetically unstable, they are in a state where they are easy to join. Since the cross-sectional area occupied by the grain boundaries that are active for bonding in the component electrode 10b is relatively large on the contact side, it is considered that the bonding property of the component electrode 10b with the through silicon via 7 is improved.
  • the crystal grains on the contact side in the component electrode 10b are, for example, crystal grains in contact with the Si penetrating via 7 and crystal grains adjacent to the crystal grains via one crystal grain boundary, the crystal grains on the contact side are used.
  • the size (crystal grain size) of is 1 nm or more and 1 ⁇ m or less.
  • the crystal grains on the opposite side of the side that comes into contact with the Si penetrating via 7 are, for example, the crystal grains that come into contact with the electronic component main body 10a
  • the size of the crystal grains on the opposite side of the contact side (crystal grain size). Is 3 ⁇ m or more and 10 ⁇ m or less.
  • the crystal grain size was obtained by a measuring method based on the Japanese Industrial Standards (JIS) G0551 "Steel-Crystal Particle Size Microbial Test Method (Planimetric method)", JIS G0551: 2020 3.4 Number of intersections, P ( It is calculated using intersection).
  • JIS Japanese Industrial Standards
  • ZX cross section parallel to the stacking direction (Z direction) of the composite component 1
  • the intersection of the crystal grain boundary on the contact side of the component electrode 10b and the test line of one straight line or curve Find the number P.
  • the crystal grain size is calculated by dividing the line length LT used for the measurement by P. This is performed multiple times at three locations to obtain the average diameter of the crystal grains.
  • the average diameter of the obtained crystal grains is defined as the crystal grain size.
  • the crystal grain size on the opposite side is obtained.
  • these magnitude relations can be determined by comparing the obtained crystal grain sizes on the contact side and the opposite side.
  • the crystal grains on the contact side may be miniaturized by work hardening.
  • work hardening include grinding (polishing) of the component electrode 10b and the insulating layer 13 in the flattening step of the manufacturing method of the composite component 1 described later.
  • the stress due to grinding for example, shear stress
  • the crystal grains become finer than the portion other than the upper surface.
  • the interposer structure 2 includes a Si base layer 3 and an interposer electrode 16 provided apart from the Si base layer 3, and an electronic component 10 is provided between the Si base layer 3 and the interposer electrode 16.
  • the interposer structure 2 relays, for example, a package substrate having a different terminal pitch and an electronic component 10. More specifically, the interposer structure 2 includes a Si base layer 3 having a first main surface 3a and a second main surface 3b facing each other, and a rewiring layer 5 formed on the first main surface 3a.
  • a through silicon via 7 which is a through electrode electrically connected to the rewiring layer 5 and penetrates the inside of the Si base layer 3, an interposer electrode 16 facing the second main surface 3b, and an adhesive layer 11 and an insulating layer 13 are provided. Have.
  • the Si base layer 3 has a first main surface 3a and a second main surface 3b facing each other.
  • the thickness of the Si base layer 3 is, for example, 3 ⁇ m or more and 20 ⁇ m or less.
  • the thickness of the Si base layer in the conventional composite component is, for example, about 100 ⁇ m.
  • the Si support 19 is attached to the Si base layer 3 to reinforce the strength. This is because even if 3 is ground and thinned, the Si base layer 3 is less likely to be damaged (cracked or the like) due to insufficient strength.
  • the Si support 19 is bonded to the second main surface 3b of the Si base layer 3 before grinding the Si base layer 3 (see FIG. 4F). By reinforcing the strength with the Si support 19, the composite component 1 can be manufactured. Since the thickness of the Si base layer 3 can be made extremely thin as compared with the conventional case, the length of the via wiring electrically connected from the component electrode 10b of the electronic component 10 to the rewiring layer 5 can be shortened.
  • the Si base layer 3 is substantially composed of Si.
  • the rewiring layer 5 is formed on the first main surface 3a of the Si base layer 3.
  • the rewiring layer 5 is a multi-layer wiring layer.
  • the rewiring layer 5 converts, for example, the wiring layout of the Si through via 7 on the first main surface 3a side of the Si base layer 3 into a component electrode layout of another electronic component arranged on the rewiring layer 5. That is, the Si through via 7 and another electronic component arranged on the rewiring layer 5 are electrically connected via the rewiring layer 5 to form a desired electric circuit.
  • the rewiring layer 5 includes wiring and a dielectric film 21.
  • the wiring contains a conductive material.
  • the conductive material is, for example, Cu, Ag, and Au, and alloys containing them, and among these, Cu is preferable.
  • the rewiring layer 5 can have a plurality of layers, for example, having two or more conductive wirings and one or more dielectric films.
  • the thickness of the conductive wiring layer 1 and the dielectric film layer 1 constituting the rewiring layer 5 is, for example, 1.5 ⁇ m to 5.0 ⁇ m. In this case, the thickness of the rewiring layer 5 is a value (unit: ⁇ m) obtained by multiplying the thickness of one of these layers (1.5 ⁇ m to 5.0 ⁇ m) by the total number of layers in the rewiring layer 5.
  • the wiring has conductive vias.
  • the conductive vias electrically connect the wiring between the different layers in the rewiring layer 5.
  • the dielectric film is configured to include an insulating material.
  • the insulating material include an organic insulating material and an inorganic insulating material.
  • the organic insulating material include epoxy resin, silicone resin, polyester, polypropylene, polyimide, acrylonitrile-butadiene-styrene (ABS) resin, acrylonitrile-styrene (AS) resin, methacrylic resin, polyamide, fluororesin, liquid crystal polymer, and poly. Butylene terephthalate, and polycarbonate can be mentioned.
  • the inorganic insulating material include silicon oxide (SiO 2 ) and silicon nitride (SiN, Si 3 N 4 ).
  • the thickness of the dielectric film is, for example, 0.1 to 2 ⁇ m.
  • the dielectric film may be a multi-component film containing two or more kinds of components.
  • the multi-component film may be a multilayer film in which a plurality of layers are formed for each component.
  • the layer structure of the multilayer film is, for example, SiO 2 (thickness 0.25 ⁇ m) / Si 3 N 4 (thickness 0.1 ⁇ m) / SiO 2 (thickness 0.25 ⁇ m) / Si 3 N 4 in order from the Si base layer 3 side. (Thickness 0.1 ⁇ m).
  • the Si through via 7 is electrically connected to the rewiring layer 5 and penetrates the inside of the Si base layer 3.
  • the Si-penetrating via 7 has a Si-penetrating via main body portion 7a and an extending portion 7b.
  • the Si penetration via main body 7a is electrically connected to the rewiring layer 5 and penetrates the inside of the Si base layer 3.
  • the extending portion 7b is electrically connected to the Si penetrating via main body 7a, extends from the second main surface 3b of the Si base layer 3, penetrates the adhesive layer 11, and is electrically connected to the component electrode 10b. ..
  • the via wiring electrically connected from the component electrode 10b to the rewiring layer 5 does not have solder bumps because it is composed of only the through silicon via 7. Therefore, the composite component 1 according to the present embodiment can further reduce the parasitic impedance due to the via wiring. Further, this improves the electronic characteristics of the electronic device that uses the composite component 1. Further, since the wiring length can be shortened as compared with the conventional case, the thickness of the composite component 1 can be reduced, and the composite component 1 can be made smaller and thinner.
  • the length of the via wiring (that is, the length of the Si through via 7 in the stacking direction) is, for example, 3 ⁇ m to 36 ⁇ m.
  • the Si through via 7 is linear in the stacking direction.
  • the cross-sectional shape of the Si through via 7 in the ZX plane is rectangular in FIG. 2, but is not limited to this, and may be tapered in the stacking direction.
  • the cross-sectional shape of the Si through via 7 in the XY plane is, for example, a substantially circular shape, a substantially polygonal shape, and a shape in which the corners of the substantially polygonal shape are rounded.
  • the via wiring may further include a conductive pillar (not shown) in addition to the through silicon via 7. That is, the conductive pillar electrically connects the through silicon via 7 and the component electrode 10b.
  • the conductive pillar is preferably made of the same conductive material as the conductive material constituting the through silicon via 7.
  • the connection resistance between the through silicon via 7 and the component electrode 10b can be reduced. Therefore, the electrical characteristics of the electronic device using the composite component 1 are improved.
  • the shape of the conductive pillar may be, for example, a cylinder whose bottom surface is the interface with the component electrode 10b, or a prism.
  • the conductive pillar preferably contains a conductive material of the same type as the through silicon via 7 and the component electrode 10b. By including the same kind of conductive material in the conductive pillar, the connection resistance can be further reduced.
  • the Si through silicon via 7 is composed of, for example, Cu, Ag, Au or an alloy thereof as a conductive material.
  • the conductive pillar and the through silicon via 7 are preferably made of Cu as a conductive material.
  • the conductive pillar can be provided on the component electrode 10b of the electronic component 10 before the electronic component layer 9 is arranged on the Si base layer 3.
  • Si through silicon vias 7 are electrically connected to one component electrode 10b, but the present invention is not limited to this.
  • one to three through silicon vias 7 or five or more through silicon vias 7 may be electrically connected to one component electrode 10b.
  • the cross-sectional shape of the component electrode 10b in a plane (XY plane) orthogonal to the stacking direction of the composite component 1 is substantially rectangular.
  • the diameter ⁇ of the through silicon via 7 is the following equation (1).
  • T (Si) indicates the thickness of the Si base layer 3
  • T (A) indicates the thickness of the adhesive layer 11
  • H (C) indicates the height of the component electrode 10b
  • r indicates the height of the component electrode 10b.
  • the diameter of the through silicon via 7 means the diameter of the through silicon via 7 at the interface between the through silicon via 7 and the component electrode 10b.
  • the diameter of the Si through via 7 is the diameter of the Si through via 7 at the interface between the Si through via 7 and the conductive pillar.
  • the height of the component electrode 10b also includes the height of the conductive pillar.
  • the diameter of the circle inscribed in the cross-sectional shape of the component electrode 10b at the interface between the Si penetrating via 7 and the component electrode 10b is the XY cross section of the composite component 1 shown in FIG.
  • the diameter of the circle inscribed in the cross-sectional shape of the component electrode 10b is the diameter of the circle inscribed in the cross-sectional shape of the component electrode 10b at the interface between the conductive pillar and the component electrode 10b.
  • the inscribed circle is a circle that contacts the long side of the substantially rectangular shape at two points.
  • the diameter ⁇ of the through silicon via 7 When the diameter ⁇ of the through silicon via 7 is equal to or greater than the lower limit of the equation (1), the diameter ⁇ of the through silicon via 7 becomes large, so that the parasitic impedance of the through silicon via 7 is reduced and the electrons using the composite component 1 are used. The electrical characteristics of the equipment are improved. Further, when the diameter ⁇ of the through silicon via 7 is not more than the upper limit of the equation (1), the electrical connection between the through silicon via 7 and the component electrode 10b is further improved, and a short circuit can be effectively prevented.
  • the maximum diameter of the extending portion 7b in the XY plane is larger than the maximum diameter of the Si penetrating via main body portion 7a in the XY plane.
  • the maximum diameter of the Si through via 7 is, for example, the diameter of the Si through via 7 at the interface with the rewiring layer 5.
  • the extending portion 7b of the Si penetrating via 7 can have a substantially elliptical cross-sectional shape in the ZX plane as shown in FIG.
  • a preferred embodiment is realized by adjusting the etching rate so that the material constituting the adhesive layer 11 and the material constituting the Si base layer 3 are different in the through hole forming step of the manufacturing method of the composite component 1 described later. can. More specifically, in FIG. 4L, the material constituting the adhesive layer 11 is selected from a material that is easily etched with respect to the material constituting the Si base layer 3. It is preferable that the maximum diameter of the extending portion 7b in the XY plane is larger than the minimum diameter of the Si penetrating via main body portion 7a in the XY plane. In such a case, the parasitic impedance of the through silicon via 7 becomes small, and the electrical characteristics of the electronic device using the composite component 1 are improved.
  • the minimum diameter of the Si penetrating via main body 7a is, for example, the cross-sectional diameter of the Si penetrating via 7 in the XY plane including the interface between the Si base layer 3 and the adhesive layer 11.
  • the interposer electrode layer 15 is a layer that is interposed between the composite component 1 and another electronic component when another electronic component can be mounted on the composite component 1. Further, the interposer electrode layer 15 is a layer that is interposed between the composite component 1 and the electronic device when the composite component 1 is mounted on the electronic device.
  • the interposer electrode layer 15 has an interposer electrode 16 and a dielectric film.
  • the interposer electrode 16 electrically connects the composite component 1 to another electronic component or electronic device, and the dielectric film is required between the composite component 1 and another electronic component or electronic device. It electrically separates the parts.
  • the interposer electrode 16 faces the second main surface 3b of the Si base layer 3.
  • the interposer electrode 16 is, for example, Cu, Ag and Ag, and an alloy containing them, and among these, Cu is preferable.
  • the electrical connection between the interposer electrode 16 and the electronic device is performed by solder bumps.
  • the interposer electrode 16 can have a plating layer made of Ni or Au on the surface in order to cope with the solder bumps.
  • the adhesive layer 11 adheres and fixes the electronic component 10 to the inside of the interposer structure 2. More specifically, the adhesive layer 11 adheres the component electrode 10b of the electronic component 10 and the second main surface 3b of the Si base layer 3.
  • the thickness of the adhesive layer 11 is, for example, 10 ⁇ m or less, preferably 5 ⁇ m or less. In the present embodiment, by providing the insulating layer 13 as described later, the adhesive layer 11 can be thinned to a thickness of 1 to 5 ⁇ m. In the present specification, the thickness of the adhesive layer 11 means the thickness in the Z direction from the upper surface of the component electrode 10b to the second main surface 3b of the Si base layer 3.
  • the thickness of the adhesive layer 11 is 10 ⁇ m or less, the thickness of the composite component 1 becomes thin. As a result, the electronic component using the composite component 1 can be made smaller and thinner. In addition, Rdc (direct current resistance) and thermal resistance are reduced, and the characteristics of the electronic component module are improved.
  • the thickness of the adhesive layer 11 is obtained as follows. A cross section (ZX cross section) of the composite component 1 as shown in FIG. 2 is formed, and an SEM image is taken using a scanning electron microscope. In the SEM image, a plurality of thicknesses of the adhesive layer 11 are measured (measurement number n ⁇ 5). The average value of the obtained plurality of measured values is taken as the thickness of the adhesive layer 11.
  • the insulating layer 13 is arranged between the plurality of component electrodes 10b of the electronic component 10. Therefore, the insulating layer 13 functions as a layer that electrically insulates between the two component electrodes 10b.
  • the insulating layer 13 will be described with reference to FIG. FIG. 3 is an enlarged view of part B of FIG. As shown in FIGS. 2 and 3, the insulating layer 13 is arranged in a recess formed between the two component electrodes 10b. Due to such an arrangement of the insulating layer 13, the step S at the interface between the component electrode 10b and the insulating layer 13 is reduced, and the uneven shape between the component electrodes 10b is flattened.
  • the composite component 1 In the electronic component bonding step of the method for manufacturing the composite component 1 described later, the formation of voids due to insufficient penetration of the adhesive into the recesses is suppressed. As a result, the volume change of the void generated in the curing process of the adhesive, the positional deviation of the electronic component 10 due to the movement of the void, and the through silicon via 7 and the component electrode 10b due to the void entering under the Si penetrating via 7. Poor connection between the two is suppressed. Therefore, the composite component 1 according to the present embodiment can prevent the reliability of the electronic device using the composite component 1 from being lowered.
  • the step S between the upper surface of the insulating layer 13 and the upper surface of the component electrode 10b in the cross section (ZX cross section) parallel to the stacking direction (Z direction) of the interposer structure 2 and the electronic component 10 is preferably 1.0 ⁇ m or less, and more. It is preferably 0.5 ⁇ m or less.
  • the step S is an absolute value of the difference between the height of the upper surface of the insulating layer 13 and the height of the upper surface of the component electrode 10b at the interface SB between the insulating layer 13 and the component electrode 10b as shown in FIG. To say.
  • the composite component 1 according to the present embodiment can further prevent the reliability of the electronic device using the composite component 1 from being lowered.
  • the step S is 1.0 ⁇ m or less, that is, the flatness of the surface formed by the component electrode 10b and the insulating layer 13 (the adhesive surface with the adhesive layer 11) is further improved, so that the adhesive layer 11 is formed. It is not necessary to absorb the step S, and the thickness of the adhesive layer 11 can be reduced. Therefore, the length of the via wiring can be shortened, and the DC resistance Rdc and the thermal resistance become small. Therefore, the composite component 1 according to the present embodiment can further improve the characteristics of the electronic component module. Further, since the thickness of the adhesive layer 11 can be reduced, the composite component 1 according to the present embodiment can be made smaller and thinner.
  • the step S of 1.0 ⁇ m or less can be realized, for example, by simultaneously grinding the insulating layer 13 and the component electrode 10b in the flattening step of the manufacturing method of the composite component 1 described later.
  • the surface roughness Rz of the insulating layer 13 is preferably 1.0 ⁇ m or less, more preferably 0.5 ⁇ m or less.
  • the surface roughness Rz of the insulating layer 13 and the component electrode 10b is preferably 1.0 ⁇ m or less, and more preferably 0.5 ⁇ m or less. In such a case, the flatness of the surface formed by the component electrode 10b and the insulating layer 13 (adhesive surface with the adhesive layer 11) is improved. Therefore, the composite component 1 according to the present embodiment can further prevent the reliability of the electronic device using the composite component 1 from being lowered, and can be further miniaturized and thinned.
  • the surface roughness Rz of the upper surface of the insulating layer 13 can be determined by measuring the surface shape by optical interference in the same manner as the surface roughness Rz of the component electrode 10b.
  • the insulating layer 13 is configured to include an insulating material. Such an insulating material is the same as the insulating material described in the rewiring layer 5.
  • the common component is preferably 80% by weight or more, more preferably 90% by weight or more. It is more preferably 95% by weight or more, and particularly preferably 100% by weight.
  • the common component is 80% by weight or more, the linear expansion coefficient between the materials constituting the rewiring layer 5 and the insulating layer 13 is substantially the same.
  • the composite component 1 according to the present embodiment is distorted due to the difference in the coefficient of linear expansion during heating (for example, heating during manufacturing or operation of the composite component 1) due to the difference in the coefficient of linear expansion, or the entire composite component 1. Warpage is reduced and reliability is improved.
  • the absolute value of the ratio of the difference between the linear expansion coefficient of the insulating layer 13 and the linear expansion coefficient of the rewiring layer 5 is preferably 20% or less, more preferably 10% or less, still more preferably 5% or less. Yes, and particularly preferably 0%.
  • the absolute value of the ratio of the difference between the linear expansion coefficient of the insulating layer 13 and the linear expansion coefficient of the rewiring layer 5 is
  • the coefficient of linear expansion of the insulating layer 13 is the weighted average of the coefficient of linear expansion of each material according to the content of each material.
  • the weighted average is used in the same manner.
  • the rewiring layer 5 is preferably made of an inorganic material, and the insulating layer 13 is made of an organic material.
  • the thin film and fine wiring of the rewiring layer 5 can be realized by making the rewiring layer 5 made of an inorganic material, and the insulating layer 13 can be formed inexpensively by being made of an organic material. Therefore, in the above embodiment, the total cost can be reduced.
  • the rewiring layer 5 is a composite component made of SiO 2 as an inorganic material, and the insulating layer 13 is made of a polyimide resin as an organic material.
  • the rewiring layer 5 is preferably made of an organic material, and the insulating layer 13 is made of an inorganic material.
  • the rewiring layer 5 since the rewiring layer 5 is made of an organic material, it can be formed at low cost, so that the total cost can be reduced.
  • the insulating layer 13 is made of an inorganic material, the thickness can be made thinner than that of the organic material in manufacturing, so that lower RDC and lower ESR can be realized.
  • the rewiring layer 5 is made of a polyimide resin as an organic material, and the insulating layer 13 is made of SiO 2 as an inorganic material.
  • the thickness of the insulating layer 13 is, for example, 1 to 30 ⁇ m.
  • the interposer structure 2 can further have an insulating film, an anti-diffusion film, a seed layer, and a protective layer.
  • the insulating film, the anti-diffusion film and the protective layer may be arranged, for example, between the Si penetrating via main body 7a and the Si base layer 3 and between the extending portion 7b and the adhesive layer 11.
  • the insulating film prevents a short circuit between the through silicon vias 7 shown in FIG. 2, for example.
  • the insulating film contains an insulating substance such as SiO 2 .
  • the anti-diffusion film is a layer that prevents the conductive material constituting the Si penetrating via 7 from diffusing into the Si base layer 3 and the adhesive layer 11, and is, for example, a transition metal such as Ta and a transition metal such as TaN. Contains nitrides.
  • the seed layer is a layer used when the Si through via 7 is formed by electrolytic plating. In the present embodiment, since voids are unlikely to be formed in the vicinity of the connection portion of the Si through vias 7, poor formation of the seed layer before plating of the Si through vias 7 is suppressed. As a result, poor connection between the through silicon via 7 and the component electrode 10b is suppressed.
  • the seed layer is a conductive substance such as Cu.
  • the protective layer is a layer that suppresses surface oxidation of the conductive material constituting the through silicon via 7 and protects the through silicon via 7.
  • the protective layer contains insulating silicon compounds such as SiN and SiCN.
  • the thickness of the seed layer is, for example, 0.01 to 0.20 ⁇ m. Specific examples of the protective layer include SiN (thickness 0.15 ⁇ m) and SiCN (0.02 ⁇ m).
  • the insulating film is, for example, a first insulating film located between the Si through via 7 and the Si base layer 3, and a second insulating film located between the adhesive layer 11 and the Si base layer 3. including.
  • the thickness of the second insulating film is preferably thinner than the thickness of the first insulating film, whereby the diameter of the Si through via 7 in the adhesive layer 11 can be made larger. As a result, the parasitic impedance of the through silicon via 7 becomes smaller, and the electrical characteristics of the electronic device using the composite component 1 are improved.
  • the manufacturing method of the composite part 1 is A filling step of filling an insulating material between the component electrodes 10b of the electronic component 10 and A flattening step of flattening the surfaces of the component electrodes 10b and the insulating material to form an insulating layer 13 between the component electrodes 10b.
  • the manufacturing method of the composite component 1 can provide a composite component capable of preventing a decrease in reliability of an electronic device using the composite component 1.
  • the uneven shape between the component electrodes 10b is flattened. This suppresses the formation of voids due to insufficient penetration of the adhesive into the recesses in the electronic component bonding step.
  • the manufacturing method of the composite component 1 can provide a composite component capable of preventing a decrease in reliability of an electronic device using the composite component 1.
  • the manufacturing method of the composite part 1 is further described.
  • the process of forming the interposer electrode 16 for forming the interposer electrode 16 and the process of forming the interposer electrode 16 It may include a dicing step of individualizing by dicing.
  • the manufacturing method of the composite component 1 according to the first embodiment includes a filling step, a flattening step, a Si base layer preparation step, an electronic component bonding step, an electronic component thinning step, and a Si support bonding step. It includes a Si base layer thinning step, a dielectric film forming step, a through hole forming step, a Si penetrating via forming step, a rewiring layer forming step, an interposer electrode forming step, and a dicing step.
  • a mother aggregate in which the composite component 1 is integrated is produced from the filling step to the interposer electrode forming step.
  • an insulating material is filled between the component electrodes 10b of the electronic component 10.
  • a solution containing the organic insulating material and a solvent is applied by a spin coating method to form a coating film.
  • the lowest portion of the coating film is set to be higher than the highest portion of the component electrode 10b. That is, the coating film is formed so that all of the plurality of component electrodes 10b are completely embedded in the coating film.
  • the coating layer is dried to form the insulating layer 13.
  • the insulating layer 13 before the flattening step preferably completely covers the component electrode 10b.
  • the insulating layer 13 made of the inorganic insulating material for example, a raw material containing an element constituting the inorganic insulating material is formed by a vapor deposition (CVD) method.
  • CVD vapor deposition
  • a metal layer can be formed on the surface of the component electrode 10b by plating and sputtering to increase the thickness of the component electrode 10b. Since the component electrode 10b and the insulating layer 13 are ground and thinned in the subsequent flattening step, the grinding amount can be increased by increasing the thickness of the component electrode 10b.
  • the material constituting the metal layer is a conductive material having low electric resistance, and is, for example, Cu, Al, Ni, Au, and the like.
  • the surfaces of the component electrodes 10b and the insulating material are flattened to form an insulating layer 13 between the component electrodes 10b.
  • a surface planer and a grinder are used to grind the component electrode 10b and the insulating layer 13 to flatten the insulating layer 13 and expose and flatten the component electrode 10b.
  • the size of the step S and the surface roughness Rz of the upper surface of the component electrode 10b and the upper surface of the insulating layer 13 can be adjusted by the grinding conditions.
  • Si base layer preparation process In the Si base layer preparation step, a Si wafer is prepared as the Si base layer 3.
  • the shape of the Si wafer can be a cylindrical shape, but is not limited to this.
  • the thickness of the Si wafer is, for example, 755 ⁇ m (Si wafer diameter ⁇ 300 mm), 725 ⁇ m ( ⁇ 200 mm), 625 ⁇ m ( ⁇ 150 mm), and 525 ⁇ m ( ⁇ 100 mm).
  • the Si base layer preparation step may be carried out before the filling step.
  • the adhesive layer 11 is formed on the Si base layer 3, and the electronic component is placed on the Si base layer 3 so that the component electrode 10b and the insulating layer 13 face the Si base layer 3 via the adhesive layer 11. 10 is glued. An adhesive is applied on the Si base layer 3, and an electronic component 10 is placed on the adhesive to cure the adhesive. As a result, the electronic component 10 is adhered onto the Si base layer 3 to form the adhesive layer 11. As described above, in the present embodiment, the electronic component 10 is the electronic component layer 9. Specifically, as shown in FIG. 4C, the adhesive coating film 12 is formed on the second main surface 3b of the Si base layer 3. As a result, a coating film-forming Si base layer is produced.
  • the coating method is, for example, spin coating. It is preferable to control the thickness of the coating film 12 so that it is in the range of the thickness of the component electrode 10b of the electronic component 10 to 10 ⁇ m for coating.
  • the adhesive is, for example, a thermosetting resin.
  • a thermosetting resin is, for example, a thermosetting resin containing benzocyclobutene (BCB) as a repeating unit, for example, 1,3-divinyl-1,1,3,3-tetramethyldisiloxane-bis-benzocyclobutene. It can be obtained by polymerizing (DVS-bis-BCB).
  • BCB benzocyclobutene
  • CYCLOTENE manufactured by Dow Chemical.
  • a conductive pillar may be provided on the component electrode 10b of the electronic component 10 before the electronic component 10 is arranged on the Si base layer 3.
  • the electronic component 10 is placed at a predetermined position on the coating film 12 by using a device equipped with a vacuum chamber. Specifically, a wafer in which a plurality of electronic components 10 are integrated (electronic component integrated wafer) is bonded to the coating film-forming Si base layer 3. Pressure is applied in both directions along the stacking direction of the electronic components 10 to heat them. Specifically, the coating film-forming Si base layer 3 is set on the lower stage in the vacuum chamber of the apparatus. The electronic component 10 is evacuated to the upper stage in the vacuum chamber so that the component electrode 10b of the electronic component 10 faces the coating film 12.
  • the recognition mark of the Si base layer 3 is used.
  • the electronic component 10 is arranged on the coating film 12 side of the coating film forming Si base layer. Pressure is applied in both directions along the direction in which the upper and lower stages face each other to heat the stage.
  • the electronic component integrated wafer is bonded onto the Si base layer 3 so that the component electrodes 10b and the insulating layer 13 face the Si base layer 3 via the adhesive layer 11.
  • the surface corresponding to the bonding surface of the electronic component integrated wafer is a surface formed by the component electrode 10b and the insulating layer 13, and has flatness by the flattening step described above.
  • the coating film formed on the Si base layer is likely to be bonded along the flat surface shape of the bonding surface of the wafer.
  • the adhesive of the coating film does not sufficiently follow the shape of the bonding surface, and air enters to prevent the formation of voids.
  • Heating is performed on the Si base layer 3 (Si wafer / adhesive / electronic component) in which the electronic component 10 is bonded with an adhesive using, for example, a hot plate heated to 250 ° C. or a hot air circulation oven. Heat the set for 1 hour. As a result, the adhesive is cured and the adhesive layer 11 is formed.
  • the coating film 12 can be pre-cured (adhesive soft cure) after bonding and before the adhesive is cured. Pre-curing is carried out by heating the bonded Si base layer 3 for 15 minutes using, for example, a hot plate heated to 150 ° C. By pre-curing, vacuum voids can be removed in the adhesive layer 11.
  • the Si base layer 3 can be treated before and after the formation of the coating film 12.
  • the pretreatment is, for example, a cleaning treatment and an adhesion improving treatment.
  • the cleaning treatment cleans the second main surface 3b of the Si base layer 3 to remove contaminants.
  • an adhesion improving agent for example, "AP3000" manufactured by DOW
  • the post-treatment is, for example, a preheating (soft bake) treatment. After the coating film 12 is formed, preheating is performed to stabilize the coating film 12.
  • the coating film 12 is heated for about 60 seconds using a hot plate heated to 80 ° C. to 150 ° C. Further, a recognition mark can be formed on the Si base layer 3. The recognition mark is used for aligning the Si base layer 3 and the electronic component 10 when the electronic component 10 is adhered to the Si base layer 3 in the subsequent step.
  • Electrodes thinning process As shown in FIG. 4E, in the electronic component thinning step, for example, a back grinder is used to grind and thin the electronic component 10. In the electronic component thinning step, the surface of the electronic component 10 on which the component electrode 10b is not arranged is ground. The amount of grinding is preferably as large as possible, but the internal functional portion of the electronic component 10 is not damaged. Functional parts are, for example, dielectrics and electrodes in the case of capacitors and wiring in the case of inductors.
  • the thickness of the electronic component layer 9 after thinning is, for example, 50 to 150 ⁇ m.
  • a flattening process can be performed as a final finish.
  • the flattening treatment includes, for example, dry polishing and CMP (Chemical Mechanical Polishing).
  • CMP Chemical Mechanical Polishing
  • TTV Total Thickness Variation
  • the polished surface of the electronic component 10 subjected to the flattening treatment is 2 ⁇ m or less with respect to the thickness of the adhesive layer 11 formed in the subsequent step of 5 ⁇ m.
  • the TTV of the polished surface of the electronic component 10 becomes 1.5 ⁇ m.
  • Si support bonding process In the Si support bonding step, as shown in FIG. 4F, the Si support 19 is bonded on the electronic component 10 bonded on the Si base layer 3. Specifically, the Si wafer described in the Si base layer preparation step is separately prepared as the Si support 19. Next, the adhesive coating film 12 is formed on the Si support 19 by the method described in the electronic component bonding step. After that, the electronic component 10 is attached onto the Si support 19 so that the ground surface (fourth main surface 10d) of the electronic component 10 is in contact with the coating film 12, and pressure is applied to heat the electronic component 10. As a result, the Si support 19 is formed on the ground surface of the electronic component 10. The purpose of providing the Si support 19 is to prevent the occurrence of harmful effects (more specifically, a decrease in strength, etc.) due to the thinning of the layer in the manufacturing process in the subsequent Si base layer thinning step. ..
  • the Si support 19 can be thinned before bonding from the viewpoint of improving workability, if necessary. This is to form a dielectric film using a semiconductor device device in a subsequent step.
  • the Si wafer ⁇ 300 mm, general thickness 775 ⁇ m
  • the Si support 19 is thinned to about 625 ⁇ m.
  • Si base layer thinning process In the Si base layer thinning step, as shown in FIG. 4G, the Si base layer 3 facing the Si support 19 is thinned via the electronic component 10. Specifically, the Si base layer 3 is ground by the same method as the electronic component thinning process to thin the Si base layer 3 and flatten the ground surface. In the Si base layer thinning step, since the Si base layer 3 is supported on the Si support 19 and thinned, the Si base layer 3 can be effectively thinned. As a result, the method for manufacturing the composite component 1 according to the present embodiment is excellent in the electronic component module, and can manufacture the composite component 1 which is thinner or smaller.
  • the amount of grinding is as large as possible within a range in which a certain strength can be maintained, for example, in order to prevent the above-mentioned adverse effects.
  • the thickness of the Si base layer 3 after thinning is preferably 3 ⁇ m or more.
  • the thickness of the Si base layer 3 after thinning is more preferably 5 ⁇ m or more, still more preferably 10 ⁇ m or more when the flatness of the polished surface is 2 ⁇ m in consideration of the variation in flattening of the polished surface.
  • a dielectric film 21 having a desired pattern is formed on the Si base layer 3.
  • a dielectric film (thickness 0.1 to 0.2 ⁇ m) 21 is formed on the entire surface of the Si base layer 3 as shown in FIG. 4H. do.
  • the dielectric film 21 may form one or more layers. For example, when forming the four-layer dielectric film 21, SiO 2 : 0.25 ⁇ m / Si 3 N 4 : 0.1 ⁇ m / SiO 2 : 0.25 ⁇ m / Si 3 N 4 0. It can be 1 ⁇ m.
  • FIGS. 4H to 4N are enlarged as compared with FIGS. 4A to 4G. 4H to 4N show a portion corresponding to the C portion of FIG. 4G.
  • the dielectric film 21 is then patterned using a photolithography method, as shown in FIG. 4I.
  • the liquid resist is spin-coated to form the photoresist film 23 on the entire surface of the dielectric film 21.
  • the photoresist film 23 is exposed through a mask corresponding to the desired pattern.
  • the exposed photoresist film 23 is developed.
  • the dielectric film 21 of the photoresist film 23 is selectively removed by using RIE (Reactive Ion Etching). For example, when the above-mentioned four-layer dielectric film is formed, two layers on the surface side of the dielectric film 21 (the surface side of the dielectric film facing the Si base layer 3 side) are selectively removed. After that, the photoresist film 23 is peeled off.
  • the dielectric film 21 having the desired pattern shown in FIG. 4J is formed on the Si base layer 3.
  • the dielectric film 21 functions as an insulating film that electrically insulates between the two through silicon vias 7 shown in FIG.
  • the first main surface 3a of the Si base layer 3 may further have a mark layer.
  • the mark layer can be detected by an IR camera and aligned in the photolithography method.
  • the through hole 25 is formed in the Si base layer 3 and the adhesive layer 11 by etching.
  • the photoresist film 23 is formed on the entire surface.
  • the photoresist film 23 is exposed through the mask corresponding to the pattern of the Si through vias 7.
  • the exposed photoresist film 23 is developed to form a photoresist film 23 having a predetermined pattern as shown in FIG. 4K.
  • the Si base layer 3 and the adhesive layer 11 existing in the Z direction from the opening 29 of the photoresist film 23 are selectively removed (etched). Etching is performed using, for example, RIE.
  • the through hole 25 is formed, and the component electrode 10b (a part of the upper surface of the component electrode 10b) is exposed.
  • the through hole 25 has an elliptical shape in the adhesive layer 11. This is because the material constituting the adhesive layer 11 is more easily etched than the material constituting the Si base layer 3. As a result, an elliptical extending portion 7b is formed in the subsequent Si through silicon via forming step. After forming the through hole 25, the photoresist film 23 is removed.
  • the through-hole forming means of the present disclosure includes etching such as, for example, RIE, but does not include laser irradiation. If etching such as RIE is used as the through hole forming means, the flatness of the upper surface of the component electrode 10b exposed from the formed through hole 25 is maintained. As a result, the component electrode 10b can form a good bond with the Si through via 7 formed in the subsequent Si through via forming step, and the reliability of the electrical connection can be enhanced. On the other hand, when laser irradiation is used as the through hole forming means, excessive energy may be applied to the upper surface of the component electrode 10b exposed from the through hole 25.
  • etching such as, for example, RIE
  • laser irradiation is used as the through hole forming means, excessive energy may be applied to the upper surface of the component electrode 10b exposed from the through hole 25.
  • the upper surface of the component electrode 10b is melted, and the surface roughness of the upper surface of the component electrode 10b is reduced. Since the flatness of the upper surface of the component electrode 10b is reduced, the component electrode 10b cannot form a good bond with the through silicon via 7, and the reliability of the electrical connection is reduced.
  • the Si penetrating via forming step As shown in FIG. 4M, the Si penetrating via 7 is formed in the through hole 25.
  • the Si through vias 7 are formed in the through holes 25 by electrolytic plating (more specifically, electrolytic Cu plating).
  • the Si penetrating via forming step may further include an insulating film forming step, a diffusion prevention film forming step, a protective layer forming step, and a seed layer forming step before forming the Si penetrating via 7.
  • the insulating film forming step an insulating film is formed on the surface (inner wall surface) where the Si base layer 3 is exposed in the through hole 25 shown in FIG. 4L before the formation of the Si through via 7.
  • a diffusion prevention film is formed on the insulating film.
  • the protective layer forming step forms a protective layer on the diffusion prevention film.
  • the protective layer functions as a protective layer for the conductive material (more specifically, Cu or the like) constituting the through silicon via 7, and suppresses surface oxidation of the conductive material.
  • the seed layer is a layer through which electricity flows when the Si through via 7 is formed by the electrolytic plating method.
  • the seed layer is a conductive substance such as Cu.
  • the Si penetrating via forming step may include a flattening step after forming the Si penetrating via 7. In the flattening step, for example, CMP is used to flatten the top surface of the through silicon via 7.
  • the rewiring layer forming step As shown in FIGS. 4M and 4N, the dielectric film and the wiring 27 having a predetermined pattern are formed by the above-mentioned photolithography method and etching to form the rewiring layer 5. Further, in the interposer electrode forming step, the Si support 19 and the adhesive layer 11 are removed to form the interposer electrode 16. In the rewiring layer forming step, instead of removing the Si support 19 and the adhesive layer 11, the Si support 19 may be thinned. In the thinning process, for example, the Si support 19 is ground to make the thickness of the Si support 19 the same as that of the Si base layer 3.
  • the Si support 19 and the Si base layer 3 are substantially plane-symmetrical with respect to the electronic component layer 9. As a result, the warp of the composite component 1 is further reduced.
  • the dielectric film 21 formed in FIGS. 4H to 4J and the wiring 27 formed in FIG. 4M are incorporated and depicted in the rewiring layer 5.
  • Example 1 The composite part 1 shown in FIG. 2 was manufactured according to the above-mentioned manufacturing method of the composite part 1. Specifically, an insulating layer 13 made of an organic insulating material (polyimide) was formed so as to cover the component electrode 10b of the electronic component 10. The insulating layer 13 and the component electrode 10b were ground to flatten the insulating layer 13 and expose and flatten the component electrode 10b. The surface roughness Rz of the upper surfaces of the formed insulating layer 13 and the component electrode 10b was 0.3 ⁇ m.
  • an insulating layer 13 made of an organic insulating material (polyimide) was formed so as to cover the component electrode 10b of the electronic component 10.
  • the insulating layer 13 and the component electrode 10b were ground to flatten the insulating layer 13 and expose and flatten the component electrode 10b.
  • the surface roughness Rz of the upper surfaces of the formed insulating layer 13 and the component electrode 10b was 0.3 ⁇ m.
  • the adhesive layer 11 was formed using an adhesive (“CYCLOTENE” manufactured by Dow Chemical Co., Ltd.), and the electronic component 10 was adhered onto the Si base layer 3.
  • the thickness of the formed adhesive layer 11 was 3 ⁇ m.
  • the thickness of the component electrode 10b of the electronic component 10 was 2 ⁇ m.
  • the electronic component 10 was ground to make the thickness of the electronic component 10 100 ⁇ m.
  • the Si support 19 was attached onto the thinned electronic component 10, and the Si base layer 3 was ground to make it thinner.
  • the thickness of the thinned Si base layer 3 was 10 ⁇ m.
  • the dielectric film 21 having a predetermined pattern was formed on the thinned Si base layer 3.
  • the photoresist film 23 was formed on the Si base layer 3, and the through holes 25 were formed on the Si base layer 3 and the adhesive layer 11 by RIE.
  • An insulating film, an anti-diffusion film, and a seed layer were sequentially formed on the inner walls of the Si base layer 3 and the adhesive layer 11 in the through hole 25.
  • the Si base layer 3 and the adhesive layer 11 existing in the Z direction were selectively removed from the opening 29 of the photoresist film 23 by using the Cu dual damascene method. As a result, a part of the upper surface of the component electrode 10b was exposed through the through hole 25.
  • a through silicon via 7 was formed by Cu electrolytic plating. As a result, a through silicon via 7 connected to the component electrode 10b was formed.
  • the formed Si through via 7 had a diameter of 10 ⁇ m.
  • the thickness of the extending portion 7b was 3 ⁇ m, and the cross-sectional shape (shape in the ZX cross section) of the extending portion 7b was elliptical.
  • Five rewiring layers 5 were formed on the Si base layer 3.
  • the dielectric film of the rewiring layer 5 was made of an organic insulating material (polyimide).
  • the ratio of the common component among the components constituting the rewiring layer 5 and the insulating layer 13 was 100% by weight.
  • the thickness of the rewiring layer 5 was 2.5 ⁇ m (0.5 ⁇ m ⁇ 5).
  • the wiring from the rewiring layer 5 to the component electrode 10b was composed of only the Si through vias 7.
  • FIG. 8 is an enlarged cross-sectional view of the composite component 1 of the first embodiment, and corresponds to FIG. 3 showing the composite component 1 of the first embodiment.
  • the step S between the upper surface of the insulating layer 13 and the upper surface of the component electrode 10b was 0.3 ⁇ m, and the upper surface of the component electrode 10b was slightly higher than that of the insulating layer 13.
  • the upper surface of the component electrode 10b is shown by a substantially straight line and has high flatness.
  • the upper surface of the insulating layer 13 shown by the virtual line also had high flatness.
  • the crystal grain size of the component electrode 10b was calculated based on the number of intersections of JIS G0551: 2020 3.4, P (intersection).
  • a method for measuring the crystal grain size will be specifically described with reference to FIG. 9 (a) to 9 (c) are enlarged cross-sectional views of the composite component 1 of the first embodiment, and correspond to the enlarged view of the F portion of FIG.
  • the crystal grain size on the contact side of the component electrode 10b was measured.
  • a test line SL 1 was created in a cross section (ZX cross section) parallel to the stacking direction (Z direction) of the composite component 1.
  • the test line SL 1 is a straight line provided so as to be in contact with the crystal grain boundaries on the contact side of the component electrode 10b, is parallel to the X direction, and is an interface between the component electrode 10b and the Si penetrating via 7. It is almost parallel to.
  • the test line SL 1 was located 0.5 ⁇ m toward the component electrode 10b with respect to the contact surface between the component electrode 10b and the through silicon via 7.
  • the line length LT used in the measurement is the width of the image parallel to the X direction in FIG. 9A.
  • the layer located between the component electrode 10b and the electronic component main body 10a is UBM.
  • the test line SL 2 was located about 0.5 ⁇ m toward the component electrode 10b with respect to the contact surface between the component electrode 10b and the UBM.
  • the test line SL 2 is the distance from the point where the UBM is most convex toward the component electrode 10b (upper side in the X direction) at the interface between the component electrode 10b and the UBM shown in FIGS. 9A to 9C. Was 0.5 ⁇ m.
  • the test line SL 2 was a straight line parallel to the X direction and substantially parallel to the interface between the component electrode 10b and the through silicon via 7. Comparing the sizes of the obtained crystal particle sizes, it was found that the crystal particle size (0.5 ⁇ m) on the contact side of the component electrode 10b was smaller than the crystal particle size (1.8 ⁇ m) on the opposite side of the component electrode 10b. ..
  • Example 2 was produced by the same method as in Example 1 except that the insulating layer 13 and the rewiring layer 5 were made of an inorganic insulating material (SiO 2 ).
  • the size of the composite component 1 of the second embodiment was substantially the same as that of the composite component of the first embodiment except that the thicknesses of the insulating layer 13 and the rewiring layer 5 were reduced.
  • Example 3 was produced by the same method as in Example 1 except that the rewiring layer 5 was made of an inorganic insulating material (SiO 2 ).
  • the size of the composite component 1 of the third embodiment was substantially the same as that of the composite component of the first embodiment except that the thickness of the rewiring layer 5 was reduced.
  • Example 4 was produced by the same method as in Example 1 except that the insulating layer 13 was made of an inorganic insulating material (SiO 2 ).
  • the size of the composite component 1 of the fourth embodiment was substantially the same as that of the composite component of the first embodiment in which the thickness of the insulating layer 13 was reduced.
  • FIG. 5 is a cross-sectional view showing a second embodiment of the composite component 1A.
  • FIG. 6 is a partially enlarged view of FIG. 5 (enlarged view of part D).
  • the second embodiment is different from the first embodiment in that the electronic component layer 9 is composed of the electronic component 10A and the resin 10e that integrates the electronic component 10A. This different configuration will be described below.
  • the same reference numerals as those in the first embodiment have the same configuration as those in the first embodiment, and thus the description thereof will be omitted.
  • the electronic component layer 9 is composed of the electronic component 10A and the resin 10e that integrates the electronic component 10A. That is, the composite component 1A of the second embodiment includes the electronic component layer 9 composed of the electronic component 10A and the resin 10e integrated with the electronic component 10A.
  • the composite component 1A of the second embodiment is an electronic component (more specifically, a general-purpose electronic component) whose dimensions do not match the Si base layer 3 because the electronic component 10A can be integrated with the resin 10e. But it can be implemented. This makes it possible to use low-cost, high-performance electronic components. In addition, it is possible to design with a high degree of freedom, and it is possible to combine electronic components according to the application.
  • the electronic component layer 9 includes, but is not limited to, one type of electronic component 10A.
  • the electronic component layer 9 may include two or more electronic components 10A of at least one type.
  • the resin 10e is an epoxy resin, and the resin 10e preferably further contains a SiO 2 filler dispersed in the resin 10e.
  • the coefficient of linear expansion of the electronic component layer 9 in which the electronic component 10A is integrated with the resin 10e can be brought close to the coefficient of linear expansion of the Si base layer 3.
  • the method for manufacturing the composite part 1A according to the second embodiment is as follows.
  • the manufacturing method of the composite part 1A is further described.
  • the rewiring layer forming step for forming the rewiring layer 5 and the rewiring layer forming step The process of forming the interposer electrode 16 for forming the interposer electrode 16 and the process of forming the interposer electrode 16 It may include a dicing step of individualizing by dicing.
  • FIGS. 7A to 7N are diagrams for explaining a method of manufacturing the composite component 1A.
  • the manufacturing method of the composite component 1A according to the second embodiment includes a filling step, a flattening step, a Si base layer preparation step, an electronic component bonding step, an electronic component encapsulation step, and an electronic component layer thinning step.
  • an insulating material is filled between the component electrodes 10b of the electronic component 10A.
  • an insulating material is filled between the component electrodes 10b so as to completely cover the component electrodes 10b.
  • the insulating layer 13 made of the insulating material is formed.
  • the surfaces of the component electrodes 10b and the insulating material are flattened to form an insulating layer 13 between the component electrodes 10b.
  • Si base layer preparation process, electronic component bonding process An adhesive coating film 12 is formed on the Si base layer 3 in the same manner as in FIG. 4C.
  • the electronic component 10A is mounted at a predetermined position on the coating film 12 by using the mounting device of the electronic component 10A. Pressure is applied in both directions along the stacking direction of the Si base layer 3 to heat it. Specifically, the electronic component 10A is vacuum-sucked using the head of the mounting device.
  • the electronic component 10A is arranged so that the electronic component 10A faces the coating surface of the component electrode 10b and is aligned with the electronic component 10A.
  • the Si base layer 3 in which the electronic component 10A is arranged is heated.
  • the adhesive is cured to form the adhesive layer 11 on the Si base layer 3, and the electronic component 10A is adhered on the Si base layer 3.
  • the component electrode 10b and the insulating layer 13 face the Si base layer 3 via the adhesive layer 11.
  • pressure may be applied in both directions along the stacking direction of the Si base layer 3.
  • the electronic component 10A adhered on the Si base layer 3 is sealed with a resin (sealing resin) 10e.
  • a resin sealing resin
  • the integrated electronic component layer 9 is formed.
  • a liquid resin is applied onto the Si base layer 3 on which the electronic component 10A is mounted by using a dispenser.
  • the applied resin is molded using a compression molding device.
  • a hot air circulation oven is used to cure the resin.
  • the heat treatment conditions in the cure are, for example, 150 ° C. for 1 hour.
  • the electronic component layer 9 is formed.
  • FIG. 7E the electronic component layer 9 is thinned.
  • the electronic component layer 9 (specifically, the electronic component 10A and the resin 10e) is ground to be thinned and flattened by using a back grinder of a Si wafer.
  • the electronic component 10A can be ground and thinned to such an extent that the internal functional portion of the electronic component 10A is not damaged.
  • the Si support forming step to the interposer electrode forming step shown in FIGS. 7F to 7N after the electronic component layer thinning step can be carried out in the same manner as the steps shown in FIGS. 4F to 4N, respectively.
  • FIGS. 7H to 7N are enlarged as compared with FIGS. 7A to 7G. 7H to 7N show a portion corresponding to the E portion of FIG. 7G.
  • the manufacturing conditions in the first and second embodiments are as long as the insulating layer 13 is formed between the component electrodes 10b of the electronic components 10 and 10A and the effect of the present disclosure is exhibited. Not limited.
  • the present disclosure is not limited to the first and second embodiments, and can be carried out in various embodiments as long as the gist of the present disclosure is not changed.
  • the configuration shown in the first and second embodiments is an example and is not particularly limited, and various changes can be made without substantially deviating from the effects of the present disclosure.
  • the matters described in the first and second embodiments can be combined as appropriate.
  • the configuration described in the first embodiment and the configuration described in the second embodiment can be combined.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

複合部品は、インターポーザ構造と、電子部品とを備えている。前記インターポーザ構造は、互いに対向する第1主面および第2主面を有するSiベース層と、前記第1主面上に形成されている再配線層と、該再配線層と電気的に接続し前記Siベース層内を貫通するSi貫通ビアと、前記第2主面と対向するインターポーザ電極と、接着層および絶縁層とを有する。前記電子部品は、前記Si貫通ビアに接続された部品電極を有し、前記インターポーザ電極と前記Siベース層との間に設けられている。前記絶縁層は、前記電子部品の前記部品電極間に配置されている。前記電子部品は、前記部品電極と前記絶縁層を配置する面とが前記接着層を介して前記Siベース層の前記第2主面に接着されている。

Description

複合部品およびその製造方法
 本発明は、複合部品およびその製造方法に関する。
 従来、電子部品を回路基板に実装した複合部品としては、例えば、特開2017-17238号公報(特許文献1)の図1に記載の半導体装置がある。この半導体装置は、その一方の側に絶縁材料層を有している。この絶縁材料層には外部電極が設けられており、その絶縁材料層の外部電極の実装面の背面側には、接着剤を介して半導体素子が、素子回路面および該素子回路面に配置された電極を上にして搭載されている。半導体素子およびそれらの周辺は第2の絶縁材料層によって封止されている。第1の絶縁材料層および第2の絶縁材料層に付随するように銅または銅合金からなる金属薄膜配線層が設けられている。前記金属薄膜配線層の任意の配線層間、および前記金属薄膜配線層と前記半導体素子および前記電極とは金属ビアによって電気的に接続されている。
特開2017-17238号公報
 ところで、上記のような複合部品では、次の問題があることが分かった。すなわち、樹脂絶縁層にレーザで穴開けする際には、レーザ光が部品電極に到達する時間を設定する。設定した特定の時間でレーザ照射を停止するが、部品電極厚みがばらついているため、一部の電極表面は荒らされてしまう。その結果、電極とめっきとの接続信頼性が低下する。さらには、基板(電子部品)面上に樹脂絶縁層をスピンコート法等で形成するが、樹脂絶縁層内にボイド(空隙)が発生する虞がある。
 そこで、本開示の目的は、電気的接続性の低下を抑制し、複合部品を使用する電子機器の信頼性を向上させる複合部品を提供することにある。
 本発明者は、上記課題を解決するために鋭意検討し、樹脂絶縁層内に形成されたボイドが接着剤硬化工程において体積変化や移動する際に、部品の位置ズレが発生することが分かった。これにより電子部品間の電気的な接続性の低下を招いているとの知見を得た。このような技術的知見に基づき、電子部品の部品電極間に絶縁層を配置することにより、上記接続部周辺におけるボイドの形成を抑制し、金属ビアとの接続性を向上させる本開示を想到するに至った。すなわち、本開示は、以下の実施形態を含む。
 前記課題を解決するため、本開示の一態様である複合部品は、
 互いに対向する第1主面および第2主面を有するSiベース層と、前記第1主面上に形成されている再配線層と、該再配線層と電気的に接続し前記Siベース層内を貫通するSi貫通ビアと、前記第2主面と対向するインターポーザ電極と、接着層および絶縁層とを有するインターポーザ構造と、
 前記Si貫通ビアに接続された部品電極を有し、前記インターポーザ電極と前記Siベース層との間に設けられた電子部品と
を備えた複合部品であって、
 前記絶縁層は、前記電子部品の前記部品電極間に配置され、
 前記電子部品は、前記部品電極と前記絶縁層を配置する面とが前記接着層を介して前記Siベース層の前記第2主面に接着されている。
 前記実施形態によれば、部品電極間の凹部に絶縁層が配置されるため、部品電極間の凹凸形状が平坦化する。これにより、複合部品の製造の接着層形成において、接着剤が凹部に十分に入り込まないことに起因するボイドの形成が抑制される。その結果、接着剤の硬化工程で発生するボイドの体積変化や、移動による電子部品の位置ズレや、ボイドがSi貫通ビア下に入り込むことによるSi貫通ビアと部品電極との間の接続不良が抑制される。よって、本実施形態に係る複合部品は、複合部品を使用する電子機器の信頼性の低下を防止することができる。また、Siベース層付近において電子部品を最短距離に電気的接続することができるため、複合部品の低ESRを実現できる。
 また、複合部品の一実施形態では、
 前記インターポーザ構造および前記電子部品の積層方向に平行な断面における前記部品電極と前記絶縁層との界面の段差が1.0μm以下である。
 前記実施形態によれば、部品電極と絶縁層との界面における段差は1.0μmである。このように部品電極と絶縁層とで形成される面の平坦性が向上するため、接着層が段差を吸収する必要が実質的になく接着層の厚みを薄くできる。このため、ビア配線の長さを短くすることができ、直流抵抗Rdcおよび熱抵抗が小さくなる。よって、本実施形態に係る複合部品は、電子部品モジュールの特性を向上させることができる。また、接着層の厚みを薄くできるため、本実施形態に係る複合部品を小型化、薄型化することができる。
 また、複合部品の一実施形態では、
 前記部品電極および前記絶縁層の表面粗さRzが1.0μm以下である。
 前記実施形態によれば、部品電極および絶縁層の表面粗さRzが1.0μm以下である。このため、部品電極と絶縁層とで形成する面の平坦性が向上する。接着層の厚みを薄くできるため、Rdcおよび熱抵抗が小さくなる。よって、本実施形態に係る複合部品は、電子部品モジュールの特性を向上させることができる。また、本実施形態に係る複合部品を小型化、薄型化することができる。
 また、複合部品の一実施形態では、
 前記接着層の厚みは、10μm以下である。
 前記実施形態によれば、接着層の厚みを上記範囲とすることにより、複合部品の厚みが薄くなる。これにより、複合部品を小型化、薄型化することができる。また、Rdc(直流抵抗)、熱抵抗が小さくなり、電子部品モジュールの特性が向上する。
 また、複合部品の一実施形態では、
 前記再配線層および前記絶縁層を構成する成分のうち、共通する成分が80重量%以上である。
 前記実施形態によれば、再配線層および絶縁層を構成する成分の大部分が共通するため、再配線層および絶縁層を構成する材質間の線膨張係数がほぼ同じとなる。よって、本実施形態に係る複合部品は、線膨張係数差に起因する加熱時の複合部品全体の信頼性が向上する。
 また、複合部品の一実施形態では、
 前記再配線層は、無機材料から構成され、
 前記絶縁層は、有機材料から構成される。
 前記実施形態によれば、再配線層が無機材料から構成されることにより再配線層の薄膜および微細配線を実現でき、かつ絶縁層が有機材料から構成されることにより安価に形成することができる。このため、前記実施形態では、トータルコストを低減できる。
 また、複合部品の一実施形態では、
 前記再配線層は、有機材料から構成され、
 前記絶縁層は、無機材料から構成される。
 前記実施形態によれば、再配線層が有機材料から構成されることにより安価に形成することができるため、トータルコストを低減できる。また、絶縁層が無機材料から構成されることにより、製造上、厚みを有機材料より薄くできるため、さらに低RDC、低ESRを実現できる。
 また、複合部品の一実施形態では、
 前記インターポーザ構造および前記電子部品の積層方向に平行な断面において、前記部品電極の結晶粒は、前記部品電極が前記Si貫通ビアと接触する側からその反対側にかけて大きくなっている。
 前記実施形態によれば、部品電極の結晶粒はSi貫通ビアと接触する側で相対的に小さくなっているため、接触側での結晶粒界が占める断面積が相対的に大きい。よって、本実施形態に係る複合部品は、部品電極のSi貫通ビアとの接合性を向上させることができる。
 また、複合部品の製造方法の一実施形態では、
 電子部品の部品電極間に絶縁材料を充填する充填工程と、
 前記部品電極および前記絶縁材料の表面を平坦化処理し、前記部品電極間に絶縁層を形成する平坦化工程と、
 Siベース層上に接着層を形成し、前記部品電極および前記絶縁層が前記接着層を介して前記Siベース層に対向するように前記Siベース層上に前記電子部品を接着する電子部品接着工程と
 前記Siベース層および前記接着層にエッチングにより貫通孔を形成して前記電子部品の前記部品電極を露出させる貫通孔形成工程と、
 電解めっきにより前記貫通孔にSi貫通ビアを形成するSi貫通ビア形成工程と
を含んで成る。
 前記実施形態によれば、充填工程および平坦化工程において部品電極間の凹部に絶縁層を配置するため、部品電極間の凹凸形状が平坦化する。これにより、電子部品接着工程において、接着剤が凹部に十分に入り込まないことに起因するボイドの形成が抑制される。その結果、接着剤の硬化工程で発生するボイドの体積変化や、移動による部品位置ズレや、ボイドがSi貫通ビア下に入り込むことによるSi貫通ビアと部品電極との間の接続不良が抑制される。よって、本実施形態に係る複合部品の製造方法は、信頼性の低下を防止できる複合部品を提供することができる。
 また、複合部品の製造方法の一実施形態では、
 前記Siベース層上に接着した前記電子部品上に、Siサポートを貼合するSiサポート貼合工程と、
 前記電子部品を介して前記Siサポートと対向する前記Siベース層を薄化するSiベース層薄化工程と
をさらに含んで成る。
 前記実施形態によれば、Siベース層をSiサポートで担持して薄化するため、Siベース層を薄くすることが可能となる。よって、本実施形態に係る製造方法は、電子部品モジュール特性に優れ、かつ薄型化や小型化した複合部品を製造することができる。
 また、複合部品の製造方法の一実施形態では、
 前記Siベース層上に接着した前記電子部品を、樹脂で封止して一体化した電子部品層を形成する電子部品封止工程と、
 前記電子部品層上にSiサポートを貼合するSiサポート形成工程と、
 前記電子部品を介して前記Siサポートと対向する前記Siベース層を薄化するSiベース層薄化工程と
をさらに含んで成る。
 前記実施形態によれば、Siベース層をSiサポートで担持して薄化するため、Siベース層を薄くすることが可能となる。よって、本実施形態に係る製造方法は、電子部品モジュール特性に優れ、かつ薄型化や小型化した複合部品を製造することができる。
 本開示の一態様である複合部品によれば、電気的接続性の低下を抑制し、複合部品を使用する電子機器の信頼性を向上させることができる。
複合部品の第1実施形態を示す断面図である。 図1のA部拡大図である。 図2のB部拡大図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の第2実施形態を示す断面図である。 図5のD部拡大図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 複合部品の製造方法について説明する説明図である。 実施例1の複合部品の拡大断面図である。 実施例1の複合部品の拡大断面図である。
 以下、本開示の一態様である複合部品を図示の実施の形態により詳細に説明する。なお、図面は一部模式的なものを含み、実際の寸法や比率を反映していない場合がある。また、複合部品内の構成要素の寸法(より具体的には、厚み、および径等)は、走査型電子顕微鏡にて撮影したSEM画像に基づいて測定した。上記寸法は、複数の測定数(測定数n≧5)の平均値から得た。
<第1実施形態>
 [構成]
 図1は、本開示の第1実施形態に係る複合部品1の断面を模式的に示した図である。図2は、図1のA部拡大図である。
 図1および図2に示すように、複合部品1は、インターポーザ構造2と、電子部品10とを備える。図中、複合部品1の厚みに平行な方向をZ方向とし、順Z方向を上側、逆Z方向を下側とする。複合部品1のZ方向に直交する平面において、図が記載された紙面に平行な方向をX方向とし、図が記載された紙面に直交する方向をY方向とする。
 本実施形態に係る複合部品1では、インターポーザ構造2は、互いに対向する第1主面3aおよび第2主面3bを有するSiベース層3と、第1主面3a上に形成されている再配線層5と、再配線層5と電気的に接続しSiベース層3内を貫通するSi貫通ビア7と、第2主面3bと対向するインターポーザ電極16と、接着層11および絶縁層13とを有する。電子部品10は、Si貫通ビア7に接続された部品電極10bを有し、インターポーザ電極16とSiベース層3との間に設けられている。絶縁層13は、電子部品10の部品電極10b間に配置されている。電子部品10は、部品電極10bと絶縁層13を配置する面(第3主面10c)とが接着層11を介してSiベース層3の第2主面3bに接着されている。
 このように本実施形態に係る複合部品1は、部品電極10b間の凹部に絶縁層13が配置されるため、部品電極10b間の凹凸形状が平坦化する。これにより、複合部品1の製造の接着層形成において、接着剤が凹部に十分に入り込まないことに起因するボイドの形成が抑制される。その結果、ボイドの伸縮移動による電子部品10の位置ズレや、ボイドがSi貫通ビア7下に入り込むことによるSi貫通ビア7と部品電極10bとの間の接続不良が抑制される。よって、本実施形態に係る複合部品1は、複合部品1を使用する電子機器の信頼性の低下を防止することができる。
 また、本実施形態に係る複合部品1は、Siベース層の厚みを小さくでき再配線層5から部品電極10bまでのビア配線の長さが従来(例えば、約100μm)に比べ短いため、ビア配線による寄生インピーダンスを低下させ、複合部品1を使用する電子機器の電気特性を向上させることができる。このような電気特性の低下としては、例えば、再配線層上に実装される半導体素子ICにおいて、高速駆動する半導体素子ICに対する電源電圧変動の抑制機能の低下、および高周波リップルを吸収する機能の低下が挙げられる。
 複合部品1は、例えば、必要に応じてパッケージ基板(不図示)と一体的に構成してモジュール化することができる。例えば、はんだバンプを用いて複合部品1をパッケージ基板上に固定して、パッケージ基板とモジュール化する。これにより半導体パッケージのようなモジュール品を製造することができる。図1に示すように、複合部品1は、電子部品10をインターポーザ構造2の内部に固定する。つまり、複合部品1は、電子部品内蔵型の複合部品である。複合部品1では、はんだバンプを形成するインターポーザ電極16を有するインターポーザ電極層15は平面状である。このため、はんだバンプを多く配置することができる。
(電子部品、電子部品層)
 電子部品10は、互いに対向する第3主面10cおよび第4主面10dと、第3主面10cに配置された部品電極10bとを有する。電子部品10は、例えば、Siベース層3を構成する物質と同様の物質中に1以上の素子が一体化された電子部品である。電子部品10は、例えば、能動部品(より具体的には、CPU、GPU、およびLSI等)ならびに受動部品(より具体的には、キャパシタ、抵抗器、およびインダクタ等)である。電子部品10は、電子部品10単独で電子部品層9を構成する。すなわち、第1実施形態に係る複合部品1は、電子部品10からなる電子部品層9を備える。電子部品10のX方向およびY方向の寸法は、Siベース層3のX方向およびY方向の寸法とそれぞれ実質的に同一である。
 電子部品10は、インターポーザ電極16とSiベース層3との間に設けられている。電子部品10は、部品電極10bと絶縁層13を配置する面とが接着層11を介してSiベース層3の第2主面3bに接着されている。
 インターポーザ電極16と電気的に接続させることにより、複合部品1において、電子部品層9上にさらに別の電子部品を積層して実装することができる。なお、図1および図2では、電子部品層9として電子部品10はインターポーザ構造2の内部に1つ固定されているが、電子部品層9上に別の電子部品を積層して2以上の電子部品を備えてもよい。2以上の電子部品は、互いに同一種類であっても、異なる種類であってもよい。
 電子部品10は、電子部品本体部10aと部品電極10bとから構成されているが、さらに電子部品本体部10aと部品電極10bとの間にアンダー・バンプ・メタル(Under Bump Metal(UBM))を有することができる。
 部品電極10bは、Si貫通ビア7に接続され、電気的に接続している。部品電極10bは、導電性材料として、例えば、Cu、Ni、SnおよびAlならびにこれらを含む合金である。導電性材料は、これらの中でも、Si貫通ビアと同じ材料であることが好ましい。部品電極10bの厚みは、例えば、1μm~30μmであり、好ましくは5μm以下である。部品電極10bを、1~5μmの厚みに薄くすることができる。
 部品電極10bの上面の表面粗さRzは、好ましくは1.0μm以下であり、より好ましくは0.5μm以下である。表面粗さRzは、光干渉による表面形状測定により決定することができる。
 部品電極10bの結晶粒は、インターポーザ構造2および電子部品10の積層方向(Z方向)に平行な断面において、好ましくは部品電極10bがSi貫通ビア7と接触する側からその反対側にかけて大きくなっている。部品電極10bの結晶粒が接触側において相対的に小さい場合、部品電極10bのSi貫通ビア7との接合性が向上する。これは次のように推測される。部品電極10bの結晶粒が接触側において相対的に小さいことは、結晶粒間の境界(結晶粒界)が占める断面積が接触側において相対的に大きいことを意味する。結晶粒界は、エネルギー的に不安定であるため、接合しやすい状態となっている。このように部品電極10b内で接合活性な結晶粒界の占める断面積が接触側で相対的に大きいため、部品電極10bのSi貫通ビア7との接合性が向上すると考えられる。
 部品電極10b内の接触側の結晶粒を、例えば、Si貫通ビア7に接触する結晶粒、およびその結晶粒に1つの結晶粒界を介して隣接する結晶粒とした場合、接触側の結晶粒の大きさ(結晶粒度)は、1nm以上1μm以下である。また、Si貫通ビア7と接触する側の反対側の結晶粒を、例えば、電子部品本体部10aと接触する結晶粒とした場合、接触する側の反対側の結晶粒の大きさ(結晶粒度)は、3μm以上10μm以下である。
 結晶粒度は、日本工業規格(JIS)G0551「鋼-結晶粒度の顕微鏡試験方法(計数方法(Planimetric method))」に準拠した測定方法によって得られ、JISG0551:2020 3.4交点の数,P(intersection)を用いて算出する。この測定方法では、複合部品1の上記積層方向(Z方向)に平行な断面(ZX断面)において、部品電極10bの接触側の結晶粒界と一本の直線または曲線の試験線との交点の数Pを求める。測定に用いた線長LTをPで除することによって、結晶粒サイズを算出する。これを3箇所で複数回行い、結晶粒の平均直径を得る。得られた結晶粒の平均直径を結晶粒度とする。同様にして、反対側の結晶粒度を得る。また、これらの大小関係は、得られた接触側および反対側の結晶粒度を比較することで判定することができる。
 このような接触側および反対側の結晶粒度の大小関係を形成する手段としては、例えば、加工硬化により接触側の結晶粒を微細化することが挙げられる。このような加工硬化としては、後述する複合部品1の製造方法の平坦化工程における、部品電極10bおよび絶縁層13の研削(研磨)が挙げられる。平坦化工程において、部品電極10bは、その上面において研削による応力(例えば、せん断応力)が選択的に印加されるため、上面以外の部分に比べ、結晶粒が微細化する。
(インターポーザ構造)
 インターポーザ構造2は、Siベース層3と、Siベース層3から離れて設けられたインターポーザ電極16とを含み、Siベース層3とインターポーザ電極16との間に電子部品10が設けられる。インターポーザ構造2は、例えば、端子ピッチが異なるパッケージ基板と電子部品10とを中継する。
 より具体的には、インターポーザ構造2は、互いに対向する第1主面3aおよび第2主面3bを有するSiベース層3と、第1主面3a上に形成されている再配線層5と、再配線層5と電気的に接続しSiベース層3内を貫通する貫通電極であるSi貫通ビア7と、第2主面3bと対向するインターポーザ電極16と、接着層11および絶縁層13とを有する。
(Siベース層)
 Siベース層3は、互いに対向する第1主面3aおよび第2主面3bを有する。Siベース層3の厚みは、例えば、3μm以上20μm以下である。これに対して従来の複合部品におけるSiベース層の厚みは、例えば、約100μmである。このように、Siベース層3の厚みを極端に薄くできる理由は、後述する複合部品1の製造方法において、Siベース層3にSiサポート19を貼合して強度を補強するため、Siベース層3を研削して薄化しても、強度不足によるSiベース層3の破損(割れ等)が発生しにくくなるからである。Siベース層3の研削前に、Siベース層3の第2主面3bにSiサポート19を貼合するからである(図4F参照)。Siサポート19による強度の補強によって、複合部品1の製造が可能となる。Siベース層3の厚みを従来に比べ、極端に薄くできるため、電子部品10の部品電極10bから再配線層5まで電気的に接続するビア配線の長さを短くすることができる。Siベース層3は、実質的にSiから構成される。
(再配線層)
 再配線層5は、Siベース層3の第1主面3a上に形成されている。再配線層5は、多層配線層である。再配線層5は、例えば、Siベース層3の第1主面3a側におけるSi貫通ビア7の配線レイアウトを、再配線層5上に配置する別の電子部品の部品電極レイアウトに変換する。すなわち、再配線層5を介して、Si貫通ビア7と、再配線層5上に配置する別の電子部品とを電気的に接続して、所望の電気回路を形成する。再配線層5は、配線と、誘電膜21とを備える。配線は導電性材料を含む。導電性材料は、例えば、Cu、Ag、およびAu、ならびにそれらを含む合金であり、これらの中でもCuが好ましい。再配線層5は、複数の層を有することができ、例えば、2層以上の導電配線と、1層以上の誘電膜とを有する。再配線層5を構成する導電配線1層および誘電膜1層の厚みは、例えば、1.5μm~5.0μmである。この場合、再配線層5の厚みは、これらの1層分の厚み(1.5μm~5.0μm)に再配線層5内の合計層数を乗じた値(単位:μm)となる。
 配線は、導電ビアを有する。導電ビアは、再配線層5内の異なる層間の配線を電気的に接続する。誘電膜は、絶縁材料を含んで構成される。絶縁材料としては、例えば、有機絶縁材料、および無機絶縁材料が挙げられる。有機絶縁材料としては、例えば、エポキシ樹脂、シリコーン樹脂、ポリエステル、ポリプロピレン、ポリイミド、アクリロニトリル―ブタジエン―スチレン(ABS)樹脂、アクリロニトリル―スチレン(AS)樹脂、メタクリル樹脂、ポリアミド、フッ素樹脂、液晶ポリマー、ポリブチレンテレフタレート、およびポリカーボネートが挙げられる。無機絶縁材料としては、例えば、酸化ケイ素(SiO2)および窒化ケイ素(SiN、Si34)が挙げられる。
 誘電膜の厚みは、例えば、0.1~2μmである。誘電膜は、2種以上の成分を含む多成分膜であってもよい。多成分膜は、複数の層が成分ごとに形成される多層膜であってもよい。多層膜の層構造は、例えば、Siベース層3側から順に、SiO2(厚み0.25μm)/Si34(厚み0.1μm)/SiO2(厚み0.25μm)/Si34(厚み0.1μm)である。
(Si貫通ビア)
 Si貫通ビア7は、再配線層5と電気的に接続しSiベース層3内を貫通している。Si貫通ビア7は、Si貫通ビア本体部7aと、延出部7bとを有する。Si貫通ビア本体部7aは、再配線層5と電気的に接続しSiベース層3内を貫通する。延出部7bは、Si貫通ビア本体部7aと電気的に接続し、Siベース層3の第2主面3bから延出し、接着層11内を貫通しかつ部品電極10bと電気的に接続する。このように、部品電極10bから再配線層5まで電気的に接続するビア配線は、Si貫通ビア7のみから構成させるため、はんだバンプを有しない。よって、本実施形態に係る複合部品1は、ビア配線による寄生インピーダンスをさらに低減させることができる。また、これにより複合部品1を使用する電子機器の電子特性が向上する。さらに、従来に比べ配線長を短くできるため、複合部品1の厚みを低減することができ、複合部品1の小型化、薄型化が可能となる。ビア配線の長さ(すなわち、Si貫通ビア7の積層方向の長さ)は、例えば、3μm~36μmである。
 Si貫通ビア7は、図2では、積層方向に直線状となっている。ZX平面におけるSi貫通ビア7の断面形状は、図2では矩形であるが、これに限定されず、積層方向にテーパー形状であってもよい。また、XY平面におけるSi貫通ビア7の断面形状は、例えば、略円形状、略多角形状、および略多角形の角が丸みを帯びた形状である。
 なお、ビア配線は、Si貫通ビア7に加え、導電ピラー(不図示)をさらに備えてもよい。すなわち、導電ピラーは、Si貫通ビア7と部品電極10bとを電気的に接続させる。導電ピラーは、Si貫通ビア7を構成する導電性材料と同じ導電性材料で構成されることが好ましい。かかる場合、Si貫通ビア7と部品電極10bとの間の接続抵抗を低減することができる。よって、複合部品1を使用する電子機器の電気特性が向上する。導電ピラーの形状は、例えば、部品電極10bとの界面を底面とする円柱、および角柱であってもよい。導電ピラーは、Si貫通ビア7および部品電極10bと同種の導電性材料を含むことが好ましい。導電ピラーが同種の導電性材料を含むことにより、接続抵抗をさらに低減することができる。Si貫通ビア7は、例えば、導電性材料としてCu、Ag、Auまたはこれらの合金から構成される。導電ピラーおよびSi貫通ビア7は、導電性材料としてCuから構成されていることが好ましい。導電ピラーは、電子部品層9をSiベース層3上に配置する前に、電子部品10の部品電極10b上に設けることができる。
 図1には、1つの部品電極10bに対して、4つのSi貫通ビア7が電気的に接続するように描いているが、これに限定されない。例えば、1つの部品電極10bに対して、1つ~3つのSi貫通ビア7または5以上のSi貫通ビア7が電気的に接続されるようにしてもよい。これらの中でも、部品電極1つに対して、2以上のSi貫通ビア7が電気的に接続することが好ましい。1つの部品電極10bに対して、2以上のSi貫通ビア7が電気的に接続することにより、再配線層と電子部品との間の寄生インピーダンスがより低減され、インターポーザを使用する電子機器の電気特性が向上する。
 複合部品1の積層方向に直交する平面(XY平面)における部品電極10bの断面形状は、略長方形であり、
 前記平面におけるSi貫通ビア7の断面形状は、略円形である場合に、
 Si貫通ビア7の径φは、以下の式(1)
 T(Si)+(T(A)-H(C))/3≦φ≦r・・・(1)
[式(1)中、T(Si)はSiベース層3の厚みを示し、T(A)は接着層11の厚みを示し、H(C)は部品電極10bの高さを示し、rはSi貫通ビア7と部品電極10bとの界面における部品電極10bの断面形状に内接する円の径を示す]
を満たすことが好ましい。
 本明細書において、Si貫通ビア7の径は、Si貫通ビア7と部品電極10bとの界面におけるSi貫通ビア7の直径をいう。部品電極10b上に導電ピラーが形成されている場合、Si貫通ビア7の径は、Si貫通ビア7と導電ピラーとの界面におけるSi貫通ビア7の直径である。
 また、部品電極10b上に導電ピラーが形成されている場合、部品電極10bの高さは導電ピラーの高さも含む。
 また、Si貫通ビア7と部品電極10bとの界面における部品電極10bの断面形状に内接する円の径は、Si貫通ビア7と部品電極10bとの界面において図2に示す複合部品1のXY断面における部品電極10bの断面形状に内接する円の直径をいう。部品電極10b上に導電ピラーが形成されている場合、部品電極10bの断面形状に内接する円の径は、導電ピラーと部品電極10bとの界面における部品電極10bの断面形状に内接する円の直径である。ここで、部品電極10bの断面形状が略長方形である場合には、内接する円とは、略長方形の長辺に2点で接触する円である。
 Si貫通ビア7の径φが式(1)の下限値以上であると、Si貫通ビア7の径φが大きくなるため、Si貫通ビア7の寄生インピーダンスが低減され、複合部品1を使用する電子機器の電気特性が向上する。また、Si貫通ビア7の径φが式(1)の上限値以下であると、Si貫通ビア7と部品電極10bとの電気的接続がさらに向上し、短絡を効果的に防止できる。
 Si貫通ビア7の寄生インピーダンスをさらに低減させる観点から、好ましい態様として、XY平面における延出部7bの最大径は、XY平面におけるSi貫通ビア本体部7aの最大径に比べ大きいことがより好ましい。Si貫通ビア7の最大径は、例えば、再配線層5との界面におけるSi貫通ビア7の直径である。
 上記の好適な態様とするために、例えば、Si貫通ビア7の延出部7bは、図2に示すように、ZX平面における断面形状を略楕円とすることができる。好適な態様は、後述する複合部品1の製造方法の貫通孔形成工程において、接着層11を構成する材料と、Siベース層3を構成する材料とでエッチング速度が異なるように調整することで実現できる。より具体的には、図4Lにおいて、接着層11を構成する材料を、Siベース層3を構成する材料に対してエッチングされやすい材料を選択することである。
 XY平面における延出部7bの最大径は、XY平面におけるSi貫通ビア本体部7aの最小径に比べ大きいことが好ましい。かかる場合、Si貫通ビア7の寄生インピーダンスが小さくなり、複合部品1を使用する電子機器の電気特性が向上する。Si貫通ビア本体部7aの最小径は、例えば、Siベース層3と接着層11との界面を含むXY平面におけるSi貫通ビア7の断面径である。
(インターポーザ電極層、インターポーザ電極)
 インターポーザ電極層15は、複合部品1上に別の電子部品を搭載しうる際に複合部品1と別の電子部品間に介在させる層である。また、インターポーザ電極層15は、複合部品1を電子機器に搭載する際には、複合部品1と電子機器との間に介在させる層である。インターポーザ電極層15は、インターポーザ電極16と、誘電膜とを有する。インターポーザ電極16は、複合部品1と別の電子部品または電子機器との間を電気的に接続するものであり、誘電膜は、複合部品1と別の電子部品または電子機器との間の必要な個所を電気的に分離するものである。インターポーザ電極16は、Siベース層3の第2主面3bと対向する。インターポーザ電極16は、例えば、Cu、AgおよびAgならびにそれらを含む合金であり、これらの中でもCuが好ましい。インターポーザ電極16と、電子機器との電気的接続は、はんだバンプで実施される。インターポーザ電極16は、はんだバンプに対応するために、表面にNiやAuによるめっき層を有することができる。
(接着層)
 接着層11は、電子部品10をインターポーザ構造2の内部に接着して固定する。より具体的には、接着層11は、電子部品10の部品電極10bとSiベース層3の第2主面3bとを接着する。接着層11の厚みは、例えば、10μm以下であり、好ましくは5μm以下である。本実施形態では後述するように絶縁層13を設けることで、接着層の11を、1~5μmの厚みに薄くすることができる。本明細書において、接着層11の厚みとは、部品電極10bの上面からSiベース層3の第2主面3bまでのZ方向の厚みをいう。接着層11の厚みが10μm以下であると、複合部品1の厚みが薄くなる。これにより、複合部品1を使用する電子部品を小型化、薄型化することができる。また、Rdc(直流抵抗)および熱抵抗が小さくなり、電子部品モジュールの特性が向上する。接着層11の厚みは、次のようにして得る。図2に示すような複合部品1の断面(ZX断面)を形成し、走査型電子顕微鏡を用いてSEM画像を撮像する。SEM画像において、接着層11の厚みを複数測定する(測定数n≧5)。得られた複数の測定値の平均値を接着層11の厚みとする。
(絶縁層)
 絶縁層13は、電子部品10の複数の部品電極10b間に配置されている。このため、絶縁層13は、2つの部品電極10b間を電気的に絶縁する層として機能する。
 図3をさらに参照して絶縁層13を説明する。図3は、図2のB部拡大図である。図2および図3に示すように、絶縁層13は、2つの部品電極10b間に形成される凹部に配置されている。絶縁層13のこのような配置により、部品電極10bと絶縁層13との界面の段差Sが小さくなり、部品電極10b間の凹凸形状が平坦化する。後述する複合部品1の製造方法の電子部品接着工程において、接着剤が凹部に十分に入り込まないことに起因するボイドの形成が抑制される。その結果、接着剤の硬化工程で発生するボイドの体積変化や、ボイドの移動に伴う電子部品10の位置ズレや、ボイドがSi貫通ビア7下に入り込むことによるSi貫通ビア7と部品電極10bとの間の接続不良が抑制される。よって、本実施形態に係る複合部品1は、複合部品1を使用する電子機器の信頼性の低下を防止することができる。
 インターポーザ構造2および電子部品10の積層方向(Z方向)に平行な断面(ZX断面)における絶縁層13の上面と部品電極10bの上面との段差Sは、好ましくは1.0μm以下であり、より好ましくは0.5μm以下である。本明細書において、段差Sは、図3に示すように絶縁層13と部品電極10bとの界面SBにおける、絶縁層13の上面の高さと、部品電極10bの上面の高さとの差の絶対値をいう。段差Sが1.0μm以下である場合、つまり、部品電極10bと絶縁層13とで形成される面(接着層11との接着面)の平坦性がより向上するため、ボイドの形成がさらに抑制される。よって、本実施形態に係る複合部品1は、複合部品1を使用する電子機器の信頼性の低下をより防止することができる。
 また、段差Sが1.0μm以下である場合、つまり、部品電極10bと絶縁層13とで形成される面(接着層11との接着面)の平坦性がより向上するため、接着層11が段差Sを吸収する必要が実質的になく接着層11の厚みを薄くできる。このため、ビア配線の長さを短くすることができ、直流抵抗Rdcおよび熱抵抗が小さくなる。よって、本実施形態に係る複合部品1は、電子部品モジュールの特性をより向上させることができる。さらに、接着層11の厚みを薄くできるため、本実施形態に係る複合部品1をより小型化、薄型化することができる。
 1.0μm以下の段差Sは、例えば、後述する複合部品1の製造方法の平坦化工程において、絶縁層13および部品電極10bを同時に研削することで、実現することができる。
 絶縁層13の表面粗さRzは、好ましくは1.0μm以下であり、より好ましくは0.5μm以下である。好ましくは絶縁層13および部品電極10bの表面粗さRzがいずれも1.0μm以下であり、より好ましくは0.5μm以下である。かかる場合、部品電極10bと絶縁層13とで形成される面(接着層11との接着面)の平坦性が向上する。よって、本実施形態に係る複合部品1は、複合部品1を使用する電子機器の信頼性の低下をさらに防止することができ、さらに小型化、薄型化することができる。
 絶縁層13の上面の表面粗さRzは、部品電極10bの表面粗さRzと同様に光干渉による表面形状測定により決定することができる。
 絶縁層13は、絶縁材料を含んで構成される。このような絶縁材料は再配線層5で述べた絶縁材料と同様である。絶縁層13および再配線層5(厳密には、再配線層5を構成する誘電膜)を構成する成分のうち、共通する成分が好ましくは80重量%以上であり、より好ましくは90重量%以上であり、さらに好ましくは95重量%以上であり、特に好ましくは100重量%である。共通する成分が80重量%以上である場合、再配線層5および絶縁層13を構成する材質間の線膨張率がほぼ同じとなる。つまり再配線層5および絶縁層13を構成する成分の大部分が共通する場合(絶縁層13が再配線層5と実質的に同一の絶縁材料から構成されている場合)、加熱時における再配線層5および絶縁層13の膨張度合いがほぼ同じとなる。よって、本実施形態に係る複合部品1は、線膨張係数差に起因する加熱(例えば、複合部品1の製造時または動作時における加熱)時の線膨張係数差による歪や、複合部品1全体の反りが低減し、信頼性が向上する。絶縁層13の線膨張係数と再配線層5の線膨張係数との差の割合の絶対値は、好ましくは20%以下であり、より好ましくは10%以下であり、さらに好ましくは5%以下であり、特に好ましくは、0%である。絶縁層13の線膨張係数と再配線層5の線膨張係数との差の割合の絶対値は、|[再配線層5の線膨張係数-絶縁層13の線膨張係数]×100/(絶縁層13の線膨張係数)|(%)で表すことができる。なお、絶縁層13が複数種の材質から構成されている場合は、絶縁層13の線膨張係数は、各材質の線膨張係数を各材質の含有量に応じて加重平均したものとする。再配線層5の誘電膜が複数種の材質から構成されている場合も同様に加重平均したものとする。
 また、他の実施形態では、好ましく再配線層5は無機材料から構成され、絶縁層13は有機材料から構成される。かかる場合、再配線層5が無機材料から構成されることにより再配線層5の薄膜および微細配線を実現でき、かつ絶縁層13が有機材料から構成されることにより安価に形成することができる。このため、前記実施形態では、トータルコストを低減できる。このような態様としては、例えば、再配線層5が無機材料としてのSiO2から構成され、絶縁層13が有機材料としてのポリイミド樹脂から構成される複合部品である。
 また、他の実施形態では、好ましく再配線層5は有機材料から構成され、絶縁層13は無機材料から構成される。かかる場合、再配線層5が有機材料から構成されることにより安価に形成することができるため、トータルコストを低減できる。また、絶縁層13が無機材料から構成されることにより、製造上、厚みを有機材料より薄くできるため、さらに低RDC、低ESRを実現できる。このような態様としては、例えば、再配線層5が有機材料としてのポリイミド樹脂から構成され、絶縁層13が無機材料としてのSiO2から構成される複合部品である。
 絶縁層13の厚みは、例えば、1~30μmである。
(絶縁膜、拡散防止膜、シード層、保護層)
 インターポーザ構造2は、さらに絶縁膜、拡散防止膜、シード層、保護層を有することができる。絶縁膜、拡散防止膜および保護層は、例えば、Si貫通ビア本体部7aとSiベース層3との間および延出部7bと接着層11との間に配置され得る。絶縁膜は、例えば、図2に示すSi貫通ビア7間の短絡を防止する。絶縁膜は、例えば、SiO2のような絶縁性物質を含む。拡散防止膜は、Si貫通ビア7を構成する導電性材料のSiベース層3および接着層11への拡散を防止する層であり、例えば、Taのような遷移金属およびTaNのような遷移金属の窒化物を含む。シード層は、Si貫通ビア7を電解めっきで形成するときに使用する層である。本実施形態では、Si貫通ビア7の接続部付近にボイドが形成されにくいため、Si貫通ビア7のめっき前のシード層の形成不良が抑制される。その結果、Si貫通ビア7と部品電極10bとの間の接続不良が抑制される。シード層は、例えば、Cuのような導電性物質である。保護層は、Si貫通ビア7を構成する導電性材料の表面酸化を抑制し、Si貫通ビア7を保護する層である。保護層は、SiNおよびSiCNのような絶縁性ケイ素化合物を含む。シード層の厚みは、例えば、0.01~0.20μmである。保護層の具体例としては、SiN(厚み0.15μm)およびSiCN(0.02μm)がある。
 以上のように、絶縁膜は、例えば、Si貫通ビア7とSiベース層3との間に位置する第1絶縁膜、および接着層11とSiベース層3との間に位置する第2絶縁膜を含む。第2絶縁膜の厚みは、第1絶縁膜の厚みに比べ薄いことが好ましく、これにより、接着層11中のSi貫通ビア7の径をより大きくできる。これにより、Si貫通ビア7の寄生インピーダンスがより小さくなり、複合部品1を使用する電子機器の電気特性が向上する。
[複合部品の製造方法]
 次に、複合部品1の製造方法について説明する。
 複合部品1の製造方法は、
 電子部品10の部品電極10b間に絶縁材料を充填する充填工程と、
 部品電極10bおよび絶縁材料の表面を平坦化処理し、部品電極10b間に絶縁層13を形成する平坦化工程と、
 Siベース層3上に接着層11を形成し、部品電極10bおよび絶縁層13が接着層11を介してSiベース層3と対向するようにSiベース層3上に電子部品10を接着する電子部品接着工程と、
 Siベース層3および接着層11にエッチングにより貫通孔25を形成して、電子部品10の部品電極10bを露出させる貫通孔形成工程と、
 電解めっきにより貫通孔25にSi貫通ビア7を形成するSi貫通ビア形成工程と
を含んで成る。
 複合部品1の製造方法は、複合部品1を使用する電子機器の信頼性の低下を防止できる複合部品を提供することができる。充填工程および平坦化工程では、部品電極10b間の凹部に絶縁層13を配置するため、部品電極10b間の凹凸形状が平坦化する。これにより、電子部品接着工程において、接着剤が凹部に十分に入り込まないことに起因するボイドの形成が抑制される。その結果、ボイドの伸縮移動による部品位置ズレや、ボイドがSi貫通ビア7下に入り込むことによるSi貫通ビア7と部品電極10bとの間の接続不良が抑制される。よって、複合部品1の製造方法は、複合部品1を使用する電子機器の信頼性の低下を防止できる複合部品を提供することができる。
 複合部品1の製造方法は、さらに、
 Siベース層3を準備するSiベース層準備工程と、
 Siベース層3上に接着した電子部品10上に、Siサポート19を貼合するSiサポート貼合工程と、
 電子部品10を介してSiサポート19と対向するSiベース層3を薄化するSiベース層薄化工程と、
 電子部品10を研削して薄化する電子部品薄化工程と、
 所定のパターンを有する誘電膜21をSiベース層3上に形成する誘電膜形成工程と、
 再配線層5を形成する再配線層形成工程と、
 インターポーザ電極16を形成するインターポーザ電極形成工程と、
 ダイシングにより個片化するダイシング工程と
を含んで成ってもよい。
 具体的に、図4A~図4Nを参照して、複合部品1の製造方法の一例について説明する。図4A~図4Nは、複合部品1の製造方法を説明するための図である。第1実施形態に係る複合部品1の製造方法は、充填工程と、平坦化工程と、Siベース層準備工程と、電子部品接着工程と、電子部品薄化工程と、Siサポート貼合工程と、Siベース層薄化工程と、誘電膜形成工程と、貫通孔形成工程と、Si貫通ビア形成工程と、再配線層形成工程と、インターポーザ電極形成工程と、ダイシング工程とを含む。
 なお、この製造方法では充填工程からインターポーザ電極形成工程までに複合部品1が集積したマザー集積体を作製する。
(充填工程)
 充填工程では、電子部品10の部品電極10b間に絶縁材料を充填する。有機絶縁材料から構成される絶縁層13を形成する場合、図4Aに示すように、例えば、有機絶縁材料と溶媒とを含む溶液を、スピンコート法を用いて塗布して塗布膜を形成する。ここで、塗布膜の最も低い部分が、部品電極10bの最も高い部分よりも高くなるようにする。つまり、複数の部品電極10bのすべてが塗布膜に完全に埋没するように塗布膜を形成する。塗布層を乾燥して絶縁層13を形成する。平坦化工程前の絶縁層13は、好ましくは完全に部品電極10bを被覆する。また、無機絶縁材料から構成される絶縁層13を形成する場合、例えば、無機絶縁材料を構成する元素を含む原料を気相成長(CVD)法により形成する。
 なお、充填工程を実施する前に、例えば、めっきおよびスパッタにより部品電極10bの表面に金属層を形成して部品電極10bの厚みを増加させることができる。後続の平坦化工程で部品電極10bおよび絶縁層13を研削して薄化するため、部品電極10bの厚みを増加させると、研削量を増加できる。これにより平坦化(例えば、段差Sの大きさ、ならびに部品電極10bの上面および絶縁層13の上面の表面粗さRz)の調整が容易になる。金属層を構成する材料は、電気抵抗が低い導電性の材料であり、例えば、Cu、Al、Ni、およびAu等である。
(平坦化工程)
 平坦化工程では、部品電極10bおよび絶縁材料の表面を平坦化処理し、部品電極10b間に絶縁層13を形成する。例えば、図4Bに示すように、サーフェスプレーナおよびグラインダを用いて、部品電極10bおよび絶縁層13を研削して、絶縁層13の平坦化ならびに部品電極10bの露出および平坦化を行う。段差Sの大きさ、ならびに部品電極10bの上面および絶縁層13の上面の表面粗さRzは、研削条件により調整することができる。
 平坦化工程における部品電極10bの研削は、部品電極10bと絶縁層13とで構成される面の平坦化に加え、部品電極10bの上面の結晶粒を微細化して部品電極10bの接合活性を高める目的がある。これにより、後続のSi貫通ビア形成工程における、部品電極10bの、Si貫通ビア7との良好な接合を形成することができる。また、部品電極10bの上面に研削による応力が選択的に印加されるため、部品電極10bの上面における結晶粒が微細化し、その結果、上面以外の部分に比べ、結晶粒が小さくなる。
(Siベース層準備工程)
 Siベース層準備工程では、Siベース層3としてSiウェハを準備する。Siウェハの形状は、円柱形状であり得るが、これに限定されない。Siウェハの形状が円柱形状である場合、Siウェハの厚みは、例えば、755μm(Siウェハの直径φ300mm)、725μm(φ200mm)、625μm(φ150mm)、および525μm(φ100mm)である。なお、Siベース層準備工程は、充填工程の前に実施されてもよい。
(電子部品接着工程)
 電子部品接着工程では、Siベース層3上に接着層11を形成し、部品電極10bおよび絶縁層13が接着層11を介してSiベース層3と対向するようにSiベース層3上に電子部品10を接着する。Siベース層3上に接着剤を塗布し、その上に電子部品10を配置して接着剤を硬化する。これにより、電子部品10をSiベース層3上に接着させて、接着層11を形成する。上述したように、本実施形態では、電子部品10は、電子部品層9である。具体的には、図4Cに示すように、接着剤の塗布膜12をSiベース層3の第2主面3b上に形成する。これにより、塗布膜形成Siベース層を作製する。塗布法は、例えば、スピンコートである。塗布膜12の厚みが電子部品10の部品電極10bの厚み~10μmの範囲となるように制御して、塗布することが好ましい。接着剤は、例えば、熱硬化性樹脂である。このような熱硬化性樹脂は、例えば、ベンゾシクロブテン(BCB)を繰り返し単位に含む熱硬化性樹脂であり、例えば、1,3-divinyl-1,1,3,3-tetramethyldisiloxane-bis-benzocyclobutene(DVS-bis-BCB)を重合して得ることができる。市販品としては、例えば、ダウ・ケミカル製「CYCLOTENE」がある。
 なお、電子部品接着工程では、Siベース層3上に電子部品10を配置する前に、電子部品10の部品電極10b上に導電ピラーを設けてもよい。
 図4Dに示すように、真空チャンバーを備えた装置を用いて、塗布膜12上の所定の位置に電子部品10を配置する。詳しくは、電子部品10を複数集積したウェハ(電子部品集積ウェハ)を塗布膜形成Siベース層3に貼合させる。電子部品10の積層方向に沿って双方向に圧力を印加し、加熱する。具体的には、装置における真空チャンバー内の下ステージに、塗布膜形成Siベース層3をセットする。電子部品10の部品電極10bが塗布膜12と対向する方向となるように、真空チャンバー内の上ステージに電子部品10を真空吸引させる。塗布膜形成Siベース層3と、電子部品集積ウェハとの位置合わせでは、例えば、Siベース層3の認識マークを用いる。塗布膜形成Siベース層の塗布膜12側に、電子部品10を配置する。上下ステージが互いに対向する方向に沿って、双方向に圧力を印加し、加熱する。
 部品電極10bおよび絶縁層13が接着層11を介してSiベース層3と対向するようにして、電子部品集積ウェハはSiベース層3上に接着される。ここで、電子部品集積ウェハの貼合面に相当する面は、部品電極10bおよび絶縁層13で形成される面であり、上述した平坦化工程によって平坦性を有する。電子部品集積ウェハを塗布膜形成Siベース層に貼合させる場合、Siベース層上に形成された塗布膜は、上記ウェハの貼合面の平坦な表面形状に沿って貼合されやすい。これにより、塗布膜の接着剤が上記貼合面の形状に十分に沿わずに空気が入り込んで空隙が生じることを抑制する。
 加熱(接着剤キュア)は、例えば、250℃に加熱したホットプレートや熱風循環オーブンを用いて、電子部品10を接着剤で貼合したSiベース層3(Siウェハ/接着剤/電子部品)のセットを1時間加熱して行う。これにより接着剤が硬化し、接着層11が形成される。貼合後であって接着剤の硬化前に、塗布膜12を予備硬化(接着剤ソフトキュア)することができる。予備硬化は、例えば、150℃に加熱したホットプレートを用いて、貼合したSiベース層3を15分加熱して実施する。予備硬化により、接着層11内に真空ボイドを除去できる。
 なお、塗布膜12の形成前後に、Siベース層3を処理することができる。前処理は、例えば、洗浄処理、および密着力向上処理である。洗浄処理は、Siベース層3の第2主面3bを洗浄し、汚染物質を除去する。密着力向上処理は、第2主面3bに密着力向上剤(例えば、DOW製「AP3000」)を塗布し、塗布膜12を形成する。これにより、第2主面3bと、塗布膜12との密着性が向上する。後処理は、例えば、予備加熱(ソフトベーク)処理である。塗布膜12の形成後に予備加熱し、塗布膜12を安定化させる。予備加熱は、例えば、80℃~150℃に熱したホットプレートを用いて、60秒程度、塗布膜12を加熱する。また、Siベース層3には、認識マークを形成することができる。認識マークは、後続の工程において、電子部品10をSiベース層3に接着させる際に、Siベース層3と電子部品10との位置合わせに使用する。
(電子部品薄化工程)
 図4Eに示すように、電子部品薄化工程では、例えば、バックグラインダを用いて、電子部品10を研削して薄化する。電子部品薄化工程では、電子部品10の部品電極10bが配置されていない面を研削する。研削量は可能な限り多いことが好ましいが、電子部品10の内部の機能部分を損傷しないようにする。機能部分は、例えば、キャパシタの場合は誘電体および電極であり、インダクタの場合は配線である。薄化後の電子部品層9の厚みは、例えば、50~150μmである。
 電子部品薄化工程は、電子部品10の研削後に、最終仕上げとして平坦化処理を実施することができる。平坦化処理は、例えば、ドライポリッシュおよびCMP(Chemical Mechanical Polishing)がある。平坦化処理により、例えば、研削された第4主面10dの平坦性は、TTV(Total Thickness Variation)で表すことができる。平坦化処理を施した電子部品10の研磨面は、後続の工程で形成される接着層11の厚み5μmに対して2μm以下となる。例えば、φ300mmのSiウェハを使用した電子部品10に、研磨処理を施すと、電子部品10の研磨面のTTVは1.5μmとなる。
(Siサポート貼合工程)
 Siサポート貼合工程では、図4Fに示すように、Siベース層3上に接着した電子部品10上にSiサポート19を貼合する。具体的には、Siベース層準備工程で説明したSiウェハをSiサポート19として別途準備する。次いで、電子部品接着工程で説明した方法により、Siサポート19上に接着剤の塗布膜12を形成する。その後、電子部品10の研削面(第4主面10d)が塗布膜12と接触するようにして、Siサポート19上に電子部品10を貼合し、圧力を印加して加熱する。これにより、電子部品10の研削面上にSiサポート19を形成する。Siサポート19を設ける目的は、後続のSiベース層薄化工程において、製造過程の層が従来に比べ薄いことによる弊害の発生(より具体的には、強度の低下等)を防止するためである。
 Siサポート19は、必要に応じて、加工性を向上させる観点から、貼合前に薄化することができる。後続の工程おいて半導体デバイス装置を用いて誘電膜を形成するためである。例えば、電子部品10の厚みが150μmである場合、Siサポート19としてのSiウェハ(φ300mm、一般的な厚み775μm)を約625μmに薄化する。
(Siベース層薄化工程)
 Siベース層薄化工程では、図4Gに示すように、電子部品10を介してSiサポート19と対向するSiベース層3を薄化する。具体的には、電子部品薄化工程と同様の方法で、Siベース層3を研削して、Siベース層3を薄化し研削面を平坦化する。Siベース層薄化工程では、Siサポート19でSiベース層3を担持した状態で薄化するため、Siベース層3を効果的に薄くすることができる。これにより、本実施形態に係る複合部品1の製造方法は、電子部品モジュールに優れ、かつ薄型化や小型化した複合部品1を製造することができる。研削量は、上記弊害を防止して、例えば、一定の強度が維持できる範囲で可能な限り多い方が好ましい。研削面の平坦化のばらつきを考慮して、薄化後のSiベース層3の厚みは、3μm以上が好ましい。薄化後のSiベース層3の厚みは、研磨面の平坦化のばらつきを考慮して、研磨面の平坦性が2μmである場合、より好ましくは5μm以上、さらに好ましくは10μm以上である。
(誘電膜形成工程)
 誘電膜形成工程では、図4H、図4Iおよび図4Jに示すように、所望のパターンを有する誘電膜21をSiベース層3上に形成する。具体的には、PECVDのような気相成長(CVD)法を使用して、図4Hに示すように、Siベース層3の全面に誘電膜(厚み0.1~0.2μm)21を形成する。誘電膜21は、1層以上を形成してもよい。例えば、4層の誘電膜21を形成する場合、Siベース層3側から順に、SiO2:0.25μm/Si34:0.1μm/SiO2:0.25μm/Si340.1μmとすることができる。
 また、誘電膜形成工程は、誘電膜21の形成前にSiベース層3の表面を洗浄することができる。洗浄は、例えば、ウェット洗浄、および酸素プラズマアッシングである。
 なお、図4H~図4Nは、図4A~図4Gに比べ、拡大されていることに留意されたい。図4H~図4Nは、図4GのC部に相当する部分を示している。
 次いで、図4Iに示すように、フォトリソグラフィー法を用いて誘電膜21をパターンニングする。液体レジストをスピンコートして、誘電膜21全面にフォトレジスト膜23を形成する。所望のパターンに対応するマスクを介してフォトレジスト膜23を露光する。露光されたフォトレジスト膜23を現像する。RIE(Reactive Ion Etching)を用いて、フォトレジスト膜23の誘電膜21を選択的に除去する。例えば、上述した4層の誘電膜を形成した場合、誘電膜21の表面側(誘電膜においてSiベース層3側に対向する面側)の2層を選択的に除去する。その後、フォトレジスト膜23を剥離する。これにより、図4Jに示す所望のパターンを有する誘電膜21をSiベース層3上に形成する。誘電膜21は、図2に示す2つのSi貫通ビア7間を電気的に絶縁する絶縁膜として機能する。
 なお、Siベース層3の第1主面3aは、さらにマーク層を有してもよい。マーク層をIRカメラで検知して、フォトリソグラフィー法における位置合わせをすることができる。
(貫通孔形成工程)
 貫通孔形成工程では、図4Kおよび図4Lに示すように、Siベース層3および接着層11にエッチングにより貫通孔25を形成する。具体的には、フォトレジスト膜23を全面に形成する。Si貫通ビア7のパターンに対応するマスクを介してフォトレジスト膜23を露光する。露光されたフォトレジスト膜23を現像して、図4Kに示すような所定のパターンを有するフォトレジスト膜23を形成する。図4Lに示すように、フォトレジスト膜23の開口部29からZ方向に存在するSiベース層3および接着層11を選択的に除去(エッチング)する。エッチングは、例えば、RIEを用いて実施する。これにより貫通孔25が形成され、部品電極10b(の上面の一部)が露出する。ここで、貫通孔25は接着層11において楕円形状を有する。これは、接着層11を構成する材料が、Siベース層3を構成する材料に比べ、エッチングされやすいためである。これにより、後続のSi貫通ビア形成工程において楕円形状の延出部7bが形成される。貫通孔25の形成後、フォトレジスト膜23を除去する。
 本開示の貫通孔形成手段は、例えば、RIEのようなエッチングを含むが、レーザ照射は含まれない。貫通孔形成手段としてRIEのようなエッチングを用いれば、形成された貫通孔25から露出する部品電極10bの上面の平坦性が維持される。これにより、部品電極10bは、後続のSi貫通ビア形成工程において形成されるSi貫通ビア7と良好な接合を形成し、電気的接続の信頼性を高めることができる。これに対して、貫通孔形成手段としてレーザ照射を用いると、貫通孔25から露出した部品電極10bの上面に過度にエネルギーが付与されることがある。これにより、部品電極10bの上面が溶融したり、部品電極10bの上面の表面粗さが低下する。部品電極10bの上面の平坦性が低下することにより、部品電極10bは、Si貫通ビア7と良好な接合を形成することができず、電気的接続の信頼性が低下する。
(Si貫通ビア形成工程)
 Si貫通ビア形成工程は、図4Mに示すように、貫通孔25にSi貫通ビア7を形成する。デュアル・ダマシン法(より具体的には、Cuデュアル・ダマシン法)を用いて、電解めっき(より具体的には、電解Cuめっき)により貫通孔25にSi貫通ビア7を形成する。
 ここで、Si貫通ビア形成工程は、Si貫通ビア7の形成前に、絶縁膜形成工程、拡散防止膜形成工程、保護層形成工程およびシード層形成工程をさらに含んでもよい。絶縁膜形成工程は、Si貫通ビア7の形成前に、図4Lに示す貫通孔25内でSiベース層3が露出する面(内壁面)に絶縁膜を形成する。拡散防止膜形成工程は、絶縁膜上に拡散防止膜を形成する。保護層形成工程は、拡散防止膜上に保護層を形成する。保護層は、Si貫通ビア7を構成する導電性材料(より具体的には、Cu等)の保護層として機能し、導電性材料の表面酸化を抑制する。シード層は、Si貫通ビア7を電解めっき法で形成する際に、電気を流す層である。シード層は、例えば、Cuのような導電性物質である。
 また、Si貫通ビア形成工程は、Si貫通ビア7の形成後に、平坦化工程を含んでもよい。平坦化工程は、例えば、CMPを用いて、Si貫通ビア7の天面を平坦化する。
(再配線層形成工程、インターポーザ電極形成工程)
 再配線層形成工程では、図4Mおよび図4Nに示すように、上述のフォトリソグラフィー法およびエッチングにより、所定のパターンを有する誘電膜および配線27を形成して、再配線層5を形成する。また、インターポーザ電極形成工程では、Siサポート19および接着層11を除去して、インターポーザ電極16を形成する。なお、再配線層形成工程は、Siサポート19および接着層11を除去する代わりに、Siサポート19の薄化処理を施してもよい。薄化処理では、例えば、Siサポート19を研削して、Siサポート19の厚みをSiベース層3と同じ厚みにする。このようにSiサポート19の厚みをSiベース層3の厚みと同じにすると、Siサポート19とSiベース層3とが電子部品層9について略面対称となる。これにより、複合部品1の反りがさらに小さくなる。なお、図4Nでは、再配線層5中に、図4H~図4Jで形成した誘電膜21および図4Mで形成した配線27を組み込んで描写している。
(ダイシング工程)
 ダイシング工程は、ダイシングしてマザー集積体を個片化する。これにより、複合部品1が製造される。
[実施例]
(実施例1)
 上記の複合部品1の製造方法に従って、図2に示す複合部品1を作製した。具体的には、電子部品10の部品電極10bを覆うように有機絶縁材料(ポリイミド)から構成される絶縁層13を形成した。絶縁層13および部品電極10bを研削し、絶縁層13の平坦化、ならびに部品電極10bの露出および平坦化を行った。形成された絶縁層13および部品電極10bの上面の表面粗さRzは、0.3μmであった。
 接着剤(ダウ・ケミカル製「CYCLOTENE」)を用いて接着層11を形成し、Siベース層3上に電子部品10を接着させた。形成された接着層11の厚みは、3μmであった。電子部品10の部品電極10bの厚みは2μmであった。電子部品10を研削し、電子部品10の厚みを100μmとした。Siサポート19を薄化後の電子部品10上に貼合し、Siベース層3を研削することにより薄化した。薄化したSiベース層3の厚みは、10μmであった。
 所定のパターンを有する誘電膜21を薄化したSiベース層3上に形成した。フォトレジスト膜23をSiベース層3上に形成し、RIEにより、貫通孔25をSiベース層3および接着層11に形成した。貫通孔25におけるSiベース層3および接着層11の内壁に絶縁膜、拡散防止膜およびシード層を順に形成した。Cuデュアル・ダマシン法を用いてフォトレジスト膜23の開口部29からZ方向に存在するSiベース層3および接着層11を選択的に除去した。これにより、部品電極10bの上面の一部が貫通孔25を介して露出した。Cu電解めっきによりSi貫通ビア7を形成した。これにより、部品電極10bと接続したSi貫通ビア7を形成した。
 形成されたSi貫通ビア7は、径が10μmであった。延出部7bの厚みは3μmであり、延出部7bの断面形状(ZX断面における形状)は楕円状であった。Siベース層3上に5層の再配線層5を形成した。再配線層5の誘電膜は、有機絶縁材料(ポリイミド)から構成されていた。再配線層5および絶縁層13を構成する成分のうち、共通する成分の割合は100重量%であった。再配線層5の厚みは、2.5μm(0.5μm×5)であった。再配線層5から部品電極10bまでの配線は、Si貫通ビア7のみから構成されていた。この配線のZ方向の長さは、13μmであった。その後、Siサポート19を剥離し、剥離した電子部品10上にインターポーザ電極16を形成した。インターポーザ電極16の厚みは、5μmであった。作製された複合部品1の厚みは、117.5μmであった。図8は、実施例1の複合部品1の拡大断面図であり、第1実施形態の複合部品1を示す図3に相当する。図8に示すように、絶縁層13の上面と部品電極10bの上面との段差Sは0.3μmであり、部品電極10bの上面が絶縁層13に比べわずかに高かった。また、図8に示すように、部品電極10bの上面は略直線で示されており高い平坦性を有していた。仮想線で示される絶縁層13の上面も同様に平坦性が高かった。
 部品電極10bにおける結晶粒度は、JIS G0551:2020 3.4交点の数,P(intersection)に準拠して算出した。図9を参照して結晶粒度の測定方法を具体的に説明する。図9(a)~(c)は、実施例1の複合部品1の拡大断面図であり、図2のF部拡大図に相当する。まず、部品電極10bの接触側の結晶粒度を測定した。図9(a)では、複合部品1の上記積層方向(Z方向)に平行な断面(ZX断面)において、試験線SL1を作成した。試験線SL1は、部品電極10bの接触側の結晶粒界に接触するようにして設けられる一本の直線であって、X方向に平行であり、部品電極10bとSi貫通ビア7との界面に略平行である。試験線SL1は、部品電極10bとSi貫通ビア7との接触面を基準として0.5μm部品電極10b側へ位置していた。試験線SL1と結晶粒界との交点(図9では、試験線SL1と破線との交点に相当)の数P(=19)を求めた。測定に用いた線長LTをPで除することによって、平均結晶サイズ(=0.5μm)を算出した。測定で用いた線長LTは、図9(a)におけるX方向に平行な画像の幅である。図9(b)~(c)に示す他の箇所でも同様にして平均結晶サイズを測定した。上記3箇所で得られた平均結晶サイズを平均して平均結晶サイズの平均値(結晶粒の平均直径)(=0.5μm)を得た。得られた結晶粒の平均直径を接触側の結晶粒度とした。
 なお、図9中、部品電極10bと電子部品本体部10aとの間に位置する層は、UBMである。
 次いで、同様にして部品電極10bの反対側の結晶粒度を測定し、その平均値を算出した(1.8μm)。試験線SL2は、部品電極10bとUBMとの接触面を基準として約0.5μm部品電極10b側へ位置していた。試験線SL2は、図9(a)~(c)で示される部品電極10bとUBMとの界面において、UBMが最も部品電極10b側(X方向上側)に凸となっている点からの距離が0.5μmであった。試験線SL2は、X方向に平行であり、部品電極10bとSi貫通ビア7との界面に略平行な直線であった。得られた結晶粒度の大きさを比較して、部品電極10bの接触側の結晶粒度(0.5μm)は、部品電極10bの反対側の結晶粒度(1.8μm)に比べ小さいことが分かった。
(実施例2)
 実施例2は、絶縁層13および再配線層5が無機絶縁材料(SiO2)から構成されている点以外は、実施例1と同じ方法で作製した。実施例2の複合部品1におけるサイズは、絶縁層13および再配線層5の厚みが減少した以外は実施例1の複合部品とほぼ同一であった。
(実施例3)
 実施例3は、再配線層5が無機絶縁材料(SiO2)から構成されている点以外は、実施例1と同じ方法で作製した。実施例3の複合部品1におけるサイズは、再配線層5の厚みが減少した以外は、実施例1の複合部品とほぼ同一であった。
(実施例4)
 実施例4は、絶縁層13が無機絶縁材料(SiO2)から構成されている点以外は、実施例1と同じ方法で作製した。実施例4の複合部品1におけるサイズは、絶縁層13の厚みが減少した実施例1の複合部品とほぼ同一であった。
<第2実施形態>
 図5および図6を参照して、第2実施形態に係る複合部品1Aを説明する。図5は、複合部品1Aの第2実施形態を示す断面図である。図6は、図5の一部拡大図(D部の拡大図)である。第2実施形態は、電子部品層9が電子部品10Aと、電子部品10Aを一体化する樹脂10eとから構成されている点で、第1実施形態と相違する。この相違する構成を以下で説明する。なお、第2実施形態において、第1実施形態と同一の符号は、第1実施形態を同じ構成であるため、その説明を省略する。
 [構成]
 図6に示すように、第2実施形態の複合部品1Aでは、電子部品層9が電子部品10Aと、電子部品10Aを一体化する樹脂10eとからなる。つまり、第2実施形態の複合部品1Aは、電子部品10Aと、電子部品10Aと一体化した樹脂10eとからなる電子部品層9を備える。第2実施形態の複合部品1Aは、電子部品10Aを樹脂10eと一体化させることができるため、Siベース層3と寸法が一致しない電子部品(より具体的には、汎用の電子部品)であっても、実装することができる。これにより、低コスト、高性能な電子部品を使用することができる。また、自由度が高い設計が可能となり、用途に応じて電子部品を組み合わせることができる。
 また、図6では、電子部品層9は、1種の電子部品10Aを1つ含むが、これに限定されない。電子部品層9は、少なくとも1種の電子部品10Aを2つ以上含んでもよい。
 樹脂10eは、エポキシ樹脂であり、樹脂10eは、樹脂10eに分散するSiO2フィラーをさらに含むことが好ましい。かかる場合、電子部品10Aを樹脂10eで一体化させた電子部品層9の線膨張率をSiベース層3の線膨張率に近づけることができる。これにより、複合部品1Aの製造時における複合部品1Aの反りを低減し、複合部品1Aの信頼性を向上させることができる。
[複合部品1Aの製造方法]
 第2実施形態に係る複合部品1Aの製造方法は、
 電子部品10Aの部品電極10b間に絶縁材料を充填する充填工程と、
 部品電極10bおよび絶縁材料の表面を平坦化処理し、前記部品電極10b間に絶縁層13を形成する平坦化工程と、
 Siベース層3上に接着層11を形成し、部品電極10bおよび絶縁層13が接着層11を介してSiベース層3と対向するようにSiベース層3上に電子部品10Aを接着する電子部品接着工程と、
 Siベース層3上に電子部品10Aを接着した電子部品10Aを樹脂10eで封止して一体化した電子部品層9を形成する電子部品封止工程と、
 電子部品層9上にSiサポート19を貼合するSiサポート形成工程と、
 電子部品層9を介してSiサポート19と対向するSiベース層3を薄化するSiベース層薄化工程と、
 薄化されたSiベース層3および接着層11にエッチングにより貫通孔25を形成して、電子部品10Aの部品電極10bを露出させる貫通孔形成工程と、
 電解めっきにより貫通孔25にSi貫通ビア7を形成するSi貫通ビア形成工程と
を含んで成る。
 複合部品1Aの製造方法は、さらに、
 Siベース層3を準備するSiベース層準備工程と、
 電子部品層9を研削して薄化する電子部品層薄化工程と、
 所定のパターンを有する誘電膜21をSiベース層3上に形成する誘電膜形成工程と、
 再配線層5を形成する再配線層形成工程と、
 インターポーザ電極16を形成するインターポーザ電極形成工程と、
 ダイシングにより個片化するダイシング工程と
を含んで成ってもよい。
 図7A~図7Nを参照して、複合部品1Aの製造方法の一例を説明する。図7A~図7Nは、複合部品1Aの製造方法を説明するための図である。第2実施形態に係る複合部品1Aの製造方法は、充填工程と、平坦化工程と、Siベース層準備工程と、電子部品接着工程と、電子部品封止工程と、電子部品層薄化工程と、Siサポート形成工程と、Siベース層薄化工程と、誘電膜形成工程と、貫通孔形成工程と、Si貫通ビア形成工程と、再配線層形成工程と、インターポーザ電極形成工程と、ダイシング工程とを含む。
(充填工程、平坦化工程)
 充填工程では、電子部品10Aの部品電極10b間に絶縁材料を充填する。例えば、図7Aに示すように、部品電極10bを完全に被覆するようにして部品電極10b間に絶縁材料を充填する。これにより、絶縁材料から構成される絶縁層13を形成する。
 平坦化工程では、図7Bに示すように、部品電極10bおよび絶縁材料の表面を平坦化処理し、部品電極10b間に絶縁層13を形成する。
(Siベース層準備工程、電子部品接着工程)
 図4Cと同様にしてSiベース層3上に接着剤の塗布膜12を形成する。図7Cに示すように、電子部品10Aの搭載装置を用いて、塗布膜12上の所定の位置に電子部品10Aを搭載する。Siベース層3の積層方向に沿って双方向に圧力を印可し、加熱する。具体的には、搭載装置のヘッドを用いて、電子部品10Aを真空吸着する。電子部品10Aを部品電極10bの塗布面に対向するようにして、位置合わせして電子部品10Aを配置する。電子部品10Aが配置されたSiベース層3を加熱する。これにより、接着剤を硬化してSiベース層3上に接着層11を形成し、電子部品10AをSiベース層3上に接着させる。部品電極10bおよび絶縁層13は、接着層11を介してSiベース層3に対向している。なお、加熱の際に、Siベース層3の積層方向に沿って双方向に圧力を印可してもよい。
(電子部品封止工程)
 電子部品封止工程では、図7Dに示すように、Siベース層3上に接着した電子部品10Aを樹脂(封止樹脂)10eで封止する。これにより、一体化した電子部品層9を形成する。具体的には、ディスペンサを用いて、電子部品10Aを搭載したSiベース層3上に、液状樹脂を塗布する。その後、コンプレッションモールド装置を用いて、塗布した樹脂を成形する。その後、例えば、熱風循環オーブンを用いて、樹脂をキュアする。キュアにおける熱処理条件は、例えば、150℃、1時間である。これにより電子部品層9を形成する。
(電子部品層薄化工程~ダイシング工程)
 電子部品層薄化工程では、図7Eに示すように、電子部品層9を薄化する。Siウェハのバックグラインダを用いて、電子部品層9(具体的には、電子部品10Aおよび樹脂10e)を研削して薄化、平坦化する。電子部品層薄化工程では、図4Eに示すように、電子部品10Aの内部の機能部分を損傷しない程度に電子部品10Aを研削して薄化することができる。電子部品層薄化工程後の図7F~図7Nに示すSiサポート形成工程~インターポーザ電極形成工程は、それぞれ図4F~図4Nに示す工程と同様にして実施することができる。なお、図7H~図7Nは、図7A~図7Gに比べ、拡大されていることに留意されたい。図7H~図7Nは、図7GのE部に相当する部分を示している。
 なお、第1,第2実施形態における上記製造条件は、電子部品10,10Aの部品電極10b間に絶縁層13が形成され、本開示の効果が奏される範囲内であれば、製造条件は限定されない。
 本開示は、第1,第2実施形態に限定されるものではなく、本開示の要旨を変更しない限り、種々の態様において実施することができる。また、第1,第2実施形態で示す構成は、一例であり特に限定されるものではなく、本開示の効果から実質的に逸脱しない範囲で種々の変更をすることができる。例えば、第1,第2実施形態において説明した事項は、適宜組み合わせることができる。例えば、第1実施形態で説明した構成と、第2実施形態で説明した構成とを組み合わせることができる。
 1,1A       複合部品
 2          インターポーザ構造
 3          Siベース層
 3a         第1主面
 3b         第2主面
 5          再配線層
 7          Si貫通ビア
 7a         Si貫通ビア本体部
 7b         延出部
 9          電子部品層
 10,10A     電子部品
 10a        電子部品本体部
 10b        部品電極
 10c        第3主面
 10d        第4主面
 10e        樹脂
 11         接着層
 12         塗布膜
 13         絶縁層
 15         インターポーザ電極層
 16         インターポーザ電極
 19         Siサポート
 21         誘電膜
 23         フォトレジスト膜
 25         貫通孔
 27         配線
 29         開口部
 S          段差
 SB         (部品電極と絶縁層との間の)界面

Claims (13)

  1.  互いに対向する第1主面および第2主面を有するSiベース層と、前記第1主面上に形成されている再配線層と、該再配線層と電気的に接続し前記Siベース層内を貫通するSi貫通ビアと、前記第2主面と対向するインターポーザ電極と、接着層および絶縁層とを有するインターポーザ構造と、
     前記Si貫通ビアに接続された部品電極を有し、前記インターポーザ電極と前記Siベース層との間に設けられた電子部品と
    を備えた複合部品であって、
     前記絶縁層は、前記電子部品の前記部品電極間に配置され、
     前記電子部品は、前記部品電極と前記絶縁層を配置する面とが前記接着層を介して前記Siベース層の前記第2主面に接着されている、複合部品。
  2.  前記インターポーザ構造および前記電子部品の積層方向に平行な断面における前記部品電極の上面と前記絶縁層の上面との段差が1.0μm以下である、請求項1に記載の複合部品。
  3.  前記部品電極および前記絶縁層の表面粗さRzが1.0μm以下である、請求項1または2に記載の複合部品。
  4.  前記接着層の厚みは、10μm以下である、請求項1~3の何れか一つに記載の複合部品。
  5.  前記再配線層および前記絶縁層を構成する成分のうち、共通する成分が80重量%以上である、請求項1~4の何れか一つに記載の複合部品。
  6.  前記再配線層は、無機材料から構成され、
     前記絶縁層は、有機材料から構成される、請求項1~4の何れか一つに記載の複合部品。
  7.  前記再配線層は、有機材料から構成され、
     前記絶縁層は、無機材料から構成される、請求項1~4の何れか一つに記載の複合部品。
  8.  前記部品電極の結晶粒は、前記インターポーザ構造および前記電子部品の積層方向に平行な断面において、前記部品電極が前記Si貫通ビアと接触する側からその反対側にかけて大きくなっている、請求項1~7の何れか一つに記載の複合部品。
  9.  前記電子部品からなる電子部品層を備える、請求項1~8のいずれか1つに記載の複合部品。
  10.  前記電子部品と、該電子部品と一体化した樹脂とからなる電子部品層を備える、請求項1~8のいずれか1つに記載の複合部品。
  11.  電子部品の部品電極間に絶縁材料を充填する充填工程と、
     前記部品電極および前記絶縁材料の表面を平坦化処理し、前記部品電極間に絶縁層を形成する平坦化工程と、
     Siベース層上に接着層を形成し、前記部品電極および前記絶縁層が前記接着層を介して前記Siベース層と対向するように前記Siベース層上に前記電子部品を接着する電子部品接着工程と
     前記Siベース層および前記接着層にエッチングにより貫通孔を形成して前記電子部品の前記部品電極を露出させる貫通孔形成工程と、
     電解めっきにより前記貫通孔にSi貫通ビアを形成するSi貫通ビア形成工程と
    を含んで成る、複合部品の製造方法。
  12.  前記Siベース層上に接着した前記電子部品上に、Siサポートを貼合するSiサポート貼合工程と、
     前記電子部品を介して前記Siサポートと対向する前記Siベース層を薄化するSiベース層薄化工程と
    をさらに含んで成る、請求項11に記載の複合部品の製造方法。
  13.  前記Siベース層上に接着した前記電子部品を、樹脂で封止して一体化した電子部品層を形成する電子部品封止工程と、
     前記電子部品層上にSiサポートを貼合するSiサポート形成工程と、
     前記電子部品層を介して前記Siサポートと対向する前記Siベース層を薄化するSiベース層薄化工程と
    をさらに含んで成る、請求項11に記載の複合部品の製造方法。
PCT/JP2021/032500 2020-12-24 2021-09-03 複合部品およびその製造方法 WO2022137657A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2022571046A JPWO2022137657A1 (ja) 2020-12-24 2021-09-03
CN202180087105.3A CN116745900A (zh) 2020-12-24 2021-09-03 复合部件及其制造方法
US18/321,417 US20230352388A1 (en) 2020-12-24 2023-05-22 Composite component and method for manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020215251 2020-12-24
JP2020-215251 2020-12-24

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US18/321,417 Continuation US20230352388A1 (en) 2020-12-24 2023-05-22 Composite component and method for manufacturing the same

Publications (1)

Publication Number Publication Date
WO2022137657A1 true WO2022137657A1 (ja) 2022-06-30

Family

ID=82157463

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/032500 WO2022137657A1 (ja) 2020-12-24 2021-09-03 複合部品およびその製造方法

Country Status (4)

Country Link
US (1) US20230352388A1 (ja)
JP (1) JPWO2022137657A1 (ja)
CN (1) CN116745900A (ja)
WO (1) WO2022137657A1 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005012180A (ja) * 2003-05-28 2005-01-13 Okutekku:Kk 半導体装置およびその製造方法
JP2011082293A (ja) * 2009-10-06 2011-04-21 Shinko Electric Ind Co Ltd インターポーザ実装配線基板及び電子部品装置
JP2012178547A (ja) * 2010-12-23 2012-09-13 Commissariat A L'energie Atomique & Aux Energies Alternatives ナノ物体を外部電気システムに接続する素子、及びその素子を作る方法
JP2017188545A (ja) * 2016-04-05 2017-10-12 太陽誘電株式会社 インターポーザ付き電子部品
JP2020092147A (ja) * 2018-12-04 2020-06-11 株式会社ディスコ パッケージデバイスの製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005012180A (ja) * 2003-05-28 2005-01-13 Okutekku:Kk 半導体装置およびその製造方法
JP2011082293A (ja) * 2009-10-06 2011-04-21 Shinko Electric Ind Co Ltd インターポーザ実装配線基板及び電子部品装置
JP2012178547A (ja) * 2010-12-23 2012-09-13 Commissariat A L'energie Atomique & Aux Energies Alternatives ナノ物体を外部電気システムに接続する素子、及びその素子を作る方法
JP2017188545A (ja) * 2016-04-05 2017-10-12 太陽誘電株式会社 インターポーザ付き電子部品
JP2020092147A (ja) * 2018-12-04 2020-06-11 株式会社ディスコ パッケージデバイスの製造方法

Also Published As

Publication number Publication date
CN116745900A (zh) 2023-09-12
US20230352388A1 (en) 2023-11-02
JPWO2022137657A1 (ja) 2022-06-30

Similar Documents

Publication Publication Date Title
KR100778597B1 (ko) 적층 반도체 장치와 그 제조방법
US8710639B2 (en) Semiconductor element-embedded wiring substrate
US8373069B2 (en) Electronic component mounting substrate and method for manufacturing electronic component mounting substrate
US7608480B2 (en) Method of fabricating a semiconductor device incorporating a semiconductor constructing body and an interconnecting layer which is connected to a ground layer via a vertical conducting portion
US9564364B2 (en) Semiconductor device, semiconductor package, method for manufacturing semiconductor device, and method for manufacturing semiconductor package
US7728439B2 (en) Semiconductor device, wiring substrate, and method for manufacturing wiring substrate
US20130264716A1 (en) System-In-Package Having Integrated Passive Devices and Method Therefor
JP7103520B2 (ja) 複合部品およびその製造方法
WO2022137657A1 (ja) 複合部品およびその製造方法
TWI811990B (zh) 半導體結構及其形成方法
JP2006216768A (ja) 半導体装置およびその製造方法
JP4599834B2 (ja) 半導体装置およびその製造方法
US12002760B2 (en) Composite component and method for manufacturing the same
WO2023153240A1 (ja) 複合部品
JP4052237B2 (ja) 半導体装置およびその製造方法
WO2024029138A1 (ja) 複合部品デバイスおよびその製造方法
US11705381B2 (en) High efficiency heat dissipation using thermal interface material film
US20240021532A1 (en) Wiring substrate
JP2005116714A (ja) 半導体装置およびその製造方法
TW202320291A (zh) 半導體裝置的製造方法及半導體裝置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21909815

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2022571046

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 202180087105.3

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 21909815

Country of ref document: EP

Kind code of ref document: A1