WO2021241058A1 - 半導体装置及び電子機器 - Google Patents
半導体装置及び電子機器 Download PDFInfo
- Publication number
- WO2021241058A1 WO2021241058A1 PCT/JP2021/015626 JP2021015626W WO2021241058A1 WO 2021241058 A1 WO2021241058 A1 WO 2021241058A1 JP 2021015626 W JP2021015626 W JP 2021015626W WO 2021241058 A1 WO2021241058 A1 WO 2021241058A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- semiconductor substrate
- capacitive element
- metal
- semiconductor device
- pixel
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 195
- 239000000758 substrate Substances 0.000 claims abstract description 137
- 239000002184 metal Substances 0.000 claims abstract description 96
- 229910052751 metal Inorganic materials 0.000 claims abstract description 96
- 230000002093 peripheral effect Effects 0.000 claims description 44
- 238000012545 processing Methods 0.000 claims description 17
- 239000012212 insulator Substances 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 57
- 238000006243 chemical reaction Methods 0.000 description 28
- 238000012546 transfer Methods 0.000 description 27
- 230000004048 modification Effects 0.000 description 26
- 238000012986 modification Methods 0.000 description 26
- 238000005516 engineering process Methods 0.000 description 25
- 239000010949 copper Substances 0.000 description 21
- 238000003860 storage Methods 0.000 description 21
- 239000003990 capacitor Substances 0.000 description 19
- 238000009792 diffusion process Methods 0.000 description 19
- 230000003321 amplification Effects 0.000 description 17
- 238000003199 nucleic acid amplification method Methods 0.000 description 17
- 238000010586 diagram Methods 0.000 description 15
- 230000000694 effects Effects 0.000 description 13
- 238000000034 method Methods 0.000 description 13
- 229910052802 copper Inorganic materials 0.000 description 11
- 238000003384 imaging method Methods 0.000 description 11
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 10
- 230000008569 process Effects 0.000 description 10
- 230000008878 coupling Effects 0.000 description 9
- 238000010168 coupling process Methods 0.000 description 9
- 238000005859 coupling reaction Methods 0.000 description 9
- 238000007667 floating Methods 0.000 description 8
- 230000009471 action Effects 0.000 description 6
- 230000006870 function Effects 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 238000000926 separation method Methods 0.000 description 5
- 101001018097 Homo sapiens L-selectin Proteins 0.000 description 4
- 102100033467 L-selectin Human genes 0.000 description 4
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000009499 grossing Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 230000001151 other effect Effects 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 229910021193 La 2 O 3 Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000003796 beauty Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 210000004204 blood vessel Anatomy 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 238000004335 scaling law Methods 0.000 description 1
- 210000004761 scalp Anatomy 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 230000036962 time dependent Effects 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
- 235000012431 wafers Nutrition 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14634—Assemblies, i.e. Hybrid structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5222—Capacitive arrangements or effects of, or between wiring layers
- H01L23/5223—Capacitor integral with wiring layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L24/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14609—Pixel-elements with integrated switching, control, storage or amplification elements
- H01L27/14612—Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/14636—Interconnect structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14601—Structural or functional details thereof
- H01L27/1464—Back illuminated imager structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14643—Photodiode arrays; MOS imagers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/14—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
- H01L27/144—Devices controlled by radiation
- H01L27/146—Imager structures
- H01L27/14683—Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
- H01L27/1469—Assemblies, i.e. hybrid integration
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L2224/08—Structure, shape, material or disposition of the bonding areas after the connecting process of an individual bonding area
- H01L2224/081—Disposition
- H01L2224/0812—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/08135—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/08145—Disposition the bonding area connecting directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding the bonding area connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
Definitions
- the technology according to the present disclosure (the present technology) relates to a semiconductor device and an electronic device including the semiconductor device.
- solid-state image sensors that capture images include CCD (Charge Coupled Device) image sensors and CMOS (Complementary Metal Oxide Semiconductor) image sensors, which can be used with existing CMOS processes without requiring special capital investment.
- CMOS image sensors that can be manufactured are attracting attention, and their adoption in camera systems and surveillance systems built into mobile phones is rapidly advancing.
- CMOS image sensors As the application of CMOS image sensors to various fields has progressed, there has been a demand for miniaturization and high performance.
- a laminated CMOS image sensor has been proposed in which these Wafers are formed and bonded together using WoW technology to have a function as an image sensor (Patent Document 1).
- the incident light is received by the sensor unit and photoelectrically converted by the photodiode in the sensor unit.
- the electric charge generated by the photodiode is analog-to-digital converted into a pixel signal by the peripheral circuit unit.
- a coupling capacitor for cutting off the DC component of the input signal is used.
- Coupling capacitors can be miniaturized as the capacitance density (capacity value per unit area) of the capacitive element used increases, but the bias dependence of the capacitance value is required to be small. This is because if the bias dependence of the capacitance value is large, for example, the pixel signal and the reference signal transmitted to the gate electrode of the differential input transistor of the comparator are distorted, and the accuracy of analog-to-digital conversion is significantly deteriorated.
- the shift to the fine process of the CMOS process that manufactures peripheral circuits has been progressing for some time.
- the logic circuit that processes digital signals composed of MOSFETs such as SRAM and logic circuits can be miniaturized, but the analog circuit that processes analog signals output from the sensor unit can be miniaturized. It is not easy to change. The reason is that the larger the maximum amount of charge that can be read out by the sensor unit, the better the performance of the image sensor, but the detected amount of charge is converted to voltage and propagates through the circuit, so the generation of the manufacturing process is miniaturized. However, as long as the performance of the maximum charge amount is maintained, the operating voltage of the device constituting the analog circuit that receives the signal of the sensor unit does not decrease, and the device itself cannot be miniaturized according to the scaling law. ..
- the capacitive elements formed on the semiconductor substrate include the MOS type capacitive element shown in Patent Document 2, the comb-shaped wiring capacitive element shown in Patent Document 3, and the MIM (Metal Insulator Metal) capacitive element shown in Patent Document 4. Proposed for use.
- the capacitance density of the MOS type capacitive element and the MIM capacitive element is substantially determined by the film thickness (d) of the gate insulating film and its dielectric constant ( ⁇ ) ( ⁇ / d). Increasing the dielectric constant increases the manufacturing cost as a method for increasing the capacitance density, so a method of reducing the film thickness is generally used, but the film thickness of the insulating film is not lowered without lowering the operating voltage of the capacitive element. If the thickness is reduced, the TDDB (Time Dependent Dielectric Breakdown), which is the life of the insulating film, deteriorates, and the product life is shortened.
- TDDB Time Dependent Dielectric Breakdown
- the comb-shaped wiring capacitance element is an element that utilizes the parasitic capacitance formed by facing the wiring as the capacitance element, but in order to increase the capacitance density, it is necessary to narrow the wiring space.
- the wiring space is narrowed without lowering the operating voltage of the capacitive element, the TDDB of the insulating film between the wiring spaces deteriorates and the product life is shortened.
- the use of a low-K film having a smaller dielectric constant as the insulating film covering the wiring layer also causes the capacitance value of the comb-shaped wiring capacitance element not to increase.
- the reliability of the insulating film becomes an issue as in the above-mentioned MOS type capacitive element, and the capacitive density cannot be improved.
- Japanese Unexamined Patent Publication No. 2018-148528 Japanese Unexamined Patent Publication No. 2011-254088 Japanese Unexamined Patent Publication No. 2005-183739 Japanese Unexamined Patent Publication No. 2018-37626
- the present disclosure has been made in view of such circumstances, and an object of the present disclosure is to provide a semiconductor device and an electronic device capable of improving the capacitance density of a capacitive element without lowering the operating voltage.
- One aspect of the present disclosure is a first semiconductor substrate having a first capacitive element portion including at least one capacitive element, a second semiconductor substrate laminated on the first semiconductor substrate, and the first one.
- the semiconductor substrate is provided with a second capacitive element portion formed by a metal joint portion provided on the joint surface between the semiconductor substrate and the second semiconductor substrate, and the first and second capacitive element portions are connected in parallel to each other. It is a semiconductor device to be used.
- Another aspect of the present disclosure is a first semiconductor substrate having a first capacitive element portion including at least one capacitive element, a second semiconductor substrate laminated with respect to the first semiconductor substrate, and the first.
- a second capacitive element portion formed by a metal joint portion provided on a joint surface between the semiconductor substrate 1 and the second semiconductor substrate is provided, and the first and second capacitive element portions are parallel to each other. It is an electronic device equipped with a semiconductor device to be connected.
- the "first conductive type” means one of the p-type and the n-type
- the "second conductive type” means one of the p-type or the n-type different from the "first conductive type”.
- “+” and “-” attached to "n” and “p” are semiconductors having a relatively high or low impurity density, respectively, as compared with the semiconductor regions to which "+” and “-” are not added. It means that it is an area. However, even in the semiconductor regions with the same "n” and "n”, it does not mean that the impurity densities of the respective semiconductor regions are exactly the same.
- the definition of the vertical direction in the following description is merely a definition for convenience of explanation, and does not limit the technical idea of the present disclosure.
- the top and bottom are converted to left and right and read, and if the object is rotated by 180 ° and observed, the top and bottom are reversed and read.
- the effects described in the present specification are merely examples and are not limited, and other effects may be used.
- the solid-state image sensor 100 includes a pixel array unit 110 and a peripheral circuit that reads an electric signal from the pixel array unit 110 and performs predetermined signal processing.
- the solid-state image sensor 100 uses a row selection circuit 120 for controlling row addresses and row scans as peripheral circuits, a horizontal transfer scan circuit 130 for controlling column addresses and column scans, and an internal clock as control circuits.
- the timing control circuit 140 to be generated is provided.
- the solid-state imaging device 100 according to the first embodiment has an ADC group 150 as peripheral circuits, a digital-to-analog converter (DAC) 160 as a lamp signal generator, an amplifier circuit 170, a signal processing circuit 180, and a horizontal circuit. It has a transfer line 190.
- the solid-state image sensor 100 according to the first embodiment has a DC power supply circuit (not shown) as a peripheral circuit.
- the pixel array unit 110 is configured by arranging a large number of pixels 30 in an array shape (matrix shape).
- the pixel 30 has, for example, a photoelectric conversion element D1 made of, for example, a photodiode (PD), as shown in FIG.
- the pixel 30 has four transistors, a transfer transistor T1, a reset transistor T2, an amplification transistor T3, and a selection transistor T4, as active elements with respect to the photoelectric conversion element D1.
- the constant current source load Z1 is connected to the vertical signal line (LSGN) in which the pixel 30 is shared in the column direction.
- the photoelectric conversion element D1 photoelectrically converts the incident light into an electric charge (here, an electron) in an amount corresponding to the amount of the light.
- the transfer transistor T1 as a transfer element is connected between the photoelectric conversion element D1 and the floating diffusion FD as an input node, and a transfer signal TRG which is a control signal is given to the gate (transfer gate) through the transfer control line LTRG. ..
- the transfer transistor T1 transfers the electrons photoelectrically converted by the photoelectric conversion element D1 to the floating diffusion FD.
- the reset transistor T2 is connected between the power supply line L VDD to which the power supply voltage VDD is supplied and the floating diffusion FD, and the reset signal RST, which is a control signal, is given to the gate through the reset control line LRST.
- the reset transistor T2 as the reset element resets the potential of the floating diffusion FD to the potential of the power supply line L VDD.
- the gate of the amplification transistor T3 as an amplification element is connected to the floating diffusion FD. That is, the floating diffusion FD functions as an input node of the amplification transistor T3 as an amplification element.
- the amplification transistor T3 and the selection transistor T4 are connected in series between the power supply line L VDD to which the power supply voltage VDD is supplied and the signal line LSGN. In this way, the amplification transistor T3 is connected to the signal line LSGN via the selection transistor T4, and constitutes a constant current source IS outside the pixel portion and a source follower.
- the selection signal SEL which is a control signal corresponding to the address signal
- the selection transistor T4 is turned on.
- the amplification transistor T3 amplifies the potential of the floating diffusion FD and outputs a voltage corresponding to the potential to the signal line LSGN.
- the voltage output from each pixel through the signal line LSGN is output to the ADC group 150. Since, for example, the gates of the transfer transistor T1, the reset transistor T2, and the selection transistor T4 are connected in row units, these operations are performed simultaneously for each pixel for one row.
- the reset control line LRST, the transfer control line LTRG, and the selection control line LSEL wired to the pixel array unit 110 are wired as a set for each row of the pixel array.
- the reset control line LRST, the transfer control line LTRG, and the selection control line LSEL are provided with M lines each. These reset control line LRST, transfer control line LTRG, and selection control line LSEL are driven by the row selection circuit 120.
- a decoupling capacitor CV1 is connected between the power supply line L VDD and the ground (GND).
- the decoupling capacitor CV1 removes noise components mixed in the DC power supply voltage supplied to drive the circuit.
- the total area of the decoupling capacitor CV1 may exceed 10 mm 2, and it occupies a large proportion of the chip area of the laminated CMOS image sensor.
- the comparator 151 has a differential amplifier circuit including differential input transistors T21 and T22 constituting a differential pair and active load transistors T11 and T12 including a current mirror circuit.
- the differential input transistors T21 and T22 are composed of n-type MOSFETs (hereinafter, also referred to as “nMOS”), and the active load transistors T11 and T12 are composed of p-type MOSFETs (hereinafter, also referred to as “pMOS”).
- nMOS n-type MOSFETs
- pMOS p-type MOSFETs
- the active load transistors T11 and T12 and the differential input transistors T21 and T22 are noise sources.
- the comparator 151 includes a reference voltage (DAC side input) Vslop, which is a ramp waveform obtained by changing the reference voltage generated by the DAC 160 in a stepwise manner, and an analog signal obtained from the pixel to each line via the vertical signal line LSGN. (VSL (Vertical Signal Line) side input) is compared.
- VSL Very Signal Line
- the counter 152 shown in FIG. 1 counts the comparison time of the comparator 151.
- the ADC group 150 has an n-bit digital signal conversion function and is arranged for each vertical signal line (column line) to form a column-parallel ADC block.
- the output of each latch 153 is connected, for example, to a horizontal transfer line 190 having a width of 2 n bits. Then, 2n amplifier circuits 170 and signal processing circuits 180 corresponding to the horizontal transfer lines 190 are arranged.
- the sampling capacities C1 and C2 shown in FIG. 4 can be miniaturized as the capacitance density (capacity value per unit area) of the capacitance element used is larger, but the bias dependence of the capacitance value is required to be small. This is because if the bias dependence of the capacitance value is large, for example, the pixel signal and the reference signal transmitted to the gate electrode of the differential input transistor of the comparator are distorted, and the accuracy of analog-to-digital conversion is significantly deteriorated. Further, a decoupling capacitor CV2 is connected to the comparator 151 between the power supply line Vdd and the ground (GND).
- FIG. 5 shows a layout diagram of each circuit constituting the solid-state image sensor 100 according to the first embodiment on a semiconductor chip.
- a metal bonding portion MC1 such as a TSV (Through-silicon via). It is composed of a laminated image sensor in which a part of the wiring is electrically connected.
- the pixel array unit 110 in which the pixels 30 are arranged in a matrix is mounted on the upper semiconductor substrate 210, and peripheral circuits such as the ADC group 150 and the signal processing circuit 180 other than the pixel array unit 110 are mounted on the lower semiconductor substrate 220. Will be done.
- FIG. 6 is a cross-sectional view of the solid-state image sensor 100 according to the first embodiment.
- FIG. 6A shows the outside of the pixel
- FIG. 6B shows the inside of the pixel.
- the upper semiconductor substrate 210 is composed of a photoelectric conversion layer 211, a glabellar insulating film 213, and a wiring layer 214 from the top.
- the photoelectric conversion layer 211 is a layer on which a photodiode (PD) 31 is formed, and generates an electric charge according to the amount of incident light by photoelectric conversion.
- the PD 31 is electrically separated by the element separation portions 33a and 33b formed in the photoelectric conversion layer 211 for each pixel 30.
- a p-type well 32 is formed in the region in the photoelectric conversion layer 211 where the PD 31 is not formed.
- the FD34 and the n-type diffusion layer 35 are formed in the p-type well 32.
- the p-type well 32 is provided outside the pixel 30, as shown in FIG. 6A.
- the electric charge generated in the PD 31 is transferred to the FD 34 via the transfer transistor T1 provided in the glabellar insulating film 213.
- the amplification transistor T3 provided in the glabellar insulating film 213 is located near the n-type diffusion layer 35. Element separation portions 33b and 33c are formed at both ends of the n-type diffusion layer 35. As a result, the FD 34 and the pixel transistor T3 are electrically separated by the n-type diffusion layer 35 and the element separation portions 33b and 33c.
- the wiring layer 214 is configured to include wirings (M1 to M4) 215 laminated in a plurality of layers.
- a transfer transistor T1, a reset transistor T2, an amplification transistor T3, and a selection transistor T4 constituting each pixel 30 are driven via a plurality of layers of wiring (M1 to M4) 215 formed on the wiring layer 214.
- a copper (Cu) metal bonding portion 231 is provided in the wiring layer 214 to bond the metal bonding portion 231 to the lower semiconductor substrate 220.
- the lower semiconductor substrate 220 is composed of the glabellar insulating film 221 and the wiring layer 222 from above.
- the wiring layer 222 includes all wirings 223 and wirings (M1 to M6) 224 laminated on a plurality of layers.
- the intereyelar insulating film 221 is provided with a copper (Cu) metal bonding portion 232 for bonding to the metal bonding portion 231 of the upper semiconductor substrate 210.
- an N + storage type MOS capacitive element 310 is arranged on the lower semiconductor substrate 220.
- the lower electrode 312 mounted on the element separation unit 311 is It is an n-type diffusion layer formed in the p-type well 228, and has a gate insulating film 316 made of silicon oxide (SiO 2) on the lower electrode 312 thereof, and above the gate insulating film 316.
- An upper electrode 313 made of n-type polycrystalline silicon is formed.
- This MOS capacitance element 310 is called an N + storage type MOS capacitance because electrons are accumulated on the surface of the lower electrode 312 during operation.
- the lower electrode 322 located on the side closer to the lower semiconductor substrate 220 side and the insulating film (High).
- This insulating film may be a single-layer film of Ta 2 O 2 , Nb 2 O 3 , ZrO 2 , HfO 2 , La 2 O 3 , Pr 2 O 3 , AL 2 O 3 , SiO 2, or SiN. It is a laminated film.
- the lower electrode 322 and the upper electrode 321 are a single-layer film of any one of Cu, Al, Ti, TiN, Ta, and TaN, or a plurality of laminated films.
- the wiring (M5) 224 is provided with a negative (Minus) terminal 225 and a positive (Plus) terminal 226. Further, the MOM capacitive element 330 shown in FIG. 8 is formed on the lower semiconductor substrate 220 by using wirings (M1 to M4) 224. These N + storage type MOS capacity element 310, MIM capacity element 320, and MOM capacity element 330 are connected in parallel. In this case, the upper electrode 331 of the MOM capacitance element 330 is connected to the lower electrode 312 of the MOS capacitance element 310, the lower electrode 322 of the MIM capacitance element 320, via the via 315 and the wiring (M6) 224.
- the lower electrode 332 of the MOM capacity element 330 is connected to the upper electrode 313 of the MOS capacity element 310 and the upper electrode 321 of the MIM capacity element 320 via the via 314 and the wiring (M6) 224. With such a structure, the capacitance density can be further increased.
- the upper semiconductor substrate 210 is composed of a p-type well 32, a glabellar insulating film 213, and a wiring layer 214 from the top.
- An N + storage type MOS capacitive element 410 is arranged on the lower side of the upper semiconductor substrate 210.
- the lower electrode 412 is an n-type diffusion layer formed in the p-type well 32, and a gate insulating film 416 made of silicon oxide (SiO 2) is placed on the lower electrode 412.
- An upper electrode 413 made of n-type polycrystalline silicon is formed on the gate insulating film 416.
- the MOM capacitance element 420 which is a comb-shaped wiring capacitance element is formed by using the wiring (M1 to M4) 215 in the region where the wiring (M1 to M4) 215 is formed.
- the upper electrode of the MOM capacitance element 420 is connected to the upper electrode 413 of the MOS capacitance element 410 via the via 414.
- the lower electrode of the MOM capacitance element 420 is connected to the lower electrode 412 of the MOS capacitance element 410 via the via 415.
- the upper electrode 413 of the MOS capacitance element 410 and the upper electrode of the MOM capacitance element 420 are the upper electrode 313 of the MOS capacitance element 310 on the lower semiconductor substrate 220 side via the copper (Cu) metal coupling portions 231 and 232. Is connected to the upper electrode 321 of the MIM capacitance element 320 and the upper electrode of the MOM capacitance element 330.
- the lower electrode 412 of the MOS capacitance element 410 and the lower electrode of the MOM capacitance element 420 are the lower electrode 312 of the MOS capacitance element 310 on the lower semiconductor substrate 220 side via the copper (Cu) metal coupling portions 231 and 232.
- the lower electrode 322 of the MIM capacitance element 320 and the lower electrode of the MOM capacitance element 330 are connected.
- the solid-state imaging device 100 joins the metal bonding portion 231 on the upper semiconductor substrate 210 side and the metal bonding portion 232 on the lower semiconductor substrate 220 side arranged on the bonding surface to form a capacitive element, and forms a capacitive element thereof.
- This capacitive element is called a junction capacitive element 230.
- the upper electrode 234 of the junction capacitance element 230 is connected to the upper electrode 413 of the MOS capacitance element 410 and the upper electrode of the MOM capacitance element 420 via the via 414. Further, the lower electrode 235 of the junction capacitance element 230 is connected to the lower electrode 412 of the MOS capacitance element 410 and the lower electrode of the MOM capacitance element 420 via the via 415.
- the upper electrode 234 of the junction capacitance element 230 is connected to the upper electrode 313 of the MOS capacitance element 310 on the lower semiconductor substrate 220 side, the upper electrode 321 of the MIM capacitance element 320, and the upper electrode of the MOM capacitance element 330.
- the lower electrode 235 of the junction capacitance element 230 is connected to the lower electrode 312 of the MOS capacitance element 310 on the lower semiconductor substrate 220 side, the lower electrode 322 of the MIM capacitance element 320, and the lower electrode of the MOM capacitance element 330.
- the junction capacitance element 230 is formed by the metal coupling portions 231 and 232 of the upper semiconductor substrate 210 and the lower semiconductor substrate 220, and the junction capacitance element 230 is mounted on the upper side. Capacitance is obtained by connecting the MOS capacitance element 410 and MOM capacitance element 420 provided in the semiconductor substrate 210 in parallel with the MOS capacitance element 310, MIM capacitance element 320, and MOM capacitance element 330 provided in the lower semiconductor substrate 220. The capacitance value of the entire element can be increased. Therefore, it is possible to improve the capacitance density of the capacitive element without lowering the operating voltage.
- FIG. 10 is a cross-sectional view of the solid-state image sensor 100 according to the modified example of the first embodiment.
- the same parts as those in FIG. 6A are designated by the same reference numerals, and detailed description thereof will be omitted.
- the solid-state image sensor 100 is an example utilizing a PIP (PolyInsulatorPoly) capacitive element 340.
- the PIP capacitive element 340 is a capacitive element using polycrystalline silicon as an electrode.
- N-type polycrystalline Si as a lower electrode 342, SiO2 as an insulating film, and N as an upper electrode. It is a capacitive element formed by sequentially laminating type polycrystalline Si. As a feature, the bias dependence of the capacitance value is small.
- the upper electrode 343 of the PIP capacitive element 340 is connected to the upper electrode 321 of the MIM capacitive element 320 via the via 314 and the wiring (M6) 224. Further, the lower electrode 342 of the PIP capacitance element 340 is connected to the lower electrode 322 of the MIM capacitance element 320 via the via 315 and the wiring (M6) 224. Therefore, even in the modified example of the first embodiment, the same effect as that of the first embodiment can be obtained.
- FIG. 12 is a cross-sectional view of the solid-state image sensor 100 according to the second embodiment.
- the same parts as those in FIG. 6A are designated by the same reference numerals, and detailed description thereof will be omitted.
- the solid-state imaging device 100 joins the metal bonding portion 511 on the upper semiconductor substrate 210 side and the metal bonding portion 512 on the lower semiconductor substrate 220 side arranged on the bonding surface to form a bonding portion capacitance element 510.
- the upper electrode 514 and the lower electrode 515 of the junction capacitance element 510 are brought close to each other to a distance where the processing accuracy of the process can be tolerated, and the lateral capacitance component is increased to increase the capacitance component of the solid-state image sensor 100.
- the capacitance value of the capacitive element can be further increased.
- the second embodiment in the junction capacitive element 510, the direction orthogonal to the stacking direction (Z direction in FIG. 12) of the upper semiconductor substrate 210 and the lower semiconductor substrate 220 (in FIG. 12).
- the capacitance value can be further increased by using the capacitance component in the Y direction), that is, in the lateral direction.
- FIG. 13 is a plan view showing an arrangement example of the junction capacitance element 510 as the first modification of the second embodiment of the present technology.
- the capacitance value can be further increased by using the lateral capacitance component of the vias 516. .. Even in the case of the arrangement example of the junction capacitance element 510 shown in FIGS. 14 and 15, the capacitance value can be further increased.
- FIG. 16 is a cross-sectional view of the solid-state image sensor 100 according to the second modification of the second embodiment of the present technology.
- the same parts as those in FIG. 12 are designated by the same reference numerals, and detailed description thereof will be omitted.
- the solid-state image sensor 100 joins the first metal film 521, 523 on the upper semiconductor substrate 210 side and the second metal film 522,524 on the lower semiconductor substrate 220 side arranged on the joint surface to form a joint capacity. It forms the element 520.
- the problem with the junction capacitance element 520 is that if the alignment misalignment when the upper semiconductor substrate 210 (sensor section) and the lower semiconductor substrate 220 (peripheral circuit section) are joined is large, the capacitance value variation becomes large.
- the specific layout has a ring-shaped first electrode 525 and a second electrode 526 located at the center thereof.
- the inner diameter of the first metal film 521 constituting the first electrode 525 is larger than the inner diameter of the second metal film 522 constituting the first electrode 525.
- the outer diameter of the first metal film 523 constituting the second electrode 526 is larger than the outer diameter of the second metal film 524 constituting the second electrode 526.
- the first electrode 525 and the second electrode 526 of the junction capacitance element 520 have a square layout, but they may be circular.
- the joint portion is formed. Since the capacitance value on the left side surface of the capacitance element 520 increases but the capacitance value on the right side surface decreases, the fluctuation of the capacitance value of the joint portion as a whole can be reduced.
- the above-mentioned reverse capacitance value increases / decreases, but also in this case, the joint portion
- the fluctuation of the capacitance value as a whole is small, and as a result, even if the alignment deviation of the joint portion is large, the variation in the capacitance value of the joint portion does not become large.
- the inner diameter of the first metal film 521 constituting the first electrode 525 is smaller than the inner diameter of the second metal film 522 constituting the first electrode 525.
- the outer diameter of the first metal film 523 constituting the second electrode 526 is smaller than the outer diameter of the second metal film 524 constituting the second electrode 526.
- FIG. 20 shows an example of the types of capacitive elements arranged on each chip and the multiplication factor of the capacitive value when they are connected in parallel.
- the capacitance value increases by 10 times.
- the storage type MOS capacitive element 310 and the MIM capacitive element 320 arranged on the lower semiconductor substrate 220 (peripheral circuit portion) are connected in parallel, the capacitance value increases by 5.1 times.
- the capacity value increases by 6.1 times.
- the upper semiconductor substrate 210 is displaced to the left or right side with respect to the lower semiconductor substrate 220, so that even if the alignment of the junction is large, the junction capacitance element 520 The variation in the capacity value of is not large.
- FIG. 21 is a cross-sectional view of the solid-state image sensor 100 according to the third modification of the second embodiment of the present technology.
- the same parts as those in FIG. 12 are designated by the same reference numerals, and detailed description thereof will be omitted.
- the storage type MOS capacitance element 310 and the MIM capacitance element 320 are arranged on the same area of the lower semiconductor substrate 220 (peripheral circuit portion), the junction capacitance element 510 is arranged at the junction, and the upper semiconductor is arranged.
- a storage type MOS capacity element 410 is arranged on the substrate 210 (sensor unit), and these storage type MOS capacity elements 310, MIM capacity element 320, junction capacity element 510, and storage type MOS capacity element 410 are all connected in parallel. This is an example of a capacitive element. Even in such a third modification, the same effect as that of the second embodiment can be obtained.
- FIG. 22 is a cross-sectional view of the solid-state image sensor 100 according to the fourth modification of the second embodiment of the present technology.
- the same parts as those in FIG. 12 are designated by the same reference numerals, and detailed description thereof will be omitted.
- the storage type MOS capacitance element 310 and the MOM capacitance element 330 are arranged on the same area of the lower semiconductor substrate 220 (peripheral circuit portion), the junction capacitance element 510 is arranged at the junction, and the upper semiconductor is arranged.
- a storage type MOS capacity element 410 and a MOM capacity element 420 are arranged on the substrate 210 (sensor unit), and these storage type MOS capacity elements 310, MOM capacity element 330, junction capacity element 510, and storage type MOS capacity element 410 are arranged.
- This is an example of a capacitive element in which all the MOM capacitive elements 420 are connected in parallel. Even in such a fourth modification, the same effect as that of the second embodiment can be obtained.
- FIG. 23 is a cross-sectional view of the solid-state image sensor 100 according to the fifth modification of the second embodiment of the present technology.
- the same parts as those in FIG. 12 are designated by the same reference numerals, and detailed description thereof will be omitted.
- the storage type MOS capacitance element 310 and the MOM capacitance element 330 are arranged on the same area of the lower semiconductor substrate 220 (peripheral circuit portion), the junction capacitance element 510 is arranged at the junction, and the upper semiconductor is arranged. No capacity element is arranged on the substrate 210 (sensor unit), and this is an example of a capacity element in which the storage type MOS capacity element 310, the MOM capacity element 330, and the junction capacity element 510 are connected in parallel. .. Even in such a fifth modification, the same effect as that of the second embodiment can be obtained.
- the second embodiment is not other than this.
- the upper semiconductor substrate 210 (sensor unit) and the lower semiconductor substrate 220 (peripheral circuit unit) are manufactured by a general CMOS process, there are a plurality of capacitive elements that can be mounted on each. It can be easily imagined by an expert that there are many combinations of capacitive elements that can be connected in parallel when the junction capacitive element 510 shown in FIG. 12 is added. The designer may select the capacitive elements to be connected in parallel so as to be optimum according to the layout of the entire circuit and the required capacitance value.
- FIG. 24 is a cross-sectional view of the solid-state image sensor 100A according to the third embodiment.
- the same parts as those in FIG. 6B are designated by the same reference numerals, and detailed description thereof will be omitted.
- the solid-state image sensor 100A joins the first metal film 531 and 533 on the upper semiconductor substrate 210 side and the second metal film 532 and 534 on the lower semiconductor substrate 220 side arranged on the joint surface to form a joint capacity.
- the element 530 is formed.
- the junction capacitance element 530 has a ring-shaped first electrode 535 and a second electrode 536 located at the center thereof.
- the inner diameter of the first metal film 531 constituting the first electrode 535 is smaller than the inner diameter of the second metal film 532 constituting the first electrode 535.
- the outer diameter of the first metal film 533 constituting the second electrode 536 is smaller than the outer diameter of the second metal film 534 constituting the second electrode 536.
- the first electrode 535 and the second electrode 536 of the junction capacitance element 530 have a square layout, but they may be circular.
- the solid-state image sensor 100A expands the dynamic range of the image sensor by providing a capacitive element in the pixel that stores the electric charge overflowing from the photodiode 31.
- the present invention is preferably applied to a laminated image sensor having such a pixel internal capacitance element.
- Two first metal films 531 and 533 and second metal films 532 and 534 arranged for each pixel are joined to form a junction capacitance element 530. In this junction capacitance element 530, even if the junction surface is misaligned, the variation in capacitance value between the electrodes is small, and the variation in the dynamic range of the pixels can be reduced.
- the manufacturing process in order to form the internal pixel capacity in the sensor portion, a manufacturing process for that purpose was required, but in the third embodiment, the upper semiconductor substrate 210 (sensor portion) and the lower semiconductor substrate 220 are required. Since the internal capacity of the pixel is formed by using the first metal film 531 and 533 and the second metal film 532 and 534 connecting the (peripheral circuit unit), the manufacturing process is not increased, the dynamic range is low, and the dynamic range is low. Can be expanded.
- a photoelectric conversion element and an amplification transistor for amplifying a signal from the photoelectric conversion element are arranged on different substrates, a sensor unit in which the photoelectric conversion element and a transfer gate (TRG) are arranged, and amplification.
- TRG transfer gate
- a solid-state imaging device in which a pixel transistor unit in which a pixel transistor such as a transistor is arranged and a peripheral circuit unit in which a signal processing circuit for processing a signal from an amplification transistor is arranged are laminated by WoW technology will be described.
- FIG. 25 is a cross-sectional view of the solid-state image sensor 100B according to the fourth embodiment.
- FIG. 25 (a) shows the outside of the pixel
- FIG. 25 (b) shows the inside of the pixel.
- the solid-state image sensor 100B is composed of a sensor unit 610, a pixel transistor unit 620, and a peripheral circuit unit 630 from the top. As shown in FIG.
- a transfer transistor T1 a photodiode 31, and a floating diffusion FD34 are arranged in the sensor unit 610.
- a reset transistor T2 an amplification transistor T3, and a selection transistor T4 are arranged in the pixel transistor section 620.
- the sensor unit 610 is composed of the photoelectric conversion layer 611 and the glabellar insulating film 612 from above.
- the photoelectric conversion layer 211 is a layer on which a photodiode (PD) 31 is formed, and generates an electric charge according to the amount of incident light by photoelectric conversion.
- the PD 31 is electrically separated by the element separation portions 33a and 33b formed in the photoelectric conversion layer 611 for each pixel 30.
- the FD34 and the gate electrode 36 of the transfer transistor T1 are formed on the photoelectric conversion layer 611.
- a transfer transistor T1 is formed on the glabellar insulating film 612.
- the pixel transistor portion 620 is composed of a p-type well 621 and a wiring layer 622 from the top. An n-type diffusion layer is formed in the p-type well 621.
- the wiring layer 622 is configured to include wirings (M1 to M4) 623 laminated in a plurality of layers.
- a transfer transistor T1, a reset transistor T2, an amplification transistor T3, and a selection transistor T4 constituting each pixel 30 are driven via a plurality of layers of wiring (M1 to M4) 623 formed in the wiring layer 622.
- a copper (Cu) metal bonding portion 641 is provided in the wiring layer 622 to join the peripheral circuit portion 630.
- the peripheral circuit unit 630 is composed of an inter-glabellar insulating film and a wiring layer from above.
- the wiring layer includes all wiring 631 and wiring (M1 to M6) 632 laminated on a plurality of layers.
- the glabellar insulating film is provided with a copper (Cu) metal bonding portion 642 for bonding to the metal bonding portion 641 of the pixel transistor portion 620.
- the generated charge is a pixel signal in the signal line LSGN shown in FIG. 1 formed by the wiring (M1 to M4) 623 and the wiring (M1 to M6) 632 of the peripheral circuit unit 630 via the amplification transistor T3. Is output to the ADC group 150 formed in the peripheral circuit unit 630.
- an N + storage type MOS capacitive element 310 is arranged on the peripheral circuit unit 630.
- the MOM capacity element 330 and the MIM capacity element 320 are arranged on the upper layer of the MOS capacity element 310.
- An N + storage type MOS capacitive element 410 is arranged below the pixel transistor section 620.
- the capacitive element 420 is formed. In this case, as shown in FIG.
- the upper electrode 421 of the MOM capacitive element 420 is connected to the upper electrode 413 of the MOS capacitive element 410 via the via 414. Further, the lower electrode 422 of the MOM capacitance element 420 is connected to the lower electrode 412 of the MOS capacitance element 410 via the via 415.
- the upper electrode 413 of the MOS capacitive element 410 and the upper electrode 421 of the MOM capacitive element 420 are via the metal coupling portions 641 and 642 made of copper (Cu), and the upper electrode 313 of the MOS capacitive element 310 on the peripheral circuit portion 630 side.
- the lower electrode 322 of the MIM capacitance element 320 and the upper electrode 331 of the MOM capacitance element 330 are connected.
- the lower electrode 412 of the MOS capacitive element 410 and the lower electrode 422 of the MOM capacitive element 420 are connected to the lower electrode 312 of the MOS capacitive element 310 on the peripheral circuit portion 630 side via the metal coupling portions 641 and 642 made of copper (Cu). Is connected to the upper electrode 321 of the MIM capacitance element 320 and the lower electrode 332 of the MOM capacitance element 330.
- a fifth embodiment of the present disclosure describes a solid-state imaging device applied to a photodetector using a SPAD (Single Photon Avalanche Diode).
- SPAD Single Photon Avalanche Diode
- FIG. 28 shows a layout diagram on a semiconductor chip of each circuit constituting the solid-state image sensor 100C according to the fifth embodiment.
- the solid-state image sensor 100C according to the fourth embodiment two semiconductor chips of the upper semiconductor substrate 710 and the lower semiconductor substrate 720 are superposed, and the upper and lower chips are connected by a metal bonding portion MC2 such as a TSV (Through-silicon via). It is composed of a laminated image sensor in which a part of the wiring is electrically connected.
- the SPAD photodiodes 41 are arranged in a matrix on the upper semiconductor substrate 710, and peripheral circuits 51 such as the ADC group 150 and the signal processing circuit 180 other than the SPAD photodiode 41 are mounted on the lower semiconductor substrate 720.
- FIG. 29 is a cross-sectional view of the solid-state image sensor 100C according to the fifth embodiment.
- the upper semiconductor substrate 710 is composed of a photoelectric conversion layer 711, a glabellar insulating film 713, and a wiring layer 714 from above.
- the photoelectric conversion layer 711 is a layer on which the SPAD photodiode 41 is formed, detects incident light (photons), and converts the carriers generated thereby into electric signal pulses using avalanche multiplication.
- the SPAD photodiode 41 is electrically separated by a p-type diffusion layer 42a and an n-type diffusion layer 42b formed in the photoelectric conversion layer 711 for each pixel 30.
- the electric signal pulse generated from the SPAD photodiode 41 is output to the wiring (M1 to M4) 715 formed in the wiring layer 714 via the via 716 formed in the intergranular insulating film 713.
- a copper (Cu) metal bonding portion 731 is provided in the wiring layer 714 to bond the metal bonding portion 731 to the lower semiconductor substrate 720.
- the lower semiconductor substrate 720 is composed of the glabellar insulating film 721 and the wiring layer 722 from the top.
- the wiring layer 722 includes all wirings 723 and wirings (M1 to M6) 724 laminated in a plurality of layers.
- the intereyelar insulating film 721 is provided with a copper (Cu) metal bonding portion 732 for bonding to the metal bonding portion 731 of the upper semiconductor substrate 710.
- the light detected by the upper semiconductor substrate 210 is photoelectrically converted by the SPAD photodiode 41 to generate an electric signal pulse. Then, the electric signal pulse is output to the peripheral circuit 51 via the signal line LSGN shown in FIG. 1 formed by the wiring (M1 to M4) 715 and the wiring (M1 to M6) 724 of the lower semiconductor substrate 720. ..
- the same operation and effect as those of the first embodiment can be obtained, and by configuring the junction capacitance element 730, the junction capacitance element 730 can be mounted on the upper semiconductor substrate. It becomes possible to function as a memory element that temporarily stores an electric signal from the 710 (sensor unit), and the performance of SPAD can be improved.
- the semiconductor device according to this technology can be applied to a capacitor constituting a general filter circuit.
- a general filter circuit includes a resistor R11 and a capacitor C11, and a semiconductor device according to the present technology can be applied as a configuration of the capacitor C11.
- the semiconductor device according to this technology can be applied to a capacitor constituting a general smoothing circuit.
- a general filter circuit includes a diode D21 and a capacitor C21, and a semiconductor device according to the present technology can be applied as a configuration of the capacitor C21.
- a general integral circuit includes a resistor R32, a capacitor C31, and an operational amplifier 800, and a semiconductor device according to the present technology can be applied as a configuration of the capacitor C31.
- the semiconductor device according to the present technology can be applied to the capacitance DAC shown in FIG. 33.
- the capacitive DAC includes a plurality of stages of capacitors, and a semiconductor device according to the present technology can be applied as a configuration of the plurality of stages of capacitors.
- FIG. 34 is a schematic configuration diagram of the electronic device 1000 according to the seventh embodiment of the present disclosure.
- the electronic device 1000 according to the seventh embodiment includes a solid-state imaging device 1010, an optical lens 1020, a shutter device 1030, a drive circuit 1040, and a signal processing circuit 1050.
- the electronic device 1000 of the sixth embodiment shows an embodiment as a solid-state image sensor 1010 when the solid-state image sensor 100 according to the first embodiment of the present disclosure is used for an electronic device (for example, a camera).
- the optical lens 1020 forms an image of image light (incident light 1060) from the subject on the imaging surface of the solid-state imaging device 1010.
- the shutter device 1030 controls a light irradiation period and a light blocking period for the solid-state image pickup device 1010.
- the drive circuit 1040 supplies a drive signal for controlling the transfer operation of the solid-state image pickup device 1010 and the shutter operation of the shutter device 1030.
- the signal transfer of the solid-state image sensor 1010 is performed by the drive signal (timing signal) supplied from the drive circuit 1040.
- the signal processing circuit 1050 performs various signal processing on the signal (pixel signal) output from the solid-state imaging device 1010.
- the video signal processed by the signal is stored in a storage medium such as a memory or output to a monitor.
- the optical color mixing is suppressed in the solid-state image sensor 1010, so that the image quality of the video signal can be improved.
- the electronic device 1000 to which the solid-state image pickup devices 100, 100A, and 100B can be applied is not limited to the camera, but can also be applied to other electronic devices. For example, it may be applied to an image pickup device such as a camera module for mobile devices such as mobile phones.
- the solid-state image pickup device 1010 is configured to use the solid-state image pickup devices 100, 100A, 100B, 100C according to the first to fifth embodiments for electronic devices, but other configurations are also possible. good.
- Solid-state image sensor can be used in various cases for sensing light such as visible light, infrared light, ultraviolet light, and X-ray, as described below.
- Devices that take images for viewing such as digital cameras and portable devices with camera functions.
- Devices and user gestures used for traffic such as in-vehicle sensors that capture images of the rear, surroundings, and interior of vehicles, surveillance cameras that monitor traveling vehicles and roads, and distance measuring sensors that measure distance between vehicles.
- Devices and endoscopes used in home appliances such as TVs, refrigerators, and air conditioners to take pictures and operate the equipment according to the gesture, and devices used for blood vessel photography by receiving infrared light.
- Equipment used for medical and healthcare surveillance cameras for crime prevention, cameras for person authentication, etc., equipment used for security, skin measuring instruments for taking pictures of the skin, and taking pictures of the scalp
- Devices used for beauty such as microscopes, action cameras and wearable cameras for sports applications, devices used for sports, cameras for monitoring the condition of fields and crops, etc.
- Equipment used for agriculture Note that the effects described in the present specification are merely examples and are not limited, and other effects may be used.
- the present disclosure may also have the following structure.
- a first semiconductor substrate having a first capacitive element portion including at least one capacitive element, The second semiconductor substrate laminated with respect to the first semiconductor substrate and A second capacitive element portion formed by a metal joint portion provided on a joint surface between the first semiconductor substrate and the second semiconductor substrate is provided.
- the first and second capacitive element portions are semiconductor devices connected in parallel to each other.
- the semiconductor device according to (1) above, wherein the second semiconductor substrate has a third capacitive element portion including at least one capacitive element.
- a plurality of capacitive elements are connected in parallel, respectively.
- the plurality of capacitive elements are composed of two or more of a MOS type capacitive element, a comb-shaped wiring capacitive element, a MIM (Metal Insulator Metal) type capacitive element, and a PIP (Poly Insulator Poly) type capacitive element (2).
- the semiconductor device described in 1. (4)
- the second capacitive element portion includes a first metal bonding portion and a second metal bonding portion formed so as to face each other in a direction orthogonal to the stacking direction of the first semiconductor substrate and the second semiconductor substrate.
- (5) The semiconductor device according to (4), wherein the first metal bonding portion has a ring shape, and the second metal bonding portion is formed at the center of the ring shape.
- the first metal bonding portion and the second metal bonding portion are provided on a first metal film provided on the bonding surface of the first semiconductor substrate and a second metal bonding portion provided on the bonding surface of the second semiconductor substrate. Consists of a metal film and In the first metal bonding portion, the inner diameter of the first metal film is smaller than the inner diameter of the second metal film.
- the semiconductor device according to (5) above, wherein the second metal bonding portion is the semiconductor device according to (5), wherein the diameter of the first metal film is smaller than the diameter of the second metal film.
- the semiconductor device according to any one of (4) to (6) above, wherein the first metal bonding portion and the second metal bonding portion include a structure having a square shape.
- the first semiconductor substrate has at least one of a pixel and a peripheral circuit for processing a signal from a pixel transistor that amplifies the signal from the pixel.
- the semiconductor device according to any one of (1) to (7), wherein the second semiconductor substrate has the pixel and the other of the peripheral circuits.
- the pixel consists of a photodiode.
- the third semiconductor substrate having the pixel transistor is attached to at least one of the first semiconductor substrate, the second semiconductor substrate, and the first semiconductor substrate and the second semiconductor substrate.
- the first semiconductor substrate has at least one of a sensor unit having a SPAD (Single Photon Avalanche Diode) photodiode and a peripheral circuit for processing a signal from the sensor unit.
- the third capacitive element unit includes an internal pixel capacitance.
- a first semiconductor substrate having a first capacitive element portion including at least one capacitive element, The second semiconductor substrate laminated with respect to the first semiconductor substrate and A second capacitive element portion formed by a metal joint portion provided on a joint surface between the first semiconductor substrate and the second semiconductor substrate is provided.
- the first and second capacitive element portions include semiconductor devices connected in parallel with each other. Electronics.
- Horizontal transfer line 210, 710 ... Upper semiconductor substrate, 211, 711 ... Photoelectric conversion layer , 213,221,713,721 ... Inter-eyebrow insulating film, 214,222,622,714,722 ... Wiring layer, 215,223,623,631,632,715,723,724 ... Wiring, 220,720 ... Lower side Semiconductor substrate, 225, 226 ... Terminal, 230, 510, 520, 530, 730 ... Joint capacitive element, 231,232,511,512,640,641,642,731,732 ... Metal coupling, 234,313, 3211,331,343,413,421,514 ...
- Interbillary insulating film 620 ... Pixel transistor unit , 630 ... peripheral circuit unit, 800 ... arithmetic amplifier, 1000 ... electronic equipment, 1010 ... solid-state imaging device, 1020 ... optical lens, 1030 ... shutter device, 1040 ... drive circuit, 1050 ... signal processing circuit, 106 ... incident light
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Manufacturing & Machinery (AREA)
- Solid State Image Pick-Up Elements (AREA)
Abstract
動作電圧を低下させることなく容量素子の容量密度を向上させることが可能な半導体装置を提供する。半導体装置は、少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、第1の半導体基板に対し積層される第2の半導体基板と、第1の半導体基板と第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部とを備える。第1及び第2の容量素子部は、互いに並列接続される。
Description
本開示に係る技術(本技術)は、半導体装置、及び半導体装置を備える電子機器に関する。
画像を撮像する固体撮像装置としては、例えば、CCD(Charge Coupled Device)イメージセンサやCMOS(Complementary Metal Oxide Semiconductor)イメージセンサがあるが、特別な設備投資を必要とすることなく、既存のCMOSプロセスで製造することが可能なCMOSイメージセンサが注目され、携帯電話に内蔵されたカメラシステムや監視システムへの採用が急速に進んでいる。
CMOSイメージセンサが様々な分野への応用が進むにつれて、小型化および高性能化が求められるようになってきたため、その要求を達成するために、センサ部と周辺回路部を異なる基板(Wafer)で形成して、これらのWaferをWoW技術を使って張り合わせしてイメージセンサとしての機能を持たせた積層型CMOSイメージセンサが提案されている(特許文献1)。
上記積層型CMOSイメージセンサでは、入射光をセンサ部で受けて、センサ部内でフォトダイオードにより光電変換する。フォトダイオードにより生成された電荷は、周辺回路部により画素信号にアナログ/デジタル変換される。ここで、周辺回路部では、入力信号の直流成分を遮断するためのカップリングコンデンサが用いられる。
カップリングコンデンサは、使用する容量素子の容量密度(単位面積当たりの容量値)が大きいほど小型化が可能であるが、容量値のバイアス依存が小さいことが求められる。容量値のバイアス依存が大きいと、例えば比較器の差動入力トランジスタのゲート電極に伝わる画素信号や参照信号が歪んでしまい、アナログデジタル変換の精度が著しく劣化してしまうからである。
また、以前から周辺回路部を製造するCMOSプロセスの微細プロセスへの移行が進んでいる。しかしながら、微細プロセスへ移行しても、SRAMや論理回路などのMOSFETで構成されるデジタル信号を処理するロジック回路は小型化が可能だが、センサ部から出力されるアナログ信号を処理するアナログ回路の小型化は容易ではない。その理由は、イメージセンサはセンサ部で読み出すことができる最大電荷量が大きいほどその性能は良いが、検出した電荷量は電圧に変換されて回路を伝搬するため、製造プロセスの世代が微細化されても、最大電荷量の性能を維持し続ける限り、センサ部の信号を受けるアナログ回路を構成するデバイスの動作電圧は低下せず、デバイス自身がスケールング則に沿った微細化ができないからである。
なお、半導体基板上に形成する容量素子としては、特許文献2に示したMOS型容量素子、特許文献3に示した櫛形配線容量素子、特許文献4に示したMIM(Metal Insulator Metal)容量素子の使用が提案されている。
MOS型容量素子及びMIM容量素子の容量密度は、ゲート絶縁膜の膜厚(d)とその誘電率(ε)でほぼ決まる(ε/d)。容量密度を上げるための方法として誘電率を大きくすることは製造コストが上がるため、一般的には膜厚を薄くする方法が用いられるが、容量素子の動作電圧を下げないで絶縁膜の膜厚を薄くしてしまうと絶縁膜の寿命であるTDDB(Time Dependent Dielectric Breakdown)が劣化し、製品寿命が短命化してしまう。
MOS型容量素子及びMIM容量素子の容量密度は、ゲート絶縁膜の膜厚(d)とその誘電率(ε)でほぼ決まる(ε/d)。容量密度を上げるための方法として誘電率を大きくすることは製造コストが上がるため、一般的には膜厚を薄くする方法が用いられるが、容量素子の動作電圧を下げないで絶縁膜の膜厚を薄くしてしまうと絶縁膜の寿命であるTDDB(Time Dependent Dielectric Breakdown)が劣化し、製品寿命が短命化してしまう。
また、櫛形配線容量素子は、配線を対向させて形成される寄生容量を容量素子として活用した素子だが、容量密度を大きくするためには、配線のスペースを狭くする必要がある。しかし、容量素子の動作電圧を下げないで配線スペースを狭くしてしまうと、配線スペース間の絶縁膜のTDDBが劣化して製品寿命が短命化してしまう。加えて、プロセスの微細化が進むほど、配線層を覆う絶縁膜は、より誘電率の小さいLow-K膜が使用されることも、櫛形配線容量素子の容量値が増加しない原因となる。
加えて、特許文献4で開示されているようなMIM容量素子に関しても、上記したMOS型容量素子と同様に絶縁膜の信頼性が課題となり、容量密度を向上させることができない。
加えて、特許文献4で開示されているようなMIM容量素子に関しても、上記したMOS型容量素子と同様に絶縁膜の信頼性が課題となり、容量密度を向上させることができない。
以上により、容量素子の動作電圧を下げることなく、その容量密度を飛躍的に増加させる技術が強く求められている。
本開示はこのような事情に鑑みてなされたもので、動作電圧を低下させることなく容量素子の容量密度を向上させることが可能な半導体装置及び電子機器を提供することを目的とする。
本開示の一態様は、少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、前記第1の半導体基板に対し積層される第2の半導体基板と、前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部とを備え、前記第1及び第2の容量素子部は、互いに並列接続される半導体装置である。
本開示の他の態様は、少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、前記第1の半導体基板に対し積層される第2の半導体基板と、前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部とを備え、前記第1及び第2の容量素子部は、互いに並列接続される半導体装置を備えた電子機器である。
以下において、図面を参照して本開示の実施形態を説明する。以下の説明で参照する図面の記載において、同一又は類似の部分には同一又は類似の符号を付し、重複する説明を省略する。但し、図面は模式的なものであり、厚みと平面寸法との関係、各装置や各部材の厚みの比率等は現実のものと異なることに留意すべきである。したがって、具体的な厚みや寸法は以下の説明を参酌して判定すべきものである。また、図面相互間においても互いの寸法の関係や比率が異なる部分が含まれていることは勿論である。
本明細書において、「第1導電型」はp型又はn型の一方であり、「第2導電型」はp型又はn型のうちの「第1導電型」とは異なる一方を意味する。また、「n」や「p」に付す「+」や「-」は、「+」及び「-」が付記されていない半導体領域に比して、それぞれ相対的に不純物密度が高い又は低い半導体領域であることを意味する。但し、同じ「n」と「n」とが付された半導体領域であっても、それぞれの半導体領域の不純物密度が厳密に同じであることを意味するものではない。
また、以下の説明における上下等の方向の定義は、単に説明の便宜上の定義であって、本開示の技術的思想を限定するものではない。例えば、対象を90°回転して観察すれば上下は左右に変換して読まれ、180°回転して観察すれば上下は反転して読まれることは勿論である。
なお、本明細書中に記載される効果はあくまで例示であって限定されるものでは無く、また他の効果があってもよい。
なお、本明細書中に記載される効果はあくまで例示であって限定されるものでは無く、また他の効果があってもよい。
<第1の実施形態>
<固体撮像装置の全体構成>
第1の実施形態として、本技術に係る半導体装置を、固体撮像装置(CMOSイメージセンサ)に適用する場合を例示する。第1の実施形態に係る固体撮像装置100は、図1に示すように、画素アレイ部110と、画素アレイ部110からの電気信号の読み取りや所定の信号処理を行う周辺回路を備える。
<固体撮像装置の全体構成>
第1の実施形態として、本技術に係る半導体装置を、固体撮像装置(CMOSイメージセンサ)に適用する場合を例示する。第1の実施形態に係る固体撮像装置100は、図1に示すように、画素アレイ部110と、画素アレイ部110からの電気信号の読み取りや所定の信号処理を行う周辺回路を備える。
第1の実施形態に係る固体撮像装置100は、周辺回路として、行アドレスや行走査を制御する行選択回路120、列アドレスや列走査を制御する水平転送走査回路130、制御回路として内部クロックを生成するタイミング制御回路140を備える。更に、第1の実施形態に係る固体撮像装置100は、周辺回路として、ADC群150、ランプ信号発生器としてのデジタル-アナログ変換装置(DAC)160、アンプ回路170、信号処理回路180、及び水平転送線190を有する。更に、第1の実施形態に係る固体撮像装置100は、周辺回路として、図示しないDC電源供給回路を有する。
画素アレイ部110は、図2に示すように、多数の画素30がアレイ状(マトリックス状)に配列されて構成されている。画素30は、例えば図3に示すように、例えばフォトダイオード(PD)からなる光電変換素子D1を有する。画素30は、光電変換素子D1に対して、転送トランジスタT1、リセットトランジスタT2、増幅トランジスタT3、及び選択トランジスタT4の4つのトランジスタを能動素子として有する。また、画素30からの信号を電圧変動として取り出すために、画素30が列方向で共有化されている垂直信号線(LSGN)に定電流源負荷Z1が接続されている。
光電変換素子D1は、入射光をその光量に応じた量の電荷(ここでは電子)に光電変換する。転送素子としての転送トランジスタT1は、光電変換素子D1と入力ノードとしてのフローティングディフュージョンFDとの間に接続され、転送制御線LTRGを通じてそのゲート(転送ゲート)に制御信号である転送信号TRGが与えられる。これにより、転送トランジスタT1は、光電変換素子D1で光電変換された電子をフローティングディフュージョンFDに転送する。
リセットトランジスタT2は、電源電圧VDDが供給される電源ラインLVDDとフローティングディフュージョンFDとの間に接続され、リセット制御線LRSTを通してそのゲートに制御信号であるリセット信号RSTが与えられる。これにより、リセット素子としてのリセットトランジスタT2は、フローティングディフュージョンFDの電位を電源ラインLVDDの電位にリセットする。
フローティングディフュージョンFDには、増幅素子としての増幅トランジスタT3のゲートが接続されている。即ち、フローティングディフュージョンFDは増幅素子としての増幅トランジスタT3の入力ノードとして機能する。増幅トランジスタT3と選択トランジスタT4は電源電圧VDDが供給される電源ラインLVDDと信号線LSGNとの間に直列に接続されている。このように、増幅トランジスタT3は、選択トランジスタT4を介して信号線LSGNに接続され、画素部外の定電流源ISとソースフォロアを構成している。そして、選択制御線LSELを通してアドレス信号に応じた制御信号である選択信号SELが選択トランジスタT4のゲートに与えられ、選択トランジスタT4がオンする。選択トランジスタT4がオンすると、増幅トランジスタT3はフローティングディフュージョンFDの電位を増幅してその電位に応じた電圧を信号線LSGNに出力する。信号線LSGNを通じて、各画素から出力された電圧は、ADC群150に出力される。これらの動作は、例えば転送トランジスタT1、リセットトランジスタT2、及び選択トランジスタT4の各ゲートが行単位で接続されていることから、1行分の各画素について同時に行われる。
画素アレイ部110に配線されているリセット制御線LRST、転送制御線LTRG、及び選択制御線LSELが一組として画素配列の各行単位で配線されている。リセット制御線LRST、転送制御線LTRG及び選択制御線LSELはそれぞれM本ずつ設けられている。これらのリセット制御線LRST、転送制御線LTRG、及び選択制御線LSELは、行選択回路120により駆動される。
ところで、電源ラインLVDDとグランド(GND)との間には、デカップリングコンデンサCV1が接続される。デカップリングコンデンサCV1は、回路を駆動するために供給する直流の電源電圧に混入したノイズ成分を除去する。このデカップリングコンデンサCV1の総面積は10mm2超える場合もあり、積層CMOSイメージセンサのチップ面積に占める割合が大きい。
図1に示したADC群150は、比較器(コンパレータ)151、カウンタ152、及びラッチ153を有するシングルスロープ型ADCが複数列配列されている。比較器151は、例えば図4に示すように、差動対を構成する差動入力トランジスタT21,T22と、カレントミラー回路からなる能動負荷トランジスタT11,T12を含む差動増幅回路を有する。差動入力トランジスタT21,T22はn型MOSFET(以下、「nMOS」ともいう)で構成され、能動負荷トランジスタT11,T12はp型MOSFET(以下、「pMOS」ともいう)で構成される。第1の実施形態に係る固体撮像装置の周辺回路においては、能動負荷トランジスタT11,T12及び差動入力トランジスタT21,T22がノイズ源となる。
比較器151の2つの差動入力端子には、それぞれにサンプリング容量C1,C2が直列に接続されている。比較器151は、DAC160により生成される参照電圧を階段状に変化させたランプ波形である参照電圧(DAC側入力)Vslopと、行線毎に画素から垂直信号線LSGNを経由し得られるアナログ信号(VSL(Vertical Signal Line)側入力)を比較する。
図1に示したカウンタ152は、比較器151の比較時間をカウントする。ADC群150は、nビットデジタル信号変換機能を有し、垂直信号線(列線)毎に配置され、列並列ADCブロックが構成される。各ラッチ153の出力は、例えば2nビット幅の水平転送線190に接続されている。そして、水平転送線190に対応した2n個のアンプ回路170、及び信号処理回路180が配置される。
図4に示したサンプリング容量C1,C2は、使用する容量素子の容量密度(単位面積当たりの容量値)が大きいほど小型化が可能であるが、容量値のバイアス依存が小さいことが求められる。容量値のバイアス依存が大きいと、例えば比較器の差動入力トランジスタのゲート電極に伝わる画素信号や参照信号が歪んでしまい、アナログデジタル変換の精度が著しく劣化してしまうからである。また、比較器151には、電源ラインVddとグランド(GND)との間に、デカップリングコンデンサCV2が接続される。
そこで、本開示の第1の実施形態では、固体撮像装置100が小型化されても、容量値のバイアス依存性が小さく、動作電圧を低下させることなく容量密度が大きい容量素子を実現するようにしている。
第1の実施形態に係る固体撮像装置100を構成する各回路の半導体チップ上の配置図を図5に示す。第1の実施形態に係る固体撮像装置100は、上側半導体基板210と、下側半導体基板220の2枚の半導体チップを重ねて、TSV(Through-silicon via)といった金属結合部MC1によって上下チップの配線の一部が電気的に接続された積層型イメージセンサで構成される。この場合、上側半導体基板210に画素30をマトリクス状に配列した画素アレイ部110が搭載されて、画素アレイ部110以外のADC群150及び信号処理回路180といった周辺回路が下側半導体基板220に搭載される。
第1の実施形態に係る固体撮像装置100を構成する各回路の半導体チップ上の配置図を図5に示す。第1の実施形態に係る固体撮像装置100は、上側半導体基板210と、下側半導体基板220の2枚の半導体チップを重ねて、TSV(Through-silicon via)といった金属結合部MC1によって上下チップの配線の一部が電気的に接続された積層型イメージセンサで構成される。この場合、上側半導体基板210に画素30をマトリクス状に配列した画素アレイ部110が搭載されて、画素アレイ部110以外のADC群150及び信号処理回路180といった周辺回路が下側半導体基板220に搭載される。
図6は、第1の実施形態に係る固体撮像装置100における断面図である。図6(a)は画素外を示し、図6(b)は画素内を示している。
図6において、上側半導体基板210は、上から光電変換層211、眉間絶縁膜213、配線層214より構成されている。光電変換層211は、フォトダイオード(PD)31が形成される層であり、光電変換により入射光の光量に応じた電荷を発生する。PD31は、画素30ごとに光電変換層211内に形成された素子分離部33a,33bによって電気的に分離されている。また、光電変換層211内のPD31が形成されない領域には、p型ウェル32が形成される。p型ウェル32には、FD34及びn型拡散層35が形成される。なお、画素30外では、図6(a)に示すように、p型ウェル32のみとなる。
図6において、上側半導体基板210は、上から光電変換層211、眉間絶縁膜213、配線層214より構成されている。光電変換層211は、フォトダイオード(PD)31が形成される層であり、光電変換により入射光の光量に応じた電荷を発生する。PD31は、画素30ごとに光電変換層211内に形成された素子分離部33a,33bによって電気的に分離されている。また、光電変換層211内のPD31が形成されない領域には、p型ウェル32が形成される。p型ウェル32には、FD34及びn型拡散層35が形成される。なお、画素30外では、図6(a)に示すように、p型ウェル32のみとなる。
PD31で発生された電荷は、眉間絶縁膜213に設けられた転送トランジスタT1を介してFD34に転送される。n型拡散層35の近くには、眉間絶縁膜213に設けられた増幅トランジスタT3が位置する。n型拡散層35の両端には、素子分離部33b,33cが形成される。これにより、FD34と画素トランジスタT3は、n型拡散層35及び素子分離部33b,33cによって電気的に分離される。
配線層214は、複数層に積層された配線(M1~M4)215を含んで構成されている。配線層214に形成された複数層の配線(M1~M4)215を介して、各画素30を構成する転送トランジスタT1、リセットトランジスタT2、増幅トランジスタT3、及び選択トランジスタT4が駆動される。また、配線層214内には、銅製(Cu)の金属結合部231が設けられており、下側半導体基板220との接合を行うものである。
一方、下側半導体基板220は、上から眉間絶縁膜221、配線層222より構成されている。配線層222は、全ての配線223及び複数層に積層された配線(M1~M6)224を含んで構成されている。また、眉間絶縁膜221には、上側半導体基板210の金属結合部231と貼り合わせるための銅製(Cu)の金属結合部232が設けられている。
以上の構成を有する固体撮像装置100では、上側半導体基板210で入射した光がPD31で光電変換されることで、電荷が生成される。そして、生成された電荷が、増幅トランジスタT3を介して、配線(M1~M4)215及び下側半導体基板220の配線(M1~M6)224で形成された図1に示した信号線LSGNで画素信号として下側半導体基板220に形成されるADC群150へ出力される。
図6(a)に示すように、下側半導体基板220上には、N+蓄積型のMOS容量素子310が配置されている。このMOS容量素子310は、図7に示すように、搭載されている下側半導体基板220側に近い方の電極を下部電極312とすると、例えば素子分離部311上に搭載された下部電極312はp型ウェル228に形成されるn型の拡散層であって、その下部電極312の上には酸化シリコン(SiO2)からなるゲート絶縁膜316があって、そのゲート絶縁膜316の上には、n型の多結晶シリコンから成る上部電極313が形成されている。このMOS容量素子310は、動作時に下部電極312表面に電子が蓄積されるため、N+蓄積型MOS容量と呼ぶ。
MOS容量素子310が配置された同一領域内の上層である配線(M1~M6)224を形成する領域には、下側半導体基板220側に近い側に位置する下部電極322と、絶縁膜(High-K材料含む)と、上部電極321を積層して形成したMIM(Metal Insulator Metal)容量素子320が搭載されている。この絶縁膜は、Ta2O2、Nb2O3 、ZrO2、HfO2 、La2O3、Pr2O3 、AL2O3、SiO2、SiN のどれかの単層膜または複数の積層膜である。下部電極322および上部電極321は、図9に示すように、Cu、Al、Ti、TiN、Ta、TaNのどれかの単層膜または複数の積層膜である。
配線(M5)224には、負(Minus)端子225と、正(Plus)端子226とが設けられる。
また、下側半導体基板220には、配線(M1~M4)224を使用して、図8に示したMOM容量素子330が形成される。これらN+蓄積型のMOS容量素子310、MIM容量素子320及びMOM容量素子330は、並列接続されている。この場合、MOM容量素子330の上部電極331は、MOS容量素子310の下部電極312と、MIM容量素子320の下部電極322と、ビア315及び配線(M6)224を介して接続される。また、MOM容量素子330の下部電極332は、MOS容量素子310の上部電極313と、MIM容量素子320の上部電極321と、ビア314及び配線(M6)224を介して接続される。このような構造にすることで、容量密度を更に増加させることが可能となる。
また、下側半導体基板220には、配線(M1~M4)224を使用して、図8に示したMOM容量素子330が形成される。これらN+蓄積型のMOS容量素子310、MIM容量素子320及びMOM容量素子330は、並列接続されている。この場合、MOM容量素子330の上部電極331は、MOS容量素子310の下部電極312と、MIM容量素子320の下部電極322と、ビア315及び配線(M6)224を介して接続される。また、MOM容量素子330の下部電極332は、MOS容量素子310の上部電極313と、MIM容量素子320の上部電極321と、ビア314及び配線(M6)224を介して接続される。このような構造にすることで、容量密度を更に増加させることが可能となる。
上側半導体基板210は、上からp型ウェル32、眉間絶縁膜213、配線層214より構成されている。上側半導体基板210の下側には、N+蓄積型のMOS容量素子410が配置されている。このMOS容量素子410において、下部電極412はp型ウェル32に形成されるn型の拡散層であって、その下部電極412の上には酸化シリコン(SiO2)からなるゲート絶縁膜416があって、そのゲート絶縁膜416の上には、n型の多結晶シリコンから成る上部電極413が形成されている。
MOS容量素子410が配置された同一領域内において、配線(M1~M4)215を形成する領域には、配線(M1~M4)215を使用して櫛形配線容量素子となるMOM容量素子420が形成されている。この場合、MOM容量素子420の上部電極は、MOS容量素子410の上部電極413と、ビア414を介して接続される。また、MOM容量素子420の下部電極は、MOS容量素子410の下部電極412と、ビア415を介して接続される。
さらに、MOS容量素子410の上部電極413及びMOM容量素子420の上部電極は、銅製(Cu)の金属結合部231,232を介して、下側半導体基板220側のMOS容量素子310の上部電極313と、MIM容量素子320の上部電極321と、MOM容量素子330の上部電極と接続される。また、MOS容量素子410の下部電極412及びMOM容量素子420の下部電極は、銅製(Cu)の金属結合部231,232を介して、下側半導体基板220側のMOS容量素子310の下部電極312と、MIM容量素子320の下部電極322と、MOM容量素子330の下部電極と接続される。
図6において、固体撮像装置100は、接合面に配置した上側半導体基板210側の金属結合部231と下側半導体基板220側の金属結合部232を接合して容量素子を形成し、それを他の容量素子と並列接続することで、更に容量密度を増加させている。この容量素子を接合部容量素子230と呼ぶ。
接合部容量素子230の上部電極234は、MOS容量素子410の上部電極413と、MOM容量素子420の上部電極と、ビア414を介して接続される。また、接合部容量素子230の下部電極235は、MOS容量素子410の下部電極412と、MOM容量素子420の下部電極と、ビア415を介して接続される。
さらに、接合部容量素子230の上部電極234は、下側半導体基板220側のMOS容量素子310の上部電極313と、MIM容量素子320の上部電極321と、MOM容量素子330の上部電極と接続される。また、接合部容量素子230の下部電極235は、下側半導体基板220側のMOS容量素子310の下部電極312と、MIM容量素子320の下部電極322と、MOM容量素子330の下部電極と接続される。
<第1の実施形態の作用効果>
以上のように第1の実施形態によれば、上側半導体基板210と下側半導体基板220との金属結合部231,232によって接合部容量素子230を形成し、この接合部容量素子230を、上側半導体基板210に備えられるMOS容量素子410、MOM容量素子420と、下側半導体基板220に備えられているMOS容量素子310、MIM容量素子320、及びMOM容量素子330と並列接続することで、容量素子全体の容量値を増加させることができる。従って、動作電圧を低下させることなく容量素子の容量密度を向上させることが可能となる。
以上のように第1の実施形態によれば、上側半導体基板210と下側半導体基板220との金属結合部231,232によって接合部容量素子230を形成し、この接合部容量素子230を、上側半導体基板210に備えられるMOS容量素子410、MOM容量素子420と、下側半導体基板220に備えられているMOS容量素子310、MIM容量素子320、及びMOM容量素子330と並列接続することで、容量素子全体の容量値を増加させることができる。従って、動作電圧を低下させることなく容量素子の容量密度を向上させることが可能となる。
<第1の実施形態の変形例>
図10は、第1の実施形態の変形例に係る固体撮像装置100における断面図である。図10において、上記図6(a)と同一部分には同一符号を付して、詳細な説明を省略する。
図10は、第1の実施形態の変形例に係る固体撮像装置100における断面図である。図10において、上記図6(a)と同一部分には同一符号を付して、詳細な説明を省略する。
図10において、固体撮像装置100は、PIP(Poly Insulator Poly)容量素子340を活用した実施例である。PIP容量素子340は、図11に示すように、多結晶シリコンを電極に使った容量素子で、例えば、下部電極342となるN型の多結晶Siと絶縁膜であるSiO2と上部電極であるN型の多結晶Siを順次積層して形成した容量素子である。特徴として、容量値のバイアス依存性が小さい。
PIP容量素子340の上部電極343は、MIM容量素子320の上部電極321と、ビア314及び配線(M6)224を介して接続される。また、PIP容量素子340の下部電極342は、MIM容量素子320の下部電極322と、ビア315及び配線(M6)224を介して接続される。
従って、第1の実施形態の変形例であっても、上記第1の実施形態と同様の作用効果が得られる。
従って、第1の実施形態の変形例であっても、上記第1の実施形態と同様の作用効果が得られる。
<第2の実施形態>
図12は、第2の実施形態に係る固体撮像装置100における断面図である。図12において、上記図6(a)と同一部分には同一符号を付して、詳細な説明を省略する。
図12は、第2の実施形態に係る固体撮像装置100における断面図である。図12において、上記図6(a)と同一部分には同一符号を付して、詳細な説明を省略する。
図12において、固体撮像装置100は、接合面に配置した上側半導体基板210側の金属結合部511と下側半導体基板220側の金属結合部512を接合して接合部容量素子510を形成している。
第2の実施形態では、接合部容量素子510の上部電極514と、下部電極515とをプロセスの加工精度が許容可能な距離まで近づけて横方向の容量成分大きくすることで、固体撮像装置100の容量素子の容量値を更に増加させることができる。
第2の実施形態では、接合部容量素子510の上部電極514と、下部電極515とをプロセスの加工精度が許容可能な距離まで近づけて横方向の容量成分大きくすることで、固体撮像装置100の容量素子の容量値を更に増加させることができる。
<第2の実施形態による作用効果>
以上のように上記第2の実施形態によれば、接合部容量素子510において、上側半導体基板210と下側半導体基板220との積層方向(図12中Z方向)と直交する方向(図12中Y方向)、つまり横方向の容量成分を利用することで、さらに容量値を大きくすることができる。
以上のように上記第2の実施形態によれば、接合部容量素子510において、上側半導体基板210と下側半導体基板220との積層方向(図12中Z方向)と直交する方向(図12中Y方向)、つまり横方向の容量成分を利用することで、さらに容量値を大きくすることができる。
<第2の実施形態の第1の変形例>
図13は、本技術の第2の実施形態の第1の変形例とする接合部容量素子510の配置例を示す平面図である。図13に示すように、金属結合部に接続しているビア516をストレッチ状にして対向させることで、ビア516の横方向の容量成分も利用することで、更に容量値を大きくすることができる。
なお、図14及び図15に示す接合部容量素子510の配置例であっても、さらに容量値を大きくすることができる。
図13は、本技術の第2の実施形態の第1の変形例とする接合部容量素子510の配置例を示す平面図である。図13に示すように、金属結合部に接続しているビア516をストレッチ状にして対向させることで、ビア516の横方向の容量成分も利用することで、更に容量値を大きくすることができる。
なお、図14及び図15に示す接合部容量素子510の配置例であっても、さらに容量値を大きくすることができる。
<第2の実施形態の第2の変形例>
図16は、本技術の第2の実施形態の第2の変形例に係る固体撮像装置100における断面図である。図16において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図16は、本技術の第2の実施形態の第2の変形例に係る固体撮像装置100における断面図である。図16において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図16において、固体撮像装置100は、接合面に配置した上側半導体基板210側の第1金属膜521,523と下側半導体基板220側の第2金属膜522,524を接合して接合部容量素子520を形成している。
接合部容量素子520の課題は、上側半導体基板210(センサ部)と下側半導体基板220(周辺回路部)とを接合させた際の合わせズレが大きいと、容量値バラつきが大きくなってしまうことだが、図17に示すレイアウトにすることで、接合ズレに対する容量値バラつきを低減することができる。その具体的なレイアウトは、リング状の第1電極525とその中心に位置した第2電極526を有する。第1電極525を構成する第1金属膜521の内径は、第1電極525を構成する第2金属膜522の内径より大きい。かつ、第2電極526を構成する第1金属膜523の外径は、第2電極526を構成する第2金属膜524の外径より大きい構造にする。図17は接合部容量素子520の第1電極525及び第2電極526が正方形のレイアウトをしているが、これが円状であっても良い。
接合部容量素子520の課題は、上側半導体基板210(センサ部)と下側半導体基板220(周辺回路部)とを接合させた際の合わせズレが大きいと、容量値バラつきが大きくなってしまうことだが、図17に示すレイアウトにすることで、接合ズレに対する容量値バラつきを低減することができる。その具体的なレイアウトは、リング状の第1電極525とその中心に位置した第2電極526を有する。第1電極525を構成する第1金属膜521の内径は、第1電極525を構成する第2金属膜522の内径より大きい。かつ、第2電極526を構成する第1金属膜523の外径は、第2電極526を構成する第2金属膜524の外径より大きい構造にする。図17は接合部容量素子520の第1電極525及び第2電極526が正方形のレイアウトをしているが、これが円状であっても良い。
このようなレイアウトにすることで、図18に記載したように、例えば、上側半導体基板210(センサ部)が下側半導体基板220(周辺回路部)に対して左側にズレた場合は、接合部容量素子520の左側側面の容量値は増加するが、右側側面の容量値は減少するため、接合部全体としての容量値の変動を小さくすることができる。
また、上側半導体基板210(センサ部)が下側半導体基板220(周辺回路部)に対して右側にズレた場合は、上記の逆の容量値の増減が発生するが、この場合も、接合部全体としての容量値の変動は小さく、結果的に、接合部の合わせズレが大きくても、接合部容量値バラつきが大きくならない素子構造である。
また、図19に示すレイアウトにしても、接合ズレに対する容量値バラつきを低減することができる。この場合、第1電極525を構成する第1金属膜521の内径は、第1電極525を構成する第2金属膜522の内径より小さい。かつ、第2電極526を構成する第1金属膜523の外径は、第2電極526を構成する第2金属膜524の外径より小さい構造にする。
各チップに配置した容量素子の種類と、それらを並列接続した場合の容量値の増倍率の例を図20に示す。下側半導体基板220(周辺回路部)に配置したMOM容量素子330単独の場合の容量値を基準にすると、記載した容量素子を全て並列接続させると10倍の容量値増加となる。なお、下側半導体基板220(周辺回路部)に配置した蓄積型MOS容量素子310とMIM容量素子320とを並列接続させると5.1倍の容量値増加となる。また、下側半導体基板220(周辺回路部)に配置した蓄積型MOS容量素子310とMIM容量素子320とMOM容量素子330とを並列接続させると6.1倍の容量値増加となる。
<第2の実施形態の第2の変形例による作用効果>
第2の実施形態の第2の変形例によれば、上側半導体基板210が下側半導体基板220に対し左側または右側にずれることで、接合部の合わせずれが大きくても、接合部容量素子520の容量値ばらつきが大きくならない。
第2の実施形態の第2の変形例によれば、上側半導体基板210が下側半導体基板220に対し左側または右側にずれることで、接合部の合わせずれが大きくても、接合部容量素子520の容量値ばらつきが大きくならない。
<第2の実施形態の第3の変形例>
図21は、本技術の第2の実施形態の第3の変形例に係る固体撮像装置100における断面図である。図21において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図21は、本技術の第2の実施形態の第3の変形例に係る固体撮像装置100における断面図である。図21において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図21の例は、下側半導体基板220(周辺回路部)の同一エリア上に蓄積型MOS容量素子310とMIM容量素子320が配置され、接合部に接合部容量素子510が配置され、上側半導体基板210(センサ部)には、蓄積型MOS容量素子410が配置され、これらの蓄積型MOS容量素子310、MIM容量素子320、接合部容量素子510、蓄積型MOS容量素子410が全て並列接続された容量素子の例である。
このような第3の変形例であっても、上記第2の実施形態と同様の作用効果が得られる。
このような第3の変形例であっても、上記第2の実施形態と同様の作用効果が得られる。
<第2の実施形態の第4の変形例>
図22は、本技術の第2の実施形態の第4の変形例に係る固体撮像装置100における断面図である。図22において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図22は、本技術の第2の実施形態の第4の変形例に係る固体撮像装置100における断面図である。図22において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図22の例は、下側半導体基板220(周辺回路部)の同一エリア上に蓄積型MOS容量素子310とMOM容量素子330が配置され、接合部に接合部容量素子510が配置され、上側半導体基板210(センサ部)には、蓄積型MOS容量素子410とMOM容量素子420が配置され、これらの蓄積型MOS容量素子310、MOM容量素子330、接合部容量素子510、蓄積型MOS容量素子410及びMOM容量素子420が全て並列接続された容量素子の例である。
このような第4の変形例であっても、上記第2の実施形態と同様の作用効果が得られる。
このような第4の変形例であっても、上記第2の実施形態と同様の作用効果が得られる。
<第2の実施形態の第5の変形例>
図23は、本技術の第2の実施形態の第5の変形例に係る固体撮像装置100における断面図である。図23において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図23は、本技術の第2の実施形態の第5の変形例に係る固体撮像装置100における断面図である。図23において、上記図12と同一部分には同一符号を付して、詳細な説明を省略する。
図23の例は、下側半導体基板220(周辺回路部)の同一エリア上に蓄積型MOS容量素子310とMOM容量素子330が配置され、接合部に接合部容量素子510が配置され、上側半導体基板210(センサ部)には、何も容量素子が配置されておらず、これらの蓄積型MOS容量素子310、MOM容量素子330、接合部容量素子510が並列接続された容量素子の例である。
このような第5の変形例であっても、上記第2の実施形態と同様の作用効果が得られる。
このような第5の変形例であっても、上記第2の実施形態と同様の作用効果が得られる。
<第2の実施形態の他の変形例>
第2の実施形態はこれ以外ではない。例えば、一般的なCMOSプロセスで上側半導体基板210(センサ部)および下側半導体基板220(周辺回路部)を製造した場合に、それぞれに搭載可能な容量素子は複数存在する。これに、図12に示した接合部容量素子510を加えた場合の並列接続可能な容量素子の組み合わせは多数存在することは、有識者であれば容易に想像が可能である。設計者は、回路全体のレイアウトや要求される容量値に応じて最適になるように、並列接続させる容量素子を選択すれば良い。
第2の実施形態はこれ以外ではない。例えば、一般的なCMOSプロセスで上側半導体基板210(センサ部)および下側半導体基板220(周辺回路部)を製造した場合に、それぞれに搭載可能な容量素子は複数存在する。これに、図12に示した接合部容量素子510を加えた場合の並列接続可能な容量素子の組み合わせは多数存在することは、有識者であれば容易に想像が可能である。設計者は、回路全体のレイアウトや要求される容量値に応じて最適になるように、並列接続させる容量素子を選択すれば良い。
<第3の実施形態>
図24は、第3の実施形態に係る固体撮像装置100Aにおける断面図である。図24において、上記図6(b)と同一部分には同一符号を付して、詳細な説明を省略する。
図24は、第3の実施形態に係る固体撮像装置100Aにおける断面図である。図24において、上記図6(b)と同一部分には同一符号を付して、詳細な説明を省略する。
図24において、固体撮像装置100Aは、接合面に配置した上側半導体基板210側の第1金属膜531,533と下側半導体基板220側の第2金属膜532,534を接合して接合部容量素子530を形成している。
接合部容量素子530は、リング状の第1電極535とその中心に位置した第2電極536を有する。第1電極535を構成する第1金属膜531の内径は、第1電極535を構成する第2金属膜532の内径より小さい。かつ、第2電極536を構成する第1金属膜533の外径は、第2電極536を構成する第2金属膜534の外径より小さい構造にする。図24は接合部容量素子530の第1電極535及び第2電極536が正方形のレイアウトをしているが、これが円状であっても良い。
接合部容量素子530は、リング状の第1電極535とその中心に位置した第2電極536を有する。第1電極535を構成する第1金属膜531の内径は、第1電極535を構成する第2金属膜532の内径より小さい。かつ、第2電極536を構成する第1金属膜533の外径は、第2電極536を構成する第2金属膜534の外径より小さい構造にする。図24は接合部容量素子530の第1電極535及び第2電極536が正方形のレイアウトをしているが、これが円状であっても良い。
固体撮像装置100Aは、フォトダイオード31から溢れた電荷を蓄積する容量素子を画素内に設けることにより、撮像素子のダイナミックレンジを拡大する。このような画素内容量素子を持った積層型イメージセンサにおいて、本発明は好ましく適用される。画素毎に配置した2個の第1金属膜531,533及び第2金属膜532,534を接合して接合部容量素子530を形成する。この接合部容量素子530は、接合面の合わせズレが起こっても、電極間の容量値バラつきが小さくなり、画素のダイナミックレンジのバラつきを低減することができる。加えて、従来技術ではセンサ部に画素内容量を形成するために、そのための製造工程が必要だったが、本第3の実施形態は、上側半導体基板210(センサ部)と下側半導体基板220(周辺回路部)を接続する第1金属膜531,533及び第2金属膜532,534を利用して画素内容量を形成するため、製造工程を増加することはなく、低コストで、ダイナミックレンジを拡大することができる。
<第4の実施形態>
本開示の第4の実施形態は、光電変換素子と光電変換素子からの信号を増幅する増幅トランジスタを異なる基板に配置し、光電変換素子とトランスファーゲート(TRG)が配置されたセンサ部と、増幅トランジスタ等の画素トランジスタが配置された画素トランジスタ部と、増幅トランジスタからの信号を処理する信号処理回路を配置した周辺回路部を搭載した3つの基板をWoW技術で積層した固体撮像装置について説明する。
本開示の第4の実施形態は、光電変換素子と光電変換素子からの信号を増幅する増幅トランジスタを異なる基板に配置し、光電変換素子とトランスファーゲート(TRG)が配置されたセンサ部と、増幅トランジスタ等の画素トランジスタが配置された画素トランジスタ部と、増幅トランジスタからの信号を処理する信号処理回路を配置した周辺回路部を搭載した3つの基板をWoW技術で積層した固体撮像装置について説明する。
図25は、第4の実施形態に係る固体撮像装置100Bにおける断面図である。図25(a)は画素外を示し、図25(b)は画素内を示している。図25において、上記図6と同一部分には同一符号を付して、詳細な説明を省略する。
固体撮像装置100Bは、上からセンサ部610、画素トランジスタ部620、周辺回路部630より構成されている。固体撮像装置100Bは、図26に示すように、センサ部610と、画素トランジスタ部620と、周辺回路部630との3枚の半導体チップを重ねて、金属結合部640によって配線の一部が電気的に接続された積層型イメージセンサで構成される。センサ部610には、図27に示すように、転送トランジスタT1、フォトダイオード31及びフローティングディフュージョンFD34が配置される。画素トランジスタ部620には、リセットトランジスタT2、増幅トランジスタT3、及び選択トランジスタT4が配置される。
固体撮像装置100Bは、上からセンサ部610、画素トランジスタ部620、周辺回路部630より構成されている。固体撮像装置100Bは、図26に示すように、センサ部610と、画素トランジスタ部620と、周辺回路部630との3枚の半導体チップを重ねて、金属結合部640によって配線の一部が電気的に接続された積層型イメージセンサで構成される。センサ部610には、図27に示すように、転送トランジスタT1、フォトダイオード31及びフローティングディフュージョンFD34が配置される。画素トランジスタ部620には、リセットトランジスタT2、増幅トランジスタT3、及び選択トランジスタT4が配置される。
図25に戻って、センサ部610は、上から光電変換層611、眉間絶縁膜612より構成されている。光電変換層211は、フォトダイオード(PD)31が形成される層であり、光電変換により入射光の光量に応じた電荷を発生する。PD31は、画素30ごとに光電変換層611内に形成された素子分離部33a,33bによって電気的に分離されている。また、光電変換層611には、FD34及び転送トランジスタT1のゲート電極36が形成される。なお、画素30外では、図25(a)に示すように、p型ウェル32のみとなる。眉間絶縁膜612には、転送トランジスタT1が形成される。
画素トランジスタ部620は、上からp型ウェル621、配線層622により構成される。p型ウェル621には、n型拡散層が形成される。配線層622は、複数層に積層された配線(M1~M4)623を含んで構成されている。配線層622に形成された複数層の配線(M1~M4)623を介して、各画素30を構成する転送トランジスタT1、リセットトランジスタT2、増幅トランジスタT3、及び選択トランジスタT4が駆動される。また、配線層622内には、銅製(Cu)の金属結合部641が設けられており、周辺回路部630との接合を行うものである。
一方、周辺回路部630は、上から眉間絶縁膜、配線層より構成されている。配線層は、全ての配線631及び複数層に積層された配線(M1~M6)632を含んで構成されている。また、眉間絶縁膜には、画素トランジスタ部620の金属結合部641と貼り合わせるための銅製(Cu)の金属結合部642が設けられている。
以上の構成を有する固体撮像装置100Bでは、センサ部610で入射した光がPD31で光電変換されることで、電荷が生成される。そして、生成された電荷が、増幅トランジスタT3を介して、配線(M1~M4)623及び周辺回路部630の配線(M1~M6)632で形成された図1に示した信号線LSGNで画素信号として周辺回路部630に形成されるADC群150へ出力される。
図25(a)に示すように、周辺回路部630上には、N+蓄積型のMOS容量素子310が配置されている。MOS容量素子310の上層には、MOM容量素子330及びMIM容量素子320が配置される。
画素トランジスタ部620の下側には、N+蓄積型のMOS容量素子410が配置されている。MOS容量素子410が配置された同一領域内の画素トランジスタ部620側と反対側の層である配線(M1~M4)623を形成する領域には、配線(M1~M4)623を使用してMOM容量素子420が形成されている。この場合、MOM容量素子420の上部電極421は、図26に示すように、MOS容量素子410の上部電極413と、ビア414を介して接続される。また、MOM容量素子420の下部電極422は、MOS容量素子410の下部電極412と、ビア415を介して接続される。
画素トランジスタ部620の下側には、N+蓄積型のMOS容量素子410が配置されている。MOS容量素子410が配置された同一領域内の画素トランジスタ部620側と反対側の層である配線(M1~M4)623を形成する領域には、配線(M1~M4)623を使用してMOM容量素子420が形成されている。この場合、MOM容量素子420の上部電極421は、図26に示すように、MOS容量素子410の上部電極413と、ビア414を介して接続される。また、MOM容量素子420の下部電極422は、MOS容量素子410の下部電極412と、ビア415を介して接続される。
さらに、MOS容量素子410の上部電極413及びMOM容量素子420の上部電極421は、銅製(Cu)の金属結合部641,642を介して、周辺回路部630側のMOS容量素子310の上部電極313と、MIM容量素子320の下部電極322と、MOM容量素子330の上部電極331と接続される。また、MOS容量素子410の下部電極412及びMOM容量素子420の下部電極422は、銅製(Cu)の金属結合部641,642を介して、周辺回路部630側のMOS容量素子310の下部電極312と、MIM容量素子320の上部電極321と、MOM容量素子330の下部電極332と接続される。
<第4の実施形態による作用効果>
以上のように第4の実施形態によれば、上記第1の実施形態と同様の作用効果が得られる。
以上のように第4の実施形態によれば、上記第1の実施形態と同様の作用効果が得られる。
<第5の実施形態>
本開示の第5の実施形態は、SPAD(Single Photon Avalanche Diode)を用いた光検出装置に適用した固体撮像装置について説明する。
本開示の第5の実施形態は、SPAD(Single Photon Avalanche Diode)を用いた光検出装置に適用した固体撮像装置について説明する。
第5実施形態に係る固体撮像装置100Cを構成する各回路の半導体チップ上の配置図を図28に示す。第4の実施形態に係る固体撮像装置100Cは、上側半導体基板710と、下側半導体基板720の2枚の半導体チップを重ねて、TSV(Through-silicon via)といった金属結合部MC2によって上下チップの配線の一部が電気的に接続された積層型イメージセンサで構成される。この場合、上側半導体基板710にSPADフォトダイオード41をマトリクス状に配列し、SPADフォトダイオード41以外のADC群150及び信号処理回路180といった周辺回路51が下側半導体基板720に搭載される。
図29は、第5の実施形態に係る固体撮像装置100Cにおける断面図である。
図29において、上側半導体基板710は、上から光電変換層711、眉間絶縁膜713、配線層714より構成されている。光電変換層711は、SPADフォトダイオード41が形成される層であり、入射した光(フォトン)を検出し、これにより発生したキャリアを、アバランシ増倍を用いて電気信号パルスに変換する。SPADフォトダイオード41は、画素30ごとに光電変換層711内に形成されたp型拡散層42a及びn型拡散層42bによって電気的に分離されている。
図29において、上側半導体基板710は、上から光電変換層711、眉間絶縁膜713、配線層714より構成されている。光電変換層711は、SPADフォトダイオード41が形成される層であり、入射した光(フォトン)を検出し、これにより発生したキャリアを、アバランシ増倍を用いて電気信号パルスに変換する。SPADフォトダイオード41は、画素30ごとに光電変換層711内に形成されたp型拡散層42a及びn型拡散層42bによって電気的に分離されている。
SPADフォトダイオード41から発生した電気信号パルスは、眉間絶縁膜713に形成されたビア716を介して配線層714に形成された配線(M1~M4)715に出力される。配線層714内には、銅製(Cu)の金属結合部731が設けられており、下側半導体基板720との接合を行うものである。
一方、下側半導体基板720は、上から眉間絶縁膜721、配線層722より構成されている。配線層722は、全ての配線723及び複数層に積層された配線(M1~M6)724を含んで構成されている。また、眉間絶縁膜721には、上側半導体基板710の金属結合部731と貼り合わせるための銅製(Cu)の金属結合部732が設けられている。
以上の構成を有する固体撮像装置100Cでは、上側半導体基板210で検出した光がSPADフォトダイオード41で光電変換されることで、電気信号パルスが生成される。そして、電気信号パルスが、配線(M1~M4)715及び下側半導体基板720の配線(M1~M6)724で形成された図1に示した信号線LSGNを介して周辺回路51へ出力される。
<第5の実施形態による作用効果>
以上のように上記第5の実施形態によれば、上記第1の実施形態と同様の作用効果が得られ、接合部容量素子730を構成することで、接合部容量素子730を、上側半導体基板710(センサ部)からの電気信号を一時的に蓄積するメモリ素子として機能させることが可能となり、SPADの性能を向上させることができる。
以上のように上記第5の実施形態によれば、上記第1の実施形態と同様の作用効果が得られ、接合部容量素子730を構成することで、接合部容量素子730を、上側半導体基板710(センサ部)からの電気信号を一時的に蓄積するメモリ素子として機能させることが可能となり、SPADの性能を向上させることができる。
<第6の実施形態>
第1~第5の実施形態では、本技術に係る半導体装置を電子機器の一例である固体撮像装置に適用した場合を例示した。第6の実施形態では、本技術に係る半導体装置をその他の電子機器に適用した場合を例示する。
第1~第5の実施形態では、本技術に係る半導体装置を電子機器の一例である固体撮像装置に適用した場合を例示した。第6の実施形態では、本技術に係る半導体装置をその他の電子機器に適用した場合を例示する。
例えば、本技術に係る半導体装置は、一般的なフィルタ回路を構成するコンデンサへ適用可能である。一般的なフィルタ回路は、図30に示すように、抵抗R11と、コンデンサC11とを備え、コンデンサC11の構成として本技術に係る半導体装置を適用可能である。フィルタ回路を構成するコンデンサC11に本技術に係る半導体装置を適用することで、大容量を実現でき、通過帯域をさらに広げることができる。
また、本技術に係る半導体装置は、一般的な平滑回路を構成するコンデンサへ適用可能である。一般的なフィルタ回路は、図31に示すように、ダイオードD21と、コンデンサC21とを備え、コンデンサC21の構成として本技術に係る半導体装置を適用可能である。フィルタ回路を構成するコンデンサC21に本技術に係る半導体装置を適用することで、大容量を実現でき、交流を直流に精度良く変換できる。
また、本技術に係る半導体装置は、一般的な積分回路を構成するコンデンサへ適用可能である。一般的な積分回路は、図32に示すように、抵抗R32と、コンデンサC31と、演算増幅器800を備え、コンデンサC31の構成として本技術に係る半導体装置を適用可能である。
さらに、本技術に係る半導体装置は、図33に示す容量DACへ適用可能である。容量DACは、複数段のコンデンサを備え、複数段のコンデンサの構成として本技術に係る半導体装置を適用可能である。
<その他の実施形態>
上記のように、本技術は第1から第6の実施形態及び第1から第2の実施形態の変形例によって記載したが、この開示の一部をなす論述及び図面は本技術を限定するものであると理解すべきではない。上記の第1から第6の実施形態が開示する技術内容の趣旨を理解すれば、当業者には様々な代替実施形態、実施例及び運用技術が本技術に含まれ得ることが明らかとなろう。また、第1から第6の実施形態及び第1及び第2の実施形態の変形例がそれぞれ開示する構成を、矛盾の生じない範囲で適宜組み合わせることができる。例えば、複数の異なる実施形態がそれぞれ開示する構成を組み合わせてもよく、同一の実施形態の複数の異なる変形例がそれぞれ開示する構成を組み合わせてもよい。
上記のように、本技術は第1から第6の実施形態及び第1から第2の実施形態の変形例によって記載したが、この開示の一部をなす論述及び図面は本技術を限定するものであると理解すべきではない。上記の第1から第6の実施形態が開示する技術内容の趣旨を理解すれば、当業者には様々な代替実施形態、実施例及び運用技術が本技術に含まれ得ることが明らかとなろう。また、第1から第6の実施形態及び第1及び第2の実施形態の変形例がそれぞれ開示する構成を、矛盾の生じない範囲で適宜組み合わせることができる。例えば、複数の異なる実施形態がそれぞれ開示する構成を組み合わせてもよく、同一の実施形態の複数の異なる変形例がそれぞれ開示する構成を組み合わせてもよい。
<電子機器への応用例>
次に、本開示の第7の実施形態に係る電子機器について説明する。図34は、本開示の第7の実施形態に係る電子機器1000の概略構成図である。
次に、本開示の第7の実施形態に係る電子機器について説明する。図34は、本開示の第7の実施形態に係る電子機器1000の概略構成図である。
第7の実施形態に係る電子機器1000は、固体撮像装置1010と、光学レンズ1020と、シャッタ装置1030と、駆動回路1040と、信号処理回路1050とを備えている。第6の実施形態の電子機器1000は、固体撮像装置1010として、本開示の第1の実施形態に係る固体撮像装置100を電子機器(例えば、カメラ)に用いた場合の実施形態を示す。
光学レンズ1020は、被写体からの像光(入射光1060)を固体撮像装置1010の撮像面上に結像させる。これにより、固体撮像装置1010内に一定期間にわたって信号電荷が蓄積される。シャッタ装置1030は、固体撮像装置1010への光照射期間及び遮光期間を制御する。駆動回路1040は、固体撮像装置1010の転送動作及びシャッタ装置1030のシャッタ動作を制御する駆動信号を供給する。駆動回路1040から供給される駆動信号(タイミング信号)により、固体撮像装置1010の信号転送を行う。信号処理回路1050は、固体撮像装置1010から出力される信号(画素信号)に各種信号処理を行う。信号処理が行われた映像信号は、メモリ等の記憶媒体に記憶され、或いはモニタに出力される。
このような構成により、第7の実施形態の電子機器1000では、固体撮像装置1010において光学混色の抑制が図られるため、映像信号の画質の向上を図ることができる。
なお、固体撮像装置100,100A,100Bを適用できる電子機器1000としては、カメラに限られるものではなく、他の電子機器にも適用することができる。例えば、携帯電話機等のモバイル機器向けカメラモジュール等の撮像装置に適用してもよい。
なお、固体撮像装置100,100A,100Bを適用できる電子機器1000としては、カメラに限られるものではなく、他の電子機器にも適用することができる。例えば、携帯電話機等のモバイル機器向けカメラモジュール等の撮像装置に適用してもよい。
また、第7の実施形態では、固体撮像装置1010として、第1から第5の実施形態に係る固体撮像装置100,100A,100B,100Cを電子機器に用いる構成としたが、他の構成としてもよい。
<固体撮像装置の使用例>
上述した固体撮像装置は、例えば、以下のように、可視光や、赤外光、紫外光、X線等の光をセンシングする様々なケースに使用することができる。
・デジタルカメラや、カメラ機能付きの携帯機器等の、鑑賞の用に供される画像を撮影する装置
・自動停止等の安全運転や、運転者の状態の認識等のために、自動車の前方や後方、周囲、車内等を撮影する車載用センサ、走行車両や道路を監視する監視カメラ、車両間等の測距を行う測距センサ等の、交通の用に供される装置
・ユーザのジェスチャを撮影して、そのジェスチャに従った機器操作を行うために、TVや、冷蔵庫、エアーコンディショナ等の家電に供される装置
・内視鏡や、赤外光の受光による血管撮影に行う装置等の、医療やヘルスケアの用に供される装置
・防犯用途の監視カメラや、人物認証用途のカメラ等の、セキュリティの用に供される装置
・肌を撮影する肌測定器や、頭皮を撮影するマイクロスコープ等の、美容の用に供される装置
・スポーツ用途等向けのアクションカメラやウェアラブルカメラ等の、スポーツの用に供される装置
・畑や作物の状態を監視するためのカメラ等の、農業の用に供される装置
なお、本明細書に記載された効果はあくまで例示であって限定されるものではなく、他の効果があってもよい。
上述した固体撮像装置は、例えば、以下のように、可視光や、赤外光、紫外光、X線等の光をセンシングする様々なケースに使用することができる。
・デジタルカメラや、カメラ機能付きの携帯機器等の、鑑賞の用に供される画像を撮影する装置
・自動停止等の安全運転や、運転者の状態の認識等のために、自動車の前方や後方、周囲、車内等を撮影する車載用センサ、走行車両や道路を監視する監視カメラ、車両間等の測距を行う測距センサ等の、交通の用に供される装置
・ユーザのジェスチャを撮影して、そのジェスチャに従った機器操作を行うために、TVや、冷蔵庫、エアーコンディショナ等の家電に供される装置
・内視鏡や、赤外光の受光による血管撮影に行う装置等の、医療やヘルスケアの用に供される装置
・防犯用途の監視カメラや、人物認証用途のカメラ等の、セキュリティの用に供される装置
・肌を撮影する肌測定器や、頭皮を撮影するマイクロスコープ等の、美容の用に供される装置
・スポーツ用途等向けのアクションカメラやウェアラブルカメラ等の、スポーツの用に供される装置
・畑や作物の状態を監視するためのカメラ等の、農業の用に供される装置
なお、本明細書に記載された効果はあくまで例示であって限定されるものではなく、他の効果があってもよい。
なお、本開示は以下のような構成も取ることができる。
(1)
少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、
前記第1の半導体基板に対し積層される第2の半導体基板と、
前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部と
を備え、
前記第1及び第2の容量素子部は、互いに並列接続される半導体装置。
(2)
前記第2の半導体基板は、少なくとも1つの容量素子を含む第3の容量素子部を有する前記(1)に記載の半導体装置。
(3)
前記第1及び第3の容量素子部は、それぞれ複数の容量素子を並列接続し、
前記複数の容量素子は、MOS型容量素子、櫛形配線容量素子、MIM(Metal Insulator Metal)型容量素子、及びPIP(Poly Insulator Poly)型容量素子のうち2つ以上から構成される
前記(2)に記載の半導体装置。
(4)
前記第2の容量素子部は、前記第1の半導体基板と前記第2の半導体基板との積層方向と直交する方向に対向して形成した第1の金属結合部及び第2の金属結合部を含む前記(1)から(3)のいずれか1に記載の半導体装置。
(5)
前記第1の金属結合部はリング状であり、前記第2の金属結合部は当該リング状の中心部に形成される
前記(4)に記載の半導体装置。
(6)
前記第1の金属結合部及び前記第2の金属結合部は、前記第1の半導体基板の接合面に設けられる第1の金属膜と、前記第2の半導体基板の接合面に設けられる第2の金属膜とにより構成され、
前記第1の金属結合部は、前記第1の金属膜の内径が前記第2の金属膜の内径より小さく、
前記第2の金属結合部は、前記第1の金属膜の直径が前記第2の金属膜の直径より小さい
前記(5)に記載の半導体装置。
(7)
前記第1の金属結合部及び前記第2の金属結合部は、正方形である構造を含む
前記(4)から(6)のいずれか1に記載の半導体装置。
(8)
前記第1の半導体基板は、画素、及び前記画素からの信号を増幅する画素トランジスタからの信号を処理する周辺回路のうち少なくとも一方を有し、
前記第2の半導体基板は、前記画素、及び前記周辺回路のうち他方を有する
前記(1)から(7)のいずれか1に記載の半導体装置。
(9)
前記画素は、フォトダイオードから成り、
さらに、前記画素トランジスタを有する第3の半導体基板を、前記第1の半導体基板、前記第2の半導体基板、及び前記第1の半導体基板と前記第2の半導体基板との間の少なくとも1つに積層される
前記(8)に記載の半導体装置。
(10)
前記第1の半導体基板は、SPAD(Single Photon Avalanche Diode)フォトダイオードを有したセンサ部、及び前記センサ部からの信号を処理する周辺回路のうち少なくとも一方を有し、
前記第2の半導体基板は、前記センサ部、及び前記周辺回路のうち他方を有する
前記(1)から(7)のいずれか1に記載の半導体装置。
(11)
前記第3の容量素子部は、画素内容量を含む
前記(1)から(10)のいずれか1に記載の半導体装置。
(12)
少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、
前記第1の半導体基板に対し積層される第2の半導体基板と、
前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部と
を備え、
前記第1及び第2の容量素子部は、互いに並列接続される半導体装置を備えた、
電子機器。
(1)
少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、
前記第1の半導体基板に対し積層される第2の半導体基板と、
前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部と
を備え、
前記第1及び第2の容量素子部は、互いに並列接続される半導体装置。
(2)
前記第2の半導体基板は、少なくとも1つの容量素子を含む第3の容量素子部を有する前記(1)に記載の半導体装置。
(3)
前記第1及び第3の容量素子部は、それぞれ複数の容量素子を並列接続し、
前記複数の容量素子は、MOS型容量素子、櫛形配線容量素子、MIM(Metal Insulator Metal)型容量素子、及びPIP(Poly Insulator Poly)型容量素子のうち2つ以上から構成される
前記(2)に記載の半導体装置。
(4)
前記第2の容量素子部は、前記第1の半導体基板と前記第2の半導体基板との積層方向と直交する方向に対向して形成した第1の金属結合部及び第2の金属結合部を含む前記(1)から(3)のいずれか1に記載の半導体装置。
(5)
前記第1の金属結合部はリング状であり、前記第2の金属結合部は当該リング状の中心部に形成される
前記(4)に記載の半導体装置。
(6)
前記第1の金属結合部及び前記第2の金属結合部は、前記第1の半導体基板の接合面に設けられる第1の金属膜と、前記第2の半導体基板の接合面に設けられる第2の金属膜とにより構成され、
前記第1の金属結合部は、前記第1の金属膜の内径が前記第2の金属膜の内径より小さく、
前記第2の金属結合部は、前記第1の金属膜の直径が前記第2の金属膜の直径より小さい
前記(5)に記載の半導体装置。
(7)
前記第1の金属結合部及び前記第2の金属結合部は、正方形である構造を含む
前記(4)から(6)のいずれか1に記載の半導体装置。
(8)
前記第1の半導体基板は、画素、及び前記画素からの信号を増幅する画素トランジスタからの信号を処理する周辺回路のうち少なくとも一方を有し、
前記第2の半導体基板は、前記画素、及び前記周辺回路のうち他方を有する
前記(1)から(7)のいずれか1に記載の半導体装置。
(9)
前記画素は、フォトダイオードから成り、
さらに、前記画素トランジスタを有する第3の半導体基板を、前記第1の半導体基板、前記第2の半導体基板、及び前記第1の半導体基板と前記第2の半導体基板との間の少なくとも1つに積層される
前記(8)に記載の半導体装置。
(10)
前記第1の半導体基板は、SPAD(Single Photon Avalanche Diode)フォトダイオードを有したセンサ部、及び前記センサ部からの信号を処理する周辺回路のうち少なくとも一方を有し、
前記第2の半導体基板は、前記センサ部、及び前記周辺回路のうち他方を有する
前記(1)から(7)のいずれか1に記載の半導体装置。
(11)
前記第3の容量素子部は、画素内容量を含む
前記(1)から(10)のいずれか1に記載の半導体装置。
(12)
少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、
前記第1の半導体基板に対し積層される第2の半導体基板と、
前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部と
を備え、
前記第1及び第2の容量素子部は、互いに並列接続される半導体装置を備えた、
電子機器。
30…画素、31…フォトダイオード、32,228,621…p型ウェル、33a,33b,33c,311…素子分離部、35,42b…n型拡散層、36…ゲート電極、41…SPADフォトダイオード、42a…p型拡散層、51…周辺回路、100,110A,100B,100C…固体撮像装置、110…画素アレイ部、120…行選択回路、130…水平転送走査回路、140…タイミング制御回路、150…ADC群、151…比較器、152…カウンタ、153…ラッチ、170…アンプ回路、180…信号処理回路、190…水平転送線、210,710…上側半導体基板、211,711…光電変換層、213,221,713,721…眉間絶縁膜、214,222,622,714,722…配線層、215,223,623,631,632,715,723,724…配線、220,720…下側半導体基板、225、226…端子、230,510、520,530,730…接合部容量素子、231,232,511,512,640,641,642,731,732…金属結合部、234,313,321,331,343,413,421,514…上部電極、235,312,322,332,342,412,422,515…下部電極、310、410…蓄積型MOS容量素子、314,315、414、415…ビア、316,416…ゲート絶縁膜、320…MIM容量素子、330…MOM容量素子、340…PIP容量素子、420…MOM容量素子、521,523、531,533…第1金属膜、522,524,532,534…第2金属膜、525,535…第1電極、526,536…第2電極、610…センサ部、611…光電変換層、612…眉間絶縁膜、620…画素トランジスタ部、630…周辺回路部、800…演算増幅器、1000…電子機器、1010…固体撮像装置、1020…光学レンズ、1030…シャッタ装置、1040…駆動回路、1050…信号処理回路、1060…入射光
Claims (12)
- 少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、
前記第1の半導体基板に対し積層される第2の半導体基板と、
前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部と
を備え、
前記第1及び第2の容量素子部は、互いに並列接続される半導体装置。 - 前記第2の半導体基板は、少なくとも1つの容量素子を含む第3の容量素子部を有する請求項1に記載の半導体装置。
- 前記第1及び第3の容量素子部は、それぞれ複数の容量素子を並列接続し、
前記複数の容量素子は、MOS型容量素子、櫛形配線容量素子、MIM(Metal Insulator Metal)型容量素子、及びPIP(Poly Insulator Poly)型容量素子のうち2つ以上から構成される
請求項2に記載の半導体装置。 - 前記第2の容量素子部は、前記第1の半導体基板と前記第2の半導体基板との積層方向と直交する方向に対向して形成した第1の金属結合部及び第2の金属結合部を含む請求項1から請求項3のいずれか1項に記載の半導体装置。
- 前記第1の金属結合部はリング状であり、前記第2の金属結合部は当該リング状の中心部に形成される
請求項4に記載の半導体装置。 - 前記第1の金属結合部及び前記第2の金属結合部は、前記第1の半導体基板の接合面に設けられる第1の金属膜と、前記第2の半導体基板の接合面に設けられる第2の金属膜とにより構成され、
前記第1の金属結合部は、前記第1の金属膜の内径が前記第2の金属膜の内径より小さく、
前記第2の金属結合部は、前記第1の金属膜の直径が前記第2の金属膜の直径より小さい
請求項5に記載の半導体装置。 - 前記第1の金属結合部及び前記第2の金属結合部は、正方形である構造を含む
請求項4から請求項6のいずれか1項に記載の半導体装置。 - 前記第1の半導体基板は、画素、及び前記画素からの信号を増幅する画素トランジスタからの信号を処理する周辺回路のうち少なくとも一方を有し、
前記第2の半導体基板は、前記画素、及び前記周辺回路のうち他方を有する
請求項1から請求項7のいずれか1項に記載の半導体装置。 - 前記画素は、フォトダイオードから成り、
さらに、前記画素トランジスタを有する第3の半導体基板を、前記第1の半導体基板、前記第2の半導体基板、及び前記第1の半導体基板と前記第2の半導体基板との間の少なくとも1つに積層される
請求項8に記載の半導体装置。 - 前記第1の半導体基板は、SPAD(Single Photon Avalanche Diode)フォトダイオードを有したセンサ部、及び前記センサ部からの信号を処理する周辺回路のうち少なくとも一方を有し、
前記第2の半導体基板は、前記センサ部、及び前記周辺回路のうち他方を有する
請求項1から請求項7のいずれか1項に記載の半導体装置。 - 前記第2の容量素子部は、画素内容量を含む
請求項1から請求項10のいずれか1項に記載の半導体装置。 - 少なくとも1つの容量素子を含む第1の容量素子部を有する第1の半導体基板と、
前記第1の半導体基板に対し積層される第2の半導体基板と、
前記第1の半導体基板と前記第2の半導体基板との接合面に設けられた金属接合部によって形成される第2の容量素子部と
を備え、
前記第1及び第2の容量素子部は、互いに並列接続される半導体装置を備えた、
電子機器。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/999,096 US20230178577A1 (en) | 2020-05-29 | 2021-04-15 | Semiconductor device and electronic apparatus |
JP2022527574A JPWO2021241058A1 (ja) | 2020-05-29 | 2021-04-15 | |
CN202180032344.9A CN115516632A (zh) | 2020-05-29 | 2021-04-15 | 半导体装置和电子设备 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020-094864 | 2020-05-29 | ||
JP2020094864 | 2020-05-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2021241058A1 true WO2021241058A1 (ja) | 2021-12-02 |
Family
ID=78744318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2021/015626 WO2021241058A1 (ja) | 2020-05-29 | 2021-04-15 | 半導体装置及び電子機器 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20230178577A1 (ja) |
JP (1) | JPWO2021241058A1 (ja) |
CN (1) | CN115516632A (ja) |
WO (1) | WO2021241058A1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2023032049A (ja) * | 2021-08-26 | 2023-03-09 | キオクシア株式会社 | 半導体装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011071958A (ja) * | 2009-08-28 | 2011-04-07 | Sony Corp | 撮像素子およびカメラシステム |
JP2013034179A (ja) * | 2011-06-29 | 2013-02-14 | Canon Inc | 撮像素子及び撮像装置 |
JP2016025331A (ja) * | 2014-07-24 | 2016-02-08 | キヤノン株式会社 | 撮像装置及び撮像装置の製造方法 |
-
2021
- 2021-04-15 CN CN202180032344.9A patent/CN115516632A/zh active Pending
- 2021-04-15 WO PCT/JP2021/015626 patent/WO2021241058A1/ja active Application Filing
- 2021-04-15 US US17/999,096 patent/US20230178577A1/en active Pending
- 2021-04-15 JP JP2022527574A patent/JPWO2021241058A1/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011071958A (ja) * | 2009-08-28 | 2011-04-07 | Sony Corp | 撮像素子およびカメラシステム |
JP2013034179A (ja) * | 2011-06-29 | 2013-02-14 | Canon Inc | 撮像素子及び撮像装置 |
JP2016025331A (ja) * | 2014-07-24 | 2016-02-08 | キヤノン株式会社 | 撮像装置及び撮像装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JPWO2021241058A1 (ja) | 2021-12-02 |
US20230178577A1 (en) | 2023-06-08 |
CN115516632A (zh) | 2022-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11682690B2 (en) | Image sensor and image capture device | |
CN107534049B (zh) | 固态图像元件、半导体装置和电子设备 | |
JP6323738B2 (ja) | 固体撮像装置 | |
US20160198106A1 (en) | Solid state image pickup device | |
US20130341491A1 (en) | Solid-state imaging device | |
US9200956B2 (en) | Readout transistor circuits for CMOS imagers | |
US10616513B2 (en) | Image sensors including shielding structures | |
US20220303488A1 (en) | Image sensor and image capturing device | |
WO2021241058A1 (ja) | 半導体装置及び電子機器 | |
WO2021199754A1 (ja) | 半導体装置及び電子機器 | |
WO2021033454A1 (ja) | 半導体装置及び電子機器 | |
US11652117B2 (en) | Image sensing device | |
WO2024202669A1 (ja) | 半導体装置および光検出装置 | |
WO2024043069A1 (ja) | 固体撮像装置 | |
JP2023068696A (ja) | 撮像素子および電子機器 | |
CN117714906A (zh) | 图像传感器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 21813042 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2022527574 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 21813042 Country of ref document: EP Kind code of ref document: A1 |