WO2020066552A1 - Bmc及びbmcファームウェア判定方法 - Google Patents

Bmc及びbmcファームウェア判定方法 Download PDF

Info

Publication number
WO2020066552A1
WO2020066552A1 PCT/JP2019/035180 JP2019035180W WO2020066552A1 WO 2020066552 A1 WO2020066552 A1 WO 2020066552A1 JP 2019035180 W JP2019035180 W JP 2019035180W WO 2020066552 A1 WO2020066552 A1 WO 2020066552A1
Authority
WO
WIPO (PCT)
Prior art keywords
memory
bmc
information processing
setting value
power supply
Prior art date
Application number
PCT/JP2019/035180
Other languages
English (en)
French (fr)
Inventor
巧 長田
Original Assignee
Necプラットフォームズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Necプラットフォームズ株式会社 filed Critical Necプラットフォームズ株式会社
Publication of WO2020066552A1 publication Critical patent/WO2020066552A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Definitions

  • the present invention relates to a BMC (Baseboard Management Controller) mounted on an information processing apparatus and a BMC firmware determination method.
  • BMC Baseboard Management Controller
  • the server is started in a state where the memory corresponding to the setting of Memory ⁇ RAS (Remote Access Service) ⁇ Mode is not mounted on the server, the server is repeatedly restarted when the operating system (OS) starts, and as a result, the operating system Startup time may be longer.
  • OS operating system
  • Patent Literature 1 discloses a technique for facilitating a test of a memory mounted on an information processing apparatus.
  • a BIOS As a test of a memory (DIMM: Dual Inline Memory Module), a BIOS according to a physical mounting state of a memory is disclosed. (Basic ⁇ Input ⁇ Output ⁇ System) The operation of the firmware and the hardware is verified. It is difficult to easily execute a memory test by a method of storing verification parameters in the BMC or a method of notifying the BMC of error information of an interface circuit between multiple CPUs (Central Processing Unit) during booting of the BIOS. .
  • Patent Document 1 in a memory test in an information processing apparatus equipped with a large-capacity DIMM, mounting information indicating a physical mounting state of a memory mounted in a plurality of memory slots is acquired, and the mounting information is acquired. , The mounting information corresponding to the mounting pattern of the memory is generated, and the memory test is executed.
  • the mounting state of the memory can be acquired by the BMC firmware.
  • the mounting state of the memory acquired by the BMC firmware matches a predetermined setting condition, useless restarting can be prevented, and the operating system startup time can be shortened.
  • the present invention has been made in view of the above-described problems, and provides a BMC and a BMC firmware determination method that can reduce useless restart due to switching on / off of a DC power supply of an information processing apparatus. Aim.
  • a BMC Baseboard Management Controller mounted on an information processing apparatus is configured to perform a predetermined operation when a DC power supply of the information processing apparatus is off.
  • a BMC firmware is provided for determining whether a setting value matches a mounting condition of a memory mounted on the information processing apparatus. The BMC repeats the determination until the predetermined setting value matches the memory mounting condition, and turns on the DC power supply of the information processing device after the determination is completed.
  • a BMC firmware determination method for a BMC (Baseboard Management Controller) mounted on an information processing apparatus includes a predetermined setting value when a DC power supply of the information processing apparatus is off. It is determined whether or not the mounting condition of the memory mounted on the information processing device matches, and the determination is repeated until the predetermined setting value and the memory mounting condition match, and after the completion of the determination, the DC power supply is turned on. I do.
  • a storage medium storing BMC (Baseboard Management Controller) BMC firmware mounted on an information processing apparatus.
  • BMC Baseboard Management Controller
  • the BMC firmware determines whether a predetermined setting value matches a mounting condition of a memory mounted on the information processing device, and determines whether the predetermined setting value is satisfied. The determination is repeated until the memory mounting condition is satisfied, and the DC power supply is turned on after the completion of the determination.
  • the predetermined setting value is a setting value of Memory ⁇ RAS ⁇ Mode
  • the memory mounting condition is indicated by mounting memory information acquired from the information processing device.
  • An object of the present invention is to reduce a useless restart caused by switching on / off of a DC power supply of a server when a mounting state of a memory acquired by a BMC firmware mounted on an information processing apparatus matches a predetermined setting condition. Can be. Thereby, in the information processing apparatus, the startup time of the operating system can be shortened.
  • FIG. 13 is a flowchart illustrating a boot process of a server equipped with a BIOS and a BMC.
  • FIG. 3 is a simplified block diagram illustrating a minimum configuration of a BMC mounted on a server.
  • FIG. 3 is a block diagram illustrating a configuration of a computer that implements a server function.
  • a server is provided with a BMC as an information processing device.
  • the server acquires the setting value of the Memory RAS Mode set in the BIOS Setup when the DC power supply is off (OFF) and the mounting information of the memory mounted on the server by using the BMC firmware.
  • the BMC firmware determines whether the setting value of the Memory RAS Mode matches the memory mounting condition of the server, so that the server is unnecessarily turned on. Switching of the off state can be prevented.
  • the BIOS notifies the BMC firmware of the setting information of Memory RAS Mode each time Save & Exit or Save & Power Off is performed by BIOS Setup.
  • a communication method between the BIOS and the BMC firmware using IPMI is a method of notifying the setting information of Memory RAS Mode.
  • IPMI Intelligent Platform Management Interface
  • another method can be adopted as a communication method between the BIOS and the BMC firmware.
  • the setting information of the Memory RAS Mode is transferred to the BMC firmware using the IPMI command of the IPMI communication at the timing of Save & Exit or Save & Power Off of the BIOS Setup.
  • RAS @ Mode RAS @ Mode
  • the setting value of Memory @ RAS @ Mode can be retained without being overwritten by a different value.
  • the BMC firmware to acquire the setting value of the Memory RAS @ Mode, there is a method of dumping and acquiring the mounting memory information indicating the mounting condition of the memory mounted on the server from the SPD (Serial ⁇ Presence ⁇ Detect).
  • IPMI communication is used as a method of notifying the setting information of Memory RAS Mode to the BMC firmware. Further, as a method for the BMC firmware to acquire the setting information of Memory ⁇ RAS ⁇ Mode, the mounting memory information is dumped and acquired from the SPD.
  • the BMC firmware stores the setting value of the Memory RAS @ Mode acquired from the BIOS and the mounted memory information acquired directly from the server in a storage area in the BMC (hereinafter, referred to as “BMC memory area”), and stores the DC power supply of the server. Is off, it is determined whether or not the mounted state of the memory matches the setting of Memory RAS @ Mode.
  • the BMC memory area is a main memory of the BMC.
  • FIG. 1 shows a server system in which a server 1 and a management PC (Personal Computer) module (or management device) 2 are connected via a network 3.
  • the server 1 includes a CPU 11, a Platform Controller (Hub) 12, a BMC 13, a Flash ROM 14, and a memory 15.
  • the PCH 12 is connected to the BMC 13 and the Flash @ ROM 14.
  • the management PC module 2 includes a network interface (IF) 21 for connecting to the network 3.
  • the server 1 is managed from the management module PC2 via the BMC 13.
  • IF network interface
  • the BIOS 141 is written in the ⁇ Flash ⁇ ROM 14.
  • the BIOS 141 notifies the BMC firmware 131 of the setting information of Memory RAS Mode each time Save & Exit or Save & Power Off is performed by BIOS Setup.
  • the memory 15 is a memory unit (storage) on which a plurality of memories are mounted, in the following description, the memory 15 may mean each memory mounted on the memory unit.
  • the BMC 13 includes a BMC firmware 131, a network interface (IF) 132, and a BMC memory area 133.
  • the BMC firmware 131 is software (program) for operating the BMC 13.
  • the BMC firmware stores the setting value of the Memory RAS @ Mode acquired from the BIOS 141 and the mounted memory information acquired directly from the server 1 in the BMC memory area 133, and stores the memory when the DC power supply of the server 1 is off. It is determined whether or not the 15 mounted states match the setting of Memory RAS @ Mode.
  • the network IF 132 is an interface for the server 1 to communicate with the management PC module 2 via the network 3.
  • the BMC memory information 133 is a storage area for storing a setting value of Memory ⁇ RAS ⁇ Mode and on-board memory information.
  • the BMC firmware 131 of the BMC 13 performs IPMI communication with the BIOS 141 using IPMI to manage the server 1. Specifically, the BMC firmware 131 acquires the information of the BIOS @ Setup of the BIOS 141 by the IPMC communication. Further, the BMC firmware 131 acquires the mounted memory information from the SPD and writes the acquired information in the BMC memory area 133. Then, when the DC power supply of the server 1 is off, the BMC firmware 131 determines whether or not the setting value of Memory ⁇ RAS ⁇ Mode matches the mounting condition of the memory 15 indicated by the mounted memory information.
  • FIG. 2 is a flowchart illustrating the startup processing of the server 1.
  • the server startup processing is shown by distinguishing between processing by the BIOS 141 (steps S101 to S114) and processing by the BMC firmware 131 (steps S201 to S206).
  • the administrator of the server 1 turns on the DC power supply (DC) of the server 1 (S101).
  • DC DC power supply
  • BIOS 141 When the BIOS 141 is started in the server 1 (102), a key input for starting BIOS @ Setup is displayed on the screen of the display provided in the server 1.
  • the user operates the keyboard (Key) according to the Key input display to activate BIOS @ Setup on the server 1 (S103). Since the BIOS ⁇ Setup of the server 1 is in a state where the Memory ⁇ RAS ⁇ Mode can be changed to an arbitrary setting, the user changes the Memory ⁇ RAS ⁇ Mode to a desired setting (S104), and executes Save & Exit or Save & Power ⁇ Off (S105).
  • the BIOS 141 reports the setting value of Memory ⁇ RAS ⁇ Mode to the BMC 13.
  • the BIOS 141 issues an IPMI command for reporting the setting value of Memory ⁇ RAS ⁇ Mode to the BMC firmware 131 (S106).
  • the BMC firmware 131 of the BMC 13 acquires the setting value of the Memory RAS Mode of the BIOS Setup according to the IPMI command issued from the BIOS 141 (S201).
  • the BMC 13 acquires the mounted memory information from the SPD by the BMC firmware 131 (S202). It is stored in the BMC memory area 133.
  • the BMC firmware 131 determines whether or not the setting value of Memory ⁇ RAS ⁇ Mode obtained from the BIOS 141 by the IPMI command matches the mounting condition of the memory 15 indicated by the mounted memory information obtained from the SPD (S203). If the BMC firmware 131 determines that the mounting condition of the memory 15 mounted on the server 1 does not match the setting value of MemoryRAS @ Mode (S204, NO), the log indicating which memory 15 is mounted incorrectly.
  • the BMC firmware 131 also sends a log to the management PC module 2 and reports the log to the user even when the memory 15 does not match the mounting conditions due to some failure (S205).
  • the user replaces the memory 15 in the server 1 so that the memory 15 matches the mounting condition, and repeatedly performs the determination process (S204) until the memory 15 mounted on the server 1 satisfies the mounting condition.
  • the BMC firmware 131 determines that the memory 15 satisfies the mounting condition (S204, YES)
  • the BMC firmware 131 determines that the DC power supply of the server 1 can be turned on, and activates the BIOS 141 (S108).
  • the DC power supply of the server 1 can be turned on only when the BMC firmware 131 determines that the memory 15 satisfies the mounting condition. Thereby, it is possible to reduce unnecessary repetition of restart due to repetition of ON / OFF of the DC power supply of the server 1.
  • the BIOS 141 When the BIOS 141 initializes the memory 15 (S109), the BIOS 141 checks whether or not there is a faulty memory 15 (S110). When the BIOS 141 determines that the faulty memory 15 is present in the server 1 (S110, YES), the BIOS 141 disconnects the memory 15 (S111), turns off the DC power supply of the server 1 (S112), and restarts. I do. When the BIOS 141 determines that the faulty memory 15 does not exist in the server 1 (S110, NO), the BIOS 141 checks the configuration of the server 1 (S113) and starts the operating system (OS) (S114).
  • OS operating system
  • the BMC 13 mounted on the server 1 checks whether the setting value of Memory RAS Mode matches the mounting condition of the memory 15 indicated by the mounted memory information when the DC power supply for switching the server 1 on and off is in an off state.
  • the BMC firmware 131 is provided which repeatedly executes determination as to whether or not the mounting condition of the memory 15 matches the setting value of Memory ⁇ RAS ⁇ Mode. As described above, the DC power supply of the server 1 is turned on for the first time when the BMC firmware 131 determines that the setting value of the Memory RAS Mode matches the mounting condition of the memory 15 indicated by the mounted memory information. Can be. For this reason, the BMC 13 can reduce useless restarts caused by repeatedly turning on and off the DC power supply of the server 1.
  • the BMC 13 includes at least a BMC firmware 131.
  • the BMC firmware 131 determines whether or not the setting value of the Memory RAS @ Mode matches the mounting condition of the memory 15 indicated by the mounted memory information when the DC power supply for switching the server 1 on and off is off. Repeat until the values match the mounting conditions.
  • the order of the processing steps shown in FIG. 2 may be changed as appropriate.
  • the memory 15 is mounted in the server 1, but a storage device (or a storage medium) such as a memory is provided outside the server 1 (or in the server) as long as information can be appropriately transmitted and received. (Separated from 1). Further, the memory 15 may be dispersedly arranged at a plurality of positions, and a plurality of data may be dispersedly stored.
  • the control device mounted on the server 1, the BMC 13, and the management PC module 2 includes a computer system, and the above-described processing is stored as a program in a computer-readable storage medium.
  • the functions according to the embodiment of the present invention can be realized by reading from the storage medium and executing the functions.
  • FIG. 4 is a block diagram showing the configuration of the computer 5.
  • the computer 5 includes a CPU 6, a main memory 7, a storage 8, and an interface 9.
  • the server 1, the BMC 13, and the management PC module 2 can be realized by the computer 5.
  • the above process is stored in the storage 8 as a program.
  • the CPU 6 reads a program from the storage 8 and develops it on the main memory 7, and executes the above-described processing steps according to the program. Further, the CPU 6 secures a storage area (for example, the BMC memory area 133) in the main memory 7 according to the program.
  • the program includes the BIOS 141, the BMC firmware 131, and the like.
  • Examples of the storage 8 include an HDD (Hard Disk Drive), an SSD (Solid State Drive), a magnetic disk, a magneto-optical disk, a CD-ROM (Compact Disk Read-Only Memory), a DVD-ROM (Digital Versatile Memory, and a read-only memory). Memory and the like.
  • the storage 8 may be an internal medium directly connected to the bus of the computer 5 or an external medium connected to the computer 5 via the interface 9 or a communication line. When the above-described program is distributed to the computer 5 via a communication line, the computer 5 may load the program on the main memory 7 and execute the above-described processing.
  • the storage 8 does not temporarily store information, but is a tangible storage medium.
  • the program described above may realize a part of the function according to the embodiment of the present invention.
  • the above-described program may be a difference file (difference program) that can realize the functions of the present embodiment in combination with a preinstalled program of the computer system.
  • the BMC and the BMC firmware determination method according to the present invention have been described.
  • the present embodiment is illustrative and not restrictive, and the present invention is not limited to this embodiment.
  • additions, omissions, replacements, and modifications of the components and the processing steps may be made without departing from the spirit of the invention.
  • the BMC or the BMC firmware can be mounted on an information processing device or an electronic device other than the server.
  • the process of determining whether or not the mounting condition of the memory in the information processing apparatus matches a predetermined set value is not limited to the BMC, but can be applied to other electronic components.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

情報処理装置に搭載されるBMC(Baseboard Management Controller)は、情報処理装置の直流電源がオフ状態のときに、所定の設定値と、情報処理装置に搭載されるメモリの搭載条件とが合致しているか否かを判定するBMCファームウェアを備える。BMCファームウェアは、所定設定値とメモリ搭載条件とが合致するまで判定を繰り返し、当該判定の完了後に直流電源をオン状態とする。なお、所定の設定値は、Memory RAS Modeの設定値であり、メモリ搭載条件は、情報処理装置から取得される搭載メモリ情報により示される。

Description

BMC及びBMCファームウェア判定方法
 本発明は、情報処理装置に搭載されるBMC(Baseboard Management Controller)及びBMCファームウェア判定方法に関する。
サーバにMemory RAS(Remote Access Service) Modeの設定に合ったメモリが搭載されていない状態で、サーバを起動すると、オペレーティングシステム(OS)の起動時にサーバが再起動を繰り返し、その結果、オペレーティングシステムの起動時間が長くなる可能性がある。
特許文献1は、情報処理装置に搭載されたメモリの試験を容易にする技術を開示しており、メモリ(DIMM:Dual Inline Memory Module)の試験として、メモリの物理的な搭載状態に応じたBIOS(Basic Input Output System)ファームウェア及びハードウェアの動作の検証を行っている。BMCに検証用パラメータを格納する方法や、BIOS立ち上げ中にマルチCPU(Central Processing Unit)間のインタフェース回路のエラー情報をBMCに通知する方法でもメモリの試験を容易に実行することは困難である。このため、特許文献1では、大容量のDIMMを搭載した情報処理装置におけるメモリ試験において、複数のメモリスロットに搭載されたメモリの物理的な搭載状態を示す実装情報を取得して、当該実装情報に基づいてメモリの搭載パターンに応じた搭載情報を生成して、メモリの試験を実行している。
特開2018-018177号公報
サーバでは、直流電源のオン・オフの切替えによる無駄な再起動をできるだけ低減することが望まれている。サーバにBMCを搭載した場合、BMCファームウェアによりメモリの搭載状態を取得することができる。このBMCファームウェアにより取得したメモリの搭載状態が所定の設定条件と合致している場合、無駄な再起動を防止して、オペレーティングシステム起動時間を短くすることが可能となる。本発明は、上記の課題に鑑みてなされたものであり、情報処理装置の直流電源のオン・オフの切替による無駄な再起動を低減することができるBMC及びBMCファームウェア判定方法を提供することを目的とする。
 上記の目的を達成するため、本発明の第1の態様によれば、情報処理装置に搭載されるBMC(Baseboard Management Controller)は、前記情報処理装置の直流電源がオフ状態のときに、所定の設定値と、前記情報処理装置に搭載されるメモリの搭載条件とが合致しているか否かを判定するBMCファームウェアを備える。BMCは、所定設定値とメモリ搭載条件とが合致するまで判定を繰り返し、当該判定の完了後に情報処理装置の直流電源をオン状態とする。
本発明の第2の態様によれば、情報処理装置に搭載されるBMC(Baseboard Management Controller)のBMCファームウェア判定方法は、情報処理装置の直流電源がオフ状態のときに、所定の設定値と、情報処理装置に搭載されるメモリの搭載条件とが合致しているか否かを判定し、所定設定値とメモリ搭載条件とが合致するまで判定を繰り返し、当該判定の完了後に直流電源をオン状態とする。
 本発明の第3の態様によれば、情報処理装置に搭載されるBMC(Baseboard Management Controller)のBMCファームウェアを格納した記憶媒体を提供する。BMCファームウェアは、情報処理装置の直流電源がオフ状態のときに、所定の設定値と、情報処理装置に搭載されるメモリの搭載条件とが合致しているか否かを判定し、所定設定値とメモリ搭載条件とが合致するまで判定を繰り返し、当該判定の完了後に直流電源をオン状態とさせる。
 上記において、所定の設定値は、Memory RAS Modeの設定値であり、メモリ搭載条件は、情報処理装置から取得される搭載メモリ情報により示される。
 本発明は、情報処理装置に搭載したBMCファームウェアにより取得したメモリの搭載状態が所定の設定条件と合致している場合、サーバの直流電源のオン・オフの切替えによる無駄な再起動を低減することができる。これにより、情報処理装置において、オペレーティングシステムの起動時間を短くすることができる。
本発明の一実施形態に係るBMCを搭載したサーバの構成を示すブロック図である。 BIOSとBMCを搭載したサーバの起動処理を示すフローチャートである。 サーバに搭載するBMCの最小構成を示す簡易ブロック図である。 サーバの機能を実装するコンピュータの構成を示すブロック図である。
 本発明に係るBMC及びBMCファームウェア判定方法について添付図面を参照して詳細に説明する。本実施形態では、情報処理装置としてサーバにBMCが搭載されている。
サーバは、直流電源がオフ(OFF)状態のときにBIOS Setupに設定しているMemory RAS Modeの設定値と、サーバに搭載されているメモリの搭載情報と、をBMCファームウェアにより取得する。直流電源がオン(ON)状態になる前に、BMCファームウェアがMemory RAS Modeの設定値と、サーバのメモリ搭載条件とが一致しているか判定することによって、サーバが無駄に直流電源のオン状態とオフ状態を切り替えることを防止することができる。
 BIOSは、BIOS SetupによってSave&ExitまたはSave&Power Offを行う度に、Memory RAS Modeの設定情報をBMCファームウェアに通知する。Memory RAS Modeの設定情報の通知方法として、IPMI(Intelligent Platform Management Interface)を使用して、BIOSとBMCファームウェアとの間で通信を行うことが挙げられる。或いは、BIOSとBMCファームウェアとの間の通信方法として他の方法を採用することができる。しかし、BIOS SetupのSave&ExitまたはSave&Power Offのタイミングにおいて、IPMI通信のIPMIコマンドを使用してMemory RAS Modeの設定情報をBMCファームウェアに転送することで、障害などによりサーバが再起動した場合であっても、Memory RAS Modeの設定値が異なる値に上書きされることなく、Memory RAS Modeの設定値を保持することができる。また、BMCファームウェアがMemoryRAS Modeの設定値を取得する方法として、SPD(Serial Presence Detect)からサーバに搭載されるメモリの搭載条件を示す搭載メモリ情報をダンプして取得することが挙げられる。
 本発明の一実施形態では、Memory RAS Modeの設定情報をBMCファームウェアに通知する方法として、IPMI通信を使用する。また、BMCファームウェアがMemory RAS Modeの設定情報を取得する方法として、SPDから搭載メモリ情報をダンプして取得する。
 BMCファームウェアは、BIOSから取得したMemoryRAS Modeの設定値と、サーバから直接取得した搭載メモリ情報とを、BMC内の記憶領域(以下、「BMCメモリ領域」という)に保持して、サーバの直流電源がオフ状態のときにメモリの搭載状態がMemoryRAS Modeの設定に合致するか判定する。なお、BMCメモリ領域は、BMCのメインメモリである。
 図1は、サーバ1と管理PC(PersonalComputer)モジュール(または管理装置)2とをネットワーク3で接続したサーバシステムを示す。サーバ1は、CPU11と、PCH(Platform Controller Hub)12と、BMC13と、Flash ROM14と、メモリ(Memory)15と、を備える。PCH12は、BMC13とFlash ROM14とに接続されている。管理PCモジュール2は、ネットワーク3と接続するためのネットワークインタフェース(IF)21を備える。サーバ1は、BMC13を介して管理モジュールPC2から管理される。
 Flash ROM14には、BIOS141が書き込まれている。BIOS141は、BIOS SetupによってSave&ExitまたはSave&Power Offを行う度に、Memory RAS Modeの設定情報をBMCファームウェア131へ通知する。なお、メモリ15は、複数のメモリが搭載されているメモリユニット(ストレージ)であるため、以下の説明において、メモリ15はメモリユニットに搭載された各メモリを意味することがある。
 BMC13は、BMCファームウェア131、ネットワークインタフェース(IF)132、BMCメモリ領域133を備える。BMCファームウェア131は、BMC13を作動させるためのソフトウェア(プログラム)である。例えば、BMCファームウェアは、BIOS141から取得したMemoryRAS Modeの設定値と、サーバ1から直接取得した搭載メモリ情報とを、BMCメモリ領域133に保持して、サーバ1の直流電源がオフ状態のときにメモリ15の搭載状態がMemoryRAS Modeの設定に合致するか判定する。
 ネットワークIF132は、サーバ1がネットワーク3を介して管理PCモジュール2と通信を行うためのインタフェースである。BMCメモリ情報133は、Memory RAS Modeの設定値と、搭載メモリ情報とを記憶する記憶領域である。
 管理PCモジュール2がネットワーク3を介してサーバ1の管理指令を送信すると、BMC13のBMCファームウェア131は、IPMIを用いてBIOS141とIPMI通信を行ってサーバ1を管理する。具体的には、BMCファームウェア131は、IPMC通信によりBIOS141のBIOS Setupの情報を取得する。また、BMCファームウェア131は、SPDから搭載メモリ情報を取得してBMCメモリ領域133に書き込む。そして、BMCファームウェア131は、サーバ1の直流電源がオフ状態のときに、Memory RAS Modeの設定値と、搭載メモリ情報が示すメモリ15の搭載条件とが合致しているか否か判定する。
 次に、サーバ1の起動処理について説明する。図2は、サーバ1の起動処理を示すフローチャートである。図2では、サーバの起動処理をBIOS141による処理(ステップS101乃至S114)と、BMCファームウェア131による処理(ステップS201乃至S206)とを区別して示す。
 サーバ1の管理者(以下、「ユーザ」と称する)は、サーバ1の直流電源(DC)をオン状態とする(S101)。サーバ1においてBIOS141が起動すると(102)、サーバ1が備えるディスプレイの画面上にBIOS Setupを起動させるKey入力が表示される。ユーザは、Key入力表示に従ってキーボード(Key)を操作して、サーバ1上でBIOS Setupを起動させる(S103)。サーバ1のBIOS Setupは、Memory RAS Modeを任意の設定に変更できる状態にあるため、ユーザは、Memory RAS Modeを所望の設定に変更し(S104)、Save&ExitまたはSave&Power Offを実施する(S105)。
 このとき、BIOS141は、Memory RAS Modeの設定値をBMC13に報告する。例えば、BIOS141は、Memory RAS Modeの設定値をBMCファームウェア131に報告するIPMIコマンドを発行する(S106)。
 BMC13のBMCファームウェア131は、BIOS141から発行されたIPMIコマンドによりBIOS SetupのMemoryRAS Modeの設定値を取得する(S201)。
 ユーザがサーバ1の直流電源をオン状態にする場合(S107)、後述するステップS108でBIOS141を起動する前に、BMC13は、BMCファームウェア131により、SPDから搭載メモリ情報を取得して(S202)、BMCメモリ領域l33に保存する。BMCファームウェア131は、IPMIコマンドによってBIOS141から取得したMemory RAS Modeの設定値と、SPDから取得した搭載メモリ情報が示すメモリ15の搭載条件とが合致しているか否かを判定する(S203)。BMCファームウェア131は、サーバ1が搭載しているメモリ15の搭載条件がMemoryRAS Modeの設定値と合致していないと判定した場合(S204、NO)、どのメモリ15の搭載が間違っているかを示すログを管理PCモジュール2に送出して、そのログをユーザに報告する(S205)。また、BMCファームウェア131は、何らかの障害によってメモリ15が搭載条件に合致していない場合にも、管理PCモジュール2にログを送出して、そのログをユーザに報告する(S205)。ユーザは、メモリ15が搭載条件に合致するように、サーバ1においてメモリ15の交換などを行い、サーバ1に実装されたメモリ15が搭載条件を満たすまで判定処理(S204)を繰り返して行う。
 BMCファームウェア131は、メモリ15が搭載条件を満たすと判定した場合(S204、YES)、サーバ1の直流電源をオン状態にすることができると判定して、BIOS141を起動する(S108)。ここで、BMCファームウェア131によりメモリ15が搭載条件を満たすと判定して初めてサーバ1の直流電源をオン状態にすることができる。これにより、サーバ1の直流電源のオン・オフの繰り返しによる無駄な再起動の繰り返しを低減することができる。
 BIOS141は、メモリ15を初期化するときに(S109)、障害のあるメモリ15が存在するか否かを確認する(S110)。BIOS141は、サーバ1に障害のあるメモリ15が存在すると判定した場合(S110、YES)、そのメモリ15を切り離し(S111)、サーバ1が直流電源をオフ状態にすることによって(S112)、再起動する。BIOS141は、サーバ1に障害のあるメモリ15が存在しないと判定した場合(S110、NO)、サーバ1の構成を確認して(S113)、オペレーティングシステム(OS)を起動する(S114)。
 サーバ1に搭載されるBMC13は、サーバ1のオン・オフを切り替える直流電源がオフ状態のときに、Memory RAS Modeの設定値と、搭載メモリ情報が示すメモリ15の搭載条件とが合致しているか否かの判定を、メモリ15の搭載条件がMemory RAS Modeの設定値に合致するまで繰り返して実行するBMCファームウェア131を備える。このように、BMCファームウェア131により、Memory RAS Modeの設定値と、搭載メモリ情報が示すメモリ15の搭載条件とが合致していると判定したときに初めてサーバ1の直流電源をオン状態にすることができる。このため、BMC13は、サーバ1の直流電源のオン・オフを繰り返すことによる無駄な再起動を低減することができる。
 次に、本発明の一実施形態によるBMC13の最小構成について図3を参照して説明する。BMC13は、少なくともBMCファームウェア131を備える。BMCファームウェア131は、サーバ1のオン・オフを切り替える直流電源がオフ状態のときに、MemoryRAS Modeの設定値と、搭載メモリ情報が示すメモリ15の搭載条件とが合致するかの判定を、その設定値と搭載条件が一致するまで繰り返す。
 本発明の一実施形態に係るBMCの機能を実現する処理手順において、図2に示す処理過程の順序を適宜変更してもよい。また、本発明の一実施形態では、サーバ1内にメモリ15を搭載したが、メモリなどの記憶装置(または記憶媒体)は、情報の送受信を適切に行える範囲において、サーバ1の外部(或いはサーバ1と隔離した位置)に設置してもよい。また、メモリ15を複数の位置に分散して配置し、複数のデータを分散して記憶してもよい。
 上述のサーバ1、BMC13、管理PCモジュール2に搭載される制御装置はコンピュータシステムを備えており、上述の処理過程はプログラムとしてコンピュータ読み取り可能な記憶媒体に記憶されており、このプログラムをコンピュータシステムが記憶媒体から読み出して実行することにより、本発明の一実施形態に係る機能を実現することができる。
 図4は、コンピュータ5の構成を示すブロック図である。コンピュータ5は、CPU6と、メインメモリ7と、ストレージ8と、インタフェース9を備える。上述のサーバ1、BMC13、管理PCモジュール2をコンピュータ5により実現することができる。上述の処理過程は、プログラムとしてストレージ8に記憶されている。CPU6は、ストレージ8からプログラムを読み出してメインメモリ7上に展開し、当該プログラムに従って上述の処理過程を実行する。また、CPU6は、プログラムに従って記憶領域(例えば、BMCメモリ領域133)をメインメモリ7に確保する。なお、プログラムには、BIOS141やBMCファームウェア131などが含まれる。
 ストレージ8の例として、HDD(HardDisk Drive)、SSD(Solid State Drive)、磁気ディスク、光磁気ディスク、CD-ROM(CompactDisk Read-Only Memory)、DVD-ROM(Digital Versatile Read-Only Memory)、半導体メモリなどが挙げられる。ストレージ8は、コンピュータ5のバスに直接接続された内部メディア、或いは、インタフェース9または通信回線を介してコンピュータ5に接続される外部メディアであってもよい。また、上述のプログラムが通信回線を介してコンピュータ5に配信される場合、当該コンピュータ5がプログラムをメインメモリ7上に展開して上述の処理過程を実行してもよい。なお、ストレージ8は、一時的に情報を記憶するものではなく、有形の記憶媒体です。
 上述のプログラムは本発明の一実施形態に係る機能の一部を実現するものであってもよい。或いは、上述のプログラムは、本実施形態の機能をコンピュータシステムのプリインストール・プログラムとの組み合わせで実現できる差分ファイル(差分プログラム)であってもよい。
 上述のように、本発明に係るBMC及びBMCファームウェア判定方法について説明したが、本実施形態は例示的であり限定的なものではなく、本発明は本実施形態に限定されるものではない。また、本実施形態は、発明の趣旨を逸脱しない範囲で構成要件や処理過程の追加、省略、置換え、変更を行ってもよい。
  本願は、2018年9月28日に、日本国に出願された特願2018-184485号に基づき優先権を主張し、その内容をここに援用する。
 本実施形態では、サーバにBMCやBMCファームウェアが搭載されるものとして説明したが、BMCやBMCファームウェアはサーバ以外の情報処理装置や電子装置に実装することができる。また、情報処理装置へのメモリの搭載条件が所定の設定値に合致するか否かの判定処理は、BMCに限らず、他の電子部品にも適用することが可能である。
1 サーバ
2 管理PCモジュール(管理装置)
3 ネットワーク
5 コンピュータ
6、11 CPU
7 メインメモリ
8 ストレージ
9 インタフェース
12 PCH(Platform Controller Hub)
13 BMC(Baseboard Management Controller)
14 Flash ROM
15 メモリ
21、132 ネットワークIF
131 BMCファームウェア
133 BMCメモリ領域
141 BIOS(BasicInputOutput System)

Claims (8)

  1.  情報処理装置に搭載されるBMC(Baseboard Management Controller)は、前記情報処理装置の直流電源がオフ状態のときに、所定の設定値と、前記情報処理装置に搭載されるメモリの搭載条件とが合致しているか否かを判定するBMCファームウェアを備え、前記所定設定値と前記メモリ搭載条件とが合致するまで判定を繰り返し、当該判定の完了後に前記直流電源をオン状態とするBMC。
  2.  前記所定の設定値は、Memory RAS Modeの設定値であり、前記メモリ搭載条件は、前記情報処理装置から取得される搭載メモリ情報により示される、請求項1に記載のBMC。
  3.  前記BMCファームウェアは、前記所定の設定値と前記メモリ搭載条件とが合致していないと判定した場合、前記メモリ搭載条件に係るログを管理装置へ送出する、請求項1に記載のBMC。
  4.  前記BMCファームウェアは、前記情報処理装置の記憶部に格納されているBIOS(BasicInput Output System)から前記所定の設定値を取得する、請求項1に記載のBMC。
  5.  前記BMCファームウェアは、IPMI(Intelligent Platform Management Interface)通信を行って、前記BIOSから前記所定の設定値を取得する、請求項4に記載のBMC。
  6.  情報処理装置に搭載されるBMC(Baseboard Management Controller)のBMCファームウェア判定方法であって、前記情報処理装置の直流電源がオフ状態のときに、所定の設定値と、前記情報処理装置に搭載されるメモリの搭載条件とが合致しているか否かを判定し、
    前記所定設定値と前記メモリ搭載条件とが合致するまで判定を繰り返し、
    当該判定の完了後に前記直流電源をオン状態とするBMCファームウェア判定方法。
  7.  前記所定の設定値は、Memory RAS Modeの設定値であり、前記メモリ搭載条件は、前記情報処理装置から取得される搭載メモリ情報により示される、請求項6に記載のBMCファームウェア判定方法。
  8.   情報処理装置に搭載されるBMC(Baseboard Management Controller)のBMCファームウェアであって、前記情報処理装置において、直流電源がオフ状態のときに、所定の設定値と、前記情報処理装置に搭載されるメモリの搭載条件とが合致しているか否かを判定し、前記所定設定値と前記メモリ搭載条件とが合致するまで判定を繰り返し、当該判定の完了後に前記直流電源をオン状態とさせるBMCファームウェアを記憶した記憶媒体。 
PCT/JP2019/035180 2018-09-28 2019-09-06 Bmc及びbmcファームウェア判定方法 WO2020066552A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018184485A JP6583942B1 (ja) 2018-09-28 2018-09-28 Bmc、判定方法及びbmcファームウェア
JP2018-184485 2018-09-28

Publications (1)

Publication Number Publication Date
WO2020066552A1 true WO2020066552A1 (ja) 2020-04-02

Family

ID=68095292

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/035180 WO2020066552A1 (ja) 2018-09-28 2019-09-06 Bmc及びbmcファームウェア判定方法

Country Status (2)

Country Link
JP (1) JP6583942B1 (ja)
WO (1) WO2020066552A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111930575A (zh) * 2020-07-01 2020-11-13 联想(北京)有限公司 一种固件获取方法、装置及电子设备
US20240028729A1 (en) * 2022-07-19 2024-01-25 Dell Products L.P. Bmc ras offload driver update via a bios update release

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013156993A (ja) * 2012-01-30 2013-08-15 Fujitsu Technology Solutions Intellectual Property Gmbh コンピュータシステムにおけるbiosの設定方法とコンピュータプログラム製品
JP2013161210A (ja) * 2012-02-03 2013-08-19 Nec Computertechno Ltd 情報処理装置、情報取得方法、及びプログラム
US20150149754A1 (en) * 2013-11-28 2015-05-28 Inventec Corporation Server and inspecting method thereof
JP2018018177A (ja) * 2016-07-25 2018-02-01 富士通株式会社 情報処理装置、情報処理システム、情報処理装置制御プログラム及び情報処理装置制御方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013156993A (ja) * 2012-01-30 2013-08-15 Fujitsu Technology Solutions Intellectual Property Gmbh コンピュータシステムにおけるbiosの設定方法とコンピュータプログラム製品
JP2013161210A (ja) * 2012-02-03 2013-08-19 Nec Computertechno Ltd 情報処理装置、情報取得方法、及びプログラム
US20150149754A1 (en) * 2013-11-28 2015-05-28 Inventec Corporation Server and inspecting method thereof
JP2018018177A (ja) * 2016-07-25 2018-02-01 富士通株式会社 情報処理装置、情報処理システム、情報処理装置制御プログラム及び情報処理装置制御方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111930575A (zh) * 2020-07-01 2020-11-13 联想(北京)有限公司 一种固件获取方法、装置及电子设备
US20240028729A1 (en) * 2022-07-19 2024-01-25 Dell Products L.P. Bmc ras offload driver update via a bios update release
US12013946B2 (en) * 2022-07-19 2024-06-18 Dell Products L.P. Baseboard memory controller (BMC) reliability availability and serviceability (RAS) driver firmware update via basic input/output system (BIOS) update release

Also Published As

Publication number Publication date
JP6583942B1 (ja) 2019-10-02
JP2020052956A (ja) 2020-04-02

Similar Documents

Publication Publication Date Title
TWI754317B (zh) 用於網路裝置之最佳啟動路徑之方法和系統
US9292277B2 (en) Methods and devices for updating firmware of a component using a firmware update application
US10802916B2 (en) System and method to enable rapid recovery of an operating system image of an information handling system after a malicious attack
JP2014522070A (ja) セキュア・リカバリ装置及び方法
TW202030602A (zh) 基本輸入/輸出系統的恢復及更新的方法及系統
US12001285B2 (en) System booting method and apparatus, node device, and computer-readable storage medium
WO2020066552A1 (ja) Bmc及びbmcファームウェア判定方法
CN106547645B (zh) 自动修复映像档的方法及服务器系统
CN111949320A (zh) 提供系统数据的方法、系统及服务器
JP6599725B2 (ja) 情報処理装置およびログ管理方法、並びにコンピュータ・プログラム
CN116700801A (zh) 配置信息的管理方法、装置及服务器
CN112711376B (zh) 对象存储系统中对象主副本文件的确定方法及装置
CN109684134B (zh) 用于在多个设备间快速部署固件设定的方法及服务器
TW201805807A (zh) 用於電腦裝置的系統資訊存取方法
CN108595193B (zh) 用于风扇转速控制的基板管理控制器固件更新方法
JP5151393B2 (ja) ブレードサーバシステム及びスイッチモジュール
WO2024000535A1 (zh) 分区表更新方法、装置、电子设备及存储介质
CN112083964A (zh) 作业系统布署方法
CN114189305B (zh) 一种时间同步方法、装置、设备及可读存储介质
US20230092303A1 (en) Information processing apparatus, information processing method and non-transitory recording medium
CN113900934B (zh) 多镜像混合刷新测试方法、系统、终端及存储介质
JP6457756B2 (ja) 情報処理装置、その制御方法、及びプログラム
CN116737396B (zh) 服务器可维护性配置方法、装置、电子设备和存储介质
JP7389877B2 (ja) ネットワークの最適なブートパスの方法及びシステム
JP7467151B2 (ja) 電子素子、そのような電子素子を含むシステム、及びプロセッサを監視する方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19866357

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19866357

Country of ref document: EP

Kind code of ref document: A1