WO2018079227A1 - 整流方法及び整流装置 - Google Patents

整流方法及び整流装置 Download PDF

Info

Publication number
WO2018079227A1
WO2018079227A1 PCT/JP2017/036394 JP2017036394W WO2018079227A1 WO 2018079227 A1 WO2018079227 A1 WO 2018079227A1 JP 2017036394 W JP2017036394 W JP 2017036394W WO 2018079227 A1 WO2018079227 A1 WO 2018079227A1
Authority
WO
WIPO (PCT)
Prior art keywords
terminal
mosfet
rectifier
signal
source
Prior art date
Application number
PCT/JP2017/036394
Other languages
English (en)
French (fr)
Inventor
敏郎 坂本
昌弘 森住
Original Assignee
旭化成エレクトロニクス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旭化成エレクトロニクス株式会社 filed Critical 旭化成エレクトロニクス株式会社
Priority to EP17865178.2A priority Critical patent/EP3534521A4/en
Publication of WO2018079227A1 publication Critical patent/WO2018079227A1/ja
Priority to US16/395,223 priority patent/US20190252998A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J50/00Circuit arrangements or systems for wireless supply or distribution of electric power
    • H02J50/001Energy harvesting or scavenging
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/219Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/219Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration
    • H02M7/2195Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration the switches being synchronously commutated at the same frequency of the AC input voltage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/783Field effect transistors with field effect produced by an insulated gate comprising a gate to body connection, i.e. bulk dynamic threshold voltage MOSFET
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0036Means reducing energy consumption

Definitions

  • the present invention relates to a rectifying method and a rectifying device.
  • An energy harvesting technology that collects (harvests) weak energy present in the environment and converts it into electric power is known.
  • energy sources that generate direct current (ie, direct current voltage) such as solar power generation and thermal power generation and those that generate alternating current (ie, alternating current voltage) such as vibration power generation and radio wave power generation There is.
  • direct current ie, direct current voltage
  • alternating current alternating current
  • it can be stored in a secondary battery, a capacitor, or the like by converting it into direct current using a full-wave rectifier circuit including a diode bridge (also referred to as a rectifier bridge circuit) (see, for example, Patent Document 1).
  • the forward rising voltage also simply referred to as the rising voltage
  • the reverse leakage current also simply referred to as the leakage current
  • the reverse recovery time is Short.
  • the loss due to rectification is reduced by the low rising voltage Vf, sufficient charge can be accumulated by the small leakage current Ir, and the high-frequency alternating current can be tracked by the short reverse recovery time, so that the weak energy can be efficiently consumed. It becomes possible to convert to.
  • a diode bridge is often configured using discrete parts such as a Schottky barrier diode having a good rise characteristic and a low Vf, and a silicon diode having a small leakage current Ir.
  • Patent Document 1 JP 2010-172111 A JP 2010-172111 A
  • the Schottky barrier diode has a good rise characteristic while having a large leak current
  • the silicon diode has a small leak current while having a gentle rise characteristic and a large Vf, thereby reducing the loss due to rectification and improving the storage efficiency. It is not necessarily suitable for this.
  • there is a difficulty in designing the board substrate such as requiring a space for incorporating discrete components.
  • the rectifying method includes a step of supplying an AC signal in which a MOSFET having a gate terminal, a drain terminal, and a well terminal connected to each other operates in a voltage region including a weak inversion region to either the source terminal or the drain terminal of the MOSFET. You may be prepared.
  • the rectifying method may include a step of acquiring a DC signal obtained by rectifying an AC signal by using a MOSFET from the other of the source terminal and the drain terminal.
  • the reverse leakage current of the MOSFET may be less than 1 nA.
  • the MOSFET may be integrated into the energy harvest IC.
  • the rectifying device may include at least one MOSFET in which a gate terminal, a drain terminal, and a well terminal are connected to each other.
  • the rectifier includes an AC signal generation source that generates an AC signal in which at least one MOSFET operates in a voltage region including a weak inversion region and supplies the AC signal to one of a source terminal and a drain terminal of the MOSFET. Good.
  • the rectifier may include a capacitor connected to the other of the source terminal and the drain terminal.
  • the reverse leakage current of the at least one MOSFET may be less than 1 nA.
  • At least one MOSFET may be integrated in the energy harvesting IC.
  • the capacitive element may be integrated in the energy harvest IC.
  • the at least one MOSFET may include a MOSFET in which a well connected to the well terminal is separated from the substrate.
  • the at least one MOSFET may include two NMOSFETs and two PMOSFETs that are diode bridge connected.
  • the at least one MOSFET may include four NMOSFETs that are diode bridge connected.
  • At least one of the four NMOSFETs may have an isolation region that isolates the well connected to the well terminal from the substrate. The separation region may be connected to one end of the capacitive element.
  • the at least one MOSFET may include four PMOSFETs connected in a diode bridge.
  • MOSFET MOSFET
  • 1B shows a circuit configuration of the MOSFET of FIG. 1A.
  • PMOSFET MOSFET
  • 2B shows a circuit configuration of the MOSFET of FIG. 2A.
  • An example of diode connection of NMOSFET is shown.
  • An example of diode connection of PMOSFET is shown.
  • the current-voltage characteristic of the diode-connected MOSFET is schematically shown.
  • the current-voltage characteristics obtained for a diode-connected MOSFET are shown.
  • the circuit structure of the rectifier which concerns on this embodiment is shown.
  • the operation principle of the rectifier according to the present embodiment is shown.
  • the operation principle (at the time of an antiphase) of the rectifier concerning this embodiment is shown.
  • straightening the alternating current signal in vibration electric power generation with the rectifier which concerns on this embodiment is shown.
  • the amount of electricity stored when ac signals in vibration power generation are stored using the rectifier according to this embodiment is shown.
  • the flow of the rectification method by the rectifier concerning this embodiment is shown.
  • the circuit structure of the rectifier which concerns on a 1st modification is shown.
  • the circuit structure of the rectifier which concerns on a 2nd modification is shown.
  • the principle of operation of the rectifier concerning the 2nd modification is shown.
  • the principle of operation (at the time of an antiphase) of the rectifier concerning a 2nd modification is shown.
  • the circuit structure of the rectifier which concerns on a 3rd modification is shown.
  • the circuit structure of the rectifier which concerns on a 4th modification is shown.
  • the principle of operation of the rectifier concerning a 4th modification is shown.
  • the principle of operation (at the time of an antiphase) of the rectifier concerning a 4th modification is shown.
  • the circuit structure of the rectifier which concerns on a 5th modification is shown.
  • FIG. 1A and 1B show the structure and circuit configuration of an insulated gate field effect transistor (MOSFET) used in the rectifier 100 according to the present embodiment.
  • This MOSFET is a planar gate type n-channel MOSFET (referred to as NMOSFET) 10 as an example, and has a triple well structure including a p-type semiconductor substrate 11, an n-type isolation region 12, and a p-type well 13.
  • the n-type isolation region 12 and the p-type well 13 are sequentially formed on the p-type semiconductor substrate 11, whereby the p-type well 13 is separated from the p-type semiconductor substrate 11 by the n-type isolation region 12.
  • the surface element structure of the NMOSFET 10 is provided. Note that the two diode symbols in FIG. 1B represent the PN structure between the p-type semiconductor substrate 11 and the n-type isolation region 12, and the PN structure between the n-type isolation region 12 and the p-type well 13, respectively.
  • the surface element structure of the NMOSFET 10 includes an n-type source region (source) 14, an n-type drain region (drain) 15, a gate 16, a spacer 18, a source terminal 14a, a drain terminal 15a, a gate terminal 16a, an isolation terminal 12a, and a well terminal. 13a.
  • the source 14 and the drain 15 are respectively arranged on one side and the other side (that is, the left side and the right side in the drawing) on the surface of the p-type well 13.
  • the gate 16 is disposed on the center of the p-type well 13 via the insulating film 17.
  • the spacer 18 is formed to cover the side surface of the gate 16.
  • the source terminal 14a, the drain terminal 15a, and the gate terminal 16a are connected to the upper surfaces of the source 14, the drain 15, and the gate 16, respectively.
  • the isolation terminal 12a and the well terminal 13a are connected to the n-type isolation region 12 and the p-type well 13, respectively.
  • a parasitic diode (not shown) exists between each of the source 14 and the drain 15 and the p-type well 13.
  • FIGS. 2A and 2B show the structure and circuit configuration of another insulated gate field effect transistor (MOSFET) used in the rectifying device 100 according to the present embodiment.
  • This MOSFET is a planar gate type p-channel MOSFET (referred to as PMOSFET) 20 as an example, and includes a p-type semiconductor substrate 21 and an n-type well 23.
  • the n-type well 23 is formed on the p-type semiconductor substrate 21, and the surface element structure of the PMOSFET 20 is provided on the upper surface of the n-type well 23.
  • 2B represents the PN structure between the p-type semiconductor substrate 21 and the n-type well 23.
  • the surface element structure of the PMOSFET 20 includes a p-type source region (source) 24, a p-type drain region (drain) 25, a gate 26, a spacer 28, a source terminal 24a, a drain terminal 25a, a gate terminal 26a, and a well terminal 23a.
  • the source 24 and the drain 25 are disposed on one side and the other side (that is, the left side and the right side in the drawing) on the surface of the n-type well 23, respectively.
  • the gate 26 is disposed on the center of the n-type well 23 via the insulating film 27.
  • the spacer 28 is formed to cover the side surface of the gate 26.
  • the source terminal 24a, the drain terminal 25a, and the gate terminal 26a are connected to the upper surfaces of the source 24, the drain 25, and the gate 26, respectively.
  • the well terminal 23 a is connected to the n-type well 23.
  • a parasitic diode (not shown) exists between each of the source 24 and the drain 25 and the n-type well 23.
  • a planar gate type MOSFET is used.
  • the present invention is not limited to this, and a trench gate type MOSFET may be used.
  • the MOSFET formed on the p-type semiconductor substrate 11 or 21, but also a MOSFET formed on the N-type semiconductor substrate may be used.
  • FIG. 3 shows an example of diode connection of the NMOSFET 10 used as a rectifier in the rectifier 100 according to this embodiment.
  • the gate terminal 16a, the drain terminal 15a, and the well terminal 13a of the NMOSFET 10 are connected to each other (that is, the gate 16, the drain 15, and the p-type well 13 are short-circuited).
  • the NMOSFET 10 constitutes a rectifying element in which the p-type well 13 has the same potential as the gate 16 and the drain 15, and the source 14 and the drain 15 function as a cathode and an anode, respectively.
  • the NMOSFET 10 constitutes a rectifying element that receives an input current at the drain 15 via the drain terminal 15a, rectifies between the drain 15 and the source 14, and outputs from the source 14 via the source terminal 14a.
  • the rectifying element configured as described above exhibits excellent characteristics with respect to rising characteristics, leakage current, and reverse recovery time.
  • FIG. 4 shows an example of diode connection of the PMOSFET 20 used as a rectifier in the rectifier 100 according to the present embodiment.
  • the gate terminal 26a, the drain terminal 25a, and the well terminal 23a of the PMOSFET 20 are connected to each other (that is, the gate 26, the drain 25, and the n-type well 23 are short-circuited).
  • the PMOSFET 20 constitutes a rectifying element in which the n-type well 23 has the same potential as the gate 26 and the drain 25, and the source 24 and the drain 25 function as an anode and a cathode, respectively.
  • the PMOSFET 20 constitutes a rectifying element that receives an input current at the source 24 via the source terminal 24a, rectifies between the source 24 and the drain 25, and outputs the rectified current from the drain 25 via the drain terminal 25a.
  • the rectifying element configured as described above exhibits excellent characteristics with respect to rising characteristics, leakage current, and reverse recovery time.
  • FIG. 5 schematically shows the current-voltage characteristics of the diode-connected MOSFETs (that is, the NMOSFET 10 and the PMOSFET 20) of this example.
  • the well potential Vbs based on the source is equal to the gate potential Vgs, so that the threshold voltage varies depending on the substrate (back gate) potential due to the substrate bias effect.
  • the MOSFET of the comparative example has a constant well potential Vbs, and shows the rising characteristics of a normal MOSFET as indicated by the broken line in the figure.
  • the MOSFET in this example can obtain a rising characteristic (voltage required to increase a single-digit current) of 60 mV / dec in the weak inversion region.
  • the MOSFET in the comparative example it is about 80 mV / dec.
  • FIG. 6 shows the current-voltage characteristics obtained for the diode-connected MOSFETs (ie, NMOSFET 10 and PMOSFET 20) of this example.
  • MOSFETs ie, NMOSFET 10 and PMOSFET 20
  • FIG. 6 shows the current-voltage characteristics obtained for the diode-connected MOSFETs (ie, NMOSFET 10 and PMOSFET 20) of this example.
  • current-voltage characteristics of a Schottky barrier diode are also shown.
  • the current Ids increases with a large gradient with respect to the forward bias (Vgs> 0), and the current with respect to the reverse bias (Vgs ⁇ 0). Ids is constant. However, the current Ids is at least several hundred times smaller than the comparative example.
  • the MOSFET of this example shows a good rise characteristic equivalent to that of a Schottky barrier diode, and also exhibits a leakage current smaller than that of the Schottky barrier diode (for example, less than 1 nA). Note that the leakage current when the MOSFET is off can be further reduced by adjusting the threshold value. Further, if it is desired to increase the current Ids, it can be dealt with by increasing the gate width W / gate length L of the MOSFET.
  • the data of the MOSFET shown in FIG. 6 is for W / L of 1000 ⁇ m / 1 ⁇ m.
  • the MOSFET is a unipolar type
  • the reverse recovery time of the rectifying element formed by diode connection is extremely short and can follow a high-frequency signal. Therefore, the diode-connected MOSFET of this example can realize a rectifying element having a low rising voltage (that is, a steep rising characteristic), a small leakage current, and a short reverse recovery time. Further, the rectifying element of this example can be driven even in the weak inversion region, and is useful, for example, in an energy harvesting technique for rectifying a current of ⁇ A level. Furthermore, since the MOSFET is used as a rectifying element, integration with other circuits is easy.
  • the diode connection of the MOSFET in this example is the same as the method of using the MOSFET in a so-called DTMOS (Dynamic Threshold MOSFET).
  • DTMOS Dynamic Threshold MOSFET
  • the rectifying device 100 according to the present embodiment aims at the low rising voltage Vf, a large voltage is not applied between the source and the gate (that is, the well), thereby obtaining a favorable rising characteristic. be able to.
  • FIG. 7 shows a circuit configuration of the rectifier 100 according to the present embodiment.
  • the rectifier 100 is intended to rectify an AC signal and efficiently store the AC signal, and includes an AC signal generation source 80, a rectifier bridge circuit 90, and a capacitive element C.
  • the AC signal generation source 80 is a voltage source that generates an AC signal, and represents an environmental energy generation source or a converter that converts the environmental energy into electric power.
  • the AC signal generation source 80 generates an AC signal in which a diode-connected MOSFET (that is, the NMOSFET 10 shown in FIG. 3 and the PMOSFET 20 shown in FIG. 4) operates in a voltage region including a weak inversion region.
  • a diode-connected MOSFET that is, the NMOSFET 10 shown in FIG. 3 and the PMOSFET 20 shown in FIG. 4
  • the rectifying bridge circuit 90 includes at least one MOSFET, that is, the NMOSFET 10 shown in FIG. 3 or the PMOSFET 20 shown in FIG.
  • the rectifier bridge circuit 90 includes two NMOSFETs 10 and two PMOSFETs 20 as an example.
  • the rectifier bridge circuit 90 has two input terminals IN1 and IN2 and two output terminals OUT1 and OUT2.
  • Two NMOSFETs 10 and two PMOSFETs 20 are diode-bridge connected between these terminals.
  • the two NMOSFETs 10 respectively connect the source terminal 14a to the AC signal generating source 80 via the input terminals IN1 and IN2, and connect the drain terminal 15a to the capacitive element C via the output terminal OUT2.
  • the two NMOSFETs 10 connect the isolation terminal 12a (that is, the n-type isolation region 12) to the ground. Note that the separation terminal 12a may be connected to the output terminal OUT1.
  • the two PMOSFETs 20 respectively connect the source terminal 24a to the AC signal generation source 80 via the input terminals IN1 and IN2, and connect the drain terminal 25a to the capacitive element C via the output terminal OUT1.
  • the capacitive element C is an element that stores environmental energy, and is connected to the other of the source terminal and the drain terminal of at least one MOSFET constituting the rectifying bridge circuit 90 (connected to the drain terminal in FIG. 7).
  • the capacitive element C is connected between the output terminals OUT1 and OUT2 of the rectifier bridge circuit 90, that is, between the drain terminals 15a of the two NMOSFETs 10 and the drain terminals 25a of the two PMOSFETs 20.
  • another power storage element such as a secondary battery may be used.
  • At least one of the rectifier bridge circuit 90 (at least one MOSFET constituting the rectifier bridge circuit 90) and the capacitor C may be integrated in an energy harvest IC (not shown).
  • FIG. 8A and 8B show the operation principle of the rectifier 100 according to the present embodiment.
  • FIG. 8A when an AC signal having a positive charge (+) and a negative charge ( ⁇ ) is input to the input terminal IN1 from the AC signal generation source 80, the PMOSFET 20 on the upper left of the drawing and the NMOSFET 10 on the lower right of the drawing. , The positive charge is input to the output terminal OUT1 and the negative charge is input to the output terminal OUT2.
  • the alternating current output from the alternating current signal generation source 80 flows into the capacitive element C via the PMOSFET 20 at the upper left of the drawing and is stored in the capacitive element C. Further, as shown in FIG.
  • the AC signal output from the AC signal generation source 80 is full-wave rectified by the rectifier 100.
  • the output terminal OUT2 is connected to the ground to enable full-wave rectification that outputs a positive potential to the output terminal OUT1, and the output terminal OUT1 is connected to the ground so that a negative potential is applied to the output terminal OUT2.
  • Full-wave rectification is possible.
  • FIG. 9 shows an AC signal in vibration power generation, that is, a rectifier bridge circuit included in the rectifier 100 according to the present embodiment using an AC signal generating source 80 as an AC signal generation source 80 that converts vibration into electric power by electromagnetic induction.
  • An output waveform (solid line) when full-wave rectification is performed by 90 is shown.
  • the capacitor C was not connected between the output terminals OUT1 and OUT2 of the rectifier bridge circuit 90, and the potential difference applied to both terminals in the empty terminal state was measured.
  • an output waveform when rectification is not performed that is, a signal (broken line) equal to the AC signal output from the AC signal generation source 80 is shown.
  • FIG. 10 shows a change in the storage amount when the AC signal in the vibration power generation described above is stored in the capacitive element C by the rectifier 100.
  • a capacitance element C of 100 ⁇ F was connected between the two output terminals OUT1 and OUT2 of the rectifier bridge circuit 90, and the output terminal OUT2 was connected to the ground.
  • the potential difference between both ends is shown as the amount of electricity stored in the capacitor C. It can be seen that the amount of power storage increases in a stepped manner by being stored in the capacitive element C each time an AC signal is rectified and output by the rectifier 100 (rectifier bridge circuit 90). Therefore, it can be confirmed that the rectifier 100 according to the present embodiment can rectify an AC signal and efficiently store it for the purpose of energy harvesting.
  • the rectifier 100 by using the NMOSFET 10 having a triple well structure, for example, full-wave rectification in which the output terminal OUT1 is connected to the ground and a negative potential is output to the output terminal OUT2 is possible.
  • the NMOSFET 10 having the triple well structure is used in the rectifier 100.
  • the present invention is not limited to this.
  • NMOSFETs 10 other than the well structure may be used.
  • FIG. 11 shows a flow of a rectification method by the rectifier 100 according to the present embodiment.
  • step S1 the MOSFET is diode-connected. That is, as shown in FIG. 3, the gate terminal 16a, the drain terminal 15a, and the well terminal 13a of the NMOSFET 10 are connected to each other, and the gate 16, the drain 15, and the p-type well 13 are short-circuited. As shown in FIG. 4, the gate terminal 26a, the drain terminal 25a, and the well terminal 23a of the PMOSFET 20 are connected to each other, and the gate 26, the drain 25, and the n-type well 23 are short-circuited.
  • a rectifier bridge circuit 90 shown in FIG. 7 is configured using the MOSFETs including the NMOSFET 10 and the PMOSFET 20, and this is connected to the AC signal generation source 80 and the capacitive element C to configure the rectifier 100.
  • step S2 the AC signal generating source 80 generates an AC signal in which the MOSFET operates in a voltage region including the weak inversion region, and either the source terminal or the drain terminal of the MOSFET (the source terminal of the MOSFET in the rectifier 100). To supply.
  • step S3 a DC signal obtained by rectifying an AC signal by the MOSFET is acquired from the other of the source terminal and the drain terminal (in the rectifier 100, the drain terminal of the MOSFET). As a result, a DC signal flows into the capacitive element C and is stored.
  • FIG. 12 shows a circuit configuration of the rectifier 110 according to the first modification.
  • the rectifier 110 is a device that rectifies and stores an AC signal by half-wave, and includes an AC signal generation source 80, a rectifier bridge circuit 91, and a capacitive element C.
  • the AC signal generation source 80 and the capacitive element C are the same as those in the rectifier 100 described above.
  • the rectification bridge circuit 91 includes one NMOSFET 10 and one PMOSFET 20 each.
  • the rectifier bridge circuit 91 has two input terminals IN1 and IN2 and two output terminals OUT1 and OUT2.
  • the NMOSFET 10 connects the source terminal 14a to the AC signal generation source 80 via the input terminal IN1, and connects the drain terminal 15a to the capacitive element C via the output terminal OUT2.
  • the NMOSFET 10 connects the isolation terminal 12a (n-type isolation region 12) to the ground.
  • the PMOSFET 20 connects the source terminal 24a to the AC signal generation source 80 through the input terminal IN1, and connects the drain terminal 25a to the capacitive element C through the output terminal OUT1. Further, the input terminal IN2 and the output terminal OUT2 are connected to the ground.
  • At least one of the rectifier bridge circuit 91 (at least one MOSFET constituting the rectifier bridge circuit 91) and the capacitor C may be integrated in an energy harvest IC (not shown).
  • the rectifier 110 having the above-described configuration, when an AC signal having a positive charge and a negative charge are input to the input terminal IN1 and the input terminal IN2 from the AC signal generation source 80, the NMOSFET 10 is cut off and the PMOSFET 20 is turned on, so that the output A positive charge is input to the terminal OUT1. Thereby, the alternating current output from the alternating current signal generation source 80 flows into the capacitive element C through the PMOSFET 20 and is stored in the capacitive element C.
  • the AC signal generation source 80 when an AC signal having an opposite phase is input from the AC signal generation source 80, that is, when an AC signal having a negative charge and a positive charge is input to the input terminal IN1, the NMOSFET 10 is turned on, and the PMOSFET 20 is turned off. The terminals IN1 and IN2 are short-circuited, and the AC signal loops without flowing into the capacitor C. In this way, the AC signal output from the AC signal generation source 80 is half-wave rectified by the rectifier 110.
  • rectifier bridge circuit included in the rectifier may be configured using only the NMOSFET 10.
  • FIG. 13 shows a circuit configuration of the rectifier 120 according to the second modification.
  • the rectifier 120 is a device that rectifies and stores an AC signal by full-wave, and includes an AC signal generation source 80, a rectifier bridge circuit 92, and a capacitive element C.
  • the AC signal generation source 80 and the capacitive element C are the same as those in the rectifiers 100 and 110 described above.
  • the rectifying bridge circuit 92 includes four NMOSFETs 10.
  • the rectifier bridge circuit 92 has two input terminals IN1 and IN2 and two output terminals OUT1 and OUT2, and four NMOSFETs 10 are diode-bridge connected between these terminals.
  • the drain terminal 15a is connected to the AC signal generating source 80 via the input terminals IN1 and IN2, and the source terminal 14a is connected to the capacitive element C via the output terminal OUT1.
  • these NMOSFETs 10 connect the isolation terminal 12a (that is, the n-type isolation region 12) to the output terminal OUT1.
  • the source terminal 14a is connected to the AC signal generation source 80 via the input terminals IN1 and IN2, and the drain terminal 15a is connected to the capacitive element C via the output terminal OUT2.
  • the NMOSFET 10 at the upper right and lower right of the drawing connects the isolation terminal 12a (that is, the n-type isolation region 12) to the ground or the output terminal OUT1 (in this example, connected to the ground).
  • At least one of the rectifier bridge circuit 92 (at least one MOSFET constituting the rectifier bridge circuit 92) and the capacitive element C may be integrated in an energy harvest IC (not shown).
  • FIG. 14A and 14B show the operating principle of the rectifier 120 according to this modification.
  • FIG. 14A when an AC signal having a positive charge (+) and a negative charge ( ⁇ ) is input to the input terminal IN1 from the AC signal generation source 80, the upper left NMOSFET 10 and the lower right NMOSFET 10 are input. , The positive charge is input to the output terminal OUT1 and the negative charge is input to the output terminal OUT2.
  • the alternating current output from the alternating current signal generation source 80 flows into the capacitive element C via the NMOSFET 10 at the upper left of the drawing and is stored in the capacitive element C. Further, as shown in FIG.
  • the AC signal output from the AC signal generation source 80 is full-wave rectified by the rectifier 120.
  • the NMOSFET 10 having a triple well structure in the rectifier 120 it is possible to perform full-wave rectification that outputs a positive potential to the output terminal OUT1 by connecting the output terminal OUT2 to the ground, and the output terminal OUT1 is grounded.
  • the full-wave rectification that outputs a negative potential to the output terminal OUT2 becomes possible.
  • the AC signal can be rectified and stored efficiently for the purpose of energy harvesting, like the rectifier 100 described above.
  • FIG. 15 shows a circuit configuration of the rectifier 130 according to the third modification.
  • the rectifier 130 is a device that stores an AC signal by half-wave rectification, and includes an AC signal generation source 80, a rectifier bridge circuit 93, and a capacitive element C.
  • the AC signal generation source 80 and the capacitive element C are the same as those in the rectifiers 100 to 120 described above.
  • the rectifying bridge circuit 93 includes two NMOSFETs 10.
  • the rectifier bridge circuit 93 has two input terminals IN1 and IN2 and two output terminals OUT1 and OUT2.
  • the NMOSFET 10 on the left side of the drawing connects the drain terminal 15a to the AC signal generation source 80 via the input terminal IN1, and connects the source terminal 14a to the capacitive element C via the output terminal OUT1.
  • the NMOSFET 10 connects the isolation terminal 12a (that is, the n-type isolation region 12) to the output terminal OUT1.
  • the NMOSFET 10 on the right side of the drawing connects the source terminal 14a to the AC signal generation source 80 via the input terminal IN1, and connects the drain terminal 15a to the capacitive element C via the output terminal OUT2.
  • the NMOSFET 10 connects the isolation terminal 12a (that is, the n-type isolation region 12) to the ground. Further, the input terminal IN2 and the output terminal OUT2 are connected to the ground.
  • At least one of the rectifier bridge circuit 93 (at least one MOSFET constituting the rectifier bridge circuit 93) and the capacitor C may be integrated in an energy harvest IC (not shown).
  • the rectifier 130 configured as described above, when an AC signal having positive charges and negative charges are input to the input terminal IN1 and the input terminal IN2 from the AC signal generation source 80, the NMOSFET 10 on the right side of the drawing is cut off and the NMOSFET 10 on the left side is conductive. Thus, positive charges are input to the output terminal OUT1. Thereby, the alternating current output from the alternating current signal generation source 80 flows into the capacitive element C via the left NMOSFET 10 and is stored in the capacitive element C.
  • an AC signal having an opposite phase is input from the AC signal generation source 80, that is, an AC signal having a negative charge and a positive charge is input to the input terminal IN1
  • the NMOSFET 10 on the right side of the drawing is turned on and the NMOSFET 10 on the left side is cut off.
  • the input terminals IN1 and IN2 are short-circuited, and the AC signal loops without flowing into the capacitor C.
  • the AC signal output from the AC signal generation source 80 is half-wave rectified by the rectifier 130.
  • rectifier bridge circuit included in the rectifier may be configured using only the PMOSFET 20.
  • FIG. 16 shows a circuit configuration of a rectifier 140 according to a fourth modification.
  • the rectifier 140 is a device that rectifies and stores an AC signal by full-wave, and includes an AC signal generation source 80, a rectifier bridge circuit 94, and a capacitive element C.
  • the AC signal generation source 80 and the capacitive element C are the same as those in the rectifiers 100 to 130 described above.
  • the rectifying bridge circuit 94 includes four PMOSFETs 20.
  • the rectifier bridge circuit 94 has two input terminals IN1 and IN2 and two output terminals OUT1 and OUT2.
  • Four PMOSFETs 20 are diode-bridge connected between these terminals.
  • the source terminal 24a is connected to the AC signal generation source 80 via the input terminals IN1 and IN2
  • the drain terminal 25a is connected to the capacitive element C via the output terminal OUT1.
  • the two PMOSFETs 20 on the right side of the drawing connect the drain terminal 25a to the AC signal generation source 80 via the input terminals IN1 and IN2, respectively, and connect the source terminal 24a to the capacitive element C via the output terminal OUT2.
  • the output terminal OUT2 is connected to the ground.
  • At least one of the rectifier bridge circuit 94 (at least one MOSFET constituting the rectifier bridge circuit 94) and the capacitive element C may be integrated in an energy harvest IC (not shown).
  • FIG. 17A and FIG. 17B show the operating principle of the rectifier 140 according to this modification.
  • FIG. 17A when an AC signal having a positive charge (+) and a negative charge ( ⁇ ) is input to the input terminal IN1 from the AC signal generation source 80, the upper left PMOSFET 20 and the lower right PMOSFET 20 , The positive charge is input to the output terminal OUT1.
  • the alternating current output from the alternating current signal generation source 80 flows into the capacitive element C via the PMOSFET 20 at the upper left of the drawing and is stored in the capacitive element C.
  • the output terminal OUT2 needs to be set to the ground potential so that the forward potential is not applied to the PN junction between the p-type semiconductor substrate and the n-type well 23. In 140, only a positive potential is output.
  • a p-type isolation region and an n-type well are stacked on an n-type semiconductor substrate, and a MOSFET that separates the well from the substrate by the isolation region is used, or an n-type region on the p-type semiconductor substrate, p
  • a rectifier bridge circuit that outputs both a positive potential and a negative potential is configured by using a MOSFET that forms a type region and an n-type well and separates the well from the substrate by the n-type region and the p-type region. Can do.
  • the rectifier 140 according to this modification as with the rectifier 100 described above, it is possible to rectify an AC signal and efficiently store it for the purpose of energy harvesting.
  • FIG. 18 shows a circuit configuration of a rectifier 150 according to a fifth modification.
  • the rectifying device 150 is a device that rectifies and stores an AC signal by half-wave, and includes an AC signal generation source 80, a rectifying bridge circuit 95, and a capacitive element C.
  • the AC signal generation source 80 and the capacitive element C are the same as those in the rectifiers 100 to 140 described above.
  • the rectifying bridge circuit 95 includes two PMOSFETs 20.
  • the rectifier bridge circuit 95 has two input terminals IN1 and IN2 and two output terminals OUT1 and OUT2.
  • the source terminal 24a is connected to the AC signal generation source 80 via the input terminal IN1
  • the drain terminal 25a is connected to the capacitive element C via the output terminal OUT1.
  • the PMOSFET 20 on the right side of the drawing connects the drain terminal 25a to the AC signal generation source 80 via the input terminal IN1, and connects the source terminal 24a to the capacitive element C via the output terminal OUT2.
  • the input terminal IN2 and the output terminal OUT2 are connected to the ground.
  • At least one of the rectifier bridge circuit 95 (at least one MOSFET constituting the rectifier bridge circuit 95) and the capacitive element C may be integrated in an energy harvest IC (not shown).
  • the rectifier 150 configured as described above, when a positive charge AC signal is input to the input terminal IN1 and a negative charge AC signal is input to the input terminal IN2 from the AC signal generation source 80, the PMOSFET 20 on the right side of the drawing is cut off and the PMOSFET 20 on the left side is conductive. Thus, positive charges are input to the output terminal OUT1. As a result, the alternating current output from the alternating current signal generation source 80 flows into the capacitive element C via the left PMOSFET 20 and is stored in the capacitive element C.
  • the AC signal generation source 80 when an AC signal having an opposite phase is input from the AC signal generation source 80, that is, when an AC signal having a negative charge and a positive charge is input to the input terminal IN1, the PMOSFET 20 on the right side of the drawing is turned on and the PMOSFET 20 on the left side is cut off. As a result, the input terminals IN1 and IN2 are short-circuited, and the AC signal loops without flowing into the capacitor C. Thus, the AC signal output from the AC signal generation source 80 is half-wave rectified by the rectifier 150.
  • the rectifier bridge circuits 90 to 95 included in the rectifier 100 according to the present embodiment and the rectifiers 110 to 150 according to the modification are also driven as a rectifier element in the weak inversion region by short-circuiting the gate, drain, and well.
  • the MOSFET By using the MOSFET, a rectifier capable of high efficiency, low leakage current, and high frequency suitable for an energy harvesting technique that collects weak energy with a small loss due to rectification and a small leakage current is configured.
  • a planar gate type MOSFET discrete components are not required, and integration with other integrated circuits such as a power supply IC becomes possible.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Rectifiers (AREA)

Abstract

整流装置100は、ゲート端子26a、ドレイン端子25a、及びウェル端子23aが互いに接続されている少なくとも1つのMOSFET(PMOSFET20)、少なくとも1つのMOSFETが弱反転領域を含む電圧領域で動作する交流信号を発生し、これをMOSFETのソース端子24aに供給する交流信号発生源80、及びMOSFETのドレイン端子25aに接続される容量素子Cを備える。整流素子として、ゲート、ドレイン、及びウェルをショートすることで弱反転領域でも駆動するMOSFETを使用することにより、整流による損失が小さく且つリーク電流が小さく、微弱なエネルギーを収集するエネルギーハーベスティング技術において好適な高効率、低リーク電流、且つ高周波対応可能な整流装置を構成する。

Description

整流方法及び整流装置
 本発明は、整流方法及び整流装置に関する。
 環境に存在する微弱なエネルギーを収集(ハーベスト)して電力に変換するエネルギーハーベスティング技術が知られている。この技術では、エネルギー源として、太陽光発電、熱発電のような直流電流(すなわち、直流電圧)を発生させるものと振動発電、電波発電のような交流電流(すなわち、交流電圧)を発生させるものとがある。交流電流の場合、ダイオードブリッジ(整流ブリッジ回路とも呼ぶ)を含む全波整流回路により直流電流に変換することで、二次電池、コンデンサ等に蓄電することができる(例えば、特許文献1参照)。一方、外部回路によりスイッチング素子のオン/オフを制御する一般的な同期整流回路は微弱な環境エネルギーを電力に変換し蓄電する目的において、制御用電力を確保するのが困難であるため採用することができない。従って、回路制御により蓄電の効率化を図ることができず、蓄電効率を向上するためには、整流素子そのものの特性を改善することが求められる。
 上記のダイオードブリッジを構成する整流素子に対して、順方向立ち上がり電圧(単に、立ち上がり電圧とも呼ぶ)Vfが低く、逆方向リーク電流(単に、リーク電流とも呼ぶ)Irが小さく、且つ逆回復時間が短いことが望まれる。低い立ち上がり電圧Vfによって整流による損失が小さくなり、小さいリーク電流Irによって十分な電荷の蓄積が可能となり、短い逆回復時間によって高周波の交流電流に追従可能となることで、微弱なエネルギーを効率良く電力に変換することが可能となる。そこで、一般的に、立ち上がり特性が良好でVfが低いショットキーバリアダイオード、リーク電流Irが小さいシリコンダイオード等のディスクリート部品を用いてダイオードブリッジを構成することが多い。
 特許文献1 特開2010-172111号公報
解決しようとする課題
 しかしながら、ショットキーバリアダイオードは立ち上がり特性が良好である一方でリーク電流が大きく、シリコンダイオードはリーク電流が小さい一方で立ち上がり特性が緩やかでVfが大きく、整流による損失を小さくして蓄電効率を向上するのに必ずしも好適でない。また、ディスクリート部品を組み込むためのスペースを要する等、ボード基板の設計上の困難もある。
一般的開示
 (項目1)
 整流方法は、ゲート端子、ドレイン端子、及びウェル端子が互いに接続されたMOSFETが弱反転領域を含む電圧領域で動作する交流信号を、MOSFETのソース端子及びドレイン端子のいずれか一方に供給する段階を備えてよい。
 整流方法は、MOSFETにより交流信号を整流して得られる直流信号を、ソース端子及びドレイン端子の他方から取得する段階を備えてよい。
 (項目2)
 MOSFETの逆方向リーク電流は、1nA未満であってよい。
 (項目3)
 MOSFETは、エナジーハーベストICに集積化されてよい。
 (項目4)
 整流装置は、ゲート端子、ドレイン端子、及びウェル端子が互いに接続されている少なくとも1つのMOSFETを備えてよい。
 整流装置は、少なくとも1つのMOSFETが弱反転領域を含む電圧領域で動作する交流信号を発生し、当該交流信号をMOSFETのソース端子及びドレイン端子のいずれか一方に供給する交流信号発生源を備えてよい。
 整流装置は、ソース端子及びドレイン端子の他方に接続されている容量素子を備えてよい。
 (項目5)
 少なくとも1つのMOSFETの逆方向リーク電流は、1nA未満であってよい。
 (項目6)
 少なくとも1つのMOSFETは、エナジーハーベストICに集積化されてよい。
 (項目7)
 容量素子は、エナジーハーベストICに集積化されてよい。
 (項目8)
 少なくとも1つのMOSFETは、ウェル端子に接続するウェルが基板から分離されたMOSFETを含んでよい。
 (項目9)
 少なくとも1つのMOSFETは、ダイオードブリッジ接続されている2つのNMOSFET及び2つのPMOSFETを含んでよい。
 (項目10)
 少なくとも1つのMOSFETは、ダイオードブリッジ接続されている4つのNMOSFETを含んでよい。
 (項目11)
 4つのNMOSFETの少なくとも1つは、ウェル端子に接続するウェルを基板から分離する分離領域を有してよい。
 分離領域は、容量素子の一端に接続されてよい。
 (項目12)
 少なくとも1つのMOSFETは、ダイオードブリッジ接続されている4つのPMOSFETを含んでよい。
 なお、上記の発明の概要は、本発明の特徴の全てを列挙したものではない。また、これらの特徴群のサブコンビネーションもまた、発明となりうる。
本実施形態に係る整流装置において使用されるMOSFET(NMOSFET)の構造を示す。 図1AのMOSFETの回路構成を示す。 本実施形態に係る整流装置において使用される別のMOSFET(PMOSFET)の構造を示す。 図2AのMOSFETの回路構成を示す。 NMOSFETのダイオード接続の一例を示す。 PMOSFETのダイオード接続の一例を示す。 ダイオード接続されたMOSFETの電流電圧特性を模式的に示す。 ダイオード接続されたMOSFETに対して得られた電流電圧特性を示す。 本実施形態に係る整流装置の回路構成を示す。 本実施形態に係る整流装置の動作原理を示す。 本実施形態に係る整流装置の動作原理(逆位相時)を示す。 振動発電における交流信号を本実施形態に係る整流装置により整流した場合の出力を示す。 振動発電における交流信号を本実施形態に係る整流装置を用いて蓄電した場合の蓄電量を示す。 本実施形態に係る整流装置による整流方法のフローを示す。 第1の変形例に係る整流装置の回路構成を示す。 第2の変形例に係る整流装置の回路構成を示す。 第2の変形例に係る整流装置の動作原理を示す。 第2の変形例に係る整流装置の動作原理(逆位相時)を示す。 第3の変形例に係る整流装置の回路構成を示す。 第4の変形例に係る整流装置の回路構成を示す。 第4の変形例に係る整流装置の動作原理を示す。 第4の変形例に係る整流装置の動作原理(逆位相時)を示す。 第5の変形例に係る整流装置の回路構成を示す。
 以下、発明の実施の形態を通じて本発明を説明するが、以下の実施形態は請求の範囲にかかる発明を限定するものではない。また、実施形態の中で説明されている特徴の組み合わせの全てが発明の解決手段に必須であるとは限らない。
 図1A及び図1Bは、本実施形態に係る整流装置100において使用される絶縁ゲート型電界効果トランジスタ(MOSFET)の構造及び回路構成を示す。このMOSFETは、一例としてプレーナゲート型のnチャネル型MOSFET(NMOSFETと称する)10であり、p型半導体基板11、n型分離領域12、及びp型ウェル13を含むトリプルウェル構造を有する。n型分離領域12及びp型ウェル13はp型半導体基板11上に順に形成され、それによりp型ウェル13がn型分離領域12によりp型半導体基板11から分離され、p型ウェル13の上面にNMOSFET10の表面素子構造が設けられる。なお、図1Bにおける2つのダイオード記号は、それぞれ、p型半導体基板11及びn型分離領域12の間のPN構造並びにn型分離領域12及びp型ウェル13の間のPN構造を表す。
 NMOSFET10の表面素子構造は、n型ソース領域(ソース)14、n型ドレイン領域(ドレイン)15、ゲート16、スペーサ18、ソース端子14a、ドレイン端子15a、ゲート端子16a、分離端子12a、及びウェル端子13aを有する。ソース14及びドレイン15は、それぞれ、p型ウェル13の表面上の一側及び他側(すなわち、図面左側及び右側)に配される。ゲート16は、絶縁膜17を介して、p型ウェル13の中央上に配される。スペーサ18は、ゲート16の側面を覆って形成される。ソース端子14a、ドレイン端子15a、及びゲート端子16aは、それぞれ、ソース14、ドレイン15、及びゲート16の上面に接続される。分離端子12a及びウェル端子13aは、それそれ、n型分離領域12及びp型ウェル13に接続される。なお、ソース14及びドレイン15のそれぞれとp型ウェル13との間に寄生ダイオード(不図示)が存在する。
 図2A及び図2Bは、本実施形態に係る整流装置100において使用される別の絶縁ゲート型電界効果トランジスタ(MOSFET)の構造及び回路構成を示す。このMOSFETは、一例としてプレーナゲート型のpチャネル型MOSFET(PMOSFETと称する)20であり、p型半導体基板21及びn型ウェル23を含む。n型ウェル23はp型半導体基板21上に形成され、n型ウェル23の上面にPMOSFET20の表面素子構造が設けられる。なお、図2Bにおけるダイオード記号は、p型半導体基板21及びn型ウェル23の間のPN構造を表す。
 PMOSFET20の表面素子構造は、p型ソース領域(ソース)24、p型ドレイン領域(ドレイン)25、ゲート26、スペーサ28、ソース端子24a、ドレイン端子25a、ゲート端子26a、及びウェル端子23aを有する。ソース24及びドレイン25は、それぞれ、n型ウェル23の表面上の一側及び他側(すなわち、図面左側及び右側)に配される。ゲート26は、絶縁膜27を介して、n型ウェル23の中央上に配される。スペーサ28は、ゲート26の側面を覆って形成される。ソース端子24a、ドレイン端子25a、及びゲート端子26aはそれぞれソース24、ドレイン25、及びゲート26の上面に接続される。ウェル端子23aは、n型ウェル23に接続される。なお、ソース24及びドレイン25のそれぞれとn型ウェル23との間に寄生ダイオード(不図示)が存在する。
 なお、本実施形態に係る整流装置100では、プレーナゲート型のMOSFETを使用するが、これに限らず、トレンチゲート型のMOSFETを使用してもよい。また、p型半導体基板11又は21上に形成されたMOSFETに限らず、N型半導体基板上に形成されたMOSFETを使用してもよい。
 図3は、本実施形態に係る整流装置100において整流素子として使用されるNMOSFET10のダイオード接続の一例を示す。本例のダイオード接続では、NMOSFET10のゲート端子16a、ドレイン端子15a、及びウェル端子13aを互いに接続する(すなわち、ゲート16、ドレイン15、及びp型ウェル13をショートする)。それにより、NMOSFET10は、p型ウェル13がゲート16及びドレイン15と同電位になり、ソース14及びドレイン15がそれぞれカソード及びアノードとして機能する整流素子を構成する。すなわち、NMOSFET10は、入力電流をドレイン端子15aを介してドレイン15で受け、ドレイン15及びソース14の間で整流し、ソース14からソース端子14aを介して出力する整流素子を構成する。このように構成される整流素子は、後述するように、立ち上がり特性、リーク電流、及び逆回復時間に関して優れた特性を示す。
 図4は、本実施形態に係る整流装置100において整流素子として使用されるPMOSFET20のダイオード接続の一例を示す。本例のダイオード接続では、PMOSFET20のゲート端子26a、ドレイン端子25a、及びウェル端子23aを互いに接続する(すなわち、ゲート26、ドレイン25、及びn型ウェル23をショートする)。それにより、PMOSFET20は、n型ウェル23がゲート26及びドレイン25と同電位になり、ソース24及びドレイン25がそれぞれアノード及びカソードとして機能する整流素子を構成する。すなわち、PMOSFET20は、入力電流をソース端子24aを介してソース24で受け、ソース24及びドレイン25の間で整流し、ドレイン25からドレイン端子25aを介して出力する整流素子を構成する。このように構成される整流素子は、後述するように、立ち上がり特性、リーク電流、及び逆回復時間に関して優れた特性を示す。
 図5は、本例のダイオード接続されたMOSFET(すなわち、NMOSFET10及びPMOSFET20)の電流電圧特性を模式的に示す。なお、図中、比較例として、ゲート端子及びドレイン端子を接続し、ソース端子とウェル端子を接続する通常のダイオード接続されたMOSFETの電流電圧特性を併せて示す。本例に係るMOSFETでは、ソースを基準とするウェル電位Vbsがゲート電位Vgsに等しいことで、基板バイアス効果により基板(バックゲート)の電位により閾値が変動しながら動作することで、図中実線を用いて示すように、ゲート電位Vgsに対するドレイン電流Idsの勾配の大きい電流電圧特性(すなわち、急峻なオン/オフ特性)を示す。これに対して、比較例のMOSFETは、ウェル電位Vbsが一定となり、図中破線を用いて示すように、通常のMOSFETの立ち上がり特性を示す。例えば、Si半導体を用いて構成されるプレーナゲート型のMOSFETの場合、本例におけるMOSFETでは、弱反転領域における立ち上がり特性(一桁電流を増加させるのに要する電圧)60mV/decが得られる。一方、比較例におけるMOSFETでは、80mV/dec程度となる。
 図6は、本例のダイオード接続されたMOSFET(すなわち、NMOSFET10及びPMOSFET20)に対して得られた電流電圧特性を示す。なお、図中、比較例として、ショットキーバリアダイオードの電流電圧特性を併せて示す。本例のMOSFETは、比較例に係るショットキーバリアダイオードと同様に、順方向バイアス(Vgs>0)に対して電流Idsは大きな勾配で増大し、逆方向バイアス(Vgs<0)に対して電流Idsは一定である。ただし、電流Idsは、比較例に対して少なくとも数100倍小さい。従って、本例のMOSFETは、ショットキーバリアダイオードと同等の良好な立ち上がり特性を示すとともに、ショットキーバリアダイオードより小さいリーク電流(例えば、1nA未満)を示す。なお、閾値を調整することで、MOSFETのオフ時におけるリーク電流をさらに小さくすることができる。また、電流Idsを増大させたければ、MOSFETのゲート幅W/ゲート長Lを大きくすることで対応可能である。図6に示すMOSFETのデータはW/Lが1000μm/1μmのものである。
 さらに、MOSFETはユニポーラ型であるため、ダイオード接続して構成される整流素子の逆回復時間は極短く、高周波の信号にも追従することができる。従って、本例のダイオード接続されたMOSFETにより、低い立ち上がり電圧(すなわち、急峻な立ち上がり特性)、小さいリーク電流、及び短い逆回復時間を有する整流素子を実現することができる。また、本例の整流素子は、弱反転領域でも駆動可能であり、例えばμAレベルの電流を整流するエネルギーハーベスティング技術において有用である。さらに、MOSFETを整流素子として使用するので、他の回路との集積が容易である。
 なお、本例のMOSFETのダイオード接続は、いわゆるDTMOS(Dynamic Threshold MOSFET)におけるMOSFETの使用方法と同様である。ここで、DTMOSは、通常、ソース及びウェルが順方向電圧となる電圧領域でMOSFETを駆動するため、ソース及びゲート(すなわち、ウェル)の間に大きな電圧を印加することができないことがデメリットとなることが多い。しかし、本実施形態に係る整流装置100では、低い立ち上がり電圧Vfを目的としているため、ソース及びゲート(すなわち、ウェル)の間に大きな電圧を印加することはなく、これにより良好な立ち上がり特性を得ることができる。
 図7は、本実施形態に係る整流装置100の回路構成を示す。整流装置100は、交流信号を整流して効率良く蓄電することを目的とするものであり、交流信号発生源80、整流ブリッジ回路90、及び容量素子Cを備える。
 交流信号発生源80は、交流信号を発生する電圧源であり、エネルギーハーベストの対象となる環境エネルギーの生成源或いは環境エネルギーを電力に変換する変換器を表す。交流信号発生源80は、ダイオード接続されたMOSFET(すなわち、図3に示したNMOSFET10及び図4に示したPMOSFET20)が弱反転領域を含む電圧領域で動作する交流信号を発生し、整流ブリッジ回路90の2つの入力端子IN1及びIN2を介して整流ブリッジ回路90を構成する本例のMOSFETのソース端子及びドレイン端子のいずれか一方に供給する(図7ではソース端子に供給している)。
 整流ブリッジ回路90は、少なくとも1つのMOSFET、すなわち図3に示したNMOSFET10又は図4に示したPMOSFET20を含む。本実施形態では、整流ブリッジ回路90は、一例として、2つのNMOSFET10及び2つのPMOSFET20を含む。整流ブリッジ回路90は、2つの入力端子IN1及びIN2並びに2つの出力端子OUT1及びOUT2を有し、これらの端子間に2つのNMOSFET10及び2つのPMOSFET20がダイオードブリッジ接続される。2つのNMOSFET10は、それぞれ、ソース端子14aを入力端子IN1及びIN2を介して交流信号発生源80に接続し、それぞれのドレイン端子15aを出力端子OUT2を介して容量素子Cに接続する。また、2つのNMOSFET10は、分離端子12a(すなわち、n型分離領域12)をグランドにそれぞれ接続する。なお、分離端子12aを出力端子OUT1に接続してもよい。2つのPMOSFET20は、それぞれ、ソース端子24aを入力端子IN1及びIN2を介して交流信号発生源80に接続し、それぞれのドレイン端子25aを出力端子OUT1を介して容量素子Cに接続する。
 容量素子Cは、環境エネルギーを蓄える素子であり、整流ブリッジ回路90を構成する少なくとも1つのMOSFETのソース端子及びドレイン端子の他方に接続される(図7ではドレイン端子に接続されている)。本実施形態では、容量素子Cは、一例として、整流ブリッジ回路90の出力端子OUT1及びOUT2の間、すなわち2つのNMOSFET10のドレイン端子15a及び2つのPMOSFET20のドレイン端子25aの間に接続される。なお、容量素子Cに代えて、二次電池など他の蓄電素子を用いてもよい。
 なお、整流ブリッジ回路90(を構成する少なくとも1つのMOSFET)及び容量素子Cの少なくとも一方は、エナジーハーベストIC(不図示)に集積化してもよい。
 図8A及び図8Bは、本実施形態に係る整流装置100の動作原理を示す。図8Aに示すように、交流信号発生源80より入力端子IN1に正電荷(+)及び入力端子IN2に負電荷(-)の交流信号が入力された場合、図面左上のPMOSFET20及び右下のNMOSFET10が導通することで、出力端子OUT1に正電荷及び出力端子OUT2に負電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、図面左上のPMOSFET20を介して容量素子Cに流れ込んで、容量素子Cに蓄電される。また、図8Bに示すように、交流信号発生源80より逆位相の交流信号、すなわち入力端子IN1に負電荷(-)及び入力端子IN2に正電荷(+)の交流信号が発生した場合、図面左下のPMOSFET20及び右上のNMOSFET10が導通することで、出力端子OUT1に正電荷及び出力端子OUT2に負電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、図面左下のPMOSFET20を介して容量素子Cに流れ込んで、蓄電される。
 このように、整流装置100により、交流信号発生源80から出力される交流信号が全波整流される。なお、整流装置100において、出力端子OUT2をグランドに接続することで出力端子OUT1に正電位を出力する全波整流が可能となり、出力端子OUT1をグランドに接続することで出力端子OUT2に負電位を出力する全波整流が可能となる。
 図9は、振動発電における交流信号、すなわち振動を電磁誘導により電力に変換する発電素子を交流信号発生源80としてこれから出力される交流信号を本実施形態に係る整流装置100に含まれる整流ブリッジ回路90により全波整流した場合の出力波形(実線)を示す。ただし、整流ブリッジ回路90の出力端子OUT1及びOUT2の間に容量素子Cを接続せず、空端子状態において両端子に加わる電位差を測定した。図中、比較のため、整流しなかった場合の出力波形、すなわち交流信号発生源80から出力される交流信号に等しい信号(破線)を示す。整流しなかった場合の出力波形(破線)は、時間に対して、正負の両振幅を繰り返して振動するのに対して、全波整流した場合の出力波形(実線)は正の振幅を繰り返して振動する。従って、整流ブリッジ回路90により交流信号が全波整流されていることが確認できる。
 図10は、上述の振動発電における交流信号を整流装置100により容量素子Cに蓄電した場合の蓄電量の変化を示す。ここで、整流ブリッジ回路90の2つの出力端子OUT1およびOUT2の間に100μFの容量素子Cを接続し、出力端子OUT2をグランドに接続した。図中、容量素子Cの蓄電量として、両端の電位差を示す。蓄電量は、整流装置100(整流ブリッジ回路90)により交流信号が整流されて出力される都度、容量素子Cに蓄電されることで、階段状に増加することがわかる。従って、本実施形態に係る整流装置100は、エネルギーハーベストの目的において、交流信号を整流して効率良く蓄電できることが確認できる。
 なお、整流装置100において、トリプルウェル構造を有するNMOSFET10を使用することで、例えば、出力端子OUT1をグランドに接続し、出力端子OUT2に負電位を出力する全波整流も可能となる。
 なお、整流装置100において、トリプルウェル構造を有するNMOSFET10を使用したが、これに限らず、例えば、出力端子OUT2をグランドに接続し、出力端子OUT1に正電圧を出力する全波整流の場合はトリプルウェル構造以外のNMOSFET10を使用してもよい。
 図11に、本実施形態に係る整流装置100による整流方法のフローを示す。
 ステップS1では、MOSFETをダイオード接続する。すなわち、図3に示すように、NMOSFET10のゲート端子16a、ドレイン端子15a、及びウェル端子13aを互いに接続して、ゲート16、ドレイン15、及びp型ウェル13をショートする。また、図4に示すように、PMOSFET20のゲート端子26a、ドレイン端子25a、及びウェル端子23aを互いに接続して、ゲート26、ドレイン25、及びn型ウェル23をショートする。これらのNMOSFET10及びPMOSFET20を含むMOSFETを使用して、図7に示す整流ブリッジ回路90を構成し、これを交流信号発生源80及び容量素子Cに接続して整流装置100を構成する。
 ステップS2では、交流信号発生源80によりMOSFETが弱反転領域を含む電圧領域で動作する交流信号を発生して、MOSFETのソース端子及びドレイン端子のいずれか一方(整流装置100ではMOSFETのソース端子)に供給する。
 ステップS3では、MOSFETにより交流信号を整流して得られる直流信号を、ソース端子及びドレイン端子の他方(整流装置100ではMOSFETのドレイン端子)から取得する。それにより、直流信号が容量素子Cに流れ込んで、蓄電される。
 なお、本実施形態に係る整流装置100は全波整流を採用したが、半波整流を採用してもよい。
 図12に、第1の変形例に係る整流装置110の回路構成を示す。整流装置110は、交流信号を半波整流して蓄電する装置であり、交流信号発生源80、整流ブリッジ回路91、及び容量素子Cを備える。ここで、交流信号発生源80及び容量素子Cは、先述の整流装置100におけるそれらと同様である。
 整流ブリッジ回路91は、各1つのNMOSFET10及びPMOSFET20を含んで構成される。整流ブリッジ回路91は、2つの入力端子IN1及びIN2並びに2つの出力端子OUT1及びOUT2を有する。NMOSFET10は、ソース端子14aを入力端子IN1を介して交流信号発生源80に接続し、ドレイン端子15aを出力端子OUT2を介して容量素子Cに接続する。また、NMOSFET10は、分離端子12a(n型分離領域12)をグランドに接続する。PMOSFET20は、ソース端子24aを入力端子IN1を介して交流信号発生源80に接続し、ドレイン端子25aを出力端子OUT1を介して容量素子Cに接続する。さらに、入力端子IN2及び出力端子OUT2はグランドに接続される。
 なお、整流ブリッジ回路91(を構成する少なくとも1つのMOSFET)及び容量素子Cの少なくとも一方は、エナジーハーベストIC(不図示)に集積化してよい。
 上述の構成の整流装置110において、交流信号発生源80より入力端子IN1に正電荷及び入力端子IN2に負電荷の交流信号が入力された場合、NMOSFET10が遮断し、PMOSFET20が導通することで、出力端子OUT1に正電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、PMOSFET20を介して容量素子Cに流れ込んで、容量素子Cに蓄電される。また、交流信号発生源80より逆位相の交流信号、すなわち入力端子IN1に負電荷及び入力端子IN2に正電荷の交流信号が入力された場合、NMOSFET10が導通し、PMOSFET20が遮断することで、入力端子IN1及びIN2が短絡し、交流信号は容量素子Cに流れ込むことなくループする。このように、整流装置110により、交流信号発生源80から出力される交流信号が半波整流される。
 なお、整流装置に含まれる整流ブリッジ回路は、NMOSFET10のみを用いて構成してもよい。
 図13に、第2の変形例に係る整流装置120の回路構成を示す。整流装置120は、交流信号を全波整流して蓄電する装置であり、交流信号発生源80、整流ブリッジ回路92、及び容量素子Cを備える。ここで、交流信号発生源80及び容量素子Cは、先述の整流装置100,110におけるそれらと同様である。
 整流ブリッジ回路92は、4つのNMOSFET10を含んで構成される。整流ブリッジ回路92は、2つの入力端子IN1及びIN2並びに2つの出力端子OUT1及びOUT2を有し、これらの端子間に4つのNMOSFET10がダイオードブリッジ接続される。図面左側の2つのNMOSFET10は、それぞれ、ドレイン端子15aを入力端子IN1及びIN2を介して交流信号発生源80に接続し、それぞれのソース端子14aを出力端子OUT1を介して容量素子Cに接続する。また、これらのNMOSFET10は、分離端子12a(すなわち、n型分離領域12)を出力端子OUT1に接続する。図面右側の2つのNMOSFET10は、それぞれ、ソース端子14aを入力端子IN1及びIN2を介して交流信号発生源80に接続し、それぞれのドレイン端子15aを出力端子OUT2を介して容量素子Cに接続する。また、図面右上及び右下のNMOSFET10は、分離端子12a(すなわち、n型分離領域12)をグランド又は出力端子OUT1(ここでは、一例として、グランドに接続)に接続する。
 なお、整流ブリッジ回路92(を構成する少なくとも1つのMOSFET)及び容量素子Cの少なくとも一方は、エナジーハーベストIC(不図示)に集積化してもよい。
 図14A及び図14Bは、本変形例に係る整流装置120の動作原理を示す。図14Aに示すように、交流信号発生源80より入力端子IN1に正電荷(+)及び入力端子IN2に負電荷(-)の交流信号が入力された場合、図面左上のNMOSFET10及び右下のNMOSFET10が導通することで、出力端子OUT1に正電荷及び出力端子OUT2に負電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、図面左上のNMOSFET10を介して容量素子Cに流れ込んで、容量素子Cに蓄電される。また、図14Bに示すように、交流信号発生源80より逆位相の交流信号、すなわち入力端子IN1に負電荷(-)及び入力端子IN2に正電荷(+)の交流信号が発生した場合、図面左下のNMOSFET10及び右上のNMOSFET10が導通することで、出力端子OUT1に正電荷及び出力端子OUT2に負電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、図面左下のNMOSFET10を介して容量素子Cに流れ込んで、蓄電される。
 このように、整流装置120により、交流信号発生源80から出力される交流信号が全波整流される。特に、整流装置120において、トリプルウェル構造を有するNMOSFET10を使用することで、出力端子OUT2をグランドに接続することで出力端子OUT1に正電位を出力する全波整流が可能となり、出力端子OUT1をグランドに接続することで出力端子OUT2に負電位を出力する全波整流が可能となる。
 本変形例に係る整流装置120においても、先述の整流装置100と同様に、エネルギーハーベストの目的において交流信号を整流して効率良く蓄電することができる。
 なお、本変形例に係る整流装置120は全波整流を採用したが、半波整流を採用してもよい。
 図15に、第3の変形例に係る整流装置130の回路構成を示す。整流装置130は、交流信号を半波整流して蓄電する装置であり、交流信号発生源80、整流ブリッジ回路93、及び容量素子Cを備える。ここで、交流信号発生源80及び容量素子Cは、先述の整流装置100~120におけるそれらと同様である。
 整流ブリッジ回路93は、2つのNMOSFET10を含んで構成される。整流ブリッジ回路93は、2つの入力端子IN1及びIN2並びに2つの出力端子OUT1及びOUT2を有する。図面左側のNMOSFET10は、ドレイン端子15aを入力端子IN1を介して交流信号発生源80に接続し、ソース端子14aを出力端子OUT1を介して容量素子Cに接続する。また、NMOSFET10は、分離端子12a(すなわち、n型分離領域12)を出力端子OUT1に接続する。図面右側のNMOSFET10は、ソース端子14aを入力端子IN1を介して交流信号発生源80に接続し、ドレイン端子15aを出力端子OUT2を介して容量素子Cに接続する。また、NMOSFET10は、分離端子12a(すなわち、n型分離領域12)をグランドに接続する。さらに、入力端子IN2及び出力端子OUT2はグランドに接続される。
 なお、整流ブリッジ回路93(を構成する少なくとも1つのMOSFET)及び容量素子Cの少なくとも一方は、エナジーハーベストIC(不図示)に集積化してよい。
 上述の構成の整流装置130において、交流信号発生源80より入力端子IN1に正電荷及び入力端子IN2に負電荷の交流信号が入力された場合、図面右側のNMOSFET10が遮断し、左側のNMOSFET10が導通することで、出力端子OUT1に正電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、左側のNMOSFET10を介して容量素子Cに流れ込んで、容量素子Cに蓄電される。また、交流信号発生源80より逆位相の交流信号、すなわち入力端子IN1に負電荷及び入力端子IN2に正電荷の交流信号が入力された場合、図面右側のNMOSFET10が導通し、左側のNMOSFET10が遮断することで、入力端子IN1及びIN2が短絡し、交流信号は容量素子Cに流れ込むことなくループする。このように、整流装置130により、交流信号発生源80から出力される交流信号が半波整流される。
 なお、整流装置に含まれる整流ブリッジ回路は、PMOSFET20のみを用いて構成してもよい。
 図16に、第4の変形例に係る整流装置140の回路構成を示す。整流装置140は、交流信号を全波整流して蓄電する装置であり、交流信号発生源80、整流ブリッジ回路94、及び容量素子Cを備える。ここで、交流信号発生源80及び容量素子Cは、先述の整流装置100~130におけるそれらと同様である。
 整流ブリッジ回路94は、4つのPMOSFET20を含んで構成される。整流ブリッジ回路94は、2つの入力端子IN1及びIN2並びに2つの出力端子OUT1及びOUT2を有し、これらの端子間に4つのPMOSFET20がダイオードブリッジ接続される。図面左側の2つのPMOSFET20は、それぞれ、ソース端子24aを入力端子IN1及びIN2を介して交流信号発生源80に接続し、それぞれのドレイン端子25aを出力端子OUT1を介して容量素子Cに接続する。図面右側の2つのPMOSFET20は、それぞれ、ドレイン端子25aを入力端子IN1及びIN2を介して交流信号発生源80に接続し、それぞれのソース端子24aを出力端子OUT2を介して容量素子Cに接続する。さらに、出力端子OUT2はグランドに接続される。
 なお、整流ブリッジ回路94(を構成する少なくとも1つのMOSFET)及び容量素子Cの少なくとも一方は、エナジーハーベストIC(不図示)に集積化してもよい。
 図17A及び図17Bは、本変形例に係る整流装置140の動作原理を示す。図17Aに示すように、交流信号発生源80より入力端子IN1に正電荷(+)及び入力端子IN2に負電荷(-)の交流信号が入力された場合、図面左上のPMOSFET20及び右下のPMOSFET20が導通することで、出力端子OUT1に正電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、図面左上のPMOSFET20を介して容量素子Cに流れ込んで、容量素子Cに蓄電される。また、図17Bに示すように、交流信号発生源80より逆位相の交流信号、すなわち入力端子IN1に負電荷(-)及び入力端子IN2に正電荷(+)の交流信号が発生した場合、図面左下のPMOSFET20及び右上のPMOSFET20が導通することで、出力端子OUT1に正電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、図面左下のPMOSFET20を介して容量素子Cに流れ込んで、蓄電される。このように、整流装置140により、交流信号発生源80から出力される交流信号が全波整流される。
 なお、図面右側の2つのPMOSFET20について、p型半導体基板とn型ウェル23との間のPN接合に順方向の電位が印加されないよう出力端子OUT2をグランド電位にする必要があることから、整流装置140では正電位のみを出力する構成となる。PMOSFET20に代えて、n型半導体基板上にp型分離領域及びn型ウェルを積層して、分離領域により基板からウェルを分離するMOSFETを使用する、又はp型半導体基板上にn型領域、p型領域、及びn型ウェルを形成して、n型領域及びp型領域により基板からウェルを分離するMOSFETを使用することで、正電位及び負電位の両方を出力する整流ブリッジ回路を構成することができる。
 本変形例に係る整流装置140においても、先述の整流装置100と同様に、エネルギーハーベストの目的において交流信号を整流して効率良く蓄電することができる。
 なお、本変形例に係る整流装置140は全波整流を採用したが、半波整流を採用してもよい。
 図18に、第5の変形例に係る整流装置150の回路構成を示す。整流装置150は、交流信号を半波整流して蓄電する装置であり、交流信号発生源80、整流ブリッジ回路95、及び容量素子Cを備える。ここで、交流信号発生源80及び容量素子Cは、先述の整流装置100~140におけるそれらと同様である。
 整流ブリッジ回路95は、2つのPMOSFET20を含んで構成される。整流ブリッジ回路95は、2つの入力端子IN1及びIN2並びに2つの出力端子OUT1及びOUT2を有する。図面左側のPMOSFET20は、ソース端子24aを入力端子IN1を介して交流信号発生源80に接続し、ドレイン端子25aを出力端子OUT1を介して容量素子Cに接続する。図面右側のPMOSFET20は、ドレイン端子25aを入力端子IN1を介して交流信号発生源80に接続し、ソース端子24aを出力端子OUT2を介して容量素子Cに接続する。さらに、入力端子IN2及び出力端子OUT2はグランドに接続される。
 なお、整流ブリッジ回路95(を構成する少なくとも1つのMOSFET)及び容量素子Cの少なくとも一方は、エナジーハーベストIC(不図示)に集積化してもよい。
 上述の構成の整流装置150において、交流信号発生源80より入力端子IN1に正電荷及び入力端子IN2に負電荷の交流信号が入力された場合、図面右側のPMOSFET20が遮断し、左側のPMOSFET20が導通することで、出力端子OUT1に正電荷が入力される。それにより、交流信号発生源80から出力される交流電流は、左側のPMOSFET20を介して容量素子Cに流れ込んで、容量素子Cに蓄電される。また、交流信号発生源80より逆位相の交流信号、すなわち入力端子IN1に負電荷及び入力端子IN2に正電荷の交流信号が入力された場合、図面右側のPMOSFET20が導通し、左側のPMOSFET20が遮断することで、入力端子IN1及びIN2が短絡し、交流信号は容量素子Cに流れ込むことなくループする。このように、整流装置150により、交流信号発生源80から出力される交流信号が半波整流される。
 本実施形態に係る整流装置100及び変形例に係る整流装置110~150に含まれる整流ブリッジ回路90~95は、整流素子として、ゲート、ドレイン、及びウェルをショートすることで弱反転領域でも駆動するMOSFETを使用することにより、整流による損失が小さく且つリーク電流が小さく、微弱なエネルギーを収集するエネルギーハーベスティング技術において好適な高効率、低リーク電流、且つ高周波対応可能な整流装置を構成する。また、プレーナゲート型のMOSFETを使用することで、ディスクリート部品が不要となり、電源ICなどの他の集積回路との集積化が可能となる。
 以上、本発明を実施の形態を用いて説明したが、本発明の技術的範囲は上記実施の形態に記載の範囲には限定されない。上記実施の形態に、多様な変更または改良を加えることが可能であることが当業者に明らかである。その様な変更または改良を加えた形態も本発明の技術的範囲に含まれ得ることが、請求の範囲の記載から明らかである。
 請求の範囲、明細書、および図面中において示した装置、システム、プログラム、および方法における動作、手順、ステップ、および段階等の各処理の実行順序は、特段「より前に」、「先立って」等と明示しておらず、また、前の処理の出力を後の処理で用いるのでない限り、任意の順序で実現しうることに留意すべきである。請求の範囲、明細書、および図面中の動作フローに関して、便宜上「まず、」、「次に、」等を用いて説明したとしても、この順で実施することが必須であることを意味するものではない。
 10…NMOSFET、11…p型半導体基板、12…n型分離領域、12a…分離端子、13…p型ウェル、13a…ウェル端子、14…ソース、14a…ソース端子、15…ドレイン、15a…ドレイン端子、16…ゲート、16a…ゲート端子、17…絶縁膜、18…スペーサ、20…PMOSFET、21…p型半導体基板、23…n型ウェル、23a…ウェル端子、24…ソース、24a…ソース端子、25…ドレイン、25a…ドレイン端子、26…ゲート、26a…ゲート端子、27…絶縁膜、28…スペーサ、80…交流信号発生源、90~95…整流ブリッジ回路、100~150…整流装置、IN1,IN2…入力端子、OUT1,OUT2…出力端子。

Claims (12)

  1.  ゲート端子、ドレイン端子、及びウェル端子が互いに接続されたMOSFETが弱反転領域を含む電圧領域で動作する交流信号を、前記MOSFETのソース端子及び前記ドレイン端子のいずれか一方に供給する段階と、
     前記MOSFETにより前記交流信号を整流して得られる直流信号を、前記ソース端子及び前記ドレイン端子の他方から取得する段階と、
    を備える整流方法。
  2.  前記MOSFETの逆方向リーク電流は、1nA未満である、
    請求項1に記載の整流方法。
  3.  前記MOSFETは、エナジーハーベストICに集積化されている、
    請求項1又は2に記載の整流方法。
  4.  ゲート端子、ドレイン端子、及びウェル端子が互いに接続されている少なくとも1つのMOSFETと、
     前記少なくとも1つのMOSFETが弱反転領域を含む電圧領域で動作する交流信号を発生し、当該交流信号を前記MOSFETのソース端子及び前記ドレイン端子のいずれか一方に供給する交流信号発生源と、
     前記ソース端子及び前記ドレイン端子の他方に接続されている容量素子と、
    を備える整流装置。
  5.  前記少なくとも1つのMOSFETの逆方向リーク電流は、1nA未満である、
    請求項4に記載の整流装置。
  6.  前記少なくとも1つのMOSFETは、エナジーハーベストICに集積化されている、
    請求項4又は5に記載の整流装置。
  7.  前記容量素子は、前記エナジーハーベストICに集積化されている、
    請求項6に記載の整流装置。
  8.  前記少なくとも1つのMOSFETは、前記ウェル端子に接続するウェルが基板から分離されたMOSFETを含む、
    請求項4から7のいずれか一項に記載の整流装置。
  9.  前記少なくとも1つのMOSFETは、ダイオードブリッジ接続されている2つのNMOSFET及び2つのPMOSFETを含む、
    請求項4から8のいずれか一項に記載の整流装置。
  10.  前記少なくとも1つのMOSFETは、ダイオードブリッジ接続されている4つのNMOSFETを含む、
    請求項4から8のいずれか一項に記載の整流装置。
  11.  前記4つのNMOSFETの少なくとも1つは、前記ウェル端子に接続するウェルを基板から分離する分離領域を有し、
     前記分離領域は、前記容量素子の一端に接続されている、
    請求項10に記載の整流装置。
  12.  前記少なくとも1つのMOSFETは、ダイオードブリッジ接続されている4つのPMOSFETを含む、
    請求項4から8のいずれか一項に記載の整流装置。
PCT/JP2017/036394 2016-10-31 2017-10-05 整流方法及び整流装置 WO2018079227A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP17865178.2A EP3534521A4 (en) 2016-10-31 2017-10-05 EQUATION METHOD AND EQUALIZATION DEVICE
US16/395,223 US20190252998A1 (en) 2016-10-31 2019-04-25 Rectifying method and rectifying device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-213915 2016-10-31
JP2016213915A JP2018074817A (ja) 2016-10-31 2016-10-31 整流方法及び整流装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US16/395,223 Continuation US20190252998A1 (en) 2016-10-31 2019-04-25 Rectifying method and rectifying device

Publications (1)

Publication Number Publication Date
WO2018079227A1 true WO2018079227A1 (ja) 2018-05-03

Family

ID=62023472

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/036394 WO2018079227A1 (ja) 2016-10-31 2017-10-05 整流方法及び整流装置

Country Status (4)

Country Link
US (1) US20190252998A1 (ja)
EP (1) EP3534521A4 (ja)
JP (1) JP2018074817A (ja)
WO (1) WO2018079227A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10644601B2 (en) * 2018-06-22 2020-05-05 Taiwan Semiconductor Manufacturing Co., Ltd. Dead-time conduction loss reduction for buck power converters
JP7083999B2 (ja) 2019-06-24 2022-06-14 国立大学法人 東京大学 環境発電装置
US20230333176A1 (en) * 2022-04-13 2023-10-19 Dialog Semiconductor (Uk) Limited Method for Identifying a Leakage Current Path in a Circuit

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10210751A (ja) * 1997-01-22 1998-08-07 Hitachi Ltd 整流回路および半導体集積回路並びにicカード
JP2005159245A (ja) * 2003-11-28 2005-06-16 Seiko Epson Corp 半導体装置及びその製造方法
JP2006101671A (ja) * 2004-09-30 2006-04-13 Fujitsu Ltd 整流回路
JP2010172111A (ja) 2009-01-22 2010-08-05 Toppan Printing Co Ltd レギュレータ回路
JP2014027111A (ja) * 2012-07-26 2014-02-06 Fujitsu Semiconductor Ltd 半導体装置およびその駆動方法
JP2016127656A (ja) * 2014-12-26 2016-07-11 ムネカタ株式会社 環境発電素子で発生した電力を蓄電する蓄電装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5744994A (en) * 1996-05-15 1998-04-28 Siliconix Incorporated Three-terminal power mosfet switch for use as synchronous rectifier or voltage clamp
CA2894324C (en) * 2014-06-13 2022-12-06 Zohaib Hameed Rf-dc power converter

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10210751A (ja) * 1997-01-22 1998-08-07 Hitachi Ltd 整流回路および半導体集積回路並びにicカード
JP2005159245A (ja) * 2003-11-28 2005-06-16 Seiko Epson Corp 半導体装置及びその製造方法
JP2006101671A (ja) * 2004-09-30 2006-04-13 Fujitsu Ltd 整流回路
JP2010172111A (ja) 2009-01-22 2010-08-05 Toppan Printing Co Ltd レギュレータ回路
JP2014027111A (ja) * 2012-07-26 2014-02-06 Fujitsu Semiconductor Ltd 半導体装置およびその駆動方法
JP2016127656A (ja) * 2014-12-26 2016-07-11 ムネカタ株式会社 環境発電素子で発生した電力を蓄電する蓄電装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
MATSUI , HIROAKI : "C-12-9 A Rectifier with Body Bias Effects for Radio Wave Energy Harvesting", PROCEEDINGS OF THE SOCIETY CONFERENCE OF IEICE 2013, vol. 2, 3 September 2013 (2013-09-03), pages 69, XP009514876 *
See also references of EP3534521A4 *

Also Published As

Publication number Publication date
US20190252998A1 (en) 2019-08-15
JP2018074817A (ja) 2018-05-10
EP3534521A1 (en) 2019-09-04
EP3534521A4 (en) 2019-11-06

Similar Documents

Publication Publication Date Title
TWI354443B (en) Half-bridge llc resonant converter with self-drive
CN105814786B (zh) 整流装置、交流发电机以及电力转换装置
US9325250B2 (en) Method and system for polarity independent step-up converter capable of operating under ultra-low input voltage condition
WO2018079227A1 (ja) 整流方法及び整流装置
TWI472140B (zh) DC-DC converter
US11563337B2 (en) High efficiency wireless charging system and method
US10778218B2 (en) Transformer based gate drive circuit
US20140126260A1 (en) Low Drop Diode Equivalent Circuit
JP2016144258A (ja) 高周波絶縁ゲートドライバ回路、及びゲート回路駆動方法
US10938327B2 (en) Self-starting AC harvester
TWI543519B (zh) 橋式整流電路
Xu et al. A temperature and process compensated ultralow-voltage rectifier in standard threshold cmos for energy-harvesting applications
US9444354B2 (en) Voltage converter that steps up low starting voltages to higher voltages
JP6350009B2 (ja) 発振器および電源装置
JP2006101670A (ja) 整流回路
Rahimi et al. A vibration-based electromagnetic energy harvester system with highly efficient interface electronics
Hoque et al. A high voltage Dickson charge pump in SOI CMOS
JP2016059180A (ja) スイッチング電源
KR101439039B1 (ko) 초고주파 rf 정류기 및 정류방법
Rodriguez et al. A simple passive 390 mV ac/dc rectifier for energy harvesting applications
TWI543513B (zh) 諧振轉換器
US9577624B2 (en) Signal conversion circuit and power supply apparatus
Xu et al. A new class of integrated CMOS rectifiers with improved PVT-compensated efficiency
Tayyab et al. A Self‐Biased Active Voltage Doubler for Energy Harvesting Systems
US11342854B1 (en) Voltage step-up converter circuits for low input voltages

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17865178

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2017865178

Country of ref document: EP

Effective date: 20190531