WO2017094681A1 - 給電制御装置 - Google Patents

給電制御装置 Download PDF

Info

Publication number
WO2017094681A1
WO2017094681A1 PCT/JP2016/085225 JP2016085225W WO2017094681A1 WO 2017094681 A1 WO2017094681 A1 WO 2017094681A1 JP 2016085225 W JP2016085225 W JP 2016085225W WO 2017094681 A1 WO2017094681 A1 WO 2017094681A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
input
circuit
semiconductor switch
level voltage
Prior art date
Application number
PCT/JP2016/085225
Other languages
English (en)
French (fr)
Inventor
佑樹 杉沢
峻一 澤野
康太 小田
佳祐 眞瀬
Original Assignee
株式会社オートネットワーク技術研究所
住友電装株式会社
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社オートネットワーク技術研究所, 住友電装株式会社, 住友電気工業株式会社 filed Critical 株式会社オートネットワーク技術研究所
Priority to EP16870618.2A priority Critical patent/EP3386063B1/en
Priority to US15/776,559 priority patent/US10547194B2/en
Priority to CN201680067675.5A priority patent/CN108292851B/zh
Publication of WO2017094681A1 publication Critical patent/WO2017094681A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/007Regulation of charging or discharging current or voltage
    • H02J7/00712Regulation of charging or discharging current or voltage the cycle being controlled or terminated in response to electric parameters
    • H02J7/007182Regulation of charging or discharging current or voltage the cycle being controlled or terminated in response to electric parameters in response to battery voltage
    • H02J7/007184Regulation of charging or discharging current or voltage the cycle being controlled or terminated in response to electric parameters in response to battery voltage in response to battery voltage gradient
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60RVEHICLES, VEHICLE FITTINGS, OR VEHICLE PARTS, NOT OTHERWISE PROVIDED FOR
    • B60R16/00Electric or fluid circuits specially adapted for vehicles and not otherwise provided for; Arrangement of elements of electric or fluid circuits specially adapted for vehicles and not otherwise provided for
    • B60R16/02Electric or fluid circuits specially adapted for vehicles and not otherwise provided for; Arrangement of elements of electric or fluid circuits specially adapted for vehicles and not otherwise provided for electric constitutive elements
    • B60R16/03Electric or fluid circuits specially adapted for vehicles and not otherwise provided for; Arrangement of elements of electric or fluid circuits specially adapted for vehicles and not otherwise provided for electric constitutive elements for supply of electrical power to vehicle subsystems or for
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0068Battery or charger load switching, e.g. concurrent charging and load supply

Definitions

  • the present invention relates to a power feeding control device that controls power feeding through a current path by switching a switch provided in the current path to ON or OFF.
  • the vehicle is equipped with a power supply control device (for example, see Patent Document 1) that controls power supply from the battery to the load.
  • the power supply control device described in Patent Document 1 includes an N-channel FET (Field-Effect-Transistor) that functions as a semiconductor switch, and this FET is provided in a current path from the positive electrode of the battery to one end of the load. By switching the FET on or off, power feeding through the current path is controlled.
  • the positive electrode of the battery and one end of the load are connected to the drain and source of the FET, respectively, and the negative electrode of the battery and the other end of the load are grounded.
  • the power supply control device described in Patent Document 1 further includes a capacitor provided between the drain and gate of the FET, that is, a so-called charging circuit that charges an input capacitance.
  • the charging circuit charges the capacitor by supplying current from the gate side to the capacitor.
  • the gate voltage becomes equal to or higher than the predetermined voltage, and the FET is turned on.
  • the charging circuit outputs a voltage higher than the input voltage input from the battery to the drain of the FET to the gate of the FET to charge the capacitor.
  • the present invention has been made in view of such circumstances, and an object of the present invention is to provide a power supply control device capable of preventing sudden interruption of power supply through a current path due to a decrease in input voltage. It is in.
  • the power supply control device is provided in the current path, and is switched on when the voltage at the control end becomes equal to or higher than a predetermined voltage, and when the voltage at the control end becomes less than the predetermined voltage.
  • a power supply control device comprising a semiconductor switch that is switched off and controlling power feeding through the current path by switching the semiconductor switch on and off, a capacitor having one end connected to the control terminal, and charging the capacitor A charging circuit, a diode that prevents current from flowing from the capacitor to the charging circuit, an input voltage detecting unit that detects an input voltage that is input to an input terminal of the current in the semiconductor switch, and the semiconductor switch An input unit to which a switching signal instructing switching to ON or OFF is input, and a switching signal input to the input unit is used to turn on the semiconductor switch.
  • a drive unit that drives the charging circuit when the voltage detected by the input voltage detection unit is greater than or equal to an input voltage threshold when the replacement is instructed, and the driving unit drives the charging circuit During the operation, even if the voltage detected by the input voltage detection unit becomes less than the input voltage threshold, the driving of the charging circuit is maintained.
  • the input switching signal instructs to switch on the semiconductor switch provided in the current path
  • the input voltage input to the current input terminal of the semiconductor switch is input.
  • the charging circuit is driven.
  • the charging circuit charges a capacitor, for example, an input capacitor, whose one end is connected to the control end of the semiconductor switch via a diode. As a result, the voltage at the control end becomes equal to or higher than the predetermined voltage, and the semiconductor switch is turned on.
  • the power supply control device discharges the power stored in the capacitor, and a both-end voltage detection unit that detects a voltage between the input terminal of the semiconductor switch and an output terminal of a current in the semiconductor switch.
  • a discharge circuit and when the driving unit is driving the charging circuit, the voltage detected by the input voltage detection unit is less than the input voltage threshold value, and the both-end voltage detection unit detects When the voltage becomes equal to or higher than the voltage threshold across the both ends, the operation of the charging circuit is stopped and the discharging circuit is driven.
  • the input voltage input to the input terminal of the semiconductor switch is less than the input voltage threshold value, and the voltage between the input terminal and the output terminal of the semiconductor switch is
  • the voltage threshold is exceeded, the operation of the charging circuit is stopped, the discharging circuit is driven, and the semiconductor switch is turned off. Therefore, even when the input voltage is lowered, when the output terminal of the semiconductor switch is grounded, the voltage between the input terminal and the output terminal of the semiconductor switch is maintained at the voltage threshold value across the both ends. The switch is switched off. This prevents overcurrent from flowing through the semiconductor switch due to grounding of the output end of the semiconductor switch.
  • the power supply control device discharges the power stored in the capacitor, and a both-end voltage detection unit that detects a voltage between the input terminal of the semiconductor switch and an output terminal of a current in the semiconductor switch.
  • a discharge circuit and when the driving unit is driving the charging circuit, when the voltage detected by the both-end voltage detection unit is equal to or higher than a both-end voltage threshold value for a predetermined time or longer, the charging unit The operation of the circuit is stopped, and the discharge circuit is driven.
  • the charging circuit when the charging circuit is driven, when the voltage between the input terminal and the output terminal of the semiconductor switch is equal to or higher than the voltage threshold across both ends, in other words, the charging circuit is driven. Nevertheless, when the semiconductor switch is not switched on, the operation of the charging circuit is stopped, the discharge circuit is driven, and the semiconductor switch is switched off. When the semiconductor switch cannot be turned on due to a failure, power supply through the current path is stopped to prevent wasteful power consumption.
  • the power supply control device includes: an output circuit that outputs a voltage corresponding to a current flowing through the current path within a predetermined range; and the driving unit that stops the operation of the charging circuit and drives the discharging circuit. And an adjusting unit that adjusts a voltage at a voltage output terminal from which the output circuit outputs a voltage to a voltage outside the predetermined range.
  • the output circuit outputs a voltage corresponding to the current flowing through the current path within a predetermined range.
  • the voltage output from the output circuit is used, for example, to calculate the temperature of the electric wires that constitute the current path. Since the predetermined condition is satisfied when the charging circuit is driven, the voltage at the voltage output terminal of the output circuit is adjusted to a voltage outside the predetermined range when the semiconductor switch is turned off. As a result, it is notified that power cannot be normally supplied via the current path.
  • FIG. 1 is a block diagram illustrating a configuration of a main part of a power supply system in a first embodiment. It is a block diagram which shows the principal part structure of an electric power feeding control apparatus. It is a circuit diagram of a control circuit. It is a chart for demonstrating operation
  • 6 is a block diagram illustrating a main configuration of a power supply control device according to Embodiment 2. FIG. It is a circuit diagram of a control circuit. It is a chart for demonstrating operation
  • FIG. 1 is a block diagram illustrating a main configuration of a power supply system 1 according to the first embodiment.
  • the power supply system 1 is suitably mounted on a vehicle and includes a battery 10, a power supply control device 11, a load 12, and a starter 13.
  • the positive electrode of the battery 10 is connected to one end of the power supply control device 11 and the starter 13.
  • the other end of the power supply control device 11 is connected to one end of the load 12.
  • the negative electrode of the battery 10 and the other ends of the load 12 and the starter 13 are grounded.
  • the battery 10 supplies power to the load 12 via the power supply control device 11 and also supplies power to the starter 13.
  • the load 12 is an electric device mounted on the vehicle.
  • the load 12 operates when power is supplied from the battery 10 to the load 12, and the load 12 stops operating when power supply from the battery 10 to the load 12 is interrupted.
  • the starter 13 is a motor for operating an engine (not shown), and operates using electric power supplied from the battery 10.
  • the power supply control device 11 receives an operation signal for instructing the operation of the load 12 and a stop signal for instructing the operation of the load 12 to stop.
  • the power supply control device 11 controls power supply to the load 12 based on the input signal.
  • FIG. 2 is a block diagram showing a main configuration of the power supply control device 11.
  • the power supply control device 11 includes a semiconductor switch 20, an input voltage detection unit 21, a charging circuit 22, a discharging circuit 23, an output circuit 24, a control circuit 25, a microcomputer (hereinafter referred to as a microcomputer) 26, a capacitor Cs, and diodes D1 and D2.
  • a microcomputer hereinafter referred to as a microcomputer
  • the semiconductor switch 20 is an N channel type FET.
  • the capacitor Cs is an input capacitance that is formed as the semiconductor switch 20 is manufactured.
  • the drain of the semiconductor switch 20 is connected to the positive electrode of the battery 10, and the source of the semiconductor switch 20 is connected to one end of the load 12.
  • a capacitor Cs is connected between the drain and gate of the semiconductor switch 20.
  • the drain of the semiconductor switch 20 is further connected to an input voltage detection unit 21, a charging circuit 22 and an output circuit 24.
  • the input voltage detector 21, the charging circuit 22 and the output circuit 24 are grounded and connected to the control circuit 25 separately.
  • the output circuit 24 is also connected to the source of the semiconductor switch 20 and the microcomputer 26.
  • the gate of the semiconductor switch 20 is connected to the cathode of the diode D1 and the anode of the diode D2 in addition to the capacitor Cs.
  • the anode of the diode D1 is connected to the charging circuit 22.
  • the cathode of the diode D2 is connected to the discharge circuit 23.
  • the discharge circuit 23 is grounded and is also connected to the control circuit 25.
  • the control circuit 25 is further connected to the microcomputer 26.
  • a high level voltage or a low level voltage is input to the charging circuit 22 from the control circuit 25.
  • the charging circuit 22 outputs a voltage higher than the input voltage input from the battery 10 to the drain of the semiconductor switch 20 to the capacitor Cs via the diode D1. .
  • a current is supplied from the gate side of the semiconductor switch 20 to the capacitor Cs, and the capacitor Cs is charged.
  • the diode D1 prevents current from flowing from the capacitor Cs to the charging circuit 22.
  • the semiconductor switch 20 When the gate voltage of the semiconductor switch 20 with respect to the source potential of the semiconductor switch 20 becomes equal to or higher than a predetermined voltage, the semiconductor switch 20 is turned on, and a current flows between the drain and source of the semiconductor switch 20. It becomes possible. When the semiconductor switch 20 is on, the resistance value between the drain and the source of the semiconductor switch 20 is small.
  • the semiconductor switch 20 When the semiconductor switch 20 is on, current is input from the battery 10 to the drain of the semiconductor switch 20 and output from the source of the semiconductor switch 20 to the load 12. By supplying this current, power is supplied to the load 12.
  • the power supply control device 11 is provided with a current path from the battery 10 to the load 12, and the semiconductor switch 20 is provided in this current path.
  • the drain, source, and gate of the semiconductor switch 20 function as an input terminal, an output terminal, and a control terminal, respectively.
  • the charging circuit 22 When the semiconductor switch 20 is on, the drain and source voltages of the semiconductor switch 20 with respect to the ground potential are substantially the same.
  • the charging circuit 22 generates a constant voltage lower than the input voltage from the input voltage input from the battery 10 to the drain of the semiconductor switch 20, and uses the generated constant voltage to generate a voltage higher than the input voltage. Generate.
  • the charging circuit 22 stops its operation when a low level voltage is input from the control circuit 25.
  • a high level voltage or a low level voltage is also input to the discharge circuit 23 from the control circuit 25.
  • the discharge circuit 23 releases the electric power stored in the capacitor Cs.
  • the cathode of the diode D2 is grounded via a resistor (not shown) in the discharge circuit 23, and current flows from the capacitor Cs to the ground potential via the diode D2 and the resistor in the discharge circuit 23.
  • the voltage across the capacitor Cs that is, the source voltage of the semiconductor switch 20 with respect to the potential of the gate of the semiconductor switch 20 is lowered.
  • the semiconductor switch 20 when the gate voltage with respect to the source potential becomes less than a predetermined voltage, the semiconductor switch 20 is switched off, and no current flows between the drain and source of the semiconductor switch 20. At this time, the semiconductor switch 20 is off, and power supply from the battery 10 to the load 12 is interrupted.
  • the discharge circuit 23 stops its operation when a low level voltage is input from the control circuit 25. At this time, in the discharge circuit 23, the cathode of the diode D2 is open.
  • the power supply control device 11 controls power supply to the load 12 via the current path by switching the semiconductor switch 20 on and off.
  • the input voltage detector 21 detects an input voltage input from the battery 10 to the drain of the semiconductor switch 20.
  • the input voltage detector 21 outputs a high level voltage to the control circuit 25 when the detected input voltage is equal to or higher than a preset input voltage threshold.
  • the input voltage detector 21 outputs a low level voltage to the control circuit 25 when the detected input voltage is less than the input voltage threshold. While the starter 13 is operating, the input voltage drops to a voltage below the input voltage threshold. For this reason, the input voltage detector 21 outputs a low level voltage while the starter 13 is operating.
  • the output circuit 24 outputs a voltage proportional to the magnitude of the current flowing in the current path from the battery 10 to the load 12.
  • a control circuit 25 and a microcomputer 26 are connected to a voltage output terminal from which the output circuit 24 outputs a voltage.
  • the output circuit 24 supplies a voltage proportional to the magnitude of the current flowing in the current path to the control circuit 25 and the microcomputer 26. Output.
  • the voltage that the output circuit 24 outputs from the voltage output terminal to the control circuit 25 and the microcomputer 26 is represented by (the magnitude of the current flowing through the current path) ⁇ (predetermined number). Therefore, the voltage output from the output circuit 24 to the control circuit 25 and the microcomputer 26 is higher as the current flowing through the current path is larger.
  • the output circuit 24 generates a voltage to be output to the control circuit 25 and the microcomputer 26 from the input voltage from the battery 10 to the drain of the semiconductor switch 20.
  • the voltage output from the output circuit 24 to the control circuit 25 and the microcomputer 26 is a voltage within a predetermined range. In other words, an upper limit voltage is provided for the voltage output from the output circuit 24, and the output circuit 24 outputs a voltage equal to or lower than the upper limit voltage to the control circuit 25 and the microcomputer 26.
  • the microcomputer 26 receives an operation signal and a stop signal, and receives a voltage from the output circuit 24 and the control circuit 25.
  • the microcomputer 26 outputs a switching signal for instructing switching of the semiconductor switch 20 to ON or OFF based on the input signal and the voltage output from the output circuit 24.
  • the switching signal is composed of a high level voltage and a low level voltage. The high level voltage of the switching signal instructs the semiconductor switch 20 to be turned on, and the low level voltage of the switching signal instructs the semiconductor switch 20 to be turned off.
  • the microcomputer 26 calculates the wire temperature of a wire (not shown) that constitutes the current path from the battery 10 to the load 12 based on the voltage input from the output circuit 24.
  • a semiconductor switch 20 is provided in the middle of the electric wire.
  • the microcomputer 26 changes the voltage of the switching signal to the high level voltage when the calculated wire temperature is lower than the predetermined temperature and the operation signal is input.
  • the microcomputer 26 changes the voltage of the switching signal to a low level voltage when the calculated wire temperature is equal to or higher than the predetermined temperature or when a stop signal is input.
  • control circuit 25 Based on the voltage input from the input voltage detection unit 21, the voltage input from the output circuit 24, and the switching signal input from the microcomputer 26, the control circuit 25 sets the charge circuit 22 and the discharge circuit 23 to high. A level voltage or a low level voltage is output.
  • FIG. 3 is a circuit diagram of the control circuit 25.
  • the control circuit 25 includes an OR circuit 30, AND circuits 31 and 32, inverters 33 and 34, a latch unit 35, and a comparator 36.
  • Each of the OR circuit 30 and the AND circuits 31 and 32 has two input terminals and one output terminal.
  • the comparator 36 has a plus terminal, a minus terminal, and an output terminal.
  • One input terminal of the OR circuit 30 is connected to the input voltage detector 21.
  • Each of the output terminals of the microcomputer 26 and the OR circuit 30 is connected to two input terminals of the AND circuit 31.
  • the output terminal of the AND circuit 31 is connected to the other input terminal of the OR circuit 30 and one input terminal of the AND circuit 32.
  • the other input terminal of the AND circuit 32 is connected to the output terminal of the inverter 33.
  • An input terminal of the inverter 33 is connected to the latch unit 35.
  • the latch unit 35 is further connected to the output terminal of the comparator 36.
  • the plus terminal of the comparator 36 is connected to the voltage output terminal of the output circuit 24.
  • a reference voltage Vr is input to the negative terminal of the comparator 36.
  • the reference voltage Vr is a constant value.
  • the output terminal of the AND circuit 32 is connected to the charging circuit 22 and the input terminal of the inverter 34.
  • the output terminal of the inverter 34 is connected to the discharge circuit 23.
  • a high level voltage or a low level voltage is input to the input terminals of the OR circuit 30, the AND circuits 31, 32, and the inverters 33, 34.
  • a high level voltage or a low level voltage is output from the output terminals of the OR circuit 30, the AND circuits 31 and 32, the inverters 33 and 34, and the comparator 36.
  • the OR circuit 30 outputs a high level voltage from the output terminal when a high level voltage is input to one of the two input terminals, and a low level voltage is input to both of the two input terminals.
  • the low level voltage is output from the output terminal.
  • Each of the AND circuits 31 and 32 outputs a high level voltage from the output terminal when a high level voltage is input to both of the two input terminals, and the low level voltage is input to one of the two input terminals.
  • Each of the inverters 33 and 34 outputs a high level voltage from the output terminal when a low level voltage is input to the input terminal, and outputs a low level voltage from the output terminal when a high level voltage is input to the input terminal. Is output.
  • the comparator 36 outputs a low level voltage from the output terminal when the voltage input to the plus terminal from the output circuit 24 is less than the reference voltage Vr input to the minus terminal.
  • the comparator 36 outputs a high level voltage from the output terminal when the voltage input to the plus terminal from the output circuit 24 is equal to or higher than the reference voltage Vr input to the minus terminal.
  • the low level voltage or the high level voltage is input to the latch unit 35 from the comparator 36.
  • the latch unit 35 outputs the low level voltage to the input terminal of the inverter 33 while the comparator 36 outputs the low level voltage.
  • the latch unit 35 outputs the high level voltage to the input terminal of the inverter 33. Thereafter, the latch unit 35 continues to output the high level voltage to the input terminal of the inverter 33 regardless of the voltage input from the comparator 36.
  • a high level voltage or a low level voltage is input from the input voltage detection unit 21 and the AND circuit 31 to each of the two input terminals of the OR circuit 30.
  • a switching signal composed of a high level voltage and a low level voltage is input from the microcomputer 26 to one input terminal of the AND circuit 31.
  • the control circuit 25 functions as an input unit.
  • a high level voltage or a low level voltage is input from the OR circuit 30 to the other input terminal of the AND circuit 31.
  • a high level voltage or a low level voltage is input to the two input terminals of the AND circuit 32 from the AND circuit 31 and the inverter 33.
  • a high level voltage or a low level voltage is input from the AND circuit 32 to the charging circuit 22 and the input terminal of the inverter 34.
  • a high level voltage or a low level voltage is input to the discharge circuit 23 from the inverter 34.
  • FIG. 4 is a chart for explaining the operation of the control circuit 25. 4 shows the voltage indicated by the switching signal output from the microcomputer 26, the voltage output from the input voltage detector 21 and the comparator 36, and the output voltage output from the AND circuit 31. Further, FIG. 4 shows voltages input to the charging circuit 22 and the discharging circuit 23. In FIG. 4, the high level voltage is indicated by “H” and the low level voltage is indicated by “L”. In the following description of the operation of the control circuit 25, it is assumed that the latch unit 35 outputs a low level voltage.
  • each of the high level voltage and the low level voltage of the switching signal output from the microcomputer 26 instructs the semiconductor switch 20 to be switched on and off.
  • the fact that the input voltage detector 21 outputs a high level voltage indicates that the input voltage is equal to or higher than the input voltage threshold, and that the input voltage detector 21 outputs a low level voltage indicates that the input voltage is Indicates that it is less than the input voltage threshold.
  • the fact that the comparator 36 outputs a low level voltage indicates that the voltage output by the output circuit 24 is less than the reference voltage Vr, that is, the current flowing in the current path is less than the predetermined current.
  • the fact that the comparator 36 outputs a high level voltage indicates that the voltage output from the output circuit 24 is equal to or higher than the reference voltage Vr, that is, the current flowing through the current path is equal to or higher than a predetermined current.
  • the AND circuits 31 and 32 When the switching signal indicates a low level voltage, the AND circuits 31 and 32 output a low level voltage regardless of the voltage output from the input voltage detector 21 and the comparator 36 and the output voltage of the AND circuit 31, The inverter 34 outputs a high level voltage. Therefore, a low level voltage and a high level voltage are input to the charging circuit 22 and the discharging circuit 23, respectively. In this case, the charging circuit 22 stops operating, and the discharging circuit 23 releases the electric power stored in the capacitor Cs. Thereby, the semiconductor switch 20 is switched off.
  • the comparator 36 Even when the switching signal indicates a high level voltage, when the comparator 36 outputs a high level voltage, the AND voltage is output regardless of the voltage output by the input voltage detection unit 21 and the output voltage of the AND circuit 31.
  • the circuit 32 and the inverter 34 output a low level voltage and a high level voltage, respectively.
  • the comparator 36 When the comparator 36 outputs a high level voltage, the voltage output from the latch unit 35 to the inverter 33 is switched from the low level voltage to the high level. Thereafter, the latch unit 35 continues to output the high level voltage to the inverter 33 regardless of the voltage output from the comparator 36.
  • the semiconductor switch 20 is switched off. In this way, when the comparator 36 outputs a high level voltage, the semiconductor switch 20 is switched off, so that a current greater than a predetermined current does not flow in the current path, and an overcurrent is prevented from flowing in the current path.
  • the switching signal indicates a high level voltage
  • the AND circuit 31 is independent of the output voltage of the AND circuit 31.
  • 32 output a high level voltage
  • the inverter 34 outputs a low level voltage. Therefore, a high level voltage and a low level voltage are input to the charging circuit 22 and the discharging circuit 23, respectively.
  • the charging circuit 22 charges the capacitor Cs, and the discharging circuit 23 stops operating. Thereby, the semiconductor switch 20 is turned on.
  • the control circuit 25 also functions as a drive unit.
  • the AND circuit 31 When the switching signal indicates a high level voltage and each of the input voltage detector 21 and the comparator 36 outputs a low level voltage, the AND circuit 31 outputs a low level voltage, that is, a semiconductor switch When 20 is off, the OR circuit 30 outputs a low level voltage. As a result, the AND circuits 31 and 32 both output a low level voltage, and the inverter 34 outputs a high level voltage. As a result, a low level voltage and a high level voltage are input to the charging circuit 22 and the discharging circuit 23, respectively, and the semiconductor switch 20 is kept off.
  • FIG. 5 is a timing chart for explaining the operation of the power supply control device 11.
  • the current flowing in the current path is less than a predetermined current, and the comparator 36 and the latch unit 35 output a low level voltage.
  • the voltage at the source of the semiconductor switch 20 is referred to as a source voltage.
  • transitions of the voltage, input voltage, and source voltage indicated by the switching signal are indicated by bold lines, and transitions of the input voltage threshold Vith are indicated by thin lines.
  • the high level voltage is indicated by “H” and the low level voltage is indicated by “L”.
  • the control circuit 25 When the voltage indicated by the switching signal is switched from the low level voltage to the high level voltage, when the input voltage is equal to or higher than the input voltage threshold Vith, that is, when the input voltage detection unit 21 outputs the high level voltage, The control circuit 25 outputs a high level voltage and a low level voltage to the charging circuit 22 and the discharging circuit 23, respectively. As a result, the charging circuit 22 starts charging the capacitor Cs while the cathode of the diode D2 is opened in the discharging circuit 23. As the voltage across the capacitor Cs increases, the resistance value between the drain and source of the semiconductor switch 20 decreases, and the source voltage increases to the input voltage. In the semiconductor switch 20, when the gate voltage with respect to the source potential becomes a predetermined voltage or more, the semiconductor switch 20 is turned on, and the source voltage substantially coincides with the input voltage.
  • the input voltage drops to a voltage lower than the input voltage threshold Vith, and the input voltage detector 21 outputs a low level voltage.
  • the AND circuit 31 outputs a high level voltage and the control circuit 25 drives the charging circuit 22, the voltage output from the input voltage detection unit 21 is changed from the high level voltage to the low level. Even when the voltage is switched, the AND circuit 31 continues to output a high level voltage. For this reason, the control circuit 25 maintains the drive of the charging circuit 22 while the starter 13 is operating.
  • the semiconductor switch 20 is not switched off due to a decrease in the input voltage, and sudden interruption of the power supply to the load 12 via the current path is prevented.
  • the charging circuit 22 generates a constant voltage from the input voltage, and generates a voltage higher than the input voltage using the generated constant voltage.
  • the input voltage decreases to a voltage lower than the input voltage threshold, a constant voltage is not generated from the input voltage, and the voltage output from the charging circuit 22 to the capacitor may decrease.
  • the input voltage returns to a voltage equal to or higher than the input voltage threshold while the semiconductor switch 20 remains on, and the source voltage also rises.
  • FIG. 6 is a timing chart for explaining another operation of the power supply control device 11. Also here, it is assumed that the comparator 36 and the latch unit 35 output a low level voltage. Also in FIG. 6, transitions of the voltage, input voltage, and source voltage indicated by the switching signal are indicated by bold lines, and transitions of the input voltage threshold Vith are indicated by thin lines. Similarly to FIG. 5, the high level voltage is indicated by “H” and the low level voltage is indicated by “L”. When the voltage indicated by the switching signal is switched from the low level voltage to the high level voltage when the starter 13 is operated and the input voltage is less than the input voltage threshold Vith, the output voltage of the AND circuit 31 is the low level voltage. .
  • control circuit 25 maintains the voltage output to the charging circuit 22 and the discharging circuit 23 at the low level voltage and the high level voltage, respectively.
  • the capacitor Cs is not charged and the semiconductor switch 20 is kept off.
  • the source voltage is also maintained at zero V.
  • the starter 13 stops operating and the input voltage becomes equal to or higher than the input voltage threshold Vith, the voltage output from the input voltage detection unit 21 is switched from the low level voltage to the high level voltage, so that the control circuit 25 charges.
  • a high level voltage and a low level voltage are output to the circuit 22 and the discharge circuit 23, respectively.
  • the charging circuit 22 starts charging the capacitor Cs, the source voltage rises to the input voltage, and the semiconductor switch 20 is switched on.
  • FIG. 7 is a block diagram illustrating a main configuration of the power supply control device 11 according to the second embodiment.
  • the configuration of the power supply control device 11 is different.
  • the differences between the second embodiment and the first embodiment will be described. Since the configuration other than the configuration described later is the same as that in the first embodiment, the same reference numerals as those in the first embodiment are given to the components common to the first embodiment, and the description thereof is omitted. To do.
  • the power supply control device 11 includes a semiconductor switch 20, an input voltage detection unit 21, a charging circuit 22, a discharging circuit 23, an output circuit 24, a control circuit 25, a microcomputer 26, and a capacitor Cs. And diodes D1 and D2. These are connected in the same manner as in the first embodiment. Similarly to the first embodiment, the drain and source of the semiconductor switch 20 are also connected to the positive electrode of the battery 10 and one end of the load 12.
  • the power supply control device 11 further includes a both-end voltage detection unit 27.
  • the both-end voltage detection unit 27 is connected to the drain and source of the semiconductor switch 20 and the control circuit 25 separately.
  • the input voltage detector 21, the charging circuit 22, the discharge circuit 23, the output circuit 24, and the both-end voltage detector 27 are further grounded.
  • the both-end voltage detection unit 27 detects a voltage between the drain and the source of the semiconductor switch 20 (hereinafter referred to as a both-end voltage).
  • the both-end voltage detection unit 27 outputs a high-level voltage to the control circuit 25 when the detected both-end voltage is equal to or higher than a preset both-end voltage threshold.
  • the both-end voltage detection unit 27 outputs a low level voltage to the control circuit 25 when the detected both-end voltage is less than the both-end voltage threshold.
  • the drain and source voltages of the semiconductor switch 20 with respect to the ground potential are substantially the same.
  • the both-ends voltage is substantially zero V, and is less than a both-ends voltage threshold value.
  • the drain voltage of the semiconductor switch 20 is an input voltage input from the battery 10 to the drain, and the source voltage of the semiconductor switch 20 is zero V.
  • the both-end voltage substantially coincides with the input voltage and is equal to or higher than the both-end voltage threshold.
  • FIG. 8 is a circuit diagram of the control circuit 25.
  • the control circuit 25 according to the second embodiment includes an OR circuit 30, AND circuits 31, 32, inverters 33, 34, a latch unit 35, and a comparator 36.
  • the input voltage detection unit 21, the charging circuit 22, the discharging circuit 23, the microcomputer 26, the OR circuit 30, the AND circuits 31, 32, the inverters 33 and 34, and the latch unit 35 are connected in the same manner as in the first embodiment.
  • the plus terminal of the comparator 36 is connected to the voltage output terminal of the output circuit 24, and the reference voltage Vr is input to the minus terminal of the comparator 36.
  • the control circuit 25 in the second embodiment further includes an inverter 37, AND circuits 38 and 39, an OR circuit 40, a filter unit 41, a switch 42, and a resistor R1.
  • Each of the AND circuit 38 and the OR circuit 40 has three input terminals and one output terminal.
  • the AND circuit 39 has two input terminals and one output terminal.
  • the input terminal of the inverter 37 is connected to the input voltage detector 21.
  • the both-end voltage detector 27, the output terminal of the AND circuit 31, and the output terminal of the inverter 37 are connected to three input terminals of the AND circuit 38.
  • the both-end voltage detector 27 and the output terminal of the AND circuit 31 are connected to two input terminals of the AND circuit 39.
  • An output terminal of the AND circuit 39 is connected to the filter unit 41.
  • the output terminal of the comparator 36, the output terminal of the AND circuit 38, and the filter unit 41 are connected to three input terminals of the OR circuit 40.
  • the output terminal of the OR circuit 40 is connected to the latch unit 35.
  • a second constant voltage Va is applied to one end of the switch 42.
  • the other end of the switch 42 is connected to one end of the resistor R1, and the other end of the resistor R1 is grounded.
  • One end of the resistor R ⁇ b> 1 is further connected to the voltage output end of the output circuit 24.
  • a high level voltage or a low level voltage is input to the input terminals of the OR circuits 30, 40, the AND circuits 31, 32, 38, 39 and the inverters 33, 34, 37.
  • a high level voltage or a low level voltage is output from the output terminals of the OR circuits 30, 40, the AND circuits 31, 32, 38, 39, the inverters 33, 34, 37, and the comparator 36.
  • the AND circuit 38 outputs a high level voltage from the output terminal when a high level voltage is input to all three input terminals, and a low level voltage is input to at least one of the three input terminals. The low level voltage is output from the output terminal.
  • the inverter 37 operates in the same manner as the inverters 33 and 34.
  • the AND circuit 39 operates in the same manner as the AND circuits 31 and 32.
  • the OR circuit 40 outputs a high level voltage from the output terminal when a high level voltage is input to at least one of the three input terminals, and a low level voltage is input to all three input terminals. The low level voltage is output from the output terminal.
  • a high level voltage or a low level voltage is input from the input voltage detection unit 21 and the AND circuit 31 to each of the two input terminals of the OR circuit 30.
  • a switching signal is input from the microcomputer 26 to one input terminal of the AND circuit 31, and a high level voltage or a low level voltage is input from the OR circuit 30 to the other input terminal of the AND circuit 31.
  • a high level voltage or a low level voltage is input from the input voltage detector 21 to the input terminal of the inverter 37.
  • a high level voltage or a low level voltage is input to each of the three input terminals of the AND circuit 38 from the both-end voltage detector 27, the AND circuit 31, and the inverter 37.
  • a high level voltage or a low level voltage is input to the two input terminals of the AND circuit 39 from the both-end voltage detection unit 27 and the AND circuit 31.
  • a high level voltage or a low level voltage is input to the two input terminals of the OR circuit 40 from the comparator 36 and the AND circuit 38, respectively.
  • a high level voltage or a low level voltage is input from the AND circuit 39 to the filter unit 41.
  • the filter unit 41 outputs the high level voltage to the remaining one input terminal of the OR circuit 40, and the AND circuit 39 continues for a predetermined time.
  • the high level voltage is not output, the low level voltage is output to the remaining one input terminal of the OR circuit 40.
  • the filter unit 41 periodically detects the voltage output from the AND circuit 39.
  • the filter unit 41 outputs the high level voltage to the input terminal of the OR circuit 40 when the high level voltage is continuously detected a predetermined number of times, and when the high level voltage is not continuously detected the predetermined number of times, The low level voltage is output to the input terminal of the OR circuit 40.
  • a low level voltage or a high level voltage is input from the OR circuit 40 to the latch unit 35.
  • the latch unit 35 outputs the low level voltage to the input terminal of the inverter 33 while outputting the low level voltage from the OR circuit 40.
  • the latch unit 35 outputs the high level voltage to the input terminal of the inverter 33. Thereafter, the latch unit 35 continues to output the high level voltage to the input terminal of the inverter 33 regardless of the voltage input from the OR circuit 40.
  • a high level voltage or a low level voltage is input to the two input terminals of the AND circuit 32 from the AND circuit 31 and the inverter 33, respectively.
  • a high level voltage or a low level voltage is input from the AND circuit 32 to the charging circuit 22 and the input terminal of the inverter 34.
  • a high level voltage or a low level voltage is input to the discharge circuit 23 from the inverter 34.
  • the switch 42 is off while the latch unit 35 outputs a low level voltage.
  • a voltage within a predetermined range output from the output circuit 24 is input to the microcomputer 26 and the negative terminal of the comparator 36.
  • the switch 42 is turned on when the latch unit 35 outputs a high level voltage.
  • the second constant voltage Va exceeds the upper limit voltage of the voltage output from the output circuit 24. Therefore, when the switch 42 is on, the second constant voltage Va, which is a voltage outside the predetermined range described above, is input to the microcomputer 26 and the plus terminal of the comparator 36. Since the second constant voltage Va exceeds the reference voltage Vr, when the switch 42 is on, the comparator 36 outputs a high level voltage.
  • FIG. 9 is a chart for explaining the operation of the control circuit 25.
  • FIG. 9 shows the voltage indicated by the switching signal output from the microcomputer 26, the voltage output from the input voltage detection unit 21, the comparator 36, the both-end voltage detection unit 27 and the filter unit 41, and the output voltage of the AND circuit 31. Has been. Further, FIG. 9 shows voltages input to the latch unit 35, the charging circuit 22, and the discharging circuit 23. Also in FIG. 9, the high level voltage is indicated by “H” and the low level voltage is indicated by “L”. In the following description of the operation of the control circuit 25, it is assumed that the latch unit 35 outputs a low level voltage.
  • the AND circuit 31 is independent of the voltages output from the input voltage detection unit 21, the comparator 36, the both-end voltage detection unit 27, and the filter unit 41, and the output voltage of the AND circuit 31.
  • 32 output a low level voltage
  • the inverter 34 outputs a high level voltage.
  • the voltage input to the latch unit 35 depends on the voltage output from the input voltage detection unit 21, the both-end voltage detection unit 27, the comparator 36 and the filter unit 41, and the output voltage of the AND circuit 31.
  • the OR circuit 40 outputs a high level voltage, and the voltage input to the latch unit 35 is switched to the high level voltage. Accordingly, since the latch unit 35 outputs a high level voltage, the AND circuit 32 outputs a low level voltage, and the inverter 34 outputs a high level voltage. For this reason, the low level voltage and the high level voltage are input to the charging circuit 22 and the discharging circuit 23, respectively, and the semiconductor switch 20 is switched off. After the voltage output from the OR circuit 40 is switched to the high level voltage, the latch unit 35 continues to output the high level voltage regardless of the voltage input from the OR circuit 40. Therefore, the semiconductor switch 20 is turned off. Maintained.
  • the microcomputer 26 receives the second constant voltage Va and notifies the microcomputer 26 of the abnormality.
  • the microcomputer 26 stops the calculation of the wire temperature and notifies the user of an abnormality by lighting a lamp (not shown) or displaying a message on a display unit (not shown). To do.
  • the comparator 36 and the filter unit 41 When the voltage indicated by the switching signal, the voltage output from the input voltage detection unit 21, and the voltage output from the both-end voltage detection unit 27 are high level voltages, the comparator 36 and the filter unit 41 output low level voltages. In this case, regardless of the output voltage of the AND circuit 31, the AND circuit 32 outputs a high level voltage and the inverter 34 outputs a low level voltage. Therefore, a high level voltage and a low level voltage are input to the charging circuit 22 and the discharging circuit 23, respectively, and the semiconductor switch 20 is switched on. Since each of the input voltage detection unit 21 and the filter unit 41 outputs a high level voltage and a low level voltage, the voltage input to the latch unit 35 is a low level voltage, and the latch unit 35 outputs a low level voltage. to continue.
  • the latch unit 35 After the voltage output from the OR circuit 40 is switched to the high level voltage, the latch unit 35 continues to output the high level voltage regardless of the voltage input from the OR circuit 40. Therefore, the semiconductor switch 20 is turned off. Maintained. As described above, when the latch unit 35 outputs a high level voltage, the switch 42 is turned on, the second constant voltage Va is input to the microcomputer 26, and an abnormality is notified to the microcomputer 26.
  • the AND circuit 31 When the voltage indicated by the switching signal and the voltage output from the input voltage detection unit 21 are high level voltages and the voltages output from the both-end voltage detection unit 27 and the comparator 36 are low level voltages, the AND circuit 31 Regardless of the output voltage, the filter unit 41 outputs a low level voltage, and the latch unit 35 receives the low level voltage. Since each of the AND circuit 31 and the latch unit 35 outputs a high level voltage and a low level voltage, each of the AND circuit 32 and the inverter 34 outputs a high level voltage and a low level voltage. Therefore, a high level voltage and a low level voltage are input to the charging circuit 22 and the discharging circuit 23, respectively, and the semiconductor switch 20 is turned on.
  • the state shown here is a state where the input voltage is less than the input voltage threshold and the voltage across the semiconductor switch 20 is greater than or equal to the voltage threshold across the semiconductor switch 20 even though the semiconductor switch 20 is on.
  • the output circuit 24 generates a voltage to be output to the control circuit 25 and the microcomputer 26 from the input voltage. For this reason, the output circuit 24 cannot generate a voltage exceeding the input voltage. Therefore, when the input voltage is less than the input voltage threshold, there is a possibility that the output circuit 24 outputs a voltage less than the reference voltage Vr even though a current greater than or equal to a predetermined current flows in the current path.
  • the source of the semiconductor switch 20 may be grounded. Switch off.
  • the switch 42 is turned on, the second constant voltage Va is input to the microcomputer 26, and an abnormality is notified to the microcomputer 26.
  • the filter unit 41 When the both-end voltage detection unit 27 and the comparator 36 output a low level voltage, the filter unit 41 outputs a low level voltage, and the latch unit 35 receives the low level voltage. Accordingly, when the both-end voltage detection unit 27 and the comparator 36 output a low level voltage, the latch unit 35 continues to output the low level voltage unless the voltage is switched to the high level voltage.
  • the output voltage of the AND circuit 31 is a high level voltage, and the both-end voltage
  • the AND circuit 32 and the inverter 34 output a high level voltage and a low level voltage.
  • the AND circuit 31 When the switching signal indicates a high level voltage and each of the input voltage detector 21 and the comparator 36 outputs a low level voltage, the AND circuit 31 outputs a low level voltage, that is, a semiconductor switch When 20 is off, the OR circuit 30 outputs a low level voltage. As a result, the AND circuits 31 and 32 both output a low level voltage, and the inverter 34 outputs a high level voltage. As a result, a low level voltage and a high level voltage are input to the charging circuit 22 and the discharging circuit 23, respectively, and the semiconductor switch 20 is kept off.
  • the starter 13 operates in a state where the semiconductor switch 20 is on and the input voltage becomes less than the input voltage threshold. Even if the voltage drops, the semiconductor switch 20 is kept on. In other words, even when the state is changed from the fifth state from the top in FIG. 9 to the seventh state from the top in FIG. 9 by the operation of the starter 13, the semiconductor switch 20 is kept on. Further, when the voltage indicated by the switching signal is switched from the low level voltage to the high level voltage in a state where the input voltage is less than the input voltage threshold, the output voltage of the AND circuit 31 is the low level voltage. Is kept off without switching from off to on.
  • FIG. 10 is a timing chart for explaining the operation of the power supply control device 11.
  • the comparator 36 and the latch unit 35 output a low level voltage, and the battery 10 is deteriorated.
  • the resistance value of the internal resistance of the battery 10 increases, and the width of the voltage drop at the internal resistance is large.
  • the starter 13 does not operate.
  • transitions of the switching signal, the input voltage, the source voltage, the voltage output by the both-end voltage detection unit 27, and the voltage output by the latch unit 35 are indicated by bold lines.
  • the transitions of the input voltage threshold Vith and the source voltage threshold Vsth are indicated by thin lines.
  • the source voltage threshold Vsth is a threshold for determining whether or not the both-end voltage is equal to or higher than the both-end voltage threshold. When the source voltage exceeds the source voltage threshold Vsth, the both-ends voltage is less than the both-ends voltage threshold, and when the source voltage is less than or equal to the source voltage threshold Vsth, the both-ends voltage is greater than or equal to the both-ends voltage threshold.
  • the source voltage threshold Vsth is lower than the input voltage by a preset reference voltage, for example, 1V. In FIG. 10, as in FIG. 9, the high level voltage is indicated by “H” and the low level voltage is indicated by “L”.
  • the semiconductor switch 20 When the switching signal indicates a low level voltage, the semiconductor switch 20 is off. Since the starter 13 is not operating, the input voltage is equal to or higher than the input voltage threshold Vith, and the source voltage is zero V. For this reason, the source voltage is equal to or lower than the source voltage threshold Vsth, and the both-end voltage detection unit 27 outputs a high level voltage.
  • the both-end voltage detection unit 27 When the voltage indicated by the switching signal is switched from the low level voltage to the high level voltage, the both-end voltage detection unit 27 outputs the high level voltage, but the input voltage detection unit 21 outputs the high level voltage, In addition, the time during which the high level voltage is continuously input to the filter unit 41 is less than the predetermined time. For this reason, in order to switch on the semiconductor switch 20, the charging circuit 22 starts charging the capacitor Cs while the discharge circuit 23 stops operating.
  • the resistance value between the drain and source of the semiconductor switch 20 decreases and current flows from the battery 10 to the load 12 via the semiconductor switch 20.
  • the source voltage increases.
  • the width of the voltage drop in the internal resistance of the battery 10 increases and the input voltage also decreases.
  • the resistance value of the internal resistance is large, the input voltage is greatly reduced.
  • the source voltage is less than the source voltage threshold Vsth when the input voltage becomes less than the input voltage threshold Vith, and the both-end voltage detector 27 outputs a high level voltage. Yes.
  • the latch unit 35 outputs a high level voltage.
  • the charging circuit 22 stops its operation, and the discharging circuit 23 releases the electric power stored in the capacitor Cs, so that the semiconductor switch 20 is switched off.
  • the resistance value between the drain and source of the semiconductor switch 20 increases, and the current flowing from the battery 10 to the load 12 decreases.
  • the input voltage increases and the source voltage decreases.
  • the semiconductor switch 20 is switched off, the input voltage returns to a voltage equal to or higher than the input voltage threshold Vith. However, since the latch unit 35 continues to output the high level voltage, the semiconductor switch 20 is kept off. .
  • the voltage output by the filter unit 41 when the predetermined time has elapsed after the voltage indicated by the switching signal is switched from the low level voltage to the high level voltage is also switched from the low level voltage to the high level voltage. Further, not only when the internal resistance of the battery 10 is increased, but also when the resistance value of the electric wire between the positive electrode of the battery 10 and the drain of the semiconductor switch 20 is increased, when the source of the semiconductor switch 20 is grounded, The input voltage and the source voltage change similarly, and the semiconductor switch 20 is switched off.
  • the predetermined time related to the operation of the filter unit 41 is the time from when the charging circuit 22 starts to charge until the source voltage reaches the source voltage threshold Vsth in a state where the source of the semiconductor switch 20 is not grounded.
  • FIG. 11 is a timing chart for explaining another operation of the power supply control device 11. In the following description of the operation of the power supply control device 11, it is assumed that the comparator 36 and the latch unit 35 output a low level voltage, and the starter 13 does not operate.
  • transitions of the switching signal, the input voltage, the source voltage, the voltage output from the both-end voltage detection unit 27, and the voltage output from the latch unit 35 are indicated by bold lines. ing. The transitions of the input voltage threshold Vith and the source voltage threshold Vsth are indicated by thin lines. Further, as in FIG. 10, the high level voltage is indicated by “H”, and the low level voltage is indicated by “L”.
  • the semiconductor switch 20 When the switching signal indicates a low level voltage, the semiconductor switch 20 is off. Since the starter 13 is not operating, the input voltage is equal to or higher than the input voltage threshold Vith, and the source voltage is zero V. For this reason, the source voltage is equal to or lower than the source voltage threshold Vsth, and the both-end voltage detection unit 27 outputs a high level voltage. It is assumed that the latch unit 35 outputs a low level voltage.
  • the both-end voltage detection unit 27 When the voltage indicated by the switching signal is switched from the low level voltage to the high level voltage, the both-end voltage detection unit 27 outputs the high level voltage, but the input voltage detection unit 21 outputs the high level voltage, In addition, the time during which the high level voltage is continuously input to the filter unit 41 is less than the predetermined time. For this reason, in order to switch on the semiconductor switch 20, the charging circuit 22 starts charging the capacitor Cs while the discharge circuit 23 stops operating.
  • the source voltage is equal to the source voltage threshold Vsth.
  • the filter unit 41 outputs a high level voltage
  • the latch unit 35 outputs a high level voltage.
  • the charging circuit 22 stops its operation, and the discharging circuit 23 releases the electric power stored in the capacitor Cs, so that the semiconductor switch 20 is switched off.
  • the latch unit 35 continues to output the high level voltage regardless of the voltage input from the OR circuit 40 and turns off the semiconductor switch 20. maintain.
  • the semiconductor switch 20 is switched off, the source voltage returns to zero volts.
  • the control circuit 25 operates the charging circuit 22 when the voltage detection unit 27 outputs a high level voltage for a predetermined time or longer.
  • the discharge circuit 23 is driven by stopping. Therefore, when the semiconductor switch 20 cannot be turned on due to a failure, power supply from the battery 10 to the load 12 via the current path is stopped, and wasteful power consumption is prevented.
  • the microcomputer 26 stops calculating the wire temperature when the second constant voltage Va is input from the control circuit 25 to the microcomputer 26, wasteful power consumption is further prevented.
  • control circuit 25 stops the operation of the charging circuit 22 and drives the discharging circuit 23 by the latch unit 35 outputting a high level voltage
  • the output circuit 24 is turned on by switching the switch 42 on. Is adjusted to a voltage outside the predetermined range. As a result, it is possible to notify the microcomputer 26 that power cannot be normally supplied via the current path.
  • the control circuit 25 also functions as an adjustment unit.
  • the semiconductor switch 20 is not limited to an N-channel FET, and may be an NPN bipolar transistor.
  • the drain, source and gate of the semiconductor switch 20 correspond to the collector, emitter and base of the bipolar transistor.
  • the connection destination of the capacitor Cs is not limited between the drain and the gate of the semiconductor switch 20. Since the capacitor Cs may be a capacitor having one end connected to the gate, the capacitor Cs may be a capacitor connected between the gate and the source of the semiconductor switch 20, for example. If one end of the capacitor Cs is connected to the gate, the charging circuit 22 charges the capacitor Cs while the operation of the discharging circuit 23 is stopped, so that the semiconductor switch with reference to the source potential of the semiconductor switch 20 is used.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Abstract

給電制御装置(11)では、マイコン(26)から制御回路(25)に入力された切替え信号が、半導体スイッチ(20)のオンへの切替えを指示している場合において、半導体スイッチ(20)のドレインに入力される入力電圧が所定電圧以上であるとき、制御回路(25)は充電回路(22)を駆動する。充電回路(22)は、ダイオード(D1)を介して、キャパシタ(Cs)を充電する。これにより、半導体スイッチ(20)のソースの電位を基準としたゲートの電圧が所定電圧以上となり、半導体スイッチ(20)はオンに切替わる。制御回路(25)は、充電回路(22)を駆動している間に、入力電圧が所定電圧未満になった場合であっても充電回路(22)の駆動を維持する。

Description

給電制御装置
 本発明は、電流経路に設けられたスイッチをオン又はオフに切替えることによって該電流経路を介した給電を制御する給電制御装置に関する。
 車両には、バッテリから負荷への給電を制御する給電制御装置(例えば、特許文献1を参照)が搭載されている。特許文献1に記載の給電制御装置は、半導体スイッチとして機能するNチャネル型のFET(Field Effect Transistor)を備え、このFETはバッテリの正極から負荷の一端への電流経路に設けられている。このFETをオン又はオフに切替えることによって、電流経路を介した給電を制御する。バッテリの正極及び負荷の一端夫々はFETのドレイン及びソースに接続され、バッテリの負極と、負荷の他端とは接地されている。
 特許文献1に記載の給電制御装置は、FETのドレイン及びゲート間に設けられているキャパシタ、所謂、入力容量を充電する充電回路を更に備えている。FETをオンに切替える場合、充電回路は、キャパシタにゲート側から電流を供給することによって、このキャパシタを充電する。これにより、ゲートの電圧が所定電圧以上となり、FETはオンに切替わる。充電回路は、キャパシタを充電するため、バッテリからFETのドレインに入力される入力電圧よりも高い電圧をFETのゲートに出力し、キャパシタを充電する。
特許第5408352号公報
 特許文献1に記載されているような従来の給電制御装置の中には、バッテリからFETのドレインに入力されている入力電圧から、該入力電圧よりも低い一定電圧を生成し、生成した一定電圧を用いて、FETのゲートに出力すべき電圧を生成する給電制御装置がある。
 このような構成では、バッテリからFETのゲートに入力される入力電圧が大きく低下して一定電圧未満となった場合、充電回路は適切な電圧を生成することができず、FETは適切にオンに切替わらない。このため、入力電圧から一定電圧を生成する従来の給電制御装置では、入力電圧が特定の電圧よりも低い場合、キャパシタに蓄えている電力を放出し、FETをオフに切替える。
 しかしながら、このような従来の給電制御装置では、FETがオンであって負荷が作動している場合において、入力電圧が特定の電圧よりも低くなったとき、FETがオフに切替わる。このため、バッテリから負荷への電流経路を介した給電が突然に遮断され、負荷が動作を停止するという問題がある。
 本発明は斯かる事情に鑑みてなされたものであり、その目的とするところは、入力電圧の低下による電流経路を介した給電の突然の遮断を防止することができる給電制御装置を提供することにある。
 本発明に係る給電制御装置は、電流経路に設けられており、制御端の電圧が所定電圧以上となった場合にオンに切替わり、該制御端の電圧が前記所定電圧未満となった場合にオフに切替わる半導体スイッチを備え、該半導体スイッチのオン及びオフの切替えによって前記電流経路を介した給電を制御する給電制御装置において、前記制御端に一端が接続されるキャパシタと、該キャパシタを充電する充電回路と、該キャパシタから前記充電回路への電流の通流を防止するダイオードと、前記半導体スイッチにおける電流の入力端に入力される入力電圧を検出する入力電圧検出部と、該半導体スイッチのオン又はオフへの切替えを指示する切替え信号が入力される入力部と、該入力部に入力された切替え信号が前記半導体スイッチのオンへの切替えを指示している場合にて、前記入力電圧検出部が検出した電圧が入力電圧閾値以上であるとき、前記充電回路を駆動する駆動部とを備え、前記駆動部は、前記充電回路を駆動している間に、前記入力電圧検出部が検出した電圧が前記入力電圧閾値未満になった場合であっても、前記充電回路の駆動を維持することを特徴とする。
 本発明にあっては、入力された切替え信号が、電流経路に設けられた半導体スイッチのオンへの切替えを指示している場合において、半導体スイッチにおける電流の入力端に入力される入力電圧が入力電圧閾値以上であるとき、充電回路を駆動する。充電回路は、ダイオードを介して、半導体スイッチの制御端に一端が接続されるキャパシタ、例えば入力容量を充電する。これにより、制御端の電圧が所定電圧以上となり、半導体スイッチはオンに切替わる。
 充電回路を駆動している間に、入力電圧が入力電圧閾値未満になった場合であっても充電回路の駆動を維持する。入力電圧の低下によって充電回路がキャパシタに出力する電圧が低下した場合であっても、ダイオードが設けられているため、キャパシタは放電することはなく、制御端の電圧は維持される。このため、入力電圧の低下によって半導体スイッチがオフに切替わることはなく、電流経路を介した給電の突然の遮断が防止される。
 本発明に係る給電制御装置は、前記半導体スイッチの前記入力端と、該半導体スイッチにおける電流の出力端との間の電圧を検出する両端電圧検出部と、前記キャパシタが蓄えている電力を放出する放電回路とを備え、前記駆動部は、前記充電回路を駆動している場合にて、前記入力電圧検出部が検出した電圧が前記入力電圧閾値未満となり、かつ、前記両端電圧検出部が検出した電圧が両端電圧閾値以上となったとき、前記充電回路の動作を停止させ、前記放電回路を駆動することを特徴とする。
 本発明にあっては、充電回路を駆動している場合において、半導体スイッチの入力端に入力される入力電圧が入力電圧閾値未満となり、かつ、半導体スイッチの入力端及び出力端間の電圧が両端電圧閾値以上となったとき、充電回路の動作を停止させて放電回路を駆動し、半導体スイッチをオフに切替える。従って、入力電圧が低下している状態であっても、半導体スイッチの出力端が接地されている場合、半導体スイッチの入力端及び出力端間の電圧が両端電圧閾値以上に維持されるので、半導体スイッチはオフに切替えられる。これにより、半導体スイッチの出力端の接地に起因して過電流が半導体スイッチに流れることが防止される。
 本発明に係る給電制御装置は、前記半導体スイッチの前記入力端と、該半導体スイッチにおける電流の出力端との間の電圧を検出する両端電圧検出部と、前記キャパシタが蓄えている電力を放出する放電回路とを備え、前記駆動部は、前記充電回路を駆動している場合にて、前記両端電圧検出部が検出した電圧が両端電圧閾値以上である状態が所定時間以上続いたとき、前記充電回路の動作を停止させ、前記放電回路を駆動することを特徴とする。
 本発明にあっては、充電回路を駆動している場合において、半導体スイッチの入力端及び出力端間の電圧が両端電圧閾値以上である状態であるとき、言い換えると、充電回路を駆動しているにも関わらず、半導体スイッチがオンに切替わっていないとき、充電回路の動作を停止させ、放電回路を駆動し、半導体スイッチをオフに切替える。故障のため、半導体スイッチをオンに切替えることができない場合には、電流経路を介した給電を停止し、無駄な電力消費を防止する。
 本発明に係る給電制御装置は、前記電流経路を流れる電流に応じた電圧を所定範囲内で出力する出力回路と、前記駆動部が前記充電回路の動作を停止させて前記放電回路を駆動した場合に、該出力回路が電圧を出力する電圧出力端の電圧を前記所定範囲外の電圧に調整する調整部とを備えることを特徴とする。
 本発明にあっては、出力回路は、電流経路を流れる電流に応じた電圧を所定範囲内で出力する。出力回路が出力した電圧は、例えば、電流経路を構成する電線の温度を算出するために用いられる。充電回路を駆動している場合において所定の条件が満たされたために、半導体スイッチをオフに切替えたとき、出力回路の電圧出力端の電圧を所定範囲外の電圧に調整する。これにより、電流経路を介した給電を正常に行うことができない旨が通知される。
 本発明によれば、入力電圧の低下による電流経路を介した給電の突然の遮断を防止することができる。
実施の形態1における電源システムの要部構成を示すブロック図である。 給電制御装置の要部構成を示すブロック図である。 制御回路の回路図である。 制御回路の動作を説明するための図表である。 給電制御装置の動作を説明するためのタイミングチャートである。 給電制御装置の他の動作を説明するためのタイミングチャートである。 実施の形態2における給電制御装置の要部構成を示すブロック図である。 制御回路の回路図である。 制御回路の動作を説明するための図表である。 給電制御装置の動作を説明するためのタイミングチャートである。 給電制御装置の他の動作を説明するためのタイミングチャートである。
 以下、本発明をその実施の形態を示す図面に基づいて詳述する。
(実施の形態1)
 図1は、実施の形態1における電源システム1の要部構成を示すブロック図である。電源システム1は、車両に好適に搭載されており、バッテリ10、給電制御装置11、負荷12及びスタータ13を備える。バッテリ10の正極は、給電制御装置11及びスタータ13の一端に接続されている。給電制御装置11の他端は負荷12の一端に接続されている。バッテリ10の負極と、負荷12及びスタータ13夫々の他端とは接地されている。
 バッテリ10は、給電制御装置11を介して負荷12に給電すると共に、スタータ13にも給電する。負荷12は、車両に搭載された電気機器である。バッテリ10から負荷12に給電されている場合に負荷12は作動し、バッテリ10から負荷12への給電が遮断されている場合に負荷12は動作を停止する。スタータ13は、図示しないエンジンを作動させるためのモータであり、バッテリ10から供給された電力を用いて作動する。
 給電制御装置11には、負荷12の作動を指示する作動信号と、負荷12の動作の停止を指示する停止信号とが入力される。給電制御装置11は、入力された信号に基づいて負荷12への給電を制御する。
 スタータ13が作動している間、バッテリ10からスタータ13に大きな電流が供給される。バッテリ10内では、図示しない内部抵抗を介して電流が負荷12又はスタータ13に供給される。バッテリ10がスタータ13に給電している場合、内部抵抗での電圧降下の幅が大きいため、バッテリ10の出力電圧は大きく低下する。
 図2は給電制御装置11の要部構成を示すブロック図である。給電制御装置11は、半導体スイッチ20、入力電圧検出部21、充電回路22、放電回路23、出力回路24、制御回路25、マイクロコンピュータ(以下ではマイコンという)26、キャパシタCs及びダイオードD1,D2を備える。半導体スイッチ20はNチャネル型のFETである。キャパシタCsは、半導体スイッチ20の製造に伴って形成される入力容量である。
 半導体スイッチ20のドレインはバッテリ10の正極に接続され、半導体スイッチ20のソースは負荷12の一端に接続されている。半導体スイッチ20のドレイン及びゲート間にはキャパシタCsが接続されている。半導体スイッチ20のドレインは、更に、入力電圧検出部21、充電回路22及び出力回路24が接続されている。入力電圧検出部21、充電回路22及び出力回路24は、接地されると共に、制御回路25に各別に接続されている。出力回路24は、半導体スイッチ20のソース、及び、マイコン26にも接続されている。
 半導体スイッチ20のゲートは、キャパシタCsの他に、ダイオードD1のカソードと、ダイオードD2のアノードとに接続されている。ダイオードD1のアノードは充電回路22に接続されている。ダイオードD2のカソードは放電回路23に接続されている。放電回路23は、接地されると共に、制御回路25にも接続されている。制御回路25は、更に、マイコン26に接続されている。
 充電回路22には、制御回路25からハイレベル電圧又はローレベル電圧が入力される。充電回路22は、制御回路25からハイレベル電圧が入力されている場合、バッテリ10から半導体スイッチ20のドレインに入力される入力電圧よりも高い電圧を、ダイオードD1を介して、キャパシタCsに出力する。これにより、電流が半導体スイッチ20のゲート側からキャパシタCsに供給され、キャパシタCsは充電される。キャパシタCsの充電により、半導体スイッチ20のソースの電位を基準とした半導体スイッチ20のゲートの電圧が上昇する。ダイオードD1はキャパシタCsから充電回路22への電流の通流を防止する。
 半導体スイッチ20のソースの電位を基準とした半導体スイッチ20のゲートの電圧が所定電圧以上となった場合、半導体スイッチ20はオンに切替わり、半導体スイッチ20のドレイン及びソース間に電流が流れることが可能となる。半導体スイッチ20はオンである場合、半導体スイッチ20のドレイン及びソース間の抵抗値は小さい。
 半導体スイッチ20がオンである場合、電流は、バッテリ10から、半導体スイッチ20のドレインに入力され、半導体スイッチ20のソースから負荷12に出力される。この電流の供給によって、電力が負荷12に供給される。このように、給電制御装置11にはバッテリ10から負荷12への電流経路が設けられており、この電流経路には半導体スイッチ20が設けられている。半導体スイッチ20のドレイン、ソース及びゲート夫々は、入力端、出力端及び制御端として機能する。
 半導体スイッチ20がオンである場合、接地電位を基準とした半導体スイッチ20のドレイン及びソースの電圧は略一致している。また、充電回路22は、バッテリ10から半導体スイッチ20のドレインに入力される入力電圧から、該入力電圧よりも低い一定電圧を生成し、生成した一定電圧を用いて、入力電圧よりも高い電圧を生成する。
 充電回路22は、制御回路25からローレベル電圧が入力されている場合、動作を停止する。
 放電回路23にも、制御回路25からハイレベル電圧又はローレベル電圧が入力される。放電回路23は、制御回路25からハイレベル電圧が入力されている場合、キャパシタCsが蓄えている電力を放出する。このとき、ダイオードD2のカソードが放電回路23内の図示しない抵抗を介して接地され、電流はキャパシタCsからダイオードD2と放電回路23内の抵抗とを介して接地電位に流れる。これにより、キャパシタCsの両端間の電圧、即ち、半導体スイッチ20のゲートの電位を基準とした半導体スイッチ20のソースの電圧が低下する。半導体スイッチ20において、ソースの電位を基準としたゲートの電圧が所定電圧未満となった場合、半導体スイッチ20はオフに切替わり、半導体スイッチ20のドレイン及びソース間に電流が流れることはない。このとき、半導体スイッチ20はオフであり、バッテリ10から負荷12への給電が遮断される。
 放電回路23は、制御回路25からローレベル電圧が入力されている場合、動作を停止する。このとき、放電回路23内において、ダイオードD2のカソードは開放されている。
 給電制御装置11では、半導体スイッチ20のオン及びオフの切替えによって電流経路を介した負荷12への給電を制御する。
 入力電圧検出部21は、バッテリ10から半導体スイッチ20のドレインに入力される入力電圧を検出する。入力電圧検出部21は、検出した入力電圧が、予め設定されている入力電圧閾値以上である場合、ハイレベル電圧を制御回路25に出力する。入力電圧検出部21は、検出した入力電圧が入力電圧閾値未満である場合、ローレベル電圧を制御回路25に出力する。
 スタータ13が作動している間、入力電圧は入力電圧閾値未満の電圧に低下する。このため、入力電圧検出部21は、スタータ13が作動している間、ローレベル電圧を出力する。
 出力回路24は、バッテリ10から負荷12への電流経路に流れる電流の大きさに比例した電圧を出力する。出力回路24が電圧を出力する電圧出力端には制御回路25及びマイコン26が接続されており、出力回路24は、電流経路に流れる電流の大きさに比例した電圧を制御回路25及びマイコン26に出力する。
 出力回路24が電圧出力端から制御回路25及びマイコン26に出力する電圧は、(電流経路を流れる電流の大きさ)×(所定数)で表される。従って、出力回路24が制御回路25及びマイコン26に出力する電圧は、電流経路を流れる電流の大きさが大きい程高い。
 出力回路24は、バッテリ10から半導体スイッチ20のドレインへの入力電圧から制御回路25及びマイコン26に出力する電圧を生成する。出力回路24が制御回路25及びマイコン26に出力する電圧は、所定範囲内の電圧である。言い換えると、出力回路24が出力する電圧について上限電圧が設けられており、出力回路24は、上限電圧以下の電圧を制御回路25及びマイコン26に出力する。
 マイコン26には、作動信号及び停止信号が入力されると共に、出力回路24及び制御回路25から電圧が入力される。マイコン26は、入力された信号と、出力回路24が出力した電圧とに基づいて、半導体スイッチ20のオン又はオフへの切替えを指示する切替え信号を制御回路25に出力する。切替え信号はハイレベル電圧及びローレベル電圧によって構成される。切替え信号のハイレベル電圧は半導体スイッチ20のオンへの切替えを指示し、切替え信号のローレベル電圧は半導体スイッチ20のオフへの切替えを指示する。
 マイコン26は、出力回路24から入力される電圧に基づいて、バッテリ10から負荷12への電流経路を構成する図示しない電線の電線温度を算出する。この電線の中途に半導体スイッチ20が設けられている。
 マイコン26は、算出した電線温度が所定温度未満であり、かつ、作動信号が入力されている場合、切替え信号の電圧をハイレベル電圧に変更する。マイコン26は、算出した電線温度が所定温度以上であるか、又は、停止信号が入力されている場合、切替え信号の電圧をローレベル電圧に変更する。
 制御回路25は、入力電圧検出部21から入力された電圧と、出力回路24から入力された電圧と、マイコン26から入力された切替え信号とに基づいて、充電回路22及び放電回路23夫々にハイレベル電圧又はローレベル電圧を出力する。
 図3は制御回路25の回路図である。制御回路25は、OR回路30、AND回路31,32、反転器33,34、ラッチ部35及びコンパレータ36を有する。OR回路30及びAND回路31,32夫々は2つの入力端子と1つの出力端子を有する。コンパレータ36は、プラス端子、マイナス端子及び出力端子を有する。
 OR回路30の一方の入力端子は入力電圧検出部21に接続されている。マイコン26、及び、OR回路30の出力端子夫々はAND回路31の2つの入力端子に接続されている。AND回路31の出力端子は、OR回路30の他方の入力端子と、AND回路32の一方の入力端子に接続されている。
 AND回路32の他方の入力端子は、反転器33の出力端子に接続されている。反転器33の入力端子はラッチ部35に接続されている。ラッチ部35は、更に、コンパレータ36の出力端子に接続されている。コンパレータ36のプラス端子は出力回路24の電圧出力端に接続されている。コンパレータ36のマイナス端子には参照電圧Vrが入力されている。参照電圧Vrは一定値である。AND回路32の出力端子は、充電回路22と、反転器34の入力端子とに接続されている。反転器34の出力端子は放電回路23に接続されている。
 OR回路30、AND回路31,32及び反転器33,34の入力端子には、ハイレベル電圧又はローレベル電圧が入力される。OR回路30、AND回路31,32、反転器33,34及びコンパレータ36の出力端子から、ハイレベル電圧又はローレベル電圧が出力される。
 OR回路30は、2つの入力端子のいずれか一方にハイレベル電圧が入力されている場合、出力端子からハイレベル電圧を出力し、2つの入力端子の両方にローレベル電圧が入力されている場合、出力端子からローレベル電圧を出力する。AND回路31,32夫々は、2つの入力端子の両方にハイレベル電圧が入力されている場合、出力端子からハイレベル電圧を出力し、2つの入力端子のいずれか一方にローレベル電圧が入力されている場合、出力端子からローレベル電圧を出力する。反転器33,34夫々は、入力端子にローレベル電圧が入力されている場合、出力端子からハイレベル電圧を出力し、入力端子にハイレベル電圧が入力されている場合、出力端子からローレベル電圧を出力する。
 コンパレータ36は、出力回路24からプラス端子に入力された電圧が、マイナス端子に入力されている参照電圧Vr未満である場合、出力端子からローレベル電圧を出力する。コンパレータ36は、出力回路24からプラス端子に入力された電圧が、マイナス端子に入力されている参照電圧Vr以上である場合、出力端子からハイレベル電圧を出力する。
 ラッチ部35には、コンパレータ36からローレベル電圧又はハイレベル電圧が入力される。ラッチ部35は、コンパレータ36がローレベル電圧を出力している間、反転器33の入力端子にローレベル電圧を出力する。コンパレータ36が出力している電圧がローレベル電圧からハイレベル電圧に切替わった場合、ラッチ部35はハイレベル電圧を反転器33の入力端子に出力する。これ以降、ラッチ部35は、コンパレータ36から入力される電圧に無関係にハイレベル電圧を反転器33の入力端子に出力し続ける。
 OR回路30の2つの入力端子夫々には、入力電圧検出部21及びAND回路31からハイレベル電圧又はローレベル電圧が入力される。AND回路31の一方の入力端子には、マイコン26から、ハイレベル電圧及びローレベル電圧によって構成される切替え信号が入力される。制御回路25は入力部として機能する。AND回路31の他方の入力端子には、OR回路30からハイレベル電圧又はローレベル電圧が入力される。AND回路32の2つの入力端子夫々には、AND回路31及び反転器33からハイレベル電圧又はローレベル電圧が入力される。充電回路22と、反転器34の入力端子とにはAND回路32からハイレベル電圧又はローレベル電圧が入力される。放電回路23には反転器34からハイレベル電圧又はローレベル電圧が入力される。
 図4は制御回路25の動作を説明するための図表である。図4には、マイコン26が出力する切替え信号が示す電圧と、入力電圧検出部21及びコンパレータ36が出力する電圧と、AND回路31が出力している出力電圧とが示されている。更に、図4には、充電回路22及び放電回路23に入力される電圧が示されている。図4では、ハイレベル電圧を「H」で示し、ローレベル電圧を「L」で示している。
 以下の制御回路25の動作の説明では、ラッチ部35がローレベル電圧を出力していることを前提としている。
 前述したように、マイコン26が出力する切替え信号のハイレベル電圧及びローレベル電圧夫々は、半導体スイッチ20のオン及びオフへの切替えを指示する。入力電圧検出部21がハイレベル電圧を出力していることは、入力電圧が入力電圧閾値以上であることを示し、入力電圧検出部21がローレベル電圧を出力していることは、入力電圧が入力電圧閾値未満であることを示す。
 コンパレータ36がローレベル電圧を出力していることは、出力回路24が出力した電圧が参照電圧Vr未満であること、即ち、電流経路に流れる電流が所定電流未満であることを示す。コンパレータ36がハイレベル電圧を出力していることは、出力回路24が出力した電圧が参照電圧Vr以上であること、即ち、電流経路に流れる電流が所定電流以上であることを示す。
 切替え信号がローレベル電圧を示す場合、入力電圧検出部21及びコンパレータ36が出力している電圧、並びに、AND回路31の出力電圧に無関係に、AND回路31,32はローレベル電圧を出力し、反転器34はハイレベル電圧を出力する。このため、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力される。この場合、充電回路22は動作を停止し、放電回路23はキャパシタCsに蓄えている電力を放出する。これにより、半導体スイッチ20はオフに切替えられる。
 切替え信号がハイレベル電圧を示す場合であっても、コンパレータ36がハイレベル電圧を出力したとき、入力電圧検出部21が出力している電圧、及び、AND回路31の出力電圧に無関係に、AND回路32及び反転器34夫々はローレベル電圧及びハイレベル電圧を出力する。コンパレータ36がハイレベル電圧を出力した場合、ラッチ部35が反転器33に出力している電圧はローレベル電圧からハイレベルに切替わる。その後、ラッチ部35は、コンパレータ36が出力している電圧に無関係にハイレベル電圧を反転器33に出力し続ける。このため、コンパレータ36がハイレベル電圧を出力した後、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力され続け、半導体スイッチ20はオフに切替えられる。このように、コンパレータ36がハイレベル電圧を出力した場合に半導体スイッチ20はオフに切替えられるので、電流経路に所定電流以上の電流が流れることはなく、過電流が電流経路に流れることが防止される。
 切替え信号がハイレベル電圧を示している場合において、入力電圧検出部21及びコンパレータ36夫々がハイレベル電圧及びローレベル電圧を出力しているとき、AND回路31の出力電圧に無関係に、AND回路31,32はハイレベル電圧を出力し、反転器34はローレベル電圧を出力する。このため、充電回路22及び放電回路23夫々にはハイレベル電圧及びローレベル電圧が入力される。この場合、充電回路22はキャパシタCsを充電し、放電回路23は動作を停止する。これにより、半導体スイッチ20はオンに切替えられる。制御回路25は駆動部としても機能する。
 切替え信号がハイレベル電圧を示し、かつ、入力電圧検出部21及びコンパレータ36夫々がローレベル電圧を出力している場合において、AND回路31がローレベル電圧を出力しているとき、即ち、半導体スイッチ20がオフであるとき、OR回路30はローレベル電圧を出力する。これにより、AND回路31,32は共にローレベル電圧を出力し、反転器34はハイレベル電圧を出力する。結果、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力され、半導体スイッチ20はオフに維持される。
 切替え信号がハイレベル電圧を示し、かつ、入力電圧検出部21及びコンパレータ36夫々がローレベル電圧を出力している場合において、AND回路31がハイレベル電圧を出力しているとき、即ち、半導体スイッチ20がオンであるとき、OR回路30はハイレベル電圧を出力する。これにより、AND回路31,32は共にハイレベル電圧を出力し、反転器34はローレベル電圧を出力する。結果、充電回路22及び放電回路23夫々にはハイレベル電圧及びローレベル電圧が入力され、半導体スイッチ20はオンに維持される。
 図5は給電制御装置11の動作を説明するためのタイミングチャートである。以下に示す給電制御装置11の動作の説明では、電流経路に流れる電流は所定電流未満であり、コンパレータ36及びラッチ部35がローレベル電圧を出力しているとする。以下では、半導体スイッチ20のソースにおける電圧をソース電圧と示す。
 図5には、切替え信号が示す電圧、入力電圧及びソース電圧夫々の推移が太線で示され、入力電圧閾値Vithの推移が細線で示されている。図5では、図4と同様に、ハイレベル電圧が「H」で示され、ローレベル電圧が「L」で示されている。
 切替え信号が示す電圧がローレベル電圧からハイレベル電圧に切替わった場合において、入力電圧が入力電圧閾値Vith以上であるとき、即ち、入力電圧検出部21がハイレベル電圧を出力しているとき、制御回路25は充電回路22及び放電回路23夫々にハイレベル電圧及びローレベル電圧を出力する。これにより、放電回路23内でダイオードD2のカソードが開放されている状態で、充電回路22はキャパシタCsの充電を開始する。キャパシタCsの両端間の電圧が上昇するにつれて、半導体スイッチ20のドレイン及びソース間の抵抗値が低下し、ソース電圧は入力電圧まで上昇する。半導体スイッチ20において、ソースの電位を基準としたゲートの電圧が所定電圧以上となった場合、半導体スイッチ20はオンに切替わり、ソース電圧は入力電圧と略一致する。
 前述したように、スタータ13が作動している間、入力電圧は入力電圧閾値Vith未満の電圧に低下し、入力電圧検出部21はローレベル電圧を出力する。AND回路31がハイレベル電圧を出力して制御回路25が充電回路22を駆動している間に、スタータ13が作動して入力電圧検出部21が出力している電圧がハイレベル電圧からローレベル電圧に切替わった場合であっても、AND回路31はハイレベル電圧を出力し続ける。このため、スタータ13が作動している間も制御回路25は充電回路22の駆動を維持する。
 従って、スタータ13が作動している間、ソース電圧はゼロVを超えており、バッテリ10から負荷12への給電が継続されている。このため、入力電圧の低下によって半導体スイッチ20がオフに切替わることはなく、電流経路を介した負荷12への給電の突然の遮断が防止される。
 前述したように、充電回路22は、入力電圧から一定電圧を生成し、生成した一定電圧を用いて、入力電圧よりも高い電圧を生成する。入力電圧が入力電圧閾値未満の電圧に低下した場合、入力電圧から一定電圧が生成されず、充電回路22がキャパシタに出力する電圧が低下する虞がある。
 このように、入力電圧の低下によって充電回路22がキャパシタに出力する電圧が低下した場合であっても、ダイオードD1が設けられているため、キャパシタCsから充電回路22に電流が流れることはない。更に、放電回路23は動作を停止しているため、ダイオードD2のカソードは開放されている。従って、キャパシタCsが放電することはなく、半導体スイッチ20のソースの電位を基準とした半導体スイッチ20のゲートの電圧は維持され、半導体スイッチ20のオンが維持される。
 スタータ13が動作を停止した場合、半導体スイッチ20はオンに維持されたまま、入力電圧は入力電圧閾値以上の電圧に戻り、ソース電圧も上昇する。
 図6は、給電制御装置11の他の動作を説明するためのタイミングチャートである。ここでも、コンパレータ36及びラッチ部35がローレベル電圧を出力しているとする。図6でも、切替え信号が示す電圧、入力電圧及びソース電圧夫々の推移が太線で示され、入力電圧閾値Vithの推移が細線で示されている。また、図5と同様に、ハイレベル電圧が「H」で示されており、ローレベル電圧が「L」で示されている。
 スタータ13が作動して入力電圧が入力電圧閾値Vith未満である状態で切替え信号が示す電圧がローレベル電圧からハイレベル電圧に切替わった時点では、AND回路31の出力電圧がローレベル電圧である。このため、制御回路25は、充電回路22及び放電回路23夫々に出力している電圧をローレベル電圧及びハイレベル電圧に維持する。結果、キャパシタCsが充電されることはなく、半導体スイッチ20のオフが維持される。このため、ソース電圧もゼロVに維持されている。
 スタータ13が動作を停止して入力電圧が入力電圧閾値Vith以上となった場合、入力電圧検出部21が出力している電圧がローレベル電圧からハイレベル電圧に切替わるので、制御回路25から充電回路22及び放電回路23夫々にハイレベル電圧及びローレベル電圧が出力される。これにより、充電回路22はキャパシタCsの充電を開始し、ソース電圧は入力電圧まで上昇し、半導体スイッチ20はオンに切替わる。
(実施の形態2)
 図7は、実施の形態2における給電制御装置11の要部構成を示すブロック図である。実施の形態2においては、給電制御装置11の構成が異なる。
 以下では、実施の形態2について、実施の形態1と異なる点を説明する。後述する構成を除く他の構成については、実施の形態1と共通しているため、実施の形態1と共通する構成部には実施の形態1と同一の参照符号を付してその説明を省略する。
 実施の形態2における給電制御装置11は、実施の形態1と同様に、半導体スイッチ20、入力電圧検出部21、充電回路22、放電回路23、出力回路24、制御回路25、マイコン26、キャパシタCs及びダイオードD1,D2を有する。これらは実施の形態1と同様に接続されている。半導体スイッチ20のドレイン及びソース夫々も、実施の形態1と同様に、バッテリ10の正極、及び、負荷12の一端に接続されている。
 実施の形態2における給電制御装置11は両端電圧検出部27を更に有する。両端電圧検出部27は、半導体スイッチ20のドレイン及びソース、並びに、制御回路25に各別に接続されている。入力電圧検出部21、充電回路22、放電回路23、出力回路24及び両端電圧検出部27は更に接地されている。
 両端電圧検出部27は、半導体スイッチ20のドレイン及びソース間の電圧(以下では両端電圧という)を検出する。両端電圧検出部27は、検出した両端電圧が、予め設定されている両端電圧閾値以上である場合、ハイレベル電圧を制御回路25に出力する。両端電圧検出部27は、検出した両端電圧が両端電圧閾値未満である場合、ローレベル電圧を制御回路25に出力する。
 半導体スイッチ20がオンである場合、実施の形態1で述べたように、接地電位を基準とした半導体スイッチ20のドレイン及びソースの電圧は略一致する。このため、両端電圧は略ゼロVであり、両端電圧閾値未満である。
 半導体スイッチ20がオフである場合、半導体スイッチ20のドレインの電圧はバッテリ10からドレインに入力される入力電圧であり、かつ、半導体スイッチ20のソースの電圧はゼロVである。このため、両端電圧は入力電圧と略一致し、両端電圧閾値以上である。
 図8は制御回路25の回路図である。実施の形態2における制御回路25は、実施の形態1と同様に、OR回路30、AND回路31,32、反転器33,34、ラッチ部35及びコンパレータ36を有する。入力電圧検出部21、充電回路22、放電回路23、マイコン26、OR回路30、AND回路31,32、反転器33,34及びラッチ部35は実施の形態1と同様に接続されている。また、実施の形態1と同様に、コンパレータ36のプラス端子は出力回路24の電圧出力端に接続されており、コンパレータ36のマイナス端子には参照電圧Vrが入力されている。
 実施の形態2における制御回路25は、更に、反転器37、AND回路38,39、OR回路40、フィルタ部41、スイッチ42及び抵抗R1を有する。AND回路38及びOR回路40夫々は、3つの入力端子と、1つの出力端子を有する。AND回路39は、2つの入力端子と、1つの出力端子とを有する。
 反転器37の入力端子は入力電圧検出部21に接続されている。両端電圧検出部27、AND回路31の出力端子、及び、反転器37の出力端子夫々はAND回路38の3つの入力端子に接続されている。両端電圧検出部27、及び、AND回路31の出力端子夫々は、AND回路39の2つの入力端子に接続されている。AND回路39の出力端子はフィルタ部41に接続されている。コンパレータ36の出力端子、AND回路38の出力端子、及び、フィルタ部41はOR回路40の3つの入力端子に接続されている。OR回路40の出力端子はラッチ部35に接続されている。
 スイッチ42の一端には、第2の一定電圧Vaが印加されている。スイッチ42の他端は抵抗R1の一端に接続され、抵抗R1の他端は接地されている。抵抗R1の一端は、更に、出力回路24の電圧出力端に接続されている。
 OR回路30,40、AND回路31,32,38,39及び反転器33,34,37の入力端子には、ハイレベル電圧又はローレベル電圧が入力される。OR回路30,40、AND回路31,32,38,39、反転器33,34,37及びコンパレータ36の出力端子から、ハイレベル電圧又はローレベル電圧が出力される。
 AND回路38は、3つの入力端子の全てにハイレベル電圧が入力されている場合、出力端子からハイレベル電圧を出力し、3つの入力端子の少なくとも1つにローレベル電圧が入力されている場合、出力端子からローレベル電圧を出力する。反転器37は反転器33,34と同様に作用する。AND回路39はAND回路31,32と同様に作用する。OR回路40は、3つの入力端子の少なくとも1つにハイレベル電圧が入力されている場合、出力端子からハイレベル電圧を出力し、3つの入力端子の全てにローレベル電圧が入力されている場合、出力端子からローレベル電圧を出力する。
 OR回路30の2つの入力端子夫々には、入力電圧検出部21及びAND回路31からハイレベル電圧又はローレベル電圧が入力される。AND回路31の一方の入力端子には、マイコン26から切替え信号が入力され、AND回路31の他方の入力端子には、OR回路30からハイレベル電圧又はローレベル電圧が入力される。反転器37の入力端子には入力電圧検出部21からハイレベル電圧又はローレベル電圧が入力される。AND回路38の3つの入力端子夫々には、両端電圧検出部27、AND回路31及び反転器37からハイレベル電圧又はローレベル電圧が入力される。AND回路39の2つの入力端子夫々には、両端電圧検出部27及びAND回路31からハイレベル電圧又はローレベル電圧が入力される。OR回路40の2つの入力端子夫々には、コンパレータ36及びAND回路38からハイレベル電圧又はローレベル電圧が入力される。
 フィルタ部41にはAND回路39からハイレベル電圧又はローレベル電圧が入力される。
 フィルタ部41は、AND回路39が所定時間、連続してハイレベル電圧を出力している場合、ハイレベル電圧をOR回路40の残り1つの入力端子に出力し、AND回路39が所定時間、連続してハイレベル電圧を出力していない場合、ローレベル電圧をOR回路40の残り1つの入力端子に出力する。
 例えば、フィルタ部41は、周期的に、AND回路39が出力している電圧を検出する。フィルタ部41は、所定回数、連続してハイレベル電圧を検出したときに、ハイレベル電圧をOR回路40の入力端子に出力し、所定回数、連続してハイレベル電圧を検出していないとき、ローレベル電圧をOR回路40の入力端子に出力する。
 ラッチ部35には、OR回路40からローレベル電圧又はハイレベル電圧が入力される。ラッチ部35は、OR回路40からローレベル電圧を出力している間、反転器33の入力端子にローレベル電圧を出力する。OR回路40が出力している電圧がローレベル電圧からハイレベル電圧に切替わった場合、ラッチ部35はハイレベル電圧を反転器33の入力端子に出力する。これ以降、ラッチ部35は、OR回路40から入力される電圧に無関係にハイレベル電圧を反転器33の入力端子に出力し続ける。
 AND回路32の2つの入力端子夫々には、AND回路31及び反転器33からハイレベル電圧又はローレベル電圧が入力される。充電回路22と、反転器34の入力端子とには、AND回路32からハイレベル電圧又はローレベル電圧が入力される。放電回路23には反転器34からハイレベル電圧又はローレベル電圧が入力される。
 スイッチ42は、ラッチ部35がローレベル電圧を出力している間、オフである。スイッチ42がオフである場合、マイコン26と、コンパレータ36のマイナス端子とには、出力回路24が出力した所定範囲内の電圧が入力される。スイッチ42は、ラッチ部35がハイレベル電圧を出力した場合、オンに切替わる。第2の一定電圧Vaは出力回路24が出力する電圧の上限電圧を超えている。このため、スイッチ42がオンである場合、マイコン26と、コンパレータ36のプラス端子とには、前述した所定範囲外の電圧である第2の一定電圧Vaが入力される。第2の一定電圧Vaは参照電圧Vrを超えているので、スイッチ42がオンである場合、コンパレータ36はハイレベル電圧を出力する。
 図9は制御回路25の動作を説明するための図表である。図9には、マイコン26が出力する切替え信号が示す電圧と、入力電圧検出部21、コンパレータ36、両端電圧検出部27及びフィルタ部41が出力する電圧と、AND回路31の出力電圧とが示されている。更に、図9には、ラッチ部35、充電回路22及び放電回路23に入力される電圧が示されている。図9でも、ハイレベル電圧を「H」で示し、ローレベル電圧を「L」で示している。
 以下の制御回路25の動作の説明では、ラッチ部35がローレベル電圧を出力していることを前提としている。
 切替え信号がローレベル電圧を示す場合、入力電圧検出部21、コンパレータ36、両端電圧検出部27及びフィルタ部41が出力している電圧、並びに、AND回路31の出力電圧に無関係に、AND回路31,32はローレベル電圧を出力し、反転器34はハイレベル電圧を出力する。このため、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力され、半導体スイッチ20はオフに切替えられる。ラッチ部35に入力される電圧は、入力電圧検出部21、両端電圧検出部27、コンパレータ36及びフィルタ部41が出力している電圧と、AND回路31の出力電圧とに依存する。
 切替え信号がハイレベル電圧を示す場合であっても、コンパレータ36がハイレベル電圧を出力しているとき、入力電圧検出部21、両端電圧検出部27及びフィルタ部41が出力する電圧、並びに、AND回路31の出力電圧に無関係に、OR回路40はハイレベル電圧を出力し、ラッチ部35に入力されている電圧がハイレベル電圧に切替わる。これにより、ラッチ部35はハイレベル電圧を出力するので、AND回路32はローレベル電圧を出力し、反転器34はハイレベル電圧を出力する。このため、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力され、半導体スイッチ20はオフに切替えられる。OR回路40が出力している電圧がハイレベル電圧に切替わった後、ラッチ部35は、OR回路40から入力される電圧に無関係にハイレベル電圧を出力し続けるので、半導体スイッチ20はオフに維持される。
 ラッチ部35がハイレベル電圧を出力した場合、マイコン26には第2の一定電圧Vaが入力され、マイコン26に異常が通知される。マイコン26は、第2の一定電圧Vaが入力された場合、例えば、電線温度の演算を停止し、図示しないランプの点灯又は図示しない表示部へのメッセージの表示を行うことによって異常をユーザに報知する。
 切替え信号が示す電圧、入力電圧検出部21が出力した電圧、並びに、両端電圧検出部27が出力している電圧がハイレベル電圧である場合において、コンパレータ36及びフィルタ部41がローレベル電圧を出力しているとき、AND回路31の出力電圧とは無関係に、AND回路32はハイレベル電圧を出力し、反転器34はローレベル電圧を出力する。このため、充電回路22及び放電回路23夫々にはハイレベル電圧及びローレベル電圧が入力され、半導体スイッチ20はオンに切替えられる。入力電圧検出部21及びフィルタ部41夫々がハイレベル電圧及びローレベル電圧を出力しているので、ラッチ部35に入力される電圧はローレベル電圧であり、ラッチ部35はローレベル電圧を出力し続ける。
 しかしながら、このような状態で、ソース電圧が上昇することなく、両端電圧検出部27がハイレベル電圧を所定時間、連続して出力し続けた場合、フィルタ部41が出力している電圧がローレベル電圧からハイレベル電圧に切替わり、ラッチ部35の入力電圧がハイレベル電圧に切替わる。これにより、ラッチ部35はハイレベル電圧を出力するので、AND回路32はローレベル電圧を出力し、反転器34はハイレベル電圧を出力する。このため、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力され、半導体スイッチ20はオフに切替えられる。OR回路40が出力している電圧がハイレベル電圧に切替わった後、ラッチ部35は、OR回路40から入力される電圧に無関係にハイレベル電圧を出力し続けるので、半導体スイッチ20はオフに維持される。
 前述したように、ラッチ部35がハイレベル電圧を出力した場合、スイッチ42がオンに切替わって、第2の一定電圧Vaがマイコン26に入力され、マイコン26に異常が通知される。
 放電回路23が動作を停止している状態で充電回路22が作動しているにもかかわらず、半導体スイッチ20の両端電圧が両端電圧閾値Vith以上であることは、充電回路の故障、又は、充電回路22及びキャパシタCs間の断線等の異常が発生していることを意味する。
 切替え信号が示す電圧及び入力電圧検出部21が出力した電圧がハイレベル電圧であり、かつ、両端電圧検出部27及びコンパレータ36が出力している電圧がローレベル電圧である場合、AND回路31の出力電圧に無関係に、フィルタ部41はローレベル電圧を出力し、ラッチ部35にはローレベル電圧が入力される。AND回路31及びラッチ部35夫々はハイレベル電圧及びローレベル電圧を出力するので、AND回路32及び反転器34夫々はハイレベル電圧及びローレベル電圧を出力する。このため、充電回路22及び放電回路23夫々にはハイレベル電圧及びローレベル電圧が入力され、半導体スイッチ20はオンに切替わる。
 切替え信号が示す電圧、及び、AND回路32の出力電圧がハイレベル電圧であり、かつ、コンパレータ36が出力している電圧がローレベル電圧である場合であっても、入力電圧検出部21及び両端電圧検出部27夫々が出力している電圧がローレベル電圧及びハイレベル電圧であるとき、フィルタ部41が出力している電圧に無関係にラッチ部35にハイレベル電圧が入力される。これにより、ラッチ部35はハイレベル電圧を出力し、AND回路32及び反転器34夫々はローレベル電圧及びハイレベル電圧を出力する。これにより、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力され、半導体スイッチ20がオフに切替えられる。OR回路40が出力している電圧がハイレベル電圧に切替わった後、ラッチ部35は、OR回路40から入力される電圧に無関係にハイレベル電圧を出力し続けるので、半導体スイッチ20はオフに維持される。
 ここで示した状態は、半導体スイッチ20がオンであるにも関わらず、入力電圧が入力電圧閾値未満であり、かつ、半導体スイッチ20の両端電圧が両端電圧閾値以上である状態である。出力回路24は、実施の形態1で述べたように、入力電圧から制御回路25及びマイコン26に出力する電圧を生成する。このため、出力回路24は入力電圧を超える電圧を生成することはできない。従って、入力電圧が入力電圧閾値未満である場合、電流経路に所定電流以上の電流が流れているにも関わらず、出力回路24が参照電圧Vr未満の電圧を出力している虞がある。
 このため、入力電圧が入力電圧閾値未満であり、かつ、半導体スイッチ20の両端電圧が両端電圧閾値以上である場合、半導体スイッチ20のソースが接地している可能性があるとして、半導体スイッチ20をオフに切替える。前述したように、ラッチ部35がハイレベル電圧を出力した場合、スイッチ42がオンに切替わって、第2の一定電圧Vaがマイコン26に入力され、マイコン26に異常が通知される。
 両端電圧検出部27及びコンパレータ36がローレベル電圧を出力している場合、フィルタ部41はローレベル電圧を出力し、ラッチ部35にはローレベル電圧が入力される。従って、両端電圧検出部27及びコンパレータ36がローレベル電圧を出力している場合、ラッチ部35は、ハイレベル電圧に切替わっていない限り、ローレベル電圧を出力し続けている。
 切替え信号が示す電圧がハイレベル電圧である状態で入力電圧検出部21がローレベル電圧を出力している場合であっても、AND回路31の出力電圧がハイレベル電圧であり、かつ、両端電圧検出部27及びコンパレータ36が出力している電圧がローレベル電圧であるとき、AND回路32及び反転器34はハイレベル電圧及びローレベル電圧を出力する。これにより、充電回路22及び放電回路23夫々にはハイレベル電圧及びローレベル電圧が入力され、半導体スイッチ20はオンに切替えられる。
 切替え信号がハイレベル電圧を示し、かつ、入力電圧検出部21及びコンパレータ36夫々がローレベル電圧を出力している場合において、AND回路31がローレベル電圧を出力しているとき、即ち、半導体スイッチ20がオフであるとき、OR回路30はローレベル電圧を出力する。これにより、AND回路31,32は共にローレベル電圧を出力し、反転器34はハイレベル電圧を出力する。結果、充電回路22及び放電回路23夫々にはローレベル電圧及びハイレベル電圧が入力され、半導体スイッチ20はオフに維持される。
 実施の形態2における給電制御装置11においても、半導体スイッチ20の両端電圧が両端電圧閾値未満であれば、半導体スイッチ20がオンである状態でスタータ13が作動して入力電圧が入力電圧閾値未満に低下した場合であっても、半導体スイッチ20はオンに維持される。言い換えると、スタータ13の作動によって、状態が図9の上から5番目の状態から図9の上から7番目の状態に遷移した場合であっても、半導体スイッチ20はオンに維持される。更に、入力電圧が入力電圧閾値未満である状態で、切替え信号が示す電圧がローレベル電圧からハイレベル電圧に切替わった場合、AND回路31の出力電圧がローレベル電圧であるため、半導体スイッチ20は、オフからオンに切替わることなく、オフに維持される。
 図10は、給電制御装置11の動作を説明するためのタイミングチャートである。以下に示す給電制御装置11の動作の説明では、コンパレータ36及びラッチ部35がローレベル電圧を出力しており、バッテリ10が劣化しているとする。バッテリ10が劣化した場合、バッテリ10の内部抵抗の抵抗値が上昇し、内部抵抗での電圧降下の幅が大きい。このため、スタータ13が作動していない場合であっても、半導体スイッチ20がオフからオンに切替わったときにバッテリ10から半導体スイッチ20のドレインに入力される入力電圧は入力電圧閾値未満の電圧に低下する。また、給電制御装置11の動作の説明では、スタータ13が作動することはないとする。
 図10には、切替え信号、入力電圧、ソース電圧、両端電圧検出部27が出力している電圧、及び、ラッチ部35が出力している電圧夫々の推移が太線で示されている。また、入力電圧閾値Vith及びソース電圧閾値Vsth夫々の推移が細線で示されている。ソース電圧閾値Vsthは、両端電圧が両端電圧閾値以上であるか否かを判定するための閾値である。ソース電圧がソース電圧閾値Vsthを超えている場合、両端電圧は両端電圧閾値未満であり、ソース電圧がソース電圧閾値Vsth以下である場合、両端電圧は両端電圧閾値以上である。ソース電圧閾値Vsthは入力電圧よりも、予め設定されている基準電圧、例えば1Vだけ低い電圧である。
 図10でも、図9と同様に、ハイレベル電圧が「H」で示され、ローレベル電圧が「L」で示されている。
 切替え信号がローレベル電圧を示す場合、半導体スイッチ20はオフである。スタータ13は作動していないため、入力電圧は入力電圧閾値Vith以上であり、ソース電圧はゼロVである。このため、ソース電圧はソース電圧閾値Vsth以下であり、両端電圧検出部27はハイレベル電圧を出力している。
 切替え信号が示す電圧がローレベル電圧からハイレベル電圧に切替わった場合、両端電圧検出部27がハイレベル電圧を出力しているが、入力電圧検出部21はハイレベル電圧を出力しており、かつ、フィルタ部41に連続してハイレベル電圧が入力されている時間が所定時間未満である。このため、半導体スイッチ20をオンに切替えるべく、放電回路23が動作を停止している状態で充電回路22がキャパシタCsの充電を開始する。
 充電回路22の充電によってキャパシタCsの両端間の電圧が上昇するにつれて、半導体スイッチ20のドレイン及びソース間の抵抗値が低下し、半導体スイッチ20を介してバッテリ10から負荷12に電流が流れる。これにより、ソース電圧は上昇する。また、バッテリ10から負荷12に流れる電流の上昇に伴って、バッテリ10の内部抵抗における電圧降下の幅が上昇し、入力電圧も低下する。ここで、内部抵抗の抵抗値が大きいため、入力電圧は大きく低下する。
 半導体スイッチ20のソースが接地している場合、入力電圧が入力電圧閾値Vith未満となった時点で、ソース電圧はソース電圧閾値Vsth未満であり、両端電圧検出部27はハイレベル電圧を出力している。この場合、ラッチ部35はハイレベル電圧を出力する。これにより、充電回路22は動作を停止し、かつ、放電回路23はキャパシタCsに蓄えている電力を放出するため、半導体スイッチ20はオフに切替えられる。
 放電回路23の放電によってキャパシタCsの両端間の電圧が低下するにつれて、半導体スイッチ20のドレイン及びソース間の抵抗値が上昇し、バッテリ10から負荷12に流れる電流が低下する。これにより、入力電圧が上昇し、ソース電圧は低下する。半導体スイッチ20がオフに切替えられたことによって、入力電圧が入力電圧閾値Vith以上の電圧に戻るが、ラッチ部35がハイレベル電圧を出力し続けているため、半導体スイッチ20のオフが維持される。
 なお、切替え信号が示す電圧がローレベル電圧からハイレベル電圧に切替わってから所定時間が経過した時点でフィルタ部41が出力している電圧もローレベル電圧からハイレベル電圧に切替わる。
 また、バッテリ10の内部抵抗が上昇した場合だけではなく、バッテリ10の正極及び半導体スイッチ20のドレイン間の電線の抵抗値が上昇した場合においても、半導体スイッチ20のソースが接地しているとき、入力電圧及びソース電圧は同様に推移し、半導体スイッチ20がオフに切替わる。
 半導体スイッチ20をオンに切替えるべく、充電回路22がキャパシタCsの充電を開始した時点においては、当然のことながら、ソース電圧はソース電圧閾値Vsth未満である。このため、フィルタ部41の作用に係る所定時間は、半導体スイッチ20のソースが接地されていない状態で、充電回路22が充電を開始してからソース電圧がソース電圧閾値Vsthに到達するまでの時間以上に設定される。
 以上のように、制御回路25は、充電回路22を駆動している場合において、入力電圧検出部21がローレベル電圧を出力し、かつ、両端電圧検出部27がハイレベル電圧を出力したとき、充電回路22の動作を停止させ、放電回路23を駆動する。このため、入力電圧が低いためにコンパレータ36が正常に機能していない場合であっても、半導体スイッチ20のソースの接地に起因して過電流が半導体スイッチ20に流れることが防止される。
 図11は、給電制御装置11の他の動作を説明するためのタイミングチャートである。以下に示す給電制御装置11の動作の説明では、コンパレータ36及びラッチ部35がローレベル電圧を出力しており、スタータ13が作動することはないとする。
 図11でも、図10と同様に、切替え信号、入力電圧、ソース電圧、両端電圧検出部27が出力している電圧、及び、ラッチ部35が出力している電圧夫々の推移が太線で示されている。また、入力電圧閾値Vith及びソース電圧閾値Vsth夫々の推移が細線で示されている。更に、図10と同様に、ハイレベル電圧が「H」で示されており、ローレベル電圧が「L」で示されている。
 切替え信号がローレベル電圧を示す場合、半導体スイッチ20はオフである。スタータ13は作動していないため、入力電圧は入力電圧閾値Vith以上であり、ソース電圧はゼロVである。このため、ソース電圧はソース電圧閾値Vsth以下であり、両端電圧検出部27はハイレベル電圧を出力している。ラッチ部35はローレベル電圧を出力しているとする。
 切替え信号が示す電圧がローレベル電圧からハイレベル電圧に切替わった場合、両端電圧検出部27がハイレベル電圧を出力しているが、入力電圧検出部21はハイレベル電圧を出力しており、かつ、フィルタ部41に連続してハイレベル電圧が入力されている時間が所定時間未満である。このため、半導体スイッチ20をオンに切替えるべく、放電回路23が動作を停止している状態で充電回路22がキャパシタCsの充電を開始する。
 例えば、充電回路22が故障しているために、切替え信号が示す電圧がローレベル電圧からハイレベル電圧に切替わってから、所定時間が経過した場合であっても、ソース電圧がソース電圧閾値Vsthを超えなかったとき、フィルタ部41がハイレベル電圧を出力し、ラッチ部35はハイレベル電圧を出力する。これにより、充電回路22は動作を停止し、かつ、放電回路23はキャパシタCsに蓄えている電力を放出するため、半導体スイッチ20はオフに切替えられる。OR回路40が出力している電圧がハイレベル電圧に切替わった後、ラッチ部35は、OR回路40から入力される電圧に無関係に、ハイレベル電圧を出力し続け、半導体スイッチ20をオフに維持する。半導体スイッチ20がオフに切替えられた場合、ソース電圧はゼロVに戻る。
 以上のように、制御回路25は、充電回路22を駆動している場合において、両端電圧検出部27がハイレベル電圧を出力している状態が所定時間以上続いたとき、充電回路22の動作を停止させ、放電回路23を駆動する。従って、故障のため、半導体スイッチ20をオンに切替えることができない場合には、バッテリ10から負荷12への電流経路を介した給電を停止し、無駄な電力消費が防止される。制御回路25からマイコン26に第2の一定電圧Vaが入力された場合にマイコン26が電線温度の演算を停止する構成では、更に、無駄な電力消費が防止される。
 また、ラッチ部35がハイレベル電圧を出力することによって、制御回路25が充電回路22の動作を停止させて放電回路23を駆動した場合、スイッチ42をオンに切替えることによって、出力回路24が電圧を出力する電圧出力端の電圧を所定範囲外の電圧に調整する。これにより、マイコン26に、電流経路を介した給電を正常に行うことができない旨を通知することができる。制御回路25は調整部としても機能する。
 なお、実施の形態1,2において、半導体スイッチ20は、Nチャネル型のFETに限定されず、NPN型のバイポーラトランジスタであってもよい。この場合、半導体スイッチ20のドレイン、ソース及びゲートがバイポーラトランジスタのコレクタ、エミッタ及びベースに対応する。また、キャパシタCsの接続先は、半導体スイッチ20のドレイン及びゲート間に限定されない。キャパシタCsは、一端がゲートに接続されているキャパシタであればよいので、例えば、半導体スイッチ20のゲート及びソース間に接続されるキャパシタであってもよい。キャパシタCsの一端がゲートに接続していれば、放電回路23が動作を停止している状態で充電回路22がキャパシタCsを充電することによって、半導体スイッチ20のソースの電位を基準とした半導体スイッチ20のゲートの電圧が上昇し、半導体スイッチ20がオンに切替わる。また、充電回路22が動作を停止している状態で放電回路23がキャパシタCsの放電を行うことによって、半導体スイッチ20のソースの電位を基準とした半導体スイッチ20のゲートの電圧が低下し、半導体スイッチ20がオンに切替わる。充電回路22及び放電回路23が動作を停止している場合、キャパシタCsの両端間の電圧は維持される。
 開示された実施の形態1,2は全ての点で例示であって、制限的なものではないと考えられるべきである。本発明の範囲は、上記した意味ではなく、請求の範囲によって示され、請求の範囲と均等の意味及び範囲内での全ての変更が含まれることが意図される。
 11 給電制御装置
 20 半導体スイッチ
 21 入力電圧検出部
 22 充電回路
 23 放電回路
 24 出力回路
 25 制御回路(入力部、駆動部、調整部)
 27 両端電圧検出部
 Cs キャパシタ
 D1 ダイオード

Claims (4)

  1.  電流経路に設けられており、制御端の電圧が所定電圧以上となった場合にオンに切替わり、該制御端の電圧が前記所定電圧未満となった場合にオフに切替わる半導体スイッチを備え、該半導体スイッチのオン及びオフの切替えによって前記電流経路を介した給電を制御する給電制御装置において、
     前記制御端に一端が接続されるキャパシタと、
     該キャパシタを充電する充電回路と、
     該キャパシタから前記充電回路への電流の通流を防止するダイオードと、
     前記半導体スイッチにおける電流の入力端に入力される入力電圧を検出する入力電圧検出部と、
     該半導体スイッチのオン又はオフへの切替えを指示する切替え信号が入力される入力部と、
     該入力部に入力された切替え信号が前記半導体スイッチのオンへの切替えを指示している場合にて、前記入力電圧検出部が検出した電圧が入力電圧閾値以上であるとき、前記充電回路を駆動する駆動部と
     を備え、
     前記駆動部は、前記充電回路を駆動している間に、前記入力電圧検出部が検出した電圧が前記入力電圧閾値未満になった場合であっても、前記充電回路の駆動を維持すること
     を特徴とする給電制御装置。
  2.  前記半導体スイッチの前記入力端と、該半導体スイッチにおける電流の出力端との間の電圧を検出する両端電圧検出部と、
     前記キャパシタが蓄えている電力を放出する放電回路と
     を備え、
     前記駆動部は、前記充電回路を駆動している場合にて、前記入力電圧検出部が検出した電圧が前記入力電圧閾値未満となり、かつ、前記両端電圧検出部が検出した電圧が両端電圧閾値以上となったとき、前記充電回路の動作を停止させ、前記放電回路を駆動すること
     を特徴とする請求項1に記載の給電制御装置。
  3.  前記半導体スイッチの前記入力端と、該半導体スイッチにおける電流の出力端との間の電圧を検出する両端電圧検出部と、
     前記キャパシタが蓄えている電力を放出する放電回路と
     を備え、
     前記駆動部は、前記充電回路を駆動している場合にて、前記両端電圧検出部が検出した電圧が両端電圧閾値以上である状態が所定時間以上続いたとき、前記充電回路の動作を停止させ、前記放電回路を駆動すること
     を特徴とする請求項1又は請求項2に記載の給電制御装置。
  4.  前記電流経路を流れる電流に応じた電圧を所定範囲内で出力する出力回路と、
     前記駆動部が前記充電回路の動作を停止させて前記放電回路を駆動した場合に、該出力回路が電圧を出力する電圧出力端の電圧を前記所定範囲外の電圧に調整する調整部と
     を備えることを特徴とする請求項2又は請求項3に記載の給電制御装置。
PCT/JP2016/085225 2015-12-03 2016-11-28 給電制御装置 WO2017094681A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP16870618.2A EP3386063B1 (en) 2015-12-03 2016-11-28 Power supply control device
US15/776,559 US10547194B2 (en) 2015-12-03 2016-11-28 Power supply control apparatus
CN201680067675.5A CN108292851B (zh) 2015-12-03 2016-11-28 供电控制装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015236934A JP6451612B2 (ja) 2015-12-03 2015-12-03 給電制御装置
JP2015-236934 2015-12-03

Publications (1)

Publication Number Publication Date
WO2017094681A1 true WO2017094681A1 (ja) 2017-06-08

Family

ID=58796938

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/085225 WO2017094681A1 (ja) 2015-12-03 2016-11-28 給電制御装置

Country Status (5)

Country Link
US (1) US10547194B2 (ja)
EP (1) EP3386063B1 (ja)
JP (1) JP6451612B2 (ja)
CN (1) CN108292851B (ja)
WO (1) WO2017094681A1 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003092874A (ja) * 2001-09-18 2003-03-28 Hitachi Unisia Automotive Ltd 車両用電源装置
JP2013241080A (ja) * 2012-05-21 2013-12-05 Nippon Seiki Co Ltd 車両用電源制御回路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001217696A (ja) 2000-02-04 2001-08-10 Auto Network Gijutsu Kenkyusho:Kk 過電流検出回路
JP4773822B2 (ja) 2005-12-26 2011-09-14 株式会社オートネットワーク技術研究所 電力供給制御装置
JP4688693B2 (ja) * 2006-02-22 2011-05-25 株式会社オートネットワーク技術研究所 電力供給制御装置
CN2914450Y (zh) * 2006-04-20 2007-06-20 环隆电气股份有限公司 低消耗电流的控制装置
CN101162867B (zh) * 2007-11-20 2010-06-23 友达光电股份有限公司 电荷泵系统及其操作方法
CN102948035A (zh) 2010-06-16 2013-02-27 株式会社自动网络技术研究所 电源控制电路及电源控制装置
DE102014208257A1 (de) * 2014-04-30 2015-11-05 Continental Automotive Gmbh Stabilisierungsschaltung für ein Bordnetz

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003092874A (ja) * 2001-09-18 2003-03-28 Hitachi Unisia Automotive Ltd 車両用電源装置
JP2013241080A (ja) * 2012-05-21 2013-12-05 Nippon Seiki Co Ltd 車両用電源制御回路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3386063A4 *

Also Published As

Publication number Publication date
EP3386063B1 (en) 2019-07-17
US20180331556A1 (en) 2018-11-15
JP2017103964A (ja) 2017-06-08
US10547194B2 (en) 2020-01-28
JP6451612B2 (ja) 2019-01-16
EP3386063A4 (en) 2018-12-12
CN108292851A (zh) 2018-07-17
CN108292851B (zh) 2021-03-16
EP3386063A1 (en) 2018-10-10

Similar Documents

Publication Publication Date Title
US10411696B2 (en) Power supply control device
US10654428B2 (en) Power supply control device
CN108701990B (zh) 供电控制装置
JP2010110091A (ja) 負荷駆動装置
WO2017217289A1 (ja) 給電制御装置
US9374077B2 (en) Switch circuit, semiconductor device, and battery device
JP2019142377A (ja) 給電制御装置
JP2022105038A (ja) 給電制御装置、給電制御方法及びコンピュータプログラム
JP6891835B2 (ja) 制御装置
US10396661B2 (en) Power supply control apparatus
JP6451612B2 (ja) 給電制御装置
KR101018896B1 (ko) 평활용 커패시터의 충전 및 방전 회로
WO2018180753A1 (ja) 電源装置
WO2018147102A1 (ja) スイッチ制御装置
JP6243063B2 (ja) Ledドライバ回路、及び、led照明装置
JP2019186880A (ja) 負荷駆動装置
JP7413860B2 (ja) 給電制御装置
WO2021230051A1 (ja) 給電制御装置
JP7111442B2 (ja) 電力変換装置
JP2002366234A (ja) 電圧制御装置
JP2004140926A (ja) 充電制御装置
JP2014158362A (ja) 変換装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16870618

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15776559

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2016870618

Country of ref document: EP