WO2016117390A1 - 液晶表示装置、液晶表示装置の製造方法 - Google Patents

液晶表示装置、液晶表示装置の製造方法 Download PDF

Info

Publication number
WO2016117390A1
WO2016117390A1 PCT/JP2016/050474 JP2016050474W WO2016117390A1 WO 2016117390 A1 WO2016117390 A1 WO 2016117390A1 JP 2016050474 W JP2016050474 W JP 2016050474W WO 2016117390 A1 WO2016117390 A1 WO 2016117390A1
Authority
WO
WIPO (PCT)
Prior art keywords
data signal
liquid crystal
display device
crystal display
signal line
Prior art date
Application number
PCT/JP2016/050474
Other languages
English (en)
French (fr)
Inventor
塩見 誠
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US15/544,708 priority Critical patent/US20170372672A1/en
Publication of WO2016117390A1 publication Critical patent/WO2016117390A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136263Line defects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/14Solving problems related to the presentation of information to be displayed

Definitions

  • the present invention relates to a liquid crystal display device and a method for manufacturing the liquid crystal display device.
  • each data signal line SL is divided into upper and lower parts and divided upper and lower parts SLa.
  • the configuration as shown in FIG. 10A has no room for correction when the data signal line is disconnected as shown in FIG. 10B.
  • a large problem occurs in an expensive liquid crystal display device such as an 8K4K size. It becomes.
  • One of the objects of the present invention is to provide a liquid crystal display device capable of securing a pixel charging rate even when the size of a display unit is large and capable of correcting a disconnection while ensuring display quality.
  • a control circuit that performs input correction for each of the plurality of pixels belonging to each of the plurality of local areas in the display unit is electrically connected to one end of each of the plurality of data signal lines corresponding to the plurality of pixels.
  • a second driver electrically connected to the other end of each of the plurality of data signal lines, wherein the first and second drivers are configured to output the plurality of data based on the input correction.
  • the signal line is driven.
  • each of the plurality of data signal lines is driven by the first and second drivers, the pixel charging rate can be ensured even when the size of the display portion is large, and one of the plurality of data signal lines is provided.
  • each of the two parts separated by the disconnection can be driven.
  • all the remaining lines are intentionally disconnected, and input correction is performed in consideration of this state.
  • unevenness caused by disconnection and cutting is suppressed, and it is possible to correct disconnection while ensuring display quality.
  • FIG. 1 is a schematic diagram illustrating a configuration of a liquid crystal display device according to a first embodiment. It is a functional diagram which shows the function (only native nonuniformity correction) of the control circuit of a liquid crystal display device.
  • (A) is a display example when there is no unevenness correction in the present liquid crystal display device without disconnection
  • (b) is a display example when there is native unevenness correction in the present liquid crystal display device without disconnection.
  • (A) is a structural example of this liquid crystal display device with a disconnection
  • (b) is a display example when only native unevenness correction is performed on this liquid crystal display device with a disconnection. It is a schematic diagram which shows the structure of this liquid crystal display device which performed disconnection correction.
  • (A) is a display example when only the native unevenness correction is performed on the liquid crystal display device subjected to the disconnection correction
  • (b) is a display example of the native unevenness and the disconnection cut unevenness on the liquid crystal display device subjected to the disconnection correction. It is an example of a display at the time of performing correction.
  • FIG. 3 is a schematic diagram illustrating another configuration of the liquid crystal display device according to the first embodiment.
  • (A) * (b) is a schematic diagram which shows the structure of the conventional liquid crystal display device.
  • FIG. 1 is a schematic diagram showing the configuration of the present liquid crystal display device.
  • the liquid crystal display device 1 includes scanning signal lines Gi, Gj, Gk, Gm, and Gn, data signal lines S1 to S48, and pixels i1 to i24, j1 to j24, k1 to k24, m1 to m24, a display unit 2 including n1 to n24, an upper part of the display unit 2, a connection source driver 4a (first driver) at one end of the data signal lines S1 to S48, and a lower part of the display unit 2; A source driver 4b (second driver) connected to the other ends of the lines S1 to S48, a gate driver 3 for driving the scanning signal lines Gi to Gk, a control circuit 5 for controlling the gate driver 3 and the source drivers 4a and 4b, Is provided.
  • the display unit 2 is composed of a liquid crystal panel, and each pixel is connected to
  • the liquid crystal display device 1 performs source both-side input driving in which each data signal line is driven by two source drivers 4a and 4b.
  • the extending direction of the scanning signal lines is described as a row direction or a horizontal direction
  • the extending direction of the data signal lines is described as a column direction or a vertical direction.
  • one picture element is a red (R) pixel (for example, pixel i1), a green (G) pixel (for example, pixel i2), and a blue (B) pixel (for example, pixel i3).
  • the number of picture elements of the display unit 2 is, for example, 8K4K (horizontal 7680 picture elements: vertical 4320 picture elements), but considering the current liquid crystal manufacturing process and drive technology level, the refresh rate is 60 Hz and the vertical 3240 picture elements ( The case where the number of scanning signal lines is 3240) or more and the diagonal of the display unit 2 is 60 inches or more is very suitable.
  • 4K4K, 6K3K, and 6K4K when considered as an integer multiple of 2K1K, which is the current basic type (from 1920, 1080, 2048, 1080, 1920, 1200, 2048, 1200). , 8K4K and the like. If the number of picture elements or the diagonal size becomes smaller than this, the charge can be afforded, so that source one-side input driving in which the source driver is provided only on one side is possible, and techniques such as preliminary wiring correction can be suitable. However, if the refresh rate is increased, there is no margin in the charging rate. For example, if the refresh rate is 120 Hz, the case of about 4K2K is also suitable.
  • the display unit 2 has a so-called double source structure, and two data signal lines are provided per pixel column. Specifically, in one pixel column, odd-numbered pixels are connected to one of these two data signal lines via a transistor, and even-numbered pixels have a transistor connected to the other of these two data signal lines. Connected through.
  • pixel i1 is connected to data signal line S1 via a transistor
  • pixel j1 is connected to data signal line S2 via a transistor
  • the pixel k1 is connected to the data signal line S1 through a transistor.
  • the pixel i2 that is adjacent to the pixel i1 in the row direction is connected to the data signal line S4 via the transistor and is adjacent to the pixel j1 in the row direction.
  • the pixel j2 to be connected is connected to the data signal line S3 via a transistor, and the pixel k2 adjacent to the pixel k1 in the row direction is connected to the data signal line S4 via a transistor.
  • the data signal lines S2 and S3 are adjacent to each other. In the double source structure, two-line simultaneous selection for selecting two adjacent scanning signal lines is performed.
  • the simultaneous selection of the scanning signal lines Gi and Gj and the simultaneous selection of the scanning signal lines Gk and Gm are sequentially performed.
  • the display unit 2 in FIG. 1 has a three-pixel configuration in which one picture element is R, G, and B, six data signal lines are provided for one picture element column. In the case of a four-pixel configuration of B and Y, eight data signal lines are provided per picture element column.
  • the single-source structure has a sufficient charge rate even if the source double-side input drive is performed.
  • the source double-sided input drive may be performed for the purpose of narrowing the frame by eliminating the spare wiring.
  • FIG. Even such a single source structure (described later) is suitable for the present embodiment.
  • the display unit 2 is divided into a plurality of blocks (local areas), and the size of each block is 1 vertical pixel ⁇ 12 horizontal pixels.
  • the block Bi1 is composed of pixels i1 to i12
  • the block Bi2 is composed of pixels i13 to i24.
  • the block Bj1 is composed of pixels j1 to j12
  • the block Bj2 is composed of pixels j13 to j24.
  • the block Bk1 is composed of pixels k1 to k12
  • the block Bk2 is composed of pixels k13 to k24.
  • the control circuit 5 performs input correction on the pixels of the block for each block.
  • this input correction native unevenness due to the structure of a backlight, an optical film, a liquid crystal panel, or the like is suppressed.
  • the control circuit 5 receives the input video in step S1, performs predetermined video processing in step S2, and then obtains a plurality of correction values serving as a reference for each block from the lookup table LUT1.
  • Obtaining step S3
  • calculating a correction value for each pixel by linear interpolation using the plurality of correction values step S4
  • correcting pixel data so as to suppress native unevenness in step S5 (input correction) I do.
  • the gate driver 3 and the source driver 4a are controlled using the corrected pixel data (step S6).
  • the gate driver 3 selects a scanning signal line in the horizontal scanning period, and the two source drivers 4a and 4b have the same data signal in the same horizontal scanning period for each data signal line. (Signal potential corresponding to the corrected pixel data) is supplied.
  • FIG. 3A shows a display example when the above input correction is not performed, and dark unevenness (native unevenness) occurs in the pixels i13 to i24 of the block Bi2 and the pixels j13 to j24 of the Bj2 in the solid display of the predetermined gradation.
  • the LUT 1 stores a plurality of correction values for unevenness correction in the block.
  • the correction value C8 C1 + ⁇ (C12 ⁇ C1) / (12-1) ⁇ ⁇ (8-1) It can be calculated by simple two-way linear interpolation.
  • the horizontal width of the local area is set to 16 or 32, and the correction value of the first pixel and the 33rd to correct the 1st to 32nd pixels to make the division easier.
  • this embodiment includes the use of the correction value of each pixel.
  • correction value independently in units of pixels (monochrome), but in terms of ease of calculation and compatibility with other video processing or gradation processing, in units of one pixel. It is desirable that correction values of a plurality of pixels (for example, R pixel, G pixel, B pixel) in the picture element are set in association with each other (for example, correction values of the respective pixels in the same picture element are aligned).
  • the size of the local area can be set arbitrarily according to the situation, but in terms of the horizontal direction, if it is too long, the correction level of native unevenness cannot be approximated by a straight line, and an intermediate correction value will be introduced. Calculation becomes complicated. On the other hand, if the length is too short, the total size of the table increases, and the burden on the correction circuit increases. Therefore, the size may be about 4 to 64 pixels, and may be selected in consideration of the uneven state of the panel (such as linearity) and ease of mounting.
  • the vertical size differs depending on the panel driving method and the viewing environment (viewing distance and resolution) of the display device, but it is allowed to be 2 lines or 4 lines. Since the calculation becomes complicated, it is preferable to suppress the size so that it can be recognized as one line on the display. In the present embodiment, in principle, one line is preferable, but it is also possible to process two lines as one line in consideration of a double source structure (two-line simultaneous selection drive) and the like.
  • the LUT 1 has three types of data (input gradation, leftmost correction value, rightmost correction value) for a 1 ⁇ n local area, and actual correction from the input gradation and display position.
  • the value is calculated by interpolation.
  • the three types of data are (0, 0, 0), (63, 10, 12), (127, 8, 10), (191, 4, 6), (255, 0, 0).
  • the grid points related to the gray scales are easy to calculate in steps of 8 to 16 gradations out of 256 gray levels, and the inventors have confirmed that the grid points can be stored sufficiently.
  • the upper part of the data signal line S4 (longer than the length of each data signal line) is a normal data signal line (for example, The load is larger than that of the data signal lines S3 and S5), and the lower part of the data signal line S4 (which is shorter than 1/2 of the length of each data signal line) is longer than the normal data signal lines (S3 and S5). Since the load is reduced, even if the input correction (correction of native unevenness) in FIG. 2 is performed, the pixels connected to the upper part of the data signal line S4, such as the pixel k2, as shown in FIG.
  • the pixels connected to the lower part of the data signal line S4, such as the pixel n2, are brighter than the normal pixels n1 and n3 on the left and right.
  • Such unevenness (disconnection unevenness) in the pixel column corresponding to the data signal line S4 is discontinuous and sudden, and is very conspicuous.
  • the liquid crystal display device 1 when at least one of the plurality of data signal lines corresponding to the plurality of pixels of each block is disconnected, the remaining all are intentionally cut. Specifically, for the data signal lines S1 to S24 corresponding to the plurality of pixels of the blocks Bi1, Bj1, and Bk1, the data signal line S4 is disconnected, so that all the remaining data signal lines S1 to S3 In addition, the data signal lines S5 to S24 are intentionally cut using a laser or the like.
  • the vertical position of the disconnection location of the data signal line S4 and the vertical position of the disconnection locations of the data signal lines S1 to S3 and the data signal lines S5 to S24 are aligned, and the disconnection location of the data signal line S4 and The distance of the source driver 4a is made equal to the distance between the cut portions of the data signal lines S1 to S3 and S5 to S24 and the source driver 4a (the load on the upper part of the data signal lines S1 to S24 is made uniform), and the data signal The distance between the disconnection point of the line S4 and the source driver 4b and the distance between the disconnection point of each of the data signal lines S1 to S3 and S5 to S24 and the distance between the source driver 4b are made equal (the load below the data signal lines S1 to S24 is reduced). 5) (including the broken data signal line S4 and the broken data signal lines S1 to S3 and S5 to 24). )).
  • the input correction of FIG. 2 (only correction of native unevenness) is performed on the liquid crystal display device of FIG. 5, the native unevenness as seen in block Bi2 and block Bj2 of FIG. 3A and the block of FIG. Unevenness in the same block as seen in Bi1, Bk1, and Bn1 is suppressed, and unevenness between blocks (disconnection unevenness) as shown in FIG. 6A remains.
  • the disconnection cut unevenness is dark unevenness of the block Bi1, blocks Bj1 and Bk1, and bright unevenness of the block Bm1 and block Bn1.
  • the control circuit 5 performs input correction (correction of native unevenness + disconnection disconnection unevenness) for each block pixel for each block.
  • input correction correction of native unevenness + disconnection disconnection unevenness
  • the control circuit 5 receives the input video in step S1, performs predetermined video processing in step S2, and then obtains a plurality of correction values serving as a reference for each block from the lookup table LUT2. Obtain (step S3).
  • the plurality of reference correction values are based on the position of the block and the position of the disconnection location.
  • a correction value for each pixel is calculated by linear interpolation using the plurality of correction values (step S4), and pixel data correction (input correction) is performed in step S5 to suppress native unevenness and disconnection cut unevenness. Do.
  • the gate driver 3 and the source driver 4a are controlled using the corrected pixel data (step S6).
  • the gate driver 3 selects a scanning signal line in the horizontal scanning period, and the two source drivers 4a and 4b have the same data signal in the same horizontal scanning period for each data signal line. (Signal potential corresponding to the corrected pixel data) is supplied. Thereby, as shown in FIG. 6B, an appropriate display in which native unevenness and disconnection / cutting unevenness are suppressed is realized.
  • the liquid crystal display device 1 even if the size of the display unit is large, the pixel charging rate can be secured, and the disconnection correction that ensures the display quality is possible.
  • the data signal line disconnection inspection process and the laser data signal line disconnection process can be performed as follows.
  • the above process can be performed in the state of an active matrix substrate.
  • the data signal line can be easily cut, and a very high-quality correction is possible.
  • the disconnection location may not be found.
  • a short circuit (so-called SG leak) between the data signal line and the scanning signal line cannot be found.
  • the above process can be performed in a state where liquid crystal is injected between the active matrix substrate and the counter substrate and the two substrates are bonded together (state of the liquid crystal panel). In this state, display is also possible, and the problem part can be found sufficiently.
  • the above process is preferably performed at each stage of the state of the active matrix substrate and the state of the liquid crystal panel, but may be performed mainly in the state of the liquid crystal panel in consideration of cost and the like.
  • the size of one block is 1 vertical pixel ⁇ 12 horizontal pixels, but it may be a small size such as 1 vertical pixel ⁇ 4 vertical pixels or a large size such as 1 vertical pixel ⁇ 24 vertical pixels.
  • the number of blocks is increased by making the vertical one pixel, it is only necessary to linearly interpolate correction values (a plurality of reference correction values) at the left and right ends, and the calculation is completed for each line. It is advantageous to make.
  • the three-color structure of R, G, and B is given as an example of the picture element configuration of the display unit 2, a four-color structure of R, G, B, and Y (yellow) is also possible.
  • the pixel arrangement is not limited to the matrix type, and may be a ⁇ type.
  • the liquid crystal display device 1 can also correct the short circuit (so-called SG leak) between the data signal line and the scanning signal line.
  • the short circuit portion is separated, Deliberately cut all the rest.
  • the data signal lines S1 to S24 corresponding to a plurality of pixels of the blocks Bi1, Bj1, and Bk1 a short circuit portion with the scanning signal line Gk occurs in the data signal line S4. Therefore, the short-circuit portion is separated from the data signal line S4, and the remaining data signal lines S1 to S3 and data signal lines S5 to S24 are intentionally cut using a laser or the like.
  • the data signal line S4 is cut at two places so as to sandwich the short-circuit portion, and one of the two cut portions of the data signal line S4, the data signal lines S1 to S3, and the data signal lines S5 to S24 are separated. Align the vertical positions of the cut points.
  • the cutting positions of the data signal lines S1 to S3 and the data signal lines S5 to S24 may be selected between the block Bj1 and the block Bk1 and between the block Bk1 and the block Bm1. If there is, it is preferable to cut at the center of the display unit (between the block Bj1 and the block Bk1) as shown in FIG. Although slightly, cutting at the center side has the advantage that the difference between the upper part and the lower part of the cut portion becomes smaller and correction is easy. However, since this merit is not necessarily large, it is preferable to determine in consideration of other factors, for example, ease of laser correction, and the lines that are simultaneously driven in the double source structure are not separated. For the pixel k2 connected to the separated portion of the data signal line S4, blackening processing such as connecting the drain of the transistor to the auxiliary capacitance line is performed.
  • liquid crystal display device shown in FIG. 8 including the short circuit data signal line S4 and the cut data signal lines S1 to 3 and S5 to 24 subjected to the above-described short circuit correction is subjected only to the native unevenness correction as shown in FIG. In this state, unevenness (cutting unevenness) remains.
  • the cutting unevenness is dark unevenness of the block Bi1 and the block Bj1, and bright unevenness of the block Bk1, the block Bm1, and the block Bn1.
  • a control circuit that performs input correction for each of the plurality of pixels belonging to each of the plurality of local areas in the display unit is electrically connected to one end of each of the plurality of data signal lines corresponding to the plurality of pixels.
  • a second driver electrically connected to the other end of each of the plurality of data signal lines, wherein the first and second drivers are configured to output the plurality of data based on the input correction. Drive the signal line.
  • the first and second drivers supply the same data signal to each data signal line at the same timing.
  • a plurality of data signal lines corresponding to a plurality of pixels in at least one local area have one or more broken data signal lines having a broken portion and an intentionally cut portion. It consists of one or more cut data signal lines.
  • the input correction of the at least one local area suppresses both unevenness that occurs in connection with the disconnection location and the disconnection location, and inherent unevenness.
  • a plurality of data signal lines corresponding to a plurality of pixels in at least one local area have a short-circuited portion with a scanning signal line and two intentionally cut portions sandwiching the same. It comprises one or more short-circuit data signal lines having one and one or more cut data signal lines having one intentionally cut portion.
  • each data signal line when the extending direction of each data signal line is the vertical direction, one of the two cut portions of the short-circuit data signal line and the cut portion of the cut data signal line are arranged in the vertical direction. The position is aligned.
  • the input correction of the at least one local area is caused by unevenness caused by the two cut portions of the short-circuit data signal line and the cut portion of the cut data signal line, This suppresses both unevenness that occurs in the film.
  • the input correction relating to the plurality of pixels belonging to each of the at least one local area is based on the position of the local area and the vertical position on the display unit.
  • each local area when the extending direction of each data signal line is the vertical direction, each local area includes one pixel in the vertical direction and 2 to 24 pixels in the horizontal direction.
  • the control circuit obtains correction values for at least two pixels not adjacent to each other in the local area from a lookup table as a plurality of reference correction values, and these reference correction values
  • the correction value of the other pixels in the local area is obtained by interpolation processing using.
  • each data signal line when the extending direction of each data signal line is the vertical direction, the data signal line connected to one pixel included in the pixel column extending in the vertical direction via a transistor; A data signal line connected to another pixel included in the pixel column via a transistor is different.
  • the manufacturing method of the present liquid crystal display device includes a control circuit that performs input correction for each of a plurality of pixels belonging to each of a plurality of local areas in a display unit, and one end of each of a plurality of data signal lines corresponding to the plurality of pixels. And a second driver electrically connected to the other end of each of the plurality of data signal lines, wherein the first and second drivers are arranged on the basis of input correction.
  • a method of manufacturing a liquid crystal display device for driving a plurality of data signal lines wherein (A) when a plurality of data signal lines corresponding to a plurality of pixels in each local area are disconnected, (B) If a short circuit with the scanning signal line occurs in at least one, isolate the short circuit and intentionally disconnect all the rest. To.
  • the present invention is not limited to the above-described embodiments, and those obtained by appropriately modifying the above-described embodiments based on common general technical knowledge and those obtained by combining them are also included in the embodiments of the present invention.
  • the present liquid crystal display device is suitable for a liquid crystal television, a liquid crystal monitor, a television monitor, and the like.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

 表示部のサイズが大きくても画素充電率を確保でき、かつ表示品位を担保した断線修正が可能な液晶表示装置を提供する。表示部(2)内の複数のブロック(Bi1・Bj1・Bk1)それぞれに属する複数の画素(i1~i12・j1~j12・k1~k12)に関する入力補正をローカルエリアごとに行う制御回路(5)と、複数の画素に対応する複数のデータ信号線(S1~S24)それぞれの一端に電気的に接続する第1ソースドライバ(4a)と、複数のデータ信号線(S1~S24)それぞれの他端に電気的に接続する第2ソースドライバ(4b)とを備え、第1および第2ソースドライバ(4a・4b)は、上記入力補正に基づいて複数のデータ信号線(S1~S24)を駆動する。

Description

液晶表示装置、液晶表示装置の製造方法
 本発明は液晶表示装置、液晶表示装置の製造方法に関する。
 絵素数が2K1K(横:約2000絵素、縦:約1000絵素)程度の液晶表示装置であれば、画素充電率に十分なマージンがあり、データ信号線が断線した場合には、表示部の周囲に予め用意した冗長配線を用いた修正が可能である。すなわち、断線したデータ信号線に、冗長配線を介してデータ信号を供給しても目立った表示ムラは生じない。しかしながら、表示部のさらなる大型化に伴って画素充電率のマージンが少なくなってきており、図10(a)のように、各データ信号線SLを上下に分割し、分割された上下部分SLa・SLbを別々のソースドライバSDa・SDbで駆動することによって、画素PIX(トランジスタを介してデータ信号線SLaおよび走査信号線GLに接続)の充電率を確保する構成が実施されている。
 一方、液晶表示装置には、バックライト、光学フィルム、液晶パネル等の構造に起因して、連続的に変化する、ある程度の面積をもったムラが発生する。このような本来的なムラ(以下、ネイティブムラと称する)は、表示部を複数のローカルエリアに分割し、ローカルエリアごとに画素データを補正するような手法によってその低減が可能である。
国際公開公報 WO2012/157093(2012年11月22日公開)
 図10(a)のような構成は、図10(b)のようなデータ信号線の断線が生じた場合に修正の余地がなく、例えば、8K4Kサイズのような高価な液晶表示装置で大きな問題となる。
 本発明の目的の1つは、表示部のサイズが大きくても画素充電率を確保でき、かつ表示品位を担保した断線修正が可能な液晶表示装置を提供することにある。
 本液晶表示装置は、表示部内の複数のローカルエリアそれぞれに属する複数の画素に関する入力補正をローカルエリアごとに行う制御回路と、上記複数の画素に対応する複数のデータ信号線それぞれの一端に電気的に接続する第1ドライバと、上記複数のデータ信号線それぞれの他端に電気的に接続する第2ドライバとを備え、上記第1および第2ドライバは、上記入力補正に基づいて上記複数のデータ信号線を駆動することを特徴とする。
 本液晶表示装置では、上記複数のデータ信号線それぞれを第1および第2ドライバで駆動するため、表示部のサイズが大きくても画素充電率を確保でき、かつ上記複数のデータ信号線の1つに、例えば断線が生じたときでも、断線によって分かれた2つの部分それぞれを駆動することができる。そして、各ローカルエリアの複数の画素に対応する複数のデータ信号線について、少なくとも1つに断線が生じた場合には、残りすべてを意図的に切断し、この状態を考慮した入力補正を行うことで、断線および切断によって生じるムラが抑制され、表示品位を担保した断線修正が可能となる。
実施の形態1の液晶表示装置の構成を示す模式図である。 液晶表示装置の制御回路の機能(ネイティブムラ補正のみ)を示す機能図である。 (a)は、断線のない本液晶表示装置におけるムラ補正なしの場合の表示例であり、(b)は、断線のない本液晶表示装置におけるネイティブムラ補正ありの場合の表示例である。 (a)は、断線のある本液晶表示装置の構成例であり、(b)は、断線のある本液晶表示装置にネイティブムラ補正のみ施した場合の表示例である。 断線修正を行った本液晶表示装置の構成を示す模式図である。 (a)は、断線修正を行った本液晶表示装置にネイティブムラ補正のみ施した場合の表示例であり、(b)は、断線修正を行った本液晶表示装置にネイティブムラおよび断線切断ムラの補正を施した場合の表示例である。 液晶表示装置の制御回路の機能(ネイティブムラおよび断線切断ムラの補正)を示す機能図である。 短絡修正を行った本液晶表示装置の構成を示す模式図である。 実施の形態1の液晶表示装置の別構成を示す模式図である。 (a)・(b)は、従来の液晶表示装置の構成を示す模式図である。
 以下に、本発明の実施の形態を図1~図9に基づいて以下に説明する。図1は、本液晶表示装置の構成を示す模式図である。図1に示すように、液晶表示装置1は、走査信号線Gi・Gj・Gk・Gm・Gnおよびデータ信号線S1~S48並びに画素i1~i24・j1~j24・k1~k24・m1~m24・n1~n24を含む表示部2と、表示部2の上部に配され、データ信号線S1~S48の一端に接続ソースドライバ4a(第1ドライバ)と、表示部2の下部に配され、データ信号線S1~S48の他端に接続するソースドライバ4b(第2ドライバ)と、走査信号線Gi~Gkを駆動するゲートドライバ3と、ゲートドライバ3およびソースドライバ4a・4bを制御する制御回路5とを備える。なお、表示部2は液晶パネルで構成されており、各画素は、トランジスタを介して対応するデータ信号線および走査信号線に接続される。また、液晶表示装置1はさらに図示しないバックライトや光学フィルム等を含んでいる。
 液晶表示装置1では、各データ信号線を2つのソースドライバ4a・4bで駆動するソース両側入力駆動を行う。以下では、走査信号線の延伸方向を行方向あるいは横方向、データ信号線の延伸方向を列方向あるいは縦方向と記載する。
 表示部2では、1絵素(a picture element)が、赤(R)画素(例えば、画素i1)、緑(G)画素(例えば、画素i2)および青(B)画素(例えば、画素i3)で構成される。表示部2の絵素数としては、例えば8K4K(横7680絵素:縦4320絵素)であるが、現状の液晶製造プロセスや駆動技術レベルを考慮すると、リフレッシュレートを60Hzとして、縦3240絵素(走査信号線が3240本)以上で表示部2の対角が60インチ以上の場合が大変好適といえる。現在の基本型である2K1K(テレビ規格,デジタルシネマ規格,PCモニター規格などから1920×1080,2048×1080,1920×1200,2048×1200となる)の整数倍で考えると、4K4K、6K3K、6K4K、8K4Kなどが挙げられる。これよりも絵素数や対角サイズが小さくなると充電に余裕ができるため、ソースドライバを片側だけに設けるソース片側入力駆動が可能となって予備配線修正などの技術が好適となりうる。ただし、リフレッシュレートが上がると充電率に余裕がなくなるため、例えばリフレッシュレートが120Hzなら4K2K程度の場合も好適となる。
 表示部2はいわゆるダブルソース構造であり、1画素列あたり2本のデータ信号線が設けられる。具体的には、1画素列内において、奇数番目の画素はこれら2本のデータ信号線の一方にトランジスタを介して接続され、偶数番目の画素はこれら2本のデータ信号線の他方にトランジスタを介して接続される。
 例えば、列方向に連続して並ぶ画素i1および画素j1並びに画素k1について、画素i1はトランジスタを介してデータ信号線S1に接続され、画素j1は、トランジスタを介してデータ信号線S2に接続され、画素k1は、トランジスタを介してデータ信号線S1に接続される。
 また、列方向に連続して並ぶ画素i2および画素j2並びに画素k2について、画素i1と行方向に隣接する画素i2は、トランジスタを介してデータ信号線S4に接続され、画素j1と行方向に隣接する画素j2は、トランジスタを介してデータ信号線S3に接続され、画素k1と行方向に隣接する画素k2は、トランジスタを介してデータ信号線S4に接続される。ここでは、データ信号線S2およびS3が隣接する。また、ダブルソース構造では走査信号線を隣り合う2本ずつ選択する2ライン同時選択が行われる。例えば、走査信号線Gi・Gjの同時選択と走査信号線Gk・Gmの同時選択とが順次行われる。なお、図1の表示部2は1絵素がR・G・Bの3画素構成であるため、1絵素列あたり6本のデータ信号線が設けられているが、例えば、R・G・B・Yの4画素構成であれば、1絵素列あたり8本のデータ信号線が設けられる。
 上記のような場合(例えば、走査信号線が3240本以上で対角が60インチ以上の場合やリフレッシュレートが120Hzの場合)は、ソース両側入力駆動を行ってもシングルソース構造では充電率が足らないことが多いため、充電率を高めるためのダブルソース構造が必要となってくる。すなわち、本実施の形態では、充電率の観点からダブルソース構造のソース両側入力駆動を行う必要があるような液晶表示装置が好適であるといえる。ただし、近年では液晶表示装置のデザインに対する要求も高度であるため、予備配線をなくして額縁を狭くする目的でソース両側入力駆動を行うこともあり、このような液晶表示装置については、図9のようなシングルソース構造(後述)であっても本実施の形態に好適である。
 表示部2は、複数のブロック(ローカルエリア)に分けられ、各ブロックのサイズは縦1画素×横12画素である。例えば、i番目の画素行については、ブロックBi1が画素i1~i12からなり、ブロックBi2が画素i13~i24からなる。j番目の画素行については、ブロックBj1が画素j1~j12からなり、ブロックBj2が画素j13~j24からなる。k番目の画素行については、ブロックBk1が画素k1~k12からなり、ブロックBk2が画素k13~k24からなる。
 制御回路5は、ブロックごとにそのブロックの画素に関する入力補正を行う。この入力補正によって、バックライト、光学フィルム、液晶パネル等の構造に起因するネイティブムラが抑制される。例えば、図2に示すように、制御回路5は、ステップS1で入力映像を受けつけ、ステップS2で所定の映像処理を行った後に、ルックアップテーブルLUT1からブロックごとの基準となる複数の補正値を取得し(ステップS3)、この複数の補正値を用いた線形補間により、画素ごとの補正値を計算し(ステップS4)、ステップS5でネイティブムラを抑制するような画素データの補正(入力補正)を行う。そして、補正された画素データを用いてゲートドライバ3およびソースドライバ4aを制御する(ステップS6)。制御回路5の制御を受けて、ゲートドライバ3は、水平走査期間に走査信号線を選択し、2つのソースドライバ4a・4bは、各データ信号線に対し、同一水平走査期間に同一のデータ信号(補正された画素データに対応する信号電位)を供給する。
 図3(a)は上記入力補正を行わない場合の表示例であり、所定階調のベタ表示において、ブロックBi2の画素i13~i24およびBj2の画素j13~j24に暗ムラ(ネイティブムラ)が生じていることがわかる。このような場合に、ブロックBi2の画素i13~i24およびBj2の画素j13~j24に対して図2の入力補正を行うことで、図3(b)のようにブロックBi2およびBj2の暗ムラ(ネイティブムラ)が抑制される。
 LUT1には、ブロック内のムラ補正のための複数の補正値が格納されるが、本実施の形態では、ローカルエリアを1×12のように横長に設定することが好ましい。この場合、LUT1に、各ブロックの両端の画素(画素i1・画素i12)の補正値C1・C12を格納しておけば、例えば8番目の画素の補正値C8=C1+{(C12-C1)/(12-1)}×(8-1)というように、単純な2転換の直線補間によって計算することができる。
 もちろん計算をより簡単にするために,ローカルエリアの横幅を16や32にしたり、割り算をより簡単にするために1~32番の画素を補正するために1番目の画素の補正値と33番目の画素の補正値とを使用したりすることが本実施の形態に含まれることはいうまでもない。
 ここで、画素(単色)単位で独立して補正値を設定することも可能であるが、計算の容易さや他の映像処理あるいは階調処置との親和性を図る意味でも、1絵素単位で、該絵素内の複数の画素(例えば、R画素・G画素・B画素)の補正値を互いに関連付けて設定する(例えば、同一絵素内の各画素の補正値を揃える)ことが望ましい。
 ローカルエリアのサイズは状況を見て任意に設定すればよいが、横方向に関していうと、長すぎるとネイティブムラの補正レベルが直線で近似できなくなり、中間段階の補正値を導入することになって計算が煩雑になる。一方、短すぎるとテーブルのトータルサイズが大きくなり、いずれも補正回路の負担が大きくなる。よって、4画素から64画素程度の大きさで、パネルのムラ状態(直線性など)や実装の容易さを考慮して選べばよい。
 また,縦方向のサイズはパネルの駆動方法や表示装置の視聴環境(視聴距離や解像度)によって異なるが、2ラインや4ラインにすることは許容されるが、大きくなると補間計算が2次元的になり計算が煩雑になるので、表示上1ラインとして認識できる程度のサイズに抑えることが好ましい。本実施の形態では、原理的に1ラインであることが好ましいが、ダブルソース構造(2ライン同時選択駆動)などを考慮して2ラインをまとめて1ラインとして処理することも可能である。
 好ましい形態としては、LUT1は、1×nのローカルエリアに対して(入力階調,左端の補正値,右端の補正値)の3種類のデータをもち、入力階調と表示位置から実際の補正値が補間により計算される。例えば、上記3種類のデータが、(0,0,0),(63,10,12),(127,8,10),(191,4,6),(255,0,0)であり、ローカルエリアの中央に95階調が入力されたときには、左端補正値が(10+8)/2=9、右端補正値が(12+10)/2=11、中央補正値が(9+11)/2=10、補正階調が95+10=105のように計算され、出力される。
 階調に関する格子点は、256階調中の8階調から16階調刻みが計算し易く、また、発明者らはこの格子点で十分に保管できることを確認している。
 〔実施の形態1〕
 液晶表示装置1では、各データ信号線の一端がソースドライバ4aに接続され、他端がソースドライバ4bに接続されているため、例えば図4(a)のようにデータ信号線S4に断線が生じても、データ信号線S4全体(断線箇所の上部分および下部分)を駆動することは可能である。しかしながら、このようなデータ信号線S4の断線が生じた状態では、データ信号線S4の上部分(各データ信号線の長さの1/2よりも長い)については正常なデータ信号線(例えば、データ信号線S3・S5)よりも負荷が大きく、データ信号線S4の下部分(各データ信号線の長さの1/2よりも短い)については正常なデータ信号線(S3・S5)よりも負荷が小さくなるため、図2の入力補正(ネイティブムラの補正)を行っても、図4(b)のように、例えば画素k2のようにデータ信号線S4の上部分に接続する画素は左右の正常な画素k1・k3よりも暗く、例えば画素n2のようにデータ信号線S4の下部分に接続する画素は左右の正常な画素n1・n3よりも明るくなる。このようなデータ信号線S4に対応する画素列のムラ(断線ムラ)は非連続的かつ唐突なもので、非常に目立つ。
 そこで、液晶表示装置1では、各ブロックの複数の画素に対応する複数のデータ信号線について、少なくとも1つに断線が生じた場合には、残りすべてを意図的に切断する。具体的には、ブロックBi1・Bj1・Bk1それぞれの複数の画素に対応するデータ信号線S1~24について、データ信号線S4に断線が生じているため、残りのすべてとなるデータ信号線S1~S3並びにデータ信号線S5~S24をレーザ等を用いて意図的に切断する。ここでは、データ信号線S4の断線箇所の縦方向の位置と、データ信号線S1~S3並びにデータ信号線S5~S24の切断箇所の縦方向の位置とを揃え、データ信号線S4の断線箇所およびソースドライバ4aの距離と、データ信号線S1~S3・S5~S24それぞれの切断箇所およびソースドライバ4aの距離とを等しくする(データ信号線S1~S24の上部分の負荷を揃える)とともに、データ信号線S4の断線箇所およびソースドライバ4bの距離と、データ信号線S1~S3・S5~S24それぞれの切断箇所およびソースドライバ4bの距離とを等しくする(データ信号線S1~S24の下部分の負荷を揃える)ことで、図5のような液晶表示装置(断線データ信号線S4並びに切断データ信号線S1~S3・S5~24を含む)とする。
 図5の液晶表示装置に図2の入力補正(ネイティブムラの補正のみ)を行えば、図3(a)のブロックBi2およびブロックBj2にみられるようなネイティブムラと、図4(b)のブロックBi1、Bk1およびBn1にみられるような同一ブロック内でのムラとが抑制され、図6(a)のようなブロック間のムラ(断線切断ムラ)が残る状態となる。断線切断ムラは、ブロックBi1、ブロックBj1およびBk1の暗ムラと、ブロックBm1およびブロックBn1の明ムラである。
 ここで、制御回路5は、ブロックごとにそのブロックの画素に関する入力補正(ネイティブムラ+断線切断ムラの補正)を行う。例えば、図7に示すように、制御回路5は、ステップS1で入力映像を受けつけ、ステップS2で所定の映像処理を行った後に、ルックアップテーブルLUT2からブロックごとの基準となる複数の補正値を取得する(ステップS3)。この基準となる複数の補正値は、ブロックの位置と断線箇所の位置とに基づくものである。次いで、この複数の補正値を用いた線形補間により、画素ごとの補正値を計算し(ステップS4)、ステップS5でネイティブムラおよび断線切断ムラを抑制するような画素データの補正(入力補正)を行う。そして、補正された画素データを用いてゲートドライバ3およびソースドライバ4aを制御する(ステップS6)。制御回路5の制御を受けて、ゲートドライバ3は、水平走査期間に走査信号線を選択し、2つのソースドライバ4a・4bは、各データ信号線に対し、同一水平走査期間に同一のデータ信号(補正された画素データに対応する信号電位)を供給する。これにより、図6(b)のような、ネイティブムラおよび断線切断ムラが抑制された適正な表示が実現される。
 以上のように、液晶表示装置1によれば、表示部のサイズが大きくても画素充電率を確保でき、かつ表示品位を担保した断線修正が可能となる。
 データ信号線の断線検査およびレーザーによるデータ信号線切断の工程は、下記のようにして行うことができる。
 まずは、アクティブマトリクス基板の状態で上記工程を行うことができる。この状態では、データ信号線の切断が容易であり、非常に質の高い修正が可能である。ただし、実際に表示することができないため、断線箇所を発見できないことがある。また、データ信号線と走査信号線の短絡(いわゆるSGリーク)などは発見できない。
 次いで、アクティブマトリクス基板と対向基板との間に液晶を注入して両基板を貼り合わせた状態(液晶パネルの状態)で上記工程を行うことができる。この状態では表示も可能であり、十分に問題箇所を発見することができる。
 なお、液晶パネルに偏光板等を組み合わせた液晶表示装置の状態で上記工程を行う場合、問題箇所の発見は容易であるが、データ信号線の切断時にレーザーが偏光板を透過するため、精度が悪く、偏光板が損傷を受けることもあり、望ましくない。
 以上から、上記工程は、アクティブマトリクス基板の状態および液晶パネルの状態それぞれの段階で行うことが好ましいが、コスト等を考慮し、主として液晶パネルの状態で行えばよい。
 なお、LUT2の設定については、液晶表示装置の状態でネイティブムラおよび断線切断ムラを同時評価した上で行うことが望ましい。
 実施の形態1では1ブロックのサイズを縦1画素×横12画素としているが、縦1画素×縦4画素ような小サイズでも縦1画素×縦24画素ような大サイズでも構わない。縦を1画素とすることでブロック数は増えるが,左右両端の補正値(基準となる複数の補正値)を直線補間するだけでよく、ラインごとに計算が完結するため、制御回路5の小型化に有利である。
 表示部2の絵素構成例としてR・G・Bの3色構造を挙げているが、R・G・B・Y(黄色)の4色構造等も可能である。また、画素配置についても、マトリクス型に限らず、λ型なども可能である。
 〔実施の形態2〕
 実施の形態1ではデータ信号線の断線の修正について説明したが、液晶表示装置1ではデータ信号線と走査信号線の短絡(いわゆるSGリーク)の修正も可能である。
 すなわち、液晶表示装置1では、各ブロックの複数の画素に対応する複数のデータ信号線について、少なくとも1つに走査信号線との短絡部が生じた場合には、該短絡部を分離するとともに、残りすべてを意図的に切断する。具体的には、図8のように、ブロックBi1・Bj1・Bk1それぞれの複数の画素に対応するデータ信号線S1~24について、データ信号線S4に走査信号線Gkとの短絡部が生じているため、短絡部をデータ信号線S4から分離するとともに残りのすべてとなるデータ信号線S1~S3およびデータ信号線S5~S24をレーザ等を用いて意図的に切断する。短絡部の分離は、短絡箇所を挟むようにデータ信号線S4を2か所で切断し、データ信号線S4の2つの切断箇所の一方と、データ信号線S1~S3およびデータ信号線S5~S24の切断箇所の縦方向の位置を揃える。
 この場合、データ信号線S1~S3およびデータ信号線S5~S24の切断位置は、ブロックBj1およびブロックBk1の間と、ブロックBk1およびブロックBm1の間とのどちらかを選択すればよいが、可能であれば、図8のように、表示部の中央側(ブロックBj1およびブロックBk1の間)で切断することが好ましい。わずかではあるが、中央側で切断した方が切断箇所の上部分と下部分の差が小さくなり、補正が容易というメリットがある。しかしながら、このメリットは必ずしも大きくはないため、その他の要因、例えば、レーザー修正の容易さとか、ダブルソース構造で同時駆動されるラインは分離しないなどに配慮して決めることが好ましい。なお、データ信号線S4の分離された部分に接続する画素k2については、トランジスタのドレインを補助容量配線に接続する等の黒点化処理を行う。
 上記の短絡修正がなされた図8の液晶表示装置(短絡データ信号線S4および切断データ信号線S1~3・S5~24を含む)に図2のようなネイティブムラ補正のみを施せば、ブロック間のムラ(切断ムラ)が残る状態となる。切断ムラは、ブロックBi1およブロックBj1の暗ムラと、ブロックBk1、ブロックBm1およびブロックBn1の明ムラである。
 そこで、図8の液晶表示装置に図7と同様の入力補正を行うことで、ネイティブムラおよび切断ムラが抑制された適正な表示が実現される。
 本液晶表示装置は、表示部内の複数のローカルエリアそれぞれに属する複数の画素に関する入力補正をローカルエリアごとに行う制御回路と、上記複数の画素に対応する複数のデータ信号線それぞれの一端に電気的に接続する第1ドライバと、上記複数のデータ信号線それぞれの他端に電気的に接続する第2ドライバとを備え、上記第1および第2ドライバは、上記入力補正に基づいて上記複数のデータ信号線を駆動する。
 本液晶表示装置の次なる構成では、上記第1および第2ドライバは、各データ信号線に対して同一タイミングで同一のデータ信号を供給する。
 本液晶表示装置の次なる構成では、少なくとも1つのローカルエリアの複数の画素に対応する複数のデータ信号線が、断線箇所を有する1本以上の断線データ信号線と、意図的な切断箇所を有する1本以上の切断データ信号線とからなる。
 本液晶表示装置の次なる構成では、各データ信号線の延伸方向を縦方向としたときに、上記断線箇所および上記切断箇所の縦方向の位置が揃っている。
 本液晶表示装置の次なる構成では、上記少なくとも1つのローカルエリアの入力補正は、上記断線箇所および上記切断箇所に関連して生じるムラと、生来的に生じるムラとの双方を抑制する。
 本液晶表示装置の次なる構成では、少なくとも1つのローカルエリアの複数の画素に対応する複数のデータ信号線が、走査信号線との短絡箇所およびこれを挟むような意図的な2つの切断箇所を有する1以上の短絡データ信号線と、意図的な1つの切断箇所を有する1以上の切断データ信号線とからなる。
 本液晶表示装置の次なる構成では、各データ信号線の延伸方向を縦方向としたときに、上記短絡データ信号線の2つの切断箇所の一方および上記切断データ信号線の切断箇所の縦方向の位置が揃っている。
 本液晶表示装置の次なる構成では、上記少なくとも1つのローカルエリアの入力補正は、上記短絡データ信号線の2つの切断箇所および上記切断データ信号線の切断箇所に関連して生じるムラと、生来的に生じるムラとの双方を抑制するものである。
 本液晶表示装置の次なる構成では、上記少なくとも1つのローカルエリアそれぞれに属する複数の画素に関する入力補正は、表示部におけるローカルエリアの位置および上記縦方向の位置に基づいている。
 本液晶表示装置の次なる構成では、各データ信号線の延伸方向を縦方向としたときに、各ローカルエリアには縦方向に1個、横方向に2~24個の画素が含まれる。
 本液晶表示装置の次なる構成では、上記制御回路は、ローカルエリア内の互いに隣接しない少なくとも2つの画素に関する補正値を複数の基準となる補正値としてルックアップテーブルより求め、これら基準となる補正値を用いた補間処理によって、ローカルエリア内の他の画素の補正値を求める。
 本液晶表示装置の次なる構成では、各データ信号線の延伸方向を縦方向としたときに、縦方向に伸びる画素列に含まれる1つの画素にトランジスタを介して接続するデータ信号線と、上記画素列に含まれる別の1つの画素にトランジスタを介して接続するデータ信号線とが異なっている。
 本液晶表示装置の製造方法は、表示部内の複数のローカルエリアそれぞれに属する複数の画素に関する入力補正をローカルエリアごとに行う制御回路と、上記複数の画素に対応する複数のデータ信号線それぞれの一端に電気的に接続する第1ドライバと、上記複数のデータ信号線それぞれの他端に電気的に接続する第2ドライバとを備え、上記第1および第2ドライバは、入力補正に基づいて上記複数のデータ信号線を駆動する液晶表示装置の製造方法であって、各ローカルエリアの複数の画素に対応する複数のデータ信号線について、(A)少なくとも1つに断線が生じた場合には、残りすべてを意図的に切断し、(B)少なくとも1つに走査信号線との短絡部が生じた場合には、該短絡部を分離するとともに、残りすべてを意図的に切断する。
 本発明は上記の実施の形態に限定されるものではなく、上記実施の形態を技術常識に基づいて適宜変更したものやそれらを組み合わせて得られるものも本発明の実施の形態に含まれる。
 本液晶表示装置は、液晶テレビ、液晶モニタ、テレビモニタ等に好適である。
1 液晶表示装置
2 表示部
3 ゲートドライバ
4a 第1ソースドライバ(第1ドライバ)
4b 第2ソースドライバ(第2ドライバ)
5 制御回路
Bi1・Bi2 ブロック(ローカルエリア)
Bj1・Bj2 ブロック(ローカルエリア)
Bk1・Bk2 ブロック(ローカルエリア)
Bm1・Bm2 ブロック(ローカルエリア)
Bn1・Bn2 ブロック(ローカルエリア)
i1~i24 画素
j1~j24 画素
k1~k24 画素
S1~S48 データ信号線
Gi・Gj・Gk・Gm・Gn 走査信号線
LUT1・LUT2 ルックアップテーブル

Claims (13)

  1.  表示部内の複数のローカルエリアそれぞれに属する複数の画素に関する入力補正をローカルエリアごとに行う制御回路と、上記複数の画素に対応する複数のデータ信号線それぞれの一端に電気的に接続する第1ドライバと、上記複数のデータ信号線それぞれの他端に電気的に接続する第2ドライバとを備え、上記第1および第2ドライバは、上記入力補正に基づいて上記複数のデータ信号線を駆動する液晶表示装置。
  2.  上記第1および第2ドライバは、各データ信号線に対して同一タイミングで同一のデータ信号を供給する請求項1記載の液晶表示装置。
  3.  少なくとも1つのローカルエリアの複数の画素に対応する複数のデータ信号線が、断線箇所を有する1以上の断線データ信号線と、意図的な切断箇所を有する1以上の切断データ信号線とからなる請求項1または2記載の液晶表示装置。
  4.  各データ信号線の延伸方向を縦方向としたときに、上記断線箇所および上記切断箇所の縦方向の位置が揃っている請求項3記載の液晶表示装置。
  5.  上記少なくとも1つのローカルエリアの入力補正は、上記断線箇所および切断箇所に関連して生じるムラと、生来的に生じるムラとの双方を抑制するものである請求項4記載の液晶表示装置。
  6.  少なくとも1つのローカルエリアの複数の画素に対応する複数のデータ信号線が、走査信号線との短絡箇所およびこれを挟むような意図的な2つの切断箇所を有する1以上の短絡データ信号線と、意図的な切断箇所を有する1以上の切断データ信号線とからなる請求項1または2記載の液晶表示装置。
  7.  各データ信号線の延伸方向を縦方向としたときに、上記短絡データ信号線の2つの切断箇所の一方および切断データ信号線の切断箇所の縦方向の位置が揃っている請求項6記載の液晶表示装置。
  8.  上記少なくとも1つのローカルエリアの入力補正は、上記短絡データ信号線の2つの切断箇所および切断データ信号線の切断箇所に関連して生じるムラと、生来的に生じるムラとの双方を抑制するものである請求項7記載の液晶表示装置。
  9.  上記少なくとも1つのローカルエリアそれぞれに属する複数の画素に関する入力補正は、表示部における該ローカルエリアの位置および上記縦方向の位置に基づいている請求項5または8記載の液晶表示装置。
  10.  各データ信号線の延伸方向を縦方向としたときに、各ローカルエリアには縦方向に1個、横方向に2~24個の画素が含まれる請求項1~9のいずれか1項に記載の液晶表示装置。
  11.  上記制御回路は、ローカルエリア内の互いに隣接しない少なくとも2つの画素に関する補正値を複数の基準となる補正値としてルックアップテーブルより求め、これら基準となる補正値を用いた補間処理によって、ローカルエリア内の他の画素の補正値を求める請求項1~10のいずれか1項に記載の液晶表示装置。
  12.  各データ信号線の延伸方向を縦方向としたときに、縦方向に伸びる画素列に含まれる1つの画素にトランジスタを介して接続するデータ信号線と、上記画素列に含まれる別の1つの画素にトランジスタを介して接続するデータ信号線とが異なっている請求項1~11のいずれか1項に記載の液晶表示装置。
  13.  表示部内の複数のローカルエリアそれぞれに属する複数の画素に関する入力補正をローカルエリアごとに行う制御回路と、上記複数の画素に対応する複数のデータ信号線それぞれの一端に電気的に接続する第1ドライバと、上記複数のデータ信号線それぞれの他端に電気的に接続する第2ドライバとを備え、上記第1および第2ドライバは、入力補正に基づいて上記複数のデータ信号線を駆動する液晶表示装置の製造方法であって、
     各ローカルエリアの複数の画素に対応する複数のデータ信号線について、(A)少なくとも1つに断線が生じた場合には、残りすべてを意図的に切断し、(B)少なくとも1つに走査信号線との短絡部が生じた場合には、該短絡部を分離するとともに、残りすべてを意図的に切断する液晶表示装置の製造方法。
PCT/JP2016/050474 2015-01-20 2016-01-08 液晶表示装置、液晶表示装置の製造方法 WO2016117390A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US15/544,708 US20170372672A1 (en) 2015-01-20 2016-01-08 Liquid crystal display device, and method of manufacturing liquid crystal display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015008940 2015-01-20
JP2015-008940 2015-01-20

Publications (1)

Publication Number Publication Date
WO2016117390A1 true WO2016117390A1 (ja) 2016-07-28

Family

ID=56416938

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/050474 WO2016117390A1 (ja) 2015-01-20 2016-01-08 液晶表示装置、液晶表示装置の製造方法

Country Status (2)

Country Link
US (1) US20170372672A1 (ja)
WO (1) WO2016117390A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018132761A (ja) * 2017-02-16 2018-08-23 株式会社半導体エネルギー研究所 半導体装置、表示パネル、表示装置、入出力装置、情報処理装置
CN109658900A (zh) * 2019-02-28 2019-04-19 京东方科技集团股份有限公司 显示面板的驱动方法、补偿电路及驱动装置、显示装置
WO2020012654A1 (ja) * 2018-07-13 2020-01-16 堺ディスプレイプロダクト株式会社 表示装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180090731A (ko) 2017-02-03 2018-08-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 패널, 표시 장치, 입출력 장치, 정보 처리 장치
WO2024019948A1 (en) * 2022-07-20 2024-01-25 Apple Inc. Multiple-row display driving to mitigate touch sensor subsystem interaction

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02170123A (ja) * 1988-12-23 1990-06-29 Seiko Epson Corp 液晶表示素子の駆動方法
JP2002214645A (ja) * 2001-01-22 2002-07-31 Matsushita Electric Ind Co Ltd アクティブマトリックス表示装置
JP2003177680A (ja) * 2001-12-12 2003-06-27 Sanyo Electric Co Ltd 表示装置
WO2008047495A1 (fr) * 2006-10-18 2008-04-24 Sharp Kabushiki Kaisha Dispositif d'affichage
WO2011048847A1 (ja) * 2009-10-21 2011-04-28 シャープ株式会社 液晶表示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW580671B (en) * 2002-11-01 2004-03-21 Chi Mei Optoelectronics Corp A liquid crystal display panel including multi scanning bands

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02170123A (ja) * 1988-12-23 1990-06-29 Seiko Epson Corp 液晶表示素子の駆動方法
JP2002214645A (ja) * 2001-01-22 2002-07-31 Matsushita Electric Ind Co Ltd アクティブマトリックス表示装置
JP2003177680A (ja) * 2001-12-12 2003-06-27 Sanyo Electric Co Ltd 表示装置
WO2008047495A1 (fr) * 2006-10-18 2008-04-24 Sharp Kabushiki Kaisha Dispositif d'affichage
WO2011048847A1 (ja) * 2009-10-21 2011-04-28 シャープ株式会社 液晶表示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018132761A (ja) * 2017-02-16 2018-08-23 株式会社半導体エネルギー研究所 半導体装置、表示パネル、表示装置、入出力装置、情報処理装置
WO2018150290A1 (en) * 2017-02-16 2018-08-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display panel, display device, input/output device, and data processing device
US10902790B2 (en) 2017-02-16 2021-01-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display panel, display device, input/output device, and data processing device
JP7051470B2 (ja) 2017-02-16 2022-04-11 株式会社半導体エネルギー研究所 半導体装置
WO2020012654A1 (ja) * 2018-07-13 2020-01-16 堺ディスプレイプロダクト株式会社 表示装置
US11361720B2 (en) 2018-07-13 2022-06-14 Sakai Display Products Corporation Display device comprising grayscale voltage output unit that outputs corrected grayscale voltage to one signal line including disconnection location
CN109658900A (zh) * 2019-02-28 2019-04-19 京东方科技集团股份有限公司 显示面板的驱动方法、补偿电路及驱动装置、显示装置
CN109658900B (zh) * 2019-02-28 2021-01-01 京东方科技集团股份有限公司 显示面板的驱动方法、补偿电路及驱动装置、显示装置

Also Published As

Publication number Publication date
US20170372672A1 (en) 2017-12-28

Similar Documents

Publication Publication Date Title
JP3792246B2 (ja) クロストーク解消回路、液晶表示装置、及び表示制御方法
WO2016117390A1 (ja) 液晶表示装置、液晶表示装置の製造方法
WO2018205398A1 (zh) 像素驱动电路、驱动方法及显示装置
WO2018121307A1 (zh) 液晶显示器件
US20170221436A1 (en) Liquid crystal panels and the driving circuits thereof
US7764294B2 (en) Apparatus for driving a liquid crystal display by converting input image data into a plurality of image data and using two-frame inversion
US20090102777A1 (en) Method for driving liquid crystal display panel with triple gate arrangement
US20170084249A1 (en) Display apparatus and method of driving the same
US20140092355A1 (en) Liquid crystal display device
TWI435302B (zh) 應用於顯示面板的驅動方法
US11361720B2 (en) Display device comprising grayscale voltage output unit that outputs corrected grayscale voltage to one signal line including disconnection location
KR20170021425A (ko) 타이밍 컨트롤러, 이를 포함하는 표시 장치 및 이 표시 장치의 구동 방법
US10943555B2 (en) Liquid-crystal display apparatus and method for correcting image signal
US10978011B2 (en) Liquid-crystal display apparatus and method for correcting image signal
US9336737B2 (en) Array substrate, display device and control method thereof
JPH0990910A (ja) 液晶表示装置の駆動方法および液晶表示装置
WO2008047495A1 (fr) Dispositif d'affichage
CN109658893B (zh) 显示面板的驱动方法、驱动装置及显示设备
US10255867B2 (en) Display device
US8704742B2 (en) Liquid crystal display device
US7786969B2 (en) Liquid crystal display device and driving method of the same
US8441473B2 (en) Method for removing offset between channels of LCD panel
KR20170100099A (ko) 액정 표시 장치 및 그 구동 방법
JP5538559B2 (ja) 表示装置
CN112562561A (zh) 一种显示面板的驱动装置、驱动方法以及显示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16739997

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15544708

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 16739997

Country of ref document: EP

Kind code of ref document: A1