WO2015021911A1 - 一种时钟同步方法及装置、基站子系统 - Google Patents

一种时钟同步方法及装置、基站子系统 Download PDF

Info

Publication number
WO2015021911A1
WO2015021911A1 PCT/CN2014/084204 CN2014084204W WO2015021911A1 WO 2015021911 A1 WO2015021911 A1 WO 2015021911A1 CN 2014084204 W CN2014084204 W CN 2014084204W WO 2015021911 A1 WO2015021911 A1 WO 2015021911A1
Authority
WO
WIPO (PCT)
Prior art keywords
clock
base transceiver
transceiver station
target base
clock synchronization
Prior art date
Application number
PCT/CN2014/084204
Other languages
English (en)
French (fr)
Inventor
常立喆
吕洪涛
柏健锋
曹舜
陈祥榴
Original Assignee
中兴通讯股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 中兴通讯股份有限公司 filed Critical 中兴通讯股份有限公司
Publication of WO2015021911A1 publication Critical patent/WO2015021911A1/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/0035Synchronisation arrangements detecting errors in frequency or phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes
    • H04W56/0015Synchronization between nodes one node acting as a reference for the others

Definitions

  • the present invention relates to the field of communications, and in particular, to a clock synchronization method and apparatus for a base station transceiver station, and a base station subsystem.
  • functions of communication networks are also increasingly improved, such as (Dynamic Channel and Channel Allocation, referred to as DFCA), and Interference Rejection Combining (IRC).
  • Communication functions such as Signal Antenna Interference Cancellation (SAIC), but the implementation of these functions depends on the stable operation of the communication base station.
  • SAIC Signal Antenna Interference Cancellation
  • the GSM system includes a plurality of Base Station Systems (BSS) BSSs. As can be seen from FIG.
  • BSS Base Station Systems
  • BSC Base Station Controller
  • BTS Base Transceiver Stations
  • the method for solving the different BTS clocks is mainly to add a Global Position System (GPS) device to each BTS, to correct the clock according to each GPS clock, and to utilize the clock consistency between the GPS devices.
  • GPS Global Position System
  • the embodiments of the present invention provide a clock synchronization method and device for a BTS, and a base station subsystem, which solves the problem of excessive cost existing in realizing clock synchronization between BTSs in the prior art.
  • An embodiment of the present invention provides a clock synchronization method for a BTS.
  • the method includes: determining a reference base transceiver station and a target base transceiver station to be synchronized; calculating a reference base transceiver station And a clock difference parameter between the target base transceiver station; obtaining a clock synchronization function according to the clock difference parameter; performing clock synchronization processing on the target base transceiver station according to the clock synchronization function.
  • the clock synchronization function in the above embodiment is an n-th order linear function, n ⁇ 1.
  • the clock difference parameter in the foregoing embodiment includes: a clock difference parameter of a reference base transceiver station to a target base transceiver station direction, and/or a clock difference parameter of a target base transceiver station to a reference base transceiver station direction.
  • the clock synchronization method in the foregoing embodiment further includes: performing a combining process on the clock difference parameter, and/or performing a correction process on the clock difference parameter before performing linear regression processing on the clock difference parameter.
  • the step of performing linear regression processing on the clock difference parameter is specifically: linearly regressing the clock difference parameter and its respective calculation time to obtain a clock synchronization function;
  • the step of performing clock synchronization processing on the target base transceiver station according to the clock synchronization function in the foregoing embodiment includes: performing clock synchronization processing on the initial clock of the target base transceiver station, specifically, the target base transceiver station
  • the current time value is used as the time parameter t, and the current time value of the target base transceiver station is corrected according to the calculated clock adjustment value Y; and/or, the current clock of the target base transceiver station is periodically clocked, specifically The difference between the current time of the target base transceiver station and the time of the previous clock synchronization operation is used as the time parameter t, and the current clock of the target base transceiver station is corrected according to the calculated clock adjustment value Y.
  • the present invention provides a clock peer device for a base transceiver station.
  • the device includes: a selection module for determining a reference base transceiver station and a target base transceiver station to be synchronized. a calculation module for calculating a clock difference parameter between the reference base transceiver station and the target base transceiver station; a processing module for obtaining a clock synchronization function according to the clock difference parameter; and, for using the clock synchronization function for the target base station A synchronization module that performs clock synchronization processing on the transceiver station.
  • the present invention also provides a base station subsystem.
  • the base station subsystem includes: a base station controller and at least two base transceiver stations, wherein the base station controller includes a memory, one or more The processor, and one or more modules, one or more modules of the base station controller are stored ⁇ « ⁇ »* 11 ⁇ » And being configured to be executed by one or more processors of the base station controller, the one or more modules of the base station controller including instructions for performing the steps of: determining a reference base transceiver station from all of the base transceiver stations and a target base transceiver station to be synchronized, calculating a clock difference parameter between the reference base transceiver station and the target base transceiver station, and obtaining a clock synchronizing function according to the clock difference parameter; the target base transceiver station including the memory, one Or a plurality of processors, and one or more modules, one or more modules of the target base transceiver station being stored in a memory of the target base transceiver station and configured to be processed by one or more of the target
  • the BTS and a target BTS obtain a clock synchronization function of the target BTS according to a clock difference parameter between the reference BTS and the target BTS, and use the clock synchronization function to perform clock synchronization processing on the target BTS, so that the target BTS and the reference BTS have the same clock.
  • clock synchronization processing is performed on all BTSs in the BSS except for the reference BTS, and the effect that all BTS clocks in the BSS are completely synchronized with the reference BTS clock is achieved, since the present invention only needs to add corresponding in the BSC and/or BTS.
  • the software or program does not require the addition of a GPS device to each BTS, reducing the cost of implementing BTS clock synchronization.
  • FIG. 1 is a schematic diagram of a structure of a base station subsystem
  • FIG. 2 is a schematic diagram of a clock synchronization method according to an embodiment of the present invention
  • FIG. 3 is a schematic diagram of a clock synchronization apparatus according to an embodiment of the present invention
  • the clock synchronization method provided by the present invention can be applied to the synchronization of clocks between BTSs in a base station subsystem BSS in all communication network systems.
  • FIG. 2 is a schematic diagram of a clock synchronization method according to an embodiment of the present invention. As shown in FIG.
  • the clock synchronization method for BTS clock synchronization includes the following steps: S201: determining a reference base transceiver station and a target base transceiver station to be synchronously processed; in combination with FIG. 1, this step selects a reference BTS and a target BTS to be synchronized from BTS1, BTS2, and BTS3; and selects a reference BTS.
  • the BTS with the smaller number can be used as the reference BTS. If BTS1 is used as the reference BTS, then BTS2 and BTS3 are the BTSs to be processed synchronously. This step selects one of BTS2 and BTS3, such as BTS2, as the target BTS.
  • step S202 Calculate a clock difference parameter between the reference base transceiver station and the target base transceiver station.
  • the step is to calculate a clock difference parameter between the BTS1 and the BTS2.
  • the clock difference parameter includes: a reference.
  • the clock difference parameter is a difference between the reference BTS and the target BTS clock.
  • the unit of the clock difference parameter is taken as Preferably, in order to ensure the validity of the calculated clock difference parameter, the clock difference parameter between BTS1 and BTS2 can be periodically calculated.
  • the period is taken as "100 ms";
  • S203 The clock synchronization function is obtained according to the clock difference parameter; preferably, the clock synchronization function obtained in step S203 is an n-th order linear function, n ⁇ l.
  • the step S203 may include: performing linear regression processing on the clock difference parameter to obtain a clock synchronization function; preferably, the step S203 further comprises: combining the clock difference parameters before performing linear regression processing on the clock difference parameter.
  • step S203 further corrects the clock difference parameter before processing
  • the method includes: combining the clock difference parameters, specifically, converting a clock difference parameter of the target base transceiver station to the reference base transceiver station direction (BTS2-BTS1) into a direction of the reference base transceiver station to the target base transceiver station ( BTS1 - BTS2) clock difference parameter, the purpose of this conversion is to ensure the consistency of the clock difference parameter direction, and the reference BTS is unique to BTS1; when the clock difference parameter includes excessive clock difference parameter value (such as greater than 500 half) In order to avoid the influence of excessive data on subsequent calculations, step S203 is on the clock difference.
  • Number before correction process further comprises: a clock difference correction process parameter, particularly In order to convert the excessive clock difference parameter into a smaller new clock difference parameter, the purpose of this correction is to ensure the stability of the calculated clock synchronization function. Since the free-running clock of each BTS is stable in the GSM network, the clock difference between the target BTS and the reference BTS is linearly changed in a first order; then, preferably, the clock synchronization function in step S203 is one.
  • Y a + b*t;
  • Y represents the clock correction value of the target base transceiver station, t represents the time parameter when the target base transceiver station is synchronized, and a is obtained according to the clock difference parameter
  • the intercept parameter, b is the slope parameter obtained according to the clock difference parameter;
  • the step of linear regression processing on the clock difference parameter is specifically: linearly regression processing the clock difference parameter and its respective calculation time to obtain a clock synchronization function.
  • step S204 Perform clock synchronization processing on the target base transceiver station according to the clock synchronization function; the clock synchronization processing on the target BTS in the step S204 includes: initial clock synchronization, periodic clock synchronization; for the two cases, in step S203
  • the step of clock synchronization processing the initial clock of the target BTS specifically includes: using the current time value of the target base transceiver station as the time parameter t, according to the calculation Obtaining the clock correction value Y to correct the current time value of the target base transceiver station; performing clock synchronization processing on the current clock of the target BTS (which may be periodic clock synchronization) specifically includes: the current time of the target base transceiver station The difference between the time of the previous clock synchronization operation is taken as the time parameter t (w is the synchronization period when the clock is periodically synchronized), and the calculated clock correction value Y is used for the target base transce
  • FIG. 3 is a schematic diagram of a clock synchronization apparatus according to an embodiment of the present invention.
  • the clock synchronization apparatus 3 provided by the present invention includes: a selection module 31, a calculation module 32, a processing module 33, and synchronization.
  • the selecting module 31 is configured to determine a reference base transceiver station and a target base transceiver station to be synchronized;
  • the calculating module 32 is configured to calculate a clock difference between the reference base transceiver station and the target base transceiver station
  • the processing module 33 is configured to obtain a clock synchronization function according to the clock difference parameter;
  • the synchronization module 34 is configured to perform clock synchronization processing on the target base transceiver station according to the clock synchronization function.
  • the clock synchronization function obtained by the processing module 33 in FIG. 3 is an n-th order linear function, n ⁇ l.
  • the processing module 33 in FIG. 3 includes: a first sub-module for performing a linear regression process on the clock difference parameter to obtain a clock synchronization function.
  • the processing module 33 in the foregoing embodiment further includes: a second submodule for combining the clock difference parameters, and/or for correcting the clock difference parameter. The third submodule.
  • the synchronization module 34 in FIG. 3 includes: a second synchronization submodule for periodically performing clock synchronization processing on the current clock of the target base transceiver station, and the second synchronization submodule is specifically used.
  • the clock synchronization device 3 shown in FIG. 3 can be a stand-alone device, and can also be part of the BSC and/or BTS in the BSS, such as the selection module 31, the calculation module 32, and the processing module 33.
  • the synchronization module 34 is located in the target BTS.
  • the base station subsystem BSS includes: And at least two base transceiver stations, wherein
  • the base station controller includes a memory, one or more processors, and one or more modules, one or more modules of the base station controller being stored in a memory of the base station controller and configured by one or more of the base station controllers
  • Executing by the processor, the one or more modules of the base station controller include instructions for performing the steps of: determining a reference base transceiver station and a target base transceiver station to be processed simultaneously from all base transceiver stations, and calculating a reference base station a clock difference parameter between the transceiver station and the target base transceiver station, and a clock synchronization function according to the clock difference parameter;
  • the target base transceiver station includes a memory, one or more processors, and one or more modules, the target base station
  • One or more modules of the transceiver station are stored in a memory of the target base transceiver station and configured to be executed by one or more processors
  • the clock synchronization function obtained by one or more modules of the base station controller in the above embodiment is an n-order linear function, n ⁇ 1.
  • the clock difference parameter calculated by one or more modules of the base station controller in the foregoing embodiment includes: a clock difference parameter of a reference base transceiver station to a target base transceiver station, and/or a target base transceiver. The clock difference parameter from the station to the base station transceiver station.
  • the one or more modules of the base station controller in the above embodiment further comprise instructions for performing the following steps: performing linear regression processing on the clock difference parameter to obtain a clock synchronization function.
  • the one or more modules of the base station controller in the above embodiment further comprise instructions for performing the following steps: combining the clock difference parameters, and/or performing a correction process on the clock difference parameters.
  • the one or more modules of the base station controller in the above embodiment further comprise instructions for: performing a linear regression process on the clock difference parameter and its respective calculation time to obtain a clock synchronization function;
  • the one or more modules of the target base transceiver station in the foregoing embodiment include instructions for performing the following steps: performing clock synchronization processing on the initial clock of the target base transceiver station, specifically, transmitting and receiving the target base station
  • the current time value of the station is used as the time parameter t, and the current time value of the target base transceiver station is corrected according to the calculated clock adjustment value Y; and/or, the current clock of the target base transceiver station is periodically clocked.
  • Processing specifically: the current time of the target base transceiver station and the previous time ⁇ ⁇ ⁇ The difference between the times is used as the time parameter t, and the current clock of the target base transceiver station is corrected based on the calculated clock adjustment value Y.
  • FIG. 4 is a schematic diagram of a clock synchronization method according to an application example of the present invention. As shown in FIG. 4, in the application example, the clock synchronization method provided by the present invention includes the following steps:
  • step S402 Calculate a clock difference parameter between the reference BTS and the target BTS.
  • the unit of the clock difference parameter is " The semi-symbol number ", periodically calculates 12 clock difference parameters, and sorts them according to the calculation time. The sorting results are shown in Table 1 below: Table 1
  • the calculated clock difference parameter includes the clock difference parameter from the target BTS to the reference BTS direction, then the clock difference parameter from the target BTS to the reference BTS direction needs to be converted into the clock difference parameter from the reference BTS to the target BTS direction. , that is, step S403 is performed; if the clock difference parameter of the target BTS to the reference BTS direction is not included in the table 1, then step S403 is skipped after step S402, and step S404 is directly executed;
  • S403 Perform a combining process of the clock difference parameter; in the GSM network, the frame number of the data frame used by the BTS to transmit/receive data is cyclically cycled by 2048*26*51, and each data frame includes 8 subframes. Each sub-frame contains 156.25 symbols, that is, in the GSM network, the maximum value of the clock difference parameter Y of the two BTSs is 2048*26*51 * 156.25*2 half-symbols; that is, at a certain At time Ti, the clock difference parameter between the two BTSs has the following relationship:
  • S404 Perform correction processing of the clock difference parameter; when the measurement data is near the maximum value of the clock difference parameter (26X51X2048X8X 156.25X2), the range of the clock difference parameter is too large (as shown in Table 2, the range is 0--6789119999) The slope parameter and the intercept parameter of the subsequent clock synchronization function are affected; as shown in Table 2, it can be seen from Table 2 that the variation range of the clock difference parameter is too large, and some of the clock difference parameters need to be corrected. Eliminate the calculation bias caused by the calculation cycle; the calculation algorithm is as follows:
  • step S404 is skipped after step S403, and step S405 is directly executed;
  • a Y-bi
  • , ;K ; . represents the i-th clock difference parameter
  • represents the calculation time point of the i-th clock difference parameter
  • Y 0.006985569 ⁇ ⁇ - 3.515715267
  • S406 Perform clock synchronization processing on the target BTS according to a clock synchronization function; the step may be performed by the BSC, or may be performed by the target BTS itself, and when executed by the target BTS itself, the parameters a and b in the above function are transmitted to the target by the BSC.
  • the calculated clock correction value is 4.866675733, rounded to the integer to adjust the number of 5 and a half symbols;
  • periodic clock synchronization examples are as follows: Due to the existence of various BTS crystal oscillators and measurement errors, over time, BTS The clock gradually deviates from the clock, and periodic clock deviation calculation and adjustment are required.
  • the clock correction value of the cycle is also determined. Therefore, in other embodiments, the clock correction value can also be directly calculated according to the period T, because the synchronization at the initial time has overcome the difference of the clock once, that is, the clock synchronization function is corrected.
  • a reference BTS and a target BTS are selected among a plurality of BTSs, and a clock synchronization function of the target BTS is obtained according to a clock difference parameter between the reference BTS and the target BTS.
  • a clock synchronization function of the target BTS is obtained according to a clock difference parameter between the reference BTS and the target BTS.
  • use this clock synchronization function for the target BTS Performing clock synchronization processing, so that the target BTS and the reference BTS are both clocked in synchronization, and clock synchronization processing is performed on all BTSs except the reference BTS in the BSS according to the method, so that all BTS clocks in the BSS are completely synchronized with the reference BTS clock.
  • the present invention since the present invention only needs to add corresponding software or programs in the BSC and/or BTS, without adding a GPS device to each BTS, the cost of implementing BTS clock synchronization is reduced; secondly, by calculating the calculated clock The difference parameter is combined to ensure the uniqueness of the reference BTS. Again, the correction of the calculated clock difference parameter ensures the accuracy of the clock synchronization function obtained by the clock difference parameter. Finally, through periodic Clock synchronization is performed to ensure the consistency of the clocks between the BTSs in the BSS.
  • the clock synchronization method and apparatus and the base station subsystem provided by the embodiments of the present invention select a reference BTS and a target BTS among a plurality of BTSs, and obtain clock synchronization of the target BTS according to a clock difference parameter between the reference BTS and the target BTS. a function, and using the clock synchronization function to perform clock synchronization processing on the target BTS, so that the target BTS and the reference BTS are both clocked, and according to the method, clock synchronization processing is performed on all BTSs in the BSS except the reference BTS, and the BSS is implemented.
  • the effect of fully synchronizing all BTS clocks with the reference BTS clock since the present invention only needs to add corresponding software or programs in the BSC and/or BTS, without adding GPS equipment to each BTS, reducing the BTS clock synchronization. cost.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明提供了一种用于BTS的时钟同步方法及装置、基站子系统,该时钟同步方法包括:确定基准BTS和一个待同步处理的目标BTS;计算基准BTS和目标BTS之间的时钟差参数;根据时钟差参数得到时钟同步函数;根据时钟同步函数对目标BTS进行时钟同步处理。通过本发明的实施,在多个BTS中选择基准BTS及一个目标BTS,根据基准BTS与目标BTS之间的时钟差参数得到目标BTS的时钟同步函数,并利用该时钟同步函数对目标BTS进行时钟同步处理,使得目标BTS与基准BTS两者时钟一致,达到了BSS中所有BTS时钟与基准BTS时钟完全同步的效果,由于本发明不需增加设备,降低了实现BTS时钟同步的成本。

Description

一种时钟同步方法及装置、 基站子系统 技术领域 本发明涉及通信领域, 尤其涉及一种用于基站收发信台之间的时钟同步方法及装 置、 基站子系统。 背景技术 随着通信技术的发展, 通信网络的功能也日益完善, 如 (动态信道和频点分配: Dynamic Frequency and Channel Allocation, 简称为 DFCA )、 干扰拒绝合 并 IRC(Interference Rejection Combining,简称为 IRC)、单天线干扰消除( Signal Antenna Interference Cancellation, 简称为 SAIC) 等通信功能, 但是这些功能的实现依赖于通 信基站的稳定工作。 以全球移动通信 (Global system for Mobile Communication, 简称 为 GSM) 系统为例, GSM系统包括多个基站子系统 (Base Station Systems, 简称为 BSS) BSS, 参照图 1可知, 每个 BSS下设一个基站控制器 (Base Station Controller, 简称为 BSC)及两个以上的基站收发信台(Base Transceiver Station, 简称为 BTS) (如 图 1中的 BTS1、 BTS2及 BTS3 ); 由于各 BTS的晶振不同, 在工作一段时间后, 各 BTS的时钟就会出现差异, 当
BTS1、 BTS2及 BTS3的时钟不一致时, 将会导致不同时隙之间通信数据的随机重叠, 带来不必要且无法预测和规避的干扰, 使得一些技术无法实施(如 DFCA), 另一些技 术的效果显著下降 (如 IRC、 SAIC)。 目前, 解决各 BTS 时钟不同的方法主要是在各 BTS 中分别增加全球定位系统 (Global Position System, 简称为 GPS) 设备, 根据各 GPS时钟来校正自身时钟, 利 用 GPS设备之间时钟的一致性, 来达到各 BTS之间时钟同步的效果; 但是, 这种方 案需要为每个 BTS都增加一个 GPS设备, 导致实现该方案的工作成本过大。 因此, 提供一种 BTS之间时钟同步的方法来解决现有技术成本过大的问题, 是本 领域技术人员亟待解决的技术问题。 发明内容 本发明实施例提供了一种用于 BTS的时钟同步方法及装置、基站子系统, 解决了 现有技术实现各 BTS之间时钟同步时存在的成本过大的问题。 本发明实施例提供了一种用于 BTS的时钟同步方法, 在一个实施例中, 该方法包 括: 确定基准基站收发信台和一个待同步处理的目标基站收发信台; 计算基准基站收 发信台和目标基站收发信台之间的时钟差参数; 根据时钟差参数得到时钟同步函数; 根据时钟同步函数对目标基站收发信台进行时钟同歩处理。 优选地, 上述实施例中的时钟同步函数为 n阶线性函数, n^ l。 优选地, 上述实施例中的时钟差参数包括: 基准基站收发信台到目标基站收发信 台方向的时钟差参数、 和 /或目标基站收发信台到基准基站收发信台方向的时钟差参 数。 优选地, 上述实施例中的时钟同步方法在对时钟差参数进行线性回归处理之前还 包括: 对时钟差参数进行合并处理, 和 /或对时钟差参数进行修正处理。 优选地, 在上述实施例中, 对时钟差参数进行线性回归处理的步骤具体为: 对时 钟差参数与其各自的计算时间进行线性回归处理得到时钟同步函数; 时钟同步函数为 一阶线性函数: Y = a + b*t, 其中, Y表示目标基站收发信台的时钟调整值, t表示对 目标基站收发信台进行同步处理时的时间参数, a为根据时钟差参数得到的截距参数, b为根据时钟差参数得到的斜率参数。 优选地, 上述实施例中的根据时钟同步函数对目标基站收发信台进行时钟同步处 理的步骤包括: 对目标基站收发信台的初始时钟进行时钟同步处理, 具体为, 将目标 基站收发信台的当前时间值作为时间参数 t, 根据计算得到的时钟调整值 Y对目标基 站收发信台的当前时间值进行修正; 和 /或, 周期性对目标基站收发信台的当前时钟进 行时钟同步处理, 具体为: 将目标基站收发信台的当前时间与前一次进行时钟同步操 作的时间之间的差值作为时间参数 t, 根据计算得到的时钟调整值 Y对目标基站收发 信台的当前时钟进行修正。 本发明提供了一种用于基站收发信台的时钟同歩装置, 在一个实施例中, 该装置 包括:用于确定基准基站收发信台和一个待同步处理的目标基站收发信台的选择模块; 用于计算基准基站收发信台和目标基站收发信台之间的时钟差参数的计算模块; 用于 根据时钟差参数得到时钟同步函数的处理模块; 以及, 用于根据时钟同步函数对目标 基站收发信台进行时钟同步处理的同步模块。 同时, 本发明也提供了一种基站子系统, 在一个实施例中, 该基站子系统包括: 包括基站控制器及至少两个基站收发信台, 其中, 基站控制器包括存储器, 一个或多 个处理器, 以及一个和多个模块, 基站控制器的一个或多个模块被存 ^^«^»*11·» 的存储器中并被配置由基站控制器的一个或多个处理器执行, 基站控制器的一个或多 个模块包括用于执行以下步骤的指令: 从所有基站收发信台中确定基准基站收发信台 和一个待同步处理的目标基站收发信台, 计算基准基站收发信台和目标基站收发信台 之间的时钟差参数, 并根据时钟差参数得到时钟同歩函数; 目标基站收发信台包括存 储器, 一个或多个处理器, 以及一个和多个模块, 目标基站收发信台的一个或多个模 块被存储在目标基站收发信台的存储器中并被配置由目标基站收发信台的一个或多个 处理器执行, 目标基站收发信台的一个或多个模块包括用于执行以下步骤的指令: 根 据时钟同步函数对目标基站收发信台进行时钟同步处理。 本发明实施例的有益效果: 本发明实施例提供的时钟同步方法及装置、基站子系统, 在多个 BTS中选择基准
BTS及一个目标 BTS, 根据基准 BTS与目标 BTS之间的时钟差参数得到目标 BTS的 时钟同步函数, 并利用该时钟同步函数对目标 BTS进行时钟同步处理, 使得目标 BTS 与基准 BTS两者时钟一致, 按照该方法依次对该 BSS中除去基准 BTS的所有 BTS进 行时钟同步处理, 达到了 BSS中所有 BTS时钟与基准 BTS时钟完全同步的效果, 由 于本发明仅需要在 BSC和 /或 BTS中增加相应的软件或程序,而不需要对每个 BTS都 增加 GPS设备, 降低了实现 BTS时钟同步的成本。 附图说明 图 1为基站子系统的结构示意图; 图 2为本发明一实施例提供的时钟同步方法的示意图; 图 3为本发明一实施例提供的时钟同步装置的示意图; 图 4为本发明一应用实例提供的时钟同步方法的示意图。 具体实施方式 本发明所提供的时钟同步方法可以应用于所有的通信网络系统内基站子系统 BSS 内的 BTS之间时钟的同步,现通过具体实施方式结合附图的方式对本发明做出进一步 的诠释说明。 图 2为本发明一实施例提供的时钟同步方法的示意图, 由图 2可知, 在本实施例 中, 本发明提供的用于 BTS时钟同步的时钟同步方法包括以下步骤: S201 : 确定基准基站收发信台和一个待同步处理的目标基站收发信台; 结合图 1, 本步骤从 BTS1、 BTS2及 BTS3中选出一个基准 BTS和一个待同步处 理的目标 BTS;选择基准 BTS的方式可以将编号较小的 BTS作为基准 BTS,如将 BTS1 作为基准 BTS,那么, BTS2及 BTS3都是待同步处理的 BTS,本步骤从 BTS2及 BTS3 中选择一个, 如 BTS2, 作为目标 BTS;
S202: 计算基准基站收发信台和目标基站收发信台之间的时钟差参数; 承接步骤 S201 , 本步骤是计算 BTS1和 BTS2之间的时钟差参数; 较优的, 该时钟差参数包括: 基准 BTS到目标 BTS方向 (BTS1—BTS2) 的时钟 差参数、 和 /或, 目标 BTS到基准 BTS方向 (BTS2—BTS1 ) 的时钟差参数, 因为两 个 BTS之间时钟并不相同, 那么两个方向的时钟差参数也不一定相同; 较优的, 该时钟差参数为基准 BTS到目标 BTS之间时钟的差值, 为便于计算, 在本发明的应用实例中, 该时钟差参数的单位取为 "半符号数"; 较优的, 为了保证计算得到的时钟差参数的有效性, 可以周期性的计算 BTS1和 BTS2之间的时钟差参数,为便于计数,在本发明的应用实例中,该周期取为" 100 ms"; S203 : 根据时钟差参数得到时钟同步函数; 较优的, 该步骤 S203得到的时钟同步函数为 n阶线性函数, n ^ l。 较优的,该步骤 S203可以包括:对时钟差参数进行线性回归处理得到时钟同步函 数; 较优的,该步骤 S203在对时钟差参数进行线性回归处理之前还包括:对时钟差参 数进行合并处理, 和 /或对时钟差参数进行修正处理; 具体的, 当时钟差参数包括目标 基站收发信台到基准基站收发信台方向的时钟差参数时,步骤 S203在对时钟差参数进 行修正处理之前还包括: 对时钟差参数进行合并处理, 具体为, 将目标基站收发信台 到基准基站收发信台方向 (BTS2—BTS1 ) 的时钟差参数转换为基准基站收发信台到 目标基站收发信台方向 (BTS1—BTS2 ) 的时钟差参数, 这样转换的目的是为了保证 时钟差参数方向的一致性、 及基准 BTS为 BTS1的唯一性; 当时钟差参数包括过大的 时钟差参数值 (如大于 500半符号数) 时, 为了避免数据过大对后续计算的影响, 步 骤 S203在对时钟差参数进行修正处理之前还包括:对时钟差参数进行修正处理,具体 为将过大的时钟差参数转换为一个较小的新的时钟差参数, 这样修正的目的是为了保 证计算得到的时钟同步函数的稳定性。 由于在 GSM网络中, 各 BTS的自由振荡时钟是稳定的, 因此, 目标 BTS与基准 BTS之间的时钟差是成一阶线性变化的; 那么, 较优的, 步骤 S203 中的时钟同步函 数为一阶线性函数: Y = a + b*t; 其中, Y表示目标基站收发信台的时钟修正值, t表 示对目标基站收发信台进行同步处理时的时间参数, a 为根据时钟差参数得到的截距 参数, b 为根据时钟差参数得到的斜率参数; 对时钟差参数进行线性回归处理的步骤 具体为: 对时钟差参数与其各自的计算时间进行线性回归处理得到时钟同步函数。
S204: 根据时钟同步函数对目标基站收发信台进行时钟同步处理; 该步骤 S204对目标 BTS的时钟同步处理包括: 初始时钟进行同步、 周期性的时 钟同步; 针对这两种情况, 当步骤 S203中的时钟同步函数为一阶线性函数 Y = a + b*t时, 对目标 BTS的初始时钟进行时钟同步处理的步骤具体包括,将目标基站收发信台的当 前时间值作为时间参数 t, 根据计算得到的时钟修正值 Y对目标基站收发信台的当前 时间值进行修正; 对目标 BTS的当前时钟进行时钟同步处理(可以为周期性的时钟同 步) 具体包括, 将目标基站收发信台的当前时间与前一次进行时钟同步操作的时间之 间的差值作为时间参数 t (当为周期性进行时钟同步时, t为该同步周期), 根据计算得 到的时钟修正值 Y对目标基站收发信台的当前时钟进行修正。 可以预见的是, 针对其他 BTS, 如图 1中的 BTS3, 可以依次执行步骤 S201至步 骤 S204 (只需将其中的 BTS2替换为 BTS3 ) , 也可以实现 BTS3与基准 BTS之间时钟 的同步, 那么, 在此基础上也就实现 BTS1、 BTS2及 BTS3之间时钟的同步。 图 3为本发明一实施例提供的时钟同步装置的示意图; 由图 3可知, 在该实施例 中, 本发明提供的时钟同步装置 3包括: 选择模块 31、 计算模块 32、 处理模块 33及 同步模块 34, 其中, 选择模块 31用于确定基准基站收发信台和一个待同步处理的目标基站收发信台; 计算模块 32用于计算基准基站收发信台和目标基站收发信台之间的时钟差参数; 处理模块 33用于根据时钟差参数得到时钟同步函数; 同步模块 34用于根据时钟同步函数对目标基站收发信台进行时钟同步处理。 较优的, 图 3中的处理模块 33得到的时钟同步函数为 n阶线性函数, n ^ l。 较优的, 图 3中的计算模块 32计算得到的时钟差参数包括:基准基站收发信台到 目标基站收发信台方向的时钟差参数、和 /或目标基站收发信台到基准基站收发信台方 向的时钟差参数; 进一步的, 该时钟差参数为基准基站收发信台与目标基站收发信台 之间时钟的差值。 较优的, 在一实施例中, 图 3中的处理模块 33包括: 用于对时钟差参数进行线性 回归处理得到时钟同步函数的第一子模块。 较优的, 在另一实施例中, 上述实施例中的处理模块 33还包括: 用于对时钟差参 数进行合并处理的第二子模块,和 /或,用于对时钟差参数进行修正处理的第三子模块。 较优的,在一实施例中, 图 3中的处理模块 33得到的时钟同步函数为一阶线性函 数: Y = a + b*t; 其中, Y表示目标基站收发信台的时钟修正值, t表示对目标基站收 发信台进行同步处理时的时间参数, a为根据时钟差参数得到的截距参数, b为根据时 钟差参数得到的斜率参数; 具体的,处理模块 33中的第一子模块具体用于对时钟差参 数与其各自的计算时间进行线性回归处理得到时钟同步函数。 较优的, 在一实施例中, 图 3中的同步模块 34包括: 用于对目标基站收发信台的 初始时钟进行时钟同步处理的第一同步子模块, 第一同步子模块具体用于将目标基站 收发信台的当前时间值作为时间参数 t, 根据计算得到的时钟修正值 Y对目标基站收 发信台的当前时间值进行修正。 较优的, 在一实施例中, 图 3中的同步模块 34包括: 用于周期性对目标基站收发 信台的当前时钟进行时钟同步处理的第二同步子模块, 第二同步子模块具体用于将目 标基站收发信台的当前时间与前一次进行时钟同步操作的时间之间的差值作为时间参 数 t, 根据计算得到的时钟修正值 Y对目标基站收发信台的当前时钟进行修正。 可以预见的是,图 3所示的时钟同步装置 3可以是一个独立的装置,还可以是 BSS 中的 BSC和 /或 BTS中的部分结构, 如选择模块 31、 计算模块 32及处理模块 33位于 BSC中, 同步模块 34位于目标 BTS中。 现结合图 1及图 4来说明本发明的应用实例, 在下述应用实例中, 设定 BSS为 GSM网络中的一个基站子系统; 参照图 1, 本发明提供的基站子系统 BSS包括: 基站 控制器及至少两个基站收发信台, 其中, 基站控制器包括存储器, 一个或多个处理器, 以及一个和多个模块, 基站控制器 的一个或多个模块被存储在基站控制器的存储器中并被配置由基站控制器的一个或多 个处理器执行, 基站控制器的一个或多个模块包括用于执行以下步骤的指令: 从所有 基站收发信台中确定基准基站收发信台和一个待同歩处理的目标基站收发信台, 计算 基准基站收发信台和目标基站收发信台之间的时钟差参数, 并根据时钟差参数得到时 钟同步函数; 目标基站收发信台包括存储器, 一个或多个处理器, 以及一个和多个模块, 目标 基站收发信台的一个或多个模块被存储在目标基站收发信台的存储器中并被配置由目 标基站收发信台的一个或多个处理器执行, 目标基站收发信台的一个或多个模块包括 用于执行以下步骤的指令:根据时钟同步函数对目标基站收发信台进行时钟同步处理。 较优的, 上述实施例中的基站控制器的一个或多个模块得到的时钟同步函数为 n 阶线性函数, n^ l。 较优的, 上述实施例中的基站控制器的一个或多个模块计算得到的时钟差参数包 括: 基准基站收发信台到目标基站收发信台方向的时钟差参数、 和 /或目标基站收发信 台到基准基站收发信台方向的时钟差参数。 较优的, 上述实施例中的基站控制器的一个或多个模块还包括用于执行以下步骤 的指令: 对时钟差参数进行线性回归处理得到时钟同步函数。 较优的, 上述实施例中的基站控制器的一个或多个模块还包括用于执行以下步骤 的指令: 对时钟差参数进行合并处理, 和 /或, 对时钟差参数进行修正处理。 较优的, 上述实施例中的基站控制器的一个或多个模块还包括用于执行以下步骤 的指令: 对时钟差参数与其各自的计算时间进行线性回归处理得到时钟同步函数; 基 站控制器的一个或多个模块计算得到的时钟同步函数为一阶线性函数: Y = a + b*t,其 中, Y表示目标基站收发信台的时钟调整值, t表示对目标基站收发信台进行同步处理 时的时间参数, a为根据时钟差参数得到的截距参数, b为根据时钟差参数得到的斜率 参数。 较优的, 上述实施例中的目标基站收发信台的一个或多个模块包括用于执行以下 步骤的指令: 对目标基站收发信台的初始时钟进行时钟同步处理, 具体为, 将目标基 站收发信台的当前时间值作为时间参数 t, 根据计算得到的时钟调整值 Y对目标基站 收发信台的当前时间值进行修正; 和 /或, 周期性对目标基站收发信台的当前时钟进行 时钟同步处理, 具体为: 将目标基站收发信台的当前时间与前一次进 ^ ^ ^ 的时间之间的差值作为时间参数 t, 根据计算得到的时钟调整值 Y对目标基站收发信 台的当前时钟进行修正。 图 4为本发明一应用实例提供的时钟同步方法的示意图, 由图 4可知, 在本应用 实例中, 本发明提供的时钟同步方法包括以下步骤:
S401 : 确定 BTS1为基准 BTS, BTS2为目标 BTS;
S402: 计算基准 BTS与目标 BTS之间的时钟差参数; 为详细说明本发明, 设定在步骤 S402中同时计算 BTS1—BTS2和 BTS2—BTS1 方向的时钟差参数, 该时钟差参数的单位为 "半符号数", 周期性计算了 12个时钟差 参数, 并将其按照计算时间进行排序, 排序结果如下表 1所示: 表 1
站点方向 时间点 (ms) 时钟差参数 (Y)
BTS1—BTS2 6789119996
0
BTS1—BTS2 6789119998
102
BTS1—BTS2 6789119997
198
BTS1—BTS2 6789119999
300
BTS1—BTS2 0
402
BTS1—BTS2 1
504
BTS2—BTS1 1
602
BTS2—BTS1 6789119999
695
BTS2→BTS1 6789119998
800
BTS2→BTS1 6789119997
902
BTS2→BTS1 6789119996
1004
BTS2→BTS1 6789119996 由表 1可知, 计算得到的时钟差参数包括了目标 BTS到基准 BTS方向的时钟差 参数, 那么就需要将目标 BTS到基准 BTS方向的时钟差参数转换为基准 BTS到目标 BTS方向的时钟差参数, 即执行步骤 S403 ; 若表 1中没有包括目标 BTS到基准 BTS 方向的时钟差参数,那么,在步骤 S402之后跳过步骤 S403、直接执行步骤 S404即可;
S403 : 进行时钟差参数的合并处理; 在 GSM网络中, BTS发送 /接收数据所使用的数据帧的帧号是以 2048*26*51为周 期进行循环的, 而每个数据帧包括 8个子帧, 每个子帧包含 156.25个符号数, 也即, 在 GSM网络中, 两个 BTS的时钟差参数 Y的最大值为 2048*26*51 * 156.25*2个半符 号数; 也即, 在某一时刻 Ti, 两个 BTS之间的时钟差参数存在以下关系:
Yi(BTSl→BTS2)+ Yi(BTS2→BTSl) = 2048*26*51 * 156.25*2 = 6789120000; 根据上述关系,将表 1中 BTS2—BTS1方向的时钟差参数转换为 BTS1—BTS2方 向的时钟差参数后, 表 1更新为下表 2: 表 2
站点方向 时间点 (ms) 时钟差参数 (Y)
BTS1 - -BTS2 6789119996
0
BTS1 - -BTS2 6789119998
102
BTS1 - -BTS2 6789119997
198
BTS1 - -BTS2 6789119999
300
BTS1 - -BTS2 0
402
BTS1 - -BTS2 1
504
BTS1 - -BTS2 6789119999
602
BTS1 - -BTS2 1
695
BTS1 - -BTS2 2
800
BTS1 - -BTS2 3 BTS1→BTS2 4
1004
BTS1→BTS2 4
1103
S404: 进行时钟差参数的修正处理; 当测量数据处于时钟差参数最大值 (26X51X2048X8X 156.25X2) 附近时, 会 造成时钟差参数的范围过大 (如表 2, 变化范围为 0--6789119999) 以致影响后续时钟 同步函数的斜率参数及截距参数的计算; 如表 2所示, 由表 2可以看到, 其时钟差参 数的变化范围过大, 需要对其中部分的时钟差参数进行修正处理以消除因为计算周期 所产生的计算偏差; 计算算法如下:
Figure imgf000012_0001
Y = Y,
else
for(i = l;i<n;i++)
Y = Y,
else
1^ = ^-2048x26x51x8x156.25x2
end
end
end 上述算法涉及到 Ymax和 Ymin, 在表 2所示的所有计算到的 n个时钟差参数中, Ymax=6789119999, Ymin=0; 在本应用实例中, n=12; 其中 Δ可以设置为若干半符号数, 它的含义是在初始时钟差参数计算时间窗内时 钟差参数所允许的变化范围, 2048X26X51X8X156.25X2表示一个超高帧所包含的 半符号数, 实际中我们取 Δ=500, 认为时钟差参数之间的差值大于 500是由于超过超 高帧半符号数最大值造成的; 根据上述算法对表 2进行修正得到下表 3: 表 3 站点方向 时间点 (ms) 时钟差参数 (Y)
BTS1- -BTS2 -4
0
BTS1- -BTS2 -2
102
BTS1- -BTS2 -3
198
BTS1- -BTS2 -1
300
BTS1- -BTS2 0
402
BTS1- -BTS2 1
504
BTS1- -BTS2 -1
602
BTS1- -BTS2 1
695
BTS1- -BTS2 2
800
BTS1- -BTS2 3
902
BTS1- -BTS2 4
1004
BTS1- -BTS2 4
1103 可以预见的是, 若表 2中所有的时钟差参数之间的差值都不大于 500时,那么, 在 步骤 S403之后跳过步骤 S404、 直接执行步骤 S405即可;
S405: 对处理结果进行线性回归处理得到时钟同步函数; 由于在 GSM网络中, 时钟同步函数为一阶线性函数: Y = a + bxt; 仅需计算出 截距参数^ 斜率参数 b即可, 本发明也示例性的给出了一种算法, 该算法如下:
Figure imgf000013_0001
a = Y-bi 其中, ;K;.代表第 i个时钟差参数, ^代表第 i个时钟差参数的计算时间点, 代 表所有时钟差参数的平均值, 代表计算时钟差参数时间点的平均值; 根据上述算法 及表 3所示例性给出的数据, 计算得到: a= -3.515715267 ; b = 0.006985569 Y = 0.006985569χ ί - 3.515715267
S406: 根据时钟同步函数对目标 BTS进行时钟同步处理; 该步骤可以由 BSC执行, 也可以由目标 BTS自身执行, 当由目标 BTS自身执行 时, 上述函数中的参数 a、 b由 BSC传输到目标 BTS; 该步骤包括: 初始时钟进行同步、 周期性的时钟同步; 其中, 初始时钟进行同步示例性如: 根据当前时间点和时钟同步函数, 计算当前时间点 的时钟修正值,如在 ti=1200ms时间点进行同步,计算得到时钟修正值为 4.866967533, 四舍五入取整数调整 5个半符号数; 周期性的时钟同步示例性如: 由于各个 BTS晶振差异以及测量误差的存在, 随着 时间的累积, BTS之间时钟逐渐产生偏差, 需要进行周期性时钟偏差计算及调整, 预 设的时钟调整周期 T到达时, BTS根据调整周期 T及时钟同步函数计算时钟修正值; 由于周期性的调整是在初始时钟同步之后进行的, 如上文在 ti时刻已经进行过调整, 那么在 t2时刻 (t2- ti=T=1200ms) 进行调整时, 若直接根据时钟同步函数进行计算, 得到的时钟修正值为 13, 因此在 ti时刻已经进行过调整, 在 t2时刻实际需要调整的时 钟修正值为 8个 (13-5=8)个半符号数, 在在 t3时刻 (t3- t2=T= 1200ms)进行调整时, 若直接根据时钟同步函数进行计算, 得到的时钟修正值为 21, 因此在 t2时刻已经进行 过调整, 在 t3时刻实际需要调整的时钟修正值为 8个(21-13=8)个半符号数; 由此可 知, 当调整周期确定之后, 其每个周期的时钟修正值也是确定的, 因此, 在其他实施 例中, 也可以根据周期 T来直接计算时钟修正值, 因为在初始时刻的同步已经克服过 一次时钟不同, 也即修正了时钟同步函数中的截距参数, 每个周期的时钟修正值的计 算公式为: Y = bx T。 综上可知, 通过本发明的实施, 至少存在以下有益效果: 首先, 在多个 BTS中选择基准 BTS及一个目标 BTS, 根据基准 BTS与目标 BTS 之间的时钟差参数得到目标 BTS的时钟同步函数,并利用该时钟同步函数对目标 BTS 进行时钟同步处理, 使得目标 BTS与基准 BTS两者时钟一致, 按照该方法依次对该 BSS中除去基准 BTS的所有 BTS进行时钟同步处理,达到了 BSS中所有 BTS时钟与 基准 BTS时钟完全同步的效果, 由于本发明仅需要在 BSC和 /或 BTS中增加相应的软 件或程序,而不需要对每个 BTS都增加 GPS设备, 降低了实现 BTS时钟同步的成本; 其次, 通过对计算得带的时钟差参数进行合并处理, 保证了基准 BTS的唯一性; 再次, 通过对计算得带的时钟差参数进行修正处理, 保证了由时钟差参数得到的 时钟同步函数的准确性; 最后, 通过周期性的进行时钟同步, 保证了 BSS中各 BTS之间时钟的一致性。 以上仅是本发明的具体实施方式而已, 并非对本发明做任何形式上的限制, 凡是 依据本发明的技术实质对以上实施方式所做的任意简单修改、 等同变化或修饰, 均仍 属于本发明技术方案的保护范围。 工业实用性 本发明实施例提供的时钟同步方法及装置、基站子系统, 在多个 BTS中选择基准 BTS及一个目标 BTS, 根据基准 BTS与目标 BTS之间的时钟差参数得到目标 BTS的 时钟同步函数, 并利用该时钟同步函数对目标 BTS进行时钟同步处理, 使得目标 BTS 与基准 BTS两者时钟一致, 按照该方法依次对该 BSS中除去基准 BTS的所有 BTS进 行时钟同步处理, 达到了 BSS中所有 BTS时钟与基准 BTS时钟完全同步的效果, 由 于本发明仅需要在 BSC和 /或 BTS中增加相应的软件或程序,而不需要对每个 BTS都 增加 GPS设备, 降低了实现 BTS时钟同步的成本。

Claims

权 利 要 求 书
1. 一种用于基站收发信台的时钟同步方法, 包括: 确定基准基站收发信台和一个待同步处理的目标基站收发信台; 计算所述基准基站收发信台和所述目标基站收发信台之间的时钟差参数; 根据所述时钟差参数得到时钟同步函数; 根据所述时钟同步函数对所述目标基站收发信台进行时钟同步处理。
2. 如权利要求 1所述的时钟同步方法,其中,所述时钟同步函数为 n阶线性函数, n^ l。
3. 如权利要求 2所述的时钟同步方法, 其中, 所述时钟差参数包括: 所述基准基 站收发信台到所述目标基站收发信台方向的时钟差参数、和 /或所述目标基站收 发信台到所述基准基站收发信台方向的时钟差参数。
4. 如权利要求 2所述的时钟同步方法, 其中, 所述根据所述时钟差参数得到时钟 同步函数的步骤包括: 对所述时钟差参数进行线性回归处理得到所述时钟同步 函数。
5. 如权利要求 4所述的时钟同步方法, 其中, 在对所述时钟差参数进行线性回归 处理之前还包括: 对所述时钟差参数进行合并处理, 和 /或对所述时钟差参数进 行修正处理。
6. 如权利要求 4或 5所述的时钟同步方法, 其中, 对所述时钟差参数进行线性回 归处理的步骤包括: 对所述时钟差参数与其各自的计算时间进行线性回归处理 得到所述时钟同步函数;所述时钟同步函数为一阶线性函数: Y = a + b*t,其中, Y表示所述目标基站收发信台的时钟调整值, t表示对所述目标基站收发信台进 行同步处理时的时间参数, a为根据所述时钟差参数得到的截距参数, b为根据 所述时钟差参数得到的斜率参数。
7. 如权利要求 6所述的时钟同步方法, 其中, 所述根据所述时钟同步函数对所述 目标基站收发信台进行时钟同步处理的步骤包括: 对所述目标基站收发信台的 初始时钟进行时钟同步处理, 具体为, 将所述目标基站收发信台的当前时间值 作为所述时间参数 t, 根据 Y = a + b*t计算得到时钟调整值 Y对所述目标基站 收发信台的当前时间值进行修正; 和 /或, 周期性对所述目标基站收发信台的当 前时钟进行时钟同步处理, 具体为: 将所述目标基站收发信台的当前时间与前 一次进行时钟同步操作的时间之间的差值作为所述时间参数 t, 根据 Y = b*t计 算得到时钟调整值 Y对所述目标基站收发信台的当前时钟进行修正。
8. 一种用于基站收发信台的时钟同步装置, 包括: 设置为确定基准基站收发信台和一个待同步处理的目标基站收发信台的选 择模块;
设置为计算所述基准基站收发信台和所述目标基站收发信台之间的时钟差 参数的计算模块; 设置为根据所述时钟差参数得到时钟同歩函数的处理模块; 以及, 设置为根据所述时钟同步函数对所述目标基站收发信台进行时钟同步处理 的同步模块。
9. 如权利要求 8所述的时钟同步装置, 其中, 所述处理模块得到的时钟同步函数 为 n阶线性函数, n^ l。
10. 如权利要求 9所述的时钟同步装置, 其中, 所述计算模块计算得到的时钟差参 数包括: 所述基准基站收发信台到所述目标基站收发信台方向的时钟差参数、 和 /或所述目标基站收发信台到所述基准基站收发信台方向的时钟差参数。
11. 如权利要求 9所述的时钟同步装置, 其中, 所述处理模块包括: 设置为对所述 时钟差参数进行线性回归处理得到所述时钟同步函数的第一子模块。
12. 如权利要求 11所述的时钟同步装置, 其中, 所述处理模块还包括: 设置为对所 述时钟差参数进行合并处理的第二子模块, 和 /或, 设置为对所述时钟差参数进 行修正处理的第三子模块。
13. 如权利要求 11或 12所述的时钟同步装置, 其中, 所述第一子模块设置为对所 述时钟差参数与其各自的计算时间进行线性回归处理得到所述时钟同步函数; 所述处理模块得到的时钟同步函数为一阶线性函数: Y = a + b*t; 其中, Y表示 所述目标基站收发信台的时钟调整值, t表示对所述目标基站收发信台进行同步 处理时的时间参数, a为根据所述时钟差参数得到的截距参数, b为根据所述时 钟差参数得到的斜率参数。
14. 如权利要求 13所述的时钟同步装置, 其中, 所述同步模块包括: 设置为对所述 目标基站收发信台的初始时钟进行时钟同步处理的第一同步子模块, 所述第一 同步子模块设置为将所述目标基站收发信台的当前时间值作为所述时间参数 t, 根据 Y = a + b*t计算得到时钟调整值 Y对所述目标基站收发信台的当前时间值 进行修正; 和 /或, 周期性对所述目标基站收发信台的当前时钟进行时钟同步处 理的第二同步子模块, 所述第二同步子模块设置为将所述目标基站收发信台的 当前时间与前一次进行时钟同步操作的时间之间的差值作为所述时间参数 t,根 据 Y = b*t计算得到时钟调整值 Y对所述目标基站收发信台的当前时钟进行修 正。
15. 一种基站子系统, 包括基站控制器及至少两个基站收发信台, 所述基站控制器包括存储器, 一个或多个处理器, 以及一个和多个模块, 所述基站控制器的一个或多个模块被存储在所述基站控制器的存储器中并被配 置由所述基站控制器的一个或多个处理器执行, 所述基站控制器的一个或多个 模块设置为执行以下步骤的指令: 从所有基站收发信台中确定基准基站收发信 台和一个待同步处理的目标基站收发信台, 计算所述基准基站收发信台和所述 目标基站收发信台之间的时钟差参数, 并根据所述时钟差参数得到时钟同步函 数;
所述目标基站收发信台包括存储器, 一个或多个处理器, 以及一个和多个 模块, 所述目标基站收发信台的一个或多个模块被存储在所述目标基站收发信 台的存储器中并被配置由所述目标基站收发信台的一个或多个处理器执行, 所 述目标基站收发信台的一个或多个模块设置为执行以下步骤的指令: 根据所述 时钟同步函数对所述目标基站收发信台进行时钟同步处理。
16. 如权利要求 15所述的基站子系统,其中,所述基站控制器的一个或多个模块得 到的时钟同步函数为 n阶线性函数, n^ l。
17. 如权利要求 16所述的基站子系统,其中,所述基站控制器的一个或多个模块计 算得到的时钟差参数包括: 所述基准基站收发信台到所述目标基站收发信台方 向的时钟差参数、和 /或所述目标基站收发信台到所述基准基站收发信台方向的 时钟差参数。
18. 如权利要求 16所述的基站子系统,其中,所述基站控制器的一个或多个模块还 设置为执行以下步骤的指令: 对所述时钟差参数进行线性回归处理得到所述时 钟同步函数。
19. 如权利要求 18所述的基站子系统,其中,所述基站控制器的一个或多个模块还 设置为执行以下步骤的指令: 对所述时钟差参数进行合并处理, 和 /或, 对所述 时钟差参数进行修正处理。
20. 如权利要求 18或 19所述的基站子系统, 其中, 所述基站控制器的一个或多个 模块还设置为执行以下步骤的指令: 对所述时钟差参数与其各自的计算时间进 行线性回归处理得到所述时钟同步函数; 所述基站控制器的一个或多个模块计 算得到的时钟同步函数为一阶线性函数: Y = a + b*t, 其中, Y表示所述目标基 站收发信台的时钟调整值, t表示对所述目标基站收发信台进行同步处理时的时 间参数, a为根据所述时钟差参数得到的截距参数, b为根据所述时钟差参数得 到的斜率参数。
21. 如权利要求 20 所述的基站子系统, 其中, 所述目标基站收发信台的一个或多 个模块设置为执行以下步骤的指令: 对所述目标基站收发信台的初始时钟进行 时钟同步处理, 具体为, 将所述目标基站收发信台的当前时间值作为所述时间 参数 t, 根据 Y = a + b*t计算得到时钟调整值 Y对所述目标基站收发信台的当 前时间值进行修正; 和 /或, 周期性对所述目标基站收发信台的当前时钟进行时 钟同步处理, 具体为: 将所述目标基站收发信台的当前时间与前一次进行时钟 同步操作的时间之间的差值作为所述时间参数 t, 根据 Y = b*t计算得到的时钟 调整值 Y对所述目标基站收发信台的当前时钟进行修正。
PCT/CN2014/084204 2013-08-13 2014-08-12 一种时钟同步方法及装置、基站子系统 WO2015021911A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201310351739.2A CN104378818A (zh) 2013-08-13 2013-08-13 一种时钟同步方法及装置、基站子系统
CN201310351739.2 2013-08-13

Publications (1)

Publication Number Publication Date
WO2015021911A1 true WO2015021911A1 (zh) 2015-02-19

Family

ID=52468058

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2014/084204 WO2015021911A1 (zh) 2013-08-13 2014-08-12 一种时钟同步方法及装置、基站子系统

Country Status (2)

Country Link
CN (1) CN104378818A (zh)
WO (1) WO2015021911A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106712879B (zh) * 2015-07-14 2019-10-11 柳成荫 一种时间同步方法和装置
CN110831146B (zh) * 2018-08-14 2021-12-24 海能达通信股份有限公司 无线网络中节点同步的方法、终端设备以及存储介质
CN111061209B (zh) * 2019-12-04 2022-04-15 山西诚鹏科技开发有限公司 基于多主站通信模式的plc授权过期停机方法
CN111142467B (zh) * 2019-12-04 2022-04-15 山西诚鹏科技开发有限公司 基于主从站通信模式的plc授权过期停机方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1500323A (zh) * 2000-11-14 2004-05-26 Ѷ���Ƽ���˾ 无线时钟同步
CN101478341A (zh) * 2009-02-12 2009-07-08 华为技术有限公司 实现基站时钟同步的方法及装置
CN103250451A (zh) * 2012-12-21 2013-08-14 华为技术有限公司 一种空口同步的方法、设备及系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1273111B9 (en) * 2000-04-07 2007-06-27 Interdigital Technology Corporation Base station synchronization for wireless communication systems
US7813311B2 (en) * 2002-02-05 2010-10-12 Interdigital Technology Corporation Method and apparatus for synchronizing base stations
CN101420747B (zh) * 2008-11-12 2011-04-06 华为技术有限公司 同步方法、基站、网络服务器以及通信系统
US8340010B2 (en) * 2009-12-16 2012-12-25 Broadcom Corporation Method and system for energy efficient synchronization in packet based networks

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1500323A (zh) * 2000-11-14 2004-05-26 Ѷ���Ƽ���˾ 无线时钟同步
CN101478341A (zh) * 2009-02-12 2009-07-08 华为技术有限公司 实现基站时钟同步的方法及装置
CN103250451A (zh) * 2012-12-21 2013-08-14 华为技术有限公司 一种空口同步的方法、设备及系统

Also Published As

Publication number Publication date
CN104378818A (zh) 2015-02-25

Similar Documents

Publication Publication Date Title
EP3550899A1 (en) Method and apparatus for determining clock time deviation between terminal and base station
CN110249372B (zh) 传感系统及时间同步方法
WO2015021911A1 (zh) 一种时钟同步方法及装置、基站子系统
JP6132734B2 (ja) 時刻同期システム及び装置
WO2017071270A1 (zh) 一种本地时钟调整方法、授时方法及装置
US9167545B2 (en) Receiver, method of calculating time difference, and program
CN104993900B (zh) 一种基于ieee1588时钟模型的同步校正方法
US10444788B2 (en) Device, system, and method for synchronizing time partition windows
CN104641589A (zh) 校正参数计算装置及系统、以及校正参数计算方法及计算机程序
JP2011193457A (ja) 時間同期を行うためのシステムおよび方法
CN107135179B (zh) 一种设备频率校准方法及设备
WO2016177090A1 (zh) 时钟同步方法及装置
JP2017069669A (ja) 時刻同期装置、基地局装置、及び、時刻同期方法
US20220269223A1 (en) Wireless time servicing method, device, and system
JP7193004B2 (ja) スレーブ装置、時刻同期システム、時刻同期方法、および時刻同期プログラム
JP5936716B2 (ja) 信号処理装置
JP6010802B2 (ja) 時刻同期システム、時刻同期方法、スレーブノード及びコンピュータプログラム
CN110928177B (zh) 一种时钟同步系统及方法
US10069584B2 (en) Frequency calibration apparatus and method
CN111107623A (zh) 一种系统时钟同步方法
CN109873576B (zh) 一种分布式电机同步控制方法及装置
JP6376911B2 (ja) 時計の時刻比較方法および時計の時刻補正方法
CN114285514B (zh) 一种时钟同步方法和装置
CN111381486A (zh) 控制器校时方法、装置、控制器及风力发电机组
JP2009194778A (ja) 周波数補正方法及び装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14836496

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14836496

Country of ref document: EP

Kind code of ref document: A1