WO2012055282A1 - 终端设备及终端设备中模拟电路的实现方法 - Google Patents

终端设备及终端设备中模拟电路的实现方法 Download PDF

Info

Publication number
WO2012055282A1
WO2012055282A1 PCT/CN2011/078726 CN2011078726W WO2012055282A1 WO 2012055282 A1 WO2012055282 A1 WO 2012055282A1 CN 2011078726 W CN2011078726 W CN 2011078726W WO 2012055282 A1 WO2012055282 A1 WO 2012055282A1
Authority
WO
WIPO (PCT)
Prior art keywords
analog circuit
configuration data
circuit
data information
programmable
Prior art date
Application number
PCT/CN2011/078726
Other languages
English (en)
French (fr)
Inventor
马伟伟
Original Assignee
中兴通讯股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 中兴通讯股份有限公司 filed Critical 中兴通讯股份有限公司
Priority to US13/882,009 priority Critical patent/US8832628B2/en
Priority to EP11835556.9A priority patent/EP2634710B1/en
Publication of WO2012055282A1 publication Critical patent/WO2012055282A1/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/34Circuit design for reconfigurable circuits, e.g. field programmable gate arrays [FPGA] or programmable logic devices [PLD]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/34Circuit design for reconfigurable circuits, e.g. field programmable gate arrays [FPGA] or programmable logic devices [PLD]
    • G06F30/343Logical level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • H03K19/17756Structural details of configuration resources for partial configuration or partial reconfiguration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • H03K19/17758Structural details of configuration resources for speeding up configuration or reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2117/00Details relating to the type or aim of the circuit design
    • G06F2117/06Spare resources, e.g. for permanent fault suppression

Definitions

  • the parameters and/or the connection relationship of the reconfigurable analog unit in the terminal device are configured by using the configuration data, thereby solving the problem that the terminal device needs to replace the faulty circuit component when the device is improperly used or collides, resulting in a long repair cycle.
  • the problem of high cost recovery is enhanced, the fault tolerance of the system is enhanced, and the resource utilization of the system is improved.
  • the reconfigurable analog array module 142 includes a CAB, wherein the CAB includes at least one of the following: a programmable capacitor array, a programmable resistor array, an operational amplifier, and a programmable switch.
  • the method improves the configurability of the analog circuit in the terminal device, saves the cost, and improves the performance of the system.
  • 2 is a block diagram showing the structure of a terminal device according to a preferred embodiment of the present invention.
  • the programmable analog circuit device 14 further includes: a configuration data storage module 144 coupled to the download module 124 and the reconfigurable analog array module 14 2, configured to store the configuration data information downloaded to the programmable analog circuit device 14 by the download module 124.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开了一种终端设备及终端设备中模拟电路的实现方法,该终端设备包括控制装置和可编程模拟电路装置,其中,控制装置包括:获取模块,设置为获取与目标模拟电路的功能和参数指标对应的配置数据信息,其中,该配置数据信息用于指示可重构模拟单元(CAB)之间互联开关的通断状态;下载模块,设置为将该配置数据信息下载到可编程模拟电路装置;以及重启模块,设置为重新启动可编程模拟电路装置;可编程模拟电路装置包括:可重构模拟阵列模块,设置为使用该配置数据信息配置CAB的参数和/或连接关系。通过本发明增强了系统的容错能力,提高了系统的资源利用率。

Description

终端设备及终端设备中樹以电路的实现方法 技术领域 本发明涉及终端设备的电路设计领域, 尤其涉及一种终端设备及终端设 备中模拟电路的实现方法。 背景技术 终端设备在长时间和不当使用以及发生碰撞之后可能产生电路故障, 其 中, 模拟电路故障按其性质来区分, 可分为硬故障和软故障。 硬故障又称大 变动故障, 是指故障元件的参数值突然发生较大的变化, 是元件值在两种极 端情况下变化, 经常导致系统严重失效, 甚至完全瘫痪, 即, 一种结构性损 坏, 例如, 元件或连接线发生短路、 开路和元件损坏等。 软故障又称偏离故 障,是指故障元件的参数值随着时间或环境条件而偏离允许的取值范围(即, 元件的参数值超出容差范围), 一般它们均未使元件完全失效, 即, 是非结构 性损坏, 可能形成的状态是无限的。 目前, 终端设备中包含的模拟电路部分主要实现滤波、放大等模拟功能, 在使用不当或者发生碰撞后, 这部分电路可能发生故障。 然而, 在上述的相 关技术中, 在处理电路故障时往往需要更换终端设备主板或者为主板更换损 坏电路器件, 时间周期长、 人力和物质成本较高且会造成额外的资源浪费。 发明内容 本发明的主要目的在于提供一种终端设备中模拟电路的实现方案, 以至 少解决上述终端设备在使用不当或者发生碰撞时需要替换故障电路元件而导 致修复周期长、 修复成本高的问题。 为了实现上述目的, 根据本发明的一个方面, 提供了一种终端设备。 根据本发明的终端设备, 包括控制装置和可编程模拟电路装置, 其中, 控制装置包括: 获取模块, 设置为获取与目标模拟电路的功能和参数指标对 应的配置数据信息, 其中, 该配置数据信息用于指示 CAB 之间互联开关的 通断状态; 下载模块,设置为将该配置数据信息下载到可编程模拟电路装置; 以及重启模块, 设置为重新启动可编程模拟电路装置; 可编程模拟电路装置 包括: 可重构模拟阵列模块, 设置为使用该配置数据信息配置 CAB 的参数 和 /或连接关系。 优选地, 获取模块还设置为通过电路仿真或手动调试获取与目标模拟电 路的功能和参数指标对应的配置数据信息。 优选地, 目标模拟电路包括以下至少之一: 滤波器、 放大器。 优选地, 可重构模拟阵列模块包括 CAB, 其中, CAB 包括以下至少之 一: 可编程电容阵列、 可编程电阻阵列、 运算放大器、 可编程开关。 优选地, 可编程模拟电路装置还包括: 配置数据存储模块, 设置为存储 下载模块下载到可编程模拟电路装置的配置数据信息。 优选地, 配置数据存储模块为配置数据寄存器。 为了实现上述目的, 才艮据本发明的另一方面, 还提供了一种终端设备中 模拟电路的实现方法。 根据本发明的终端设备中模拟电路的实现方法, 包括以下步骤: 获取与 目标模拟电路的功能和参数指标对应的配置数据信息, 其中, 该配置数据信 息用于指示 CAB 之间互联开关的通断状态; 将该配置数据信息下载到终端 设备的可编程模拟电路装置中, 其中, 可编程模拟电路装置包括用于使用该 配置数据信息配置 CAB的参数和 /或连接关系的可重构模拟阵列; 以及重新 启动可编程模拟电路装置。 优选地, 获得与目标模拟电路的功能和参数指标对应的配置数据信息包 括: 通过电路仿真或手动调试获得与目标模拟电路的功能和参数指标对应的 配置数据信息。 优选地, 通过电路仿真获得与目标模拟电路的功能和参数指标对应的配 置数据信息包括: 当可重构模拟阵列中的模拟电路发生故障时, 根据该模拟 电路的输入输出信号确定发生故障的线路和 /或元件;使用可重构模拟电路阵 列绕过发生故障的线路和 /或元件建立目标模拟电路的仿真电路,并获得目标 模拟电路的配置数据信息。 优选地,使用可重构模拟电路阵列绕过发生故障的线路和 /或元件建立目 标模拟电路的仿真电路包括: 使用可重构模拟电路阵列中冗余的 CAB 替换 发生故障的 CAB , 建立目标模拟电路的仿真电路。 通过本发明, 釆用通过配置数据对终端设备中可重构模拟单元的参数和 / 或连接关系进行配置, 解决了终端设备在使用不当或者发生碰撞时需要替换 故障电路元件而导致修复周期长、 修复成本高的问题, 增强了系统的容错能 力, 提高了系统的资源利用率。 附图说明 此处所说明的附图用来提供对本发明的进一步理解, 构成本申请的一部 分, 本发明的示意性实施例及其说明用于解释本发明, 并不构成对本发明的 不当限定。 在附图中: 图 1是根据本发明实施例的终端设备的结构框图; 图 2是根据本发明优选实施例的终端设备的结构框图; 图 3是根据本发明实施例的终端设备中模拟电路的实现方法的流程图; 图 4是根据本发明实施例一的可重构模拟电路的电路结构示意图; 图 5是 居本发明实施例二的可编程模拟阵列的结构示意图; 图 6是根据本发明实施例三的实现特定功能模拟电路的方法流程图; 以 及 图 7是根据本发明实施例四的电路故障修复方法的流程图。 具体实施方式 下文中将参考附图并结合实施例来详细说明本发明。 需要说明的是, 在 不冲突的情况下, 本申请中的实施例及实施例中的特征可以相互组合。 根据本发明的实施例, 提供了一种终端设备, 图 1是根据本发明实施例 的终端设备的结构框图, 如图 1所示, 该终端设备 10包括控制装置 12和可 编程模拟电路装置 14, 其中, 控制装置 12 包括: 获取模块 122 , 设置为获 取与目标模拟电路的功能和参数指标对应的配置数据信息, 其中, 该配置数 据信息用于指示可重构模拟单元( Configurable Analogue Block,简称为 CAB ) 之间互联开关的通断状态; 下载模块 124 , 耦合至获取模块 122 , 设置为将 该配置数据信息下载到可编程模拟电路装置 14; 以及重启模块 126 , 耦合至 下载模块 124 , 设置为重新启动可编程模拟电路装置 14; 可编程模拟电路装 置 14耦合至控制装置 12 , 包括: 可重构模拟阵列模块 142 , 设置为使用该 配置数据信息配置 CAB的参数和 /或连接关系。 通过上述装置, 釆用通过配置数据对终端设备中可重构模拟单元的参数 和 /或连接关系进行配置,解决了终端设备在使用不当或者发生碰撞时需要替 换故障电路元件而导致修复周期长、 修复成本高的问题, 增强了系统的容错 能力, 提高了系统的资源利用率。 例如, 用户要想利用终端设备的可编程模拟电路装置 14 (可以包括可编 程模拟陈列) 中的模拟电路实现某种特定的功能时, 首先要知道目标模拟电 路(即, 要想实现的特定功能的模拟电路) 功能和参数指标, 再利用获取模 块 122获取与该目标模拟电路对应的配置数据信息, 使用下载模块 124将该 配置数据信息下载到可编程模拟电路装置 14 中后, 重启模块 126重启该可 编程模拟电路装置 14后,可编程模拟电路装置 14中的模拟电路重新启动时, 会读取该配置数据信息, 生成与该配置数据信息对应的电路网络结构和元件 参数。 优选地, 获取模块 122还设置为通过电路仿真或手动调试获取与目标模 拟电路的功能和参数指标对应的配置数据信息。 该方法可以有效地获取可编 程模拟电路装置 14 中模拟电路的配置参数, 从而使用户可以使用可重构模 拟电路阵列实现不同功能和参数指标的模拟电路, 提高了系统的灵活性和处 理能力。 在实施过程中, 终端设备的可编程模拟电路装置 14 中的模拟电路发生 故障时, 在确定该故障是由可编程模拟电路装置 14 中的模拟电路引起的情 况下, 用户可以通过电路仿真方式, 使用可重构模拟电路阵列模块 142绕过 发生故障的线路和 /或元件建立可以实现与故障前相同功能的仿真电路,从而 可以获取到与实现该仿真电路对应的配置数据信息 (即, 目标模拟电路的配 置数据信息), 再将其下载到可编程模拟电路装置 14中, 使得可编程模拟电 路装置 14 中的模拟电路重新启动时, 生成与该配置数据信息对应的电路网 络结构和元件参数, 从而可以让重启之后的可编程模拟电路装置 14中。 优选地, 目标模拟电路包括以下至少之一: 滤波器、 放大器。 该方法实 现简单、 可操作性强。 优选地, 可重构模拟阵列模块 142 包括 CAB, 其中, CAB 包括以下至 少之一: 可编程电容阵列、 可编程电阻阵列、 运算放大器、 可编程开关。 该 方法提高了终端设备中模拟电路的可配置性, 节约了成本, 提高了系统的性 能。 图 2是根据本发明优选实施例的终端设备的结构框图, 如图 2所示, 可 编程模拟电路装置 14还包括: 配置数据存储模块 144 , 耦合至下载模块 124 和可重构模拟阵列模块 142 , 设置为存储下载模块 124下载到可编程模拟电 路装置 14的配置数据信息。 本实施例可以将下载模块 124下载到可编程模拟电路装置 14的配置数 据信息存储起来, 从而使得可编程模拟电路装置 14 中的模拟电路重新启动 时, 从该配置数据存储模块 144中读取该配置数据信息, 从而生成与该配置 数据信息对应的电路网络结构和元件参数。 可见, 该方法可以使得重启后的 可重构模拟电路阵列模块 142 中的模拟电路可以根据配置数据存储模块 144 中的配置数据信息生成相应的电路网络结构和元件参数, 提高了系统的效率 和利用率。 优选地, 配置数据存储模块 144为配置数据寄存器。 该方法实现简单、 可操作性强。 对应于上述的方法, 在本实施例中还提供了一种终端设备中模拟电路的 实现方法, 图 3是根据本发明实施例的终端设备中模拟电路的实现方法的流 程图, 如图 3所示, 该方法包括以下步骤: 步骤 S302 , 获取与目标模拟电路的功能和参数指标对应的配置数据信 息, 其中, 该配置数据信息用于指示可重构模拟单元 CAB 之间互联开关的 通断 态; 步骤 S304 , 将该配置数据信息下载到终端设备的可编程模拟电路装置 中, 其中, 可编程模拟电路装置包括用于使用该配置数据信息配置 CAB 的 参数和 /或连接关系的可重构模拟阵列; 以及 步骤 S306, 重新启动可编程模拟电路装置。 通过上述步骤, 釆用通过配置数据对终端设备中可重构模拟单元的参数 和 /或连接关系进行配置,解决了终端设备在使用不当或者发生碰撞时需要替 换故障电路元件而导致修复周期长、 修复成本高的问题, 增强了系统的容错 能力, 提高了系统的资源利用率。 例如, 可编程模拟阵列可以包括可编程模拟单元 ( CAB ) 和可编程互联 网络。 优选地, 在步骤 S302 中, 通过电路仿真或手动调试获得与目标模拟电 路的功能和参数指标对应的配置数据信息。 优选地, 通过电路仿真获得与目标模拟电路的功能和参数指标对应的配 置数据信息包括: 当可重构模拟阵列中的模拟电路发生故障时, 根据该模拟 电路的输入输出信号确定发生故障的线路和 /或元件;使用可重构模拟电路阵 列绕过发生故障的线路和 /或元件建立目标模拟电路的仿真电路,并获得目标 模拟电路的配置数据信息。 优选地,使用可重构模拟电路阵列绕过发生故障的线路和 /或元件建立目 标模拟电路的仿真电路包括: 使用可重构模拟电路阵列中冗余的 CAB 替换 发生故障的 CAB , 建立目标模拟电路的仿真电路。 可见, 上述终端设备 10 是具有电路容错能力的, 上述的软硬件设计方 法是对设计工具改进, 利用电路可配置( Reconfiguration of circuitry )技术可 以使传统意义上硬件和软件的界限变得模糊, 让硬件系统软件化。 需要说明的是, 本发明实施例基于电路的可配置技术, 提供了一种利用 模拟阵列结构实现模拟电路设计的方案, 该设计方案的最大优点在于其能够 利用配置数据的方式获得特定的模拟电路功能, 在电路发生故障时, 可以通 过重新配置数据的方式对故障进行容错, 实现快速^ ί'爹复、 无需手工更换电路 等特性。 以下各个实施例结合了上述优选的实施方式。 实施例一 在本实施例中, 釆用本发明实施例的上述设计方案, 提供了一种终端设 备。 图 4是根据本发明实施例一的可重构模拟电路的电路结构示意图, 如图 4所示, 该终端设备包括可编程模拟阵列 42、 配置数据存储器 44、 输入输出 模块 46以及控制电路模块 48 , 下面对各部分进行详细说明。 可编程模拟阵列 42 (即, 可重构模拟阵列), 设置为通过配置可编程互 联网络的结构实现 CAB之间或者 CAB内部电路结构的任意互联, 达到改变 电路结构, 实现特性功能的目的。 例如, CAB可以由可编程电容阵列、 可编 程电阻阵列和运算放大器组成和一些可编程开关组成。 通过断开或闭合编程 开关可以利用一个 CAB 实现简单的放大、 一阶滤波等基本的电路功能, 其 电路参数值可以通过改变所包含的可编程电容、 电容阵列和运算放大器增益 值的来改变。 在实施过程中, 可以通过设计一个高效灵活的可编程互联网络将多个 CAB联系在一起可以组成一个可编程模拟阵列。互联网络中每一个交叉的地 方均由一个可编程开关控制。 CAB和互联网络中的可编程开关 态均可以用 0 和 1 来表示其通断状态, 那么对应某一个特定的连接关系就有一长串 0/1 字串, 称之为配置数据串。 多个 CAB 之间的电路连接关系由互联网络的配 置数据串决定。 通过改变 CAB单元的参数结构以及多个 CAB之间的连接关 系来改变整个模拟电路阵列最终实现的电路功能和具体参数。 即, 使用配置 数据寄存器 44 来存储该配置数据串, 控制电路部分实现将特定的配置数据 下载到寄存器中, 所有这些就可以组成了一个可重构、 可配置的模拟电路结 构。 配置数据存储器 44,设置为存储表示所有互联开关通断状态的配置数据 信息。 例如, 配置数据存储器 44 中存储可编程互联网络中所包含的开关状 态, 并直接控制其通断情况。 输入输出模块 46,设置为将可编程模拟阵列结构中特定电路节点的电路 信号引出。 例如, 输入输出模块 46 输入电路信号、 并引出特定所需的电路 数据节点的电路信号。 控制电路模块 48, 设置为将配置数据从主机下载入配置数据存储器 44。 例如, 控制电路模块 48将具体的参数配置情况下载入配置数据寄存器 44。 需要说明的是, 配置数据寄存器 44 的数据代表了电路阵列中每个开关位置 的通断状态, 不同的开关连接关系将在两个方面影响模拟电路的特性: 首先 是电路中各个单元之间的电路连接关系, 其次是每个单元个体的电路参数。 实施例二 图 5是 居本发明实施例二的可编程模拟阵列的结构示意图, 如图 5所 示, 其具体的电路结构和功能描述如下: 输入输出节点 52 , 设置为引出互联网络中特定电路节点的电路信号; 开关盒 54 , 包括可编程开关, 其中, 可编程开关设置为实现任意一条横 向线路和从向线路在水平方向上的互联; CAB 56 , 包括可编程电阻、 电容阵列、 放大器和可编程开关等, 是实现 电路功能的最小单位; 连接盒 58 , 设置为实现纵向线路和 CAB 56之间的互联。 实施例三 本实施例提供了一种利用可重构模拟阵列结构实现特定电路功能的方 法, 图 6是根据本发明实施例三的实现特定功能模拟电路的方法流程图, 如 图 6所示, 配置实现终端设备中任意电路功能的方法包括以下步骤: 步骤 S602, 确定所要实现的模拟电路功能和 /或参数指标。 以滤波器为 例, 确定其所需滤波器的阶数、 增益和转折频率等参数。 步骤 S604, 釆用仿真的方法或者其他方式(例如, 手动调试)获得实现 目标功能的模拟电路的配置数据信息。 其中, 这些配置数据信息决定了网络 中各个开关的通断状态。 具体地, 可以利用仿真软件为可重构模拟阵列建立 仿真模型, 通过配置可编程开关来调整电路中各个元器件的参数, 使得最终 获得的等效电路可以达到所需功能的参数指标。 步骤 S606,通过控制电路将所要实现的目标模拟电路的配置信息下载入 配置数据寄存器。 此时, 可重构模拟阵列中的开关信息可以以二进制数据的 形式保存在配置数据寄存器中。 步骤 S608, 通过重新启动电路使配置信息生效, 生成新的网络互联关系 和元件参数, 最终实现目标电路功能。 实施例四 本实施例中, 首先通过电路仿真或者其他方式得到实现某一特定电路功 能的开关配置数据信息, 将此配置数据下载入配置数据寄存器, 实现该特定 功能的电路。这种可重构模拟电路的优越性体现在其可配置、可重构特性上, 这种特性使其可应用于故障修复技术的研究上, 即, 在电路发生故障的情况 下, 可以通过改变电路的配置数据而改变电路的网络结构, 绕过故障单元, 从而实现电路故障的^ ί'爹复。 图 7是才艮据本发明实施例四的电路故障爹复方法的流程图,如图 7所示, 在终端设备的电路发生故障时, 可重构模拟阵列实现电路容错功能的修复方 法, 包括以下步 4聚: 步骤 S702,终端设备发生电路级故障。例如,模拟电路的参数发生偏移。 步骤 S704, 检测所发生的故障是否是由终端设备中模拟电路部分引起, 以确定是否可以釆用本发明实施例所提出的修复机制进行修复。 若是由模拟 电路部分引起的, 则进入步骤 S708, 否则, 进入步骤 S706。 例如, 检测到 电路故障发生的部位, 以确定是否是模拟电路部分引起的, 若是由模拟电路 引起的, 则可以利用新的配置数据改变可编程模拟阵列结构的开关状态以绕 过故障单元。 步骤 S706,如果该故障并非模拟电路部分引起,则无法使用本发明修复, 故障^ ί'爹复失败。 步骤 S708, 启动爹复策略, 获取新的配置数据。 具体地, 首先要确定故 障发生的位置和具体 CAB 单元, 然后利用互联网络绕过故障位置、 釆用其 它冗余 CAB替换故障 CAB单元, 新的网络关系将会生成新的配置数据。 步骤 S710, 启动控制电路, 将新的配置数据下载到配置数据寄存器中, 以改变电路结构重新实现原有电路功能。 步骤 S712, 重新启动电路, 使新的配置数据生效, 从而生成新的网络结 构。 在新的网络结构中, 故障 CAB 或故障线路被绕过并以其它冗余单元替 换, 参数重新设置之后电路再次实现所需目标输出。 步骤 S714, 终端中模拟电路故障得到修复, 设备可以重新使用。 可见, 本实施例可以实现电路功能级的容错和 4爹复, 即, 在故障发生时 可以通过配置存储寄存器的方式修复故障, 以达到快速修复、 节约成本的目 的。 综上所述, 通过上述实施例, 利用模拟阵列结构实现一种可重构、 可配 置、 具有容错功能的模拟电路的方法, 解决了终端设备在使用不当或者发生 碰撞时需要替换故障电路元件而导致修复周期长、 修复成本高的问题, 增强 了系统的容错能力, 提高了系统的资源利用率。 显然, 本领域的技术人员应该明白, 上述的本发明的各模块或各步骤可 以用通用的计算装置来实现, 它们可以集中在单个的计算装置上, 或者分布 在多个计算装置所组成的网络上, 可选地, 它们可以用计算装置可执行的程 序代码来实现, 从而, 可以将它们存储在存储装置中由计算装置来执行, 并 且在某些情况下, 可以以不同于此处的顺序执行所示出或描述的步骤, 或者 将它们分别制作成各个集成电路模块, 或者将它们中的多个模块或步骤制作 成单个集成电路模块来实现。 这样, 本发明不限制于任何特定的硬件和软件 结合。 以上所述仅为本发明的优选实施例而已, 并不用于限制本发明, 对于本 领域的技术人员来说, 本发明可以有各种更改和变化。 凡在本发明的 ^"神和 原则之内, 所作的任何修改、 等同替换、 改进等, 均应包含在本发明的保护 范围之内。

Claims

权 利 要 求 书
1. 一种终端设备, 包括控制装置和可编程模拟电路装置, 其中,
所述控制装置包括: 获取模块, 设置为获取与目标模拟电路的功能 和参数指标对应的配置数据信息, 其中, 所述配置数据信息用于指示可 重构模拟单元 CAB之间互联开关的通断状态; 下载模块,设置为将所述 配置数据信息下载到所述可编程模拟电路装置; 以及重启模块, 设置为 重新启动所述可编程模拟电路装置;
所述可编程模拟电路装置包括: 可重构模拟阵列模块, 设置为使用 所述配置数据信息配置所述 CAB的参数和 /或连接关系。
2. 根据权利要求 1所述的终端设备, 其中, 所述获取模块还设置为通过电 路仿真或手动调试获取与所述目标模拟电路的功能和参数指标对应的所 述配置数据信息。
3. 根据权利要求 1所述的终端设备, 其中, 所述目标模拟电路包括以下至 少之一: 滤波器、 放大器。
4. 根据权利要求 1所述的终端设备, 其中, 所述可重构模拟阵列模块包括 所述 CAB, 其中, 所述 CAB 包括以下至少之一: 可编程电容阵列、 可 编程电阻阵列、 运算放大器、 可编程开关。
5. 根据权利要求 1至 4中任一项所述的终端设备, 其中, 所述可编程模拟 电路装置还包括: 配置数据存储模块, 设置为存储所述下载模块下载到所述可编程模 拟电路装置的所述配置数据信息。
6. 根据权利要求 5所述的终端设备, 其中, 所述配置数据存储模块为配置 数据寄存器。
7. —种终端设备中模拟电路的实现方法, 包括以下步骤:
获取与目标模拟电路的功能和参数指标对应的配置数据信息,其中, 所述配置数据信息用于指示可重构模拟单元 CAB 之间互联开关的通断 状态; 将所述配置数据信息下载到终端设备的可编程模拟电路装置中, 其 中, 所述可编程模拟电路装置包括用于使用所述配置数据信息配置所述 CAB的参数和 /或连接关系的可重构模拟阵列; 以及
重新启动所述可编程模拟电路装置。
8. 根据权利要求 7所述的方法, 其中, 获得与所述目标模拟电路的功能和 参数指标对应的所述配置数据信息包括:
通过电路仿真或手动调试获得与所述目标模拟电路的功能和参数指 标对应的所述配置数据信息。
9. 根据权利要求 8所述的方法, 其中, 通过电路仿真获得与所述目标模拟 电路的功能和参数指标对应的所述配置数据信息包括:
当所述可重构模拟阵列中的模拟电路发生故障时, 根据该模拟电路 的输入输出信号确定发生故障的线路和 /或元件;
使用所述可重构模拟电路阵列绕过所述发生故障的线路和 /或元件 建立所述目标模拟电路的仿真电路, 并获得所述目标模拟电路的所述配 置数据信息。
10. 根据权利要求 9所述的方法, 其中, 使用所述可重构模拟电路阵列绕过 所述发生故障的线路和 /或元件建立所述目标模拟电路的所述仿真电路 包括:
使用所述可重构模拟电路阵列中冗余的所述 CAB 替换所述发生故 障的所述 CAB, 建立所述目标模拟电路的所述仿真电路。
PCT/CN2011/078726 2010-10-27 2011-08-22 终端设备及终端设备中模拟电路的实现方法 WO2012055282A1 (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US13/882,009 US8832628B2 (en) 2010-10-27 2011-08-22 Terminal device and method for realizing analogue circuit in terminal device
EP11835556.9A EP2634710B1 (en) 2010-10-27 2011-08-22 Terminal device and method for realizing analog circuit in terminal device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201010522840.6 2010-10-27
CN2010105228406A CN101976286B (zh) 2010-10-27 2010-10-27 终端设备及终端设备中模拟电路的实现方法

Publications (1)

Publication Number Publication Date
WO2012055282A1 true WO2012055282A1 (zh) 2012-05-03

Family

ID=43576171

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2011/078726 WO2012055282A1 (zh) 2010-10-27 2011-08-22 终端设备及终端设备中模拟电路的实现方法

Country Status (4)

Country Link
US (1) US8832628B2 (zh)
EP (1) EP2634710B1 (zh)
CN (1) CN101976286B (zh)
WO (1) WO2012055282A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101976286B (zh) * 2010-10-27 2013-11-06 中兴通讯股份有限公司 终端设备及终端设备中模拟电路的实现方法
CN103246771B (zh) * 2013-05-10 2017-02-22 北京航空航天大学 一种基于仿真的容错电路故障影响分析方法
CN103678046B (zh) * 2014-01-06 2016-04-27 厦门市美亚柏科信息股份有限公司 一种针对受破坏数据的计算机动态仿真方法及装置
US9473144B1 (en) * 2014-11-25 2016-10-18 Cypress Semiconductor Corporation Integrated circuit device with programmable analog subsystem
CN105528943A (zh) * 2015-07-06 2016-04-27 中国电子科技集团公司第二十八研究所 基于电路仿真技术的教学训练系统设计与实现方法
CN105158605B (zh) * 2015-08-27 2018-11-06 上海科梁信息工程股份有限公司 链式静止同步补偿器入网检测系统
CN105259834B (zh) * 2015-10-28 2017-09-12 华中科技大学 一种固件可重构的手机数据采集控制器
CN108345563B (zh) * 2017-07-10 2019-04-16 清华大学无锡应用技术研究院 可重构计算阵列的配置方法和系统
CN112558515B (zh) * 2020-11-27 2023-11-17 成都中科合迅科技有限公司 一种功能可动态重组的模拟电子系统
CN113054989A (zh) * 2021-03-09 2021-06-29 深圳市航顺芯片技术研发有限公司 一种芯片内的模拟电路模块协同互连系统及方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070300201A1 (en) * 2006-06-23 2007-12-27 National Inst Of Adv Industrial Science And Tech. System for configuring an integrated circuit and method thereof
CN101437307A (zh) * 2008-12-23 2009-05-20 南京航空航天大学 可编程门阵列的无线传感网络自修复系统及其实现方法
CN101826045A (zh) * 2010-05-28 2010-09-08 哈尔滨工业大学 一种可重构星载计算机永久性故障电路的在线修复方法
CN201583954U (zh) * 2010-01-04 2010-09-15 中国电子科技集团公司第十研究所 Fpga快速重构电路模块
CN101976286A (zh) * 2010-10-27 2011-02-16 中兴通讯股份有限公司 终端设备及终端设备中模拟电路的实现方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9007492D0 (en) * 1990-04-03 1990-05-30 Pilkington Micro Electronics Semiconductor integrated circuit
US8487653B2 (en) * 2006-08-05 2013-07-16 Tang System SDOC with FPHA and FPXC: system design on chip with field programmable hybrid array of FPAA, FPGA, FPLA, FPMA, FPRA, FPTA and frequency programmable xtaless clockchip with trimless/trimfree self-adaptive bandgap reference xtaless clockchip
US5959871A (en) * 1993-12-23 1999-09-28 Analogix/Portland State University Programmable analog array circuit
US5691664A (en) * 1996-01-16 1997-11-25 Motorola, Inc. Programmable analog array and method for establishing a feedback loop therein
US5680070A (en) * 1996-02-05 1997-10-21 Motorola, Inc. Programmable analog array and method for configuring the same
US5966047A (en) * 1997-03-27 1999-10-12 Motorola, Inc. Programmable analog array and method
US8176296B2 (en) * 2000-10-26 2012-05-08 Cypress Semiconductor Corporation Programmable microcontroller architecture
JP4507125B2 (ja) * 2007-09-10 2010-07-21 三菱電機株式会社 プログラマブルコントローラ
JP4413976B2 (ja) * 2008-05-23 2010-02-10 株式会社東芝 情報処理装置及び情報処理装置のバージョンアップ方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070300201A1 (en) * 2006-06-23 2007-12-27 National Inst Of Adv Industrial Science And Tech. System for configuring an integrated circuit and method thereof
CN101437307A (zh) * 2008-12-23 2009-05-20 南京航空航天大学 可编程门阵列的无线传感网络自修复系统及其实现方法
CN201583954U (zh) * 2010-01-04 2010-09-15 中国电子科技集团公司第十研究所 Fpga快速重构电路模块
CN101826045A (zh) * 2010-05-28 2010-09-08 哈尔滨工业大学 一种可重构星载计算机永久性故障电路的在线修复方法
CN101976286A (zh) * 2010-10-27 2011-02-16 中兴通讯股份有限公司 终端设备及终端设备中模拟电路的实现方法

Also Published As

Publication number Publication date
CN101976286B (zh) 2013-11-06
EP2634710A1 (en) 2013-09-04
EP2634710A4 (en) 2014-10-22
US8832628B2 (en) 2014-09-09
CN101976286A (zh) 2011-02-16
EP2634710B1 (en) 2016-05-04
US20130214849A1 (en) 2013-08-22

Similar Documents

Publication Publication Date Title
WO2012055282A1 (zh) 终端设备及终端设备中模拟电路的实现方法
US20240113989A1 (en) Automated network change system
US8386764B2 (en) BIOS architecture
US11575769B2 (en) Redundancy in a network centric process control system
CN108345254B (zh) 三冗余控制方法和系统
TWI655582B (zh) 具有雙韌體儲存空間之伺服器及其韌體更新方法
US20040083278A1 (en) Network having a number of nodes, and nodes for a network of this type
CN111694760A (zh) 服务器系统、快闪存储器模块及更新固件映像文件的方法
JP2010507227A (ja) フィールド・プログラマブル・ゲート・アレイ(fpga)のトレラントなシステム内プログラミング
JP2005531209A (ja) 共有構成レポジトリを有するブロードキャスト・ルータ
CN103475514B (zh) 无bmc的节点、集群系统及bios修复和升级方法
CN111625075A (zh) 一种软件可配置的复位装置和方法
CN109408151B (zh) 一种现场可编程门阵列配置模式自动切换装置和切换方法
CN105659174A (zh) 分布式控制系统用控制设备
CN102495743B (zh) 一种利用Xilinx PROM实现FPGA配置的装置和方法
KR20210094146A (ko) 실행 유닛의 작동
JPH10307805A (ja) 自律進化型システム
CN215416634U (zh) 用于fpga升级的离线下载器
CN109388862B (zh) 一种可配置的多功能故障注入通用电路及工作方法
CN114115955B (zh) 服务器资源盒子fpga固件升级方法、系统、终端及存储介质
KR101962721B1 (ko) Rnn을 이용한 fpga 비트스트림에서의 pip 정보 역공학 방법 및 장치
JP2011070444A (ja) プログラマブルコントローラ
JP2001014374A (ja) 集積回路設計システム
CN116540940A (zh) 存储集群管控方法、装置、设备和存储介质
CN102520301A (zh) 一种按键的矩阵键盘的测试方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11835556

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 13882009

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2011835556

Country of ref document: EP