WO2010076482A1 - Dispositif de test d'un circuit et procede de mise en oeuvre - Google Patents

Dispositif de test d'un circuit et procede de mise en oeuvre Download PDF

Info

Publication number
WO2010076482A1
WO2010076482A1 PCT/FR2009/052538 FR2009052538W WO2010076482A1 WO 2010076482 A1 WO2010076482 A1 WO 2010076482A1 FR 2009052538 W FR2009052538 W FR 2009052538W WO 2010076482 A1 WO2010076482 A1 WO 2010076482A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
electrical resistance
detected
joints
detection
Prior art date
Application number
PCT/FR2009/052538
Other languages
English (en)
Inventor
Katell Moreau
Marc Grieu
Original Assignee
European Aeronautic Defence And Space Company Eads France
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by European Aeronautic Defence And Space Company Eads France filed Critical European Aeronautic Defence And Space Company Eads France
Priority to JP2011541553A priority Critical patent/JP5570527B2/ja
Priority to EP09802177.7A priority patent/EP2359153B1/fr
Priority to US13/140,418 priority patent/US8901952B2/en
Priority to ES09802177.7T priority patent/ES2436533T3/es
Publication of WO2010076482A1 publication Critical patent/WO2010076482A1/fr
Priority to IL213535A priority patent/IL213535A/en

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/281Specific types of tests or tests for a specific type of fault, e.g. thermal mapping, shorts testing
    • G01R31/2817Environmental-, stress-, or burn-in tests
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/66Testing of connections, e.g. of plugs or non-disconnectable joints
    • G01R31/70Testing of connections between components and printed circuit boards
    • G01R31/71Testing of solder joints

Definitions

  • the present invention relates to a device for testing an electronic circuit and its method of implementation. It relates to a crack detection device in solder joints performing the assembly of electronic components on a printed circuit. The invention also relates to the method of operation of this device. The object of the invention is to enable a user to qualify such a circuit, that is to say to quickly and simply detect incipient cracks in brazing joints of electronic components assembled on a printed circuit.
  • the electronic components can undergo environmental and mechanical constraints, constant or cyclic, very strong, as for example in transport means of the aircraft type, train or boat.
  • the temperatures can vary from -55 ° to 125 ° C.
  • the relative humidity range of a cabinet in which these electronic components are located can reach about 80%.
  • test benches are generally used to detect any incipient cracks in the solder joints providing the electrical connection and the mechanical connection between the component and the printed circuit. These test benches are used during tests. accelerated thermomechanical or vibratory aging. Dummy components (ie, only cases with dummy chips) are used to perform thermomechanical or vibratory accelerated aging tests because only solder joints are tested here.
  • the term "chain daisy” means the association of a number of solder joints, electrically connected together, in series, of the same component. The whole forms a measurable overall electrical resistance. The use of daisy chained dummy components allows the user to focus his study on failures occurring at solder joints. This technique makes it possible to associate a resistive measurement with a state of damage of the brazed joints.
  • each programmed criterion is adapted to the tests to be performed.
  • the invention thus solves this problem by proposing a device for detecting incipient cracks or failures in solder joints of electronic components assembled on a printed circuit, according to a criterion chosen and defined by the user.
  • the invention provides for the simultaneous monitoring of a large number of components to automatically apply a predetermined detection criterion by a user characterizing the failure of a brazed joint.
  • the invention makes it possible to directly obtain measurement results made on the components, thus avoiding any post-treatment.
  • the subject of the invention is therefore a device for testing a circuit formed of a printed circuit on which are assembled preferably dummy components, solder joints, comprising,
  • thermomechanical and / or vibratory stresses an enclosure for subjecting the circuit to a history of thermomechanical and / or vibratory stresses.
  • a hardware part comprising electrical resistance bridges to measure the overall electrical resistance of several solder joints electrically connected to each other, in series.
  • a software part comprising means for setting a detection criterion representative of the degradation of one or more solder joints making the assembly of an electronic component on a printed circuit, and to view the test results
  • an input / output interface for converting each electrical resistance measurement of the tested solder joint chains into a piece of data usable by the software part, characterized in that it comprises: adjustment means for modifying a criterion of detecting the degradation of brazed joints.
  • the invention further comprises one of the following features:
  • the adjustment means make it possible to modify a detection threshold of an electrical resistance level of the circuit under test;
  • the adjustment means comprise a potentiometer for setting the detection threshold of the level of the electrical resistance of the component of the circuit under test;
  • the adjustment means make it possible to modify the duration of the electrical resistance peaks to be detected;
  • the adjustment means comprise a potentiometer for setting the duration of the electrical resistance peaks to be detected;
  • the adjustment means make it possible to modify a number of changes in the state of the circuit under test to be detected for the validation of the criterion initially chosen by the user;
  • the adjustment means comprise a selector for determining a number of peaks or events to be detecting for the application of the detection criterion representative of the degradation of one or more brazed joints;
  • the adjustment means make it possible to modify a time interval between two detections of the state change of the circuit under test, using a potentiometer
  • the adjustment means comprise potentiometers for determining a time interval after a peak for the detection of a next peak; the minimum time interval between two component state change detections is 250ns; the duration of the electrical resistance peaks to be detected is adjustable between 250ns and 1 ⁇ s;
  • the duration between the beginning of the test and the first peak of detected electrical resistance parameterized for the criterion desired by the user is adjustable;
  • the software part includes means of recording and real-time processing of results;
  • the software part includes means for recording and deferred processing of the results
  • the hardware part is integrated in an electronic card outside the enclosure.
  • brazing joint deterioration detection parameters are initialized, changes in the state of the electrical resistance of one or more solder joints to be tested are detected and recorded, which is characterized by electrical resistance peaks of a duration of between 250ns and 1 ⁇ s,
  • FIG. 1 is a schematic representation of the device of the invention.
  • Figure 2 a functional diagram of the method according to the invention;
  • FIG. 1 is a schematic representation showing a device
  • An electronic circuit 2 is formed of a printed circuit 3, doubled externally by a thin layer of copper 4, producing the conductive tracks of the overall electrical system, on which electronic components 5 are assembled.
  • brazed joints 7 each in the form of a solder ball (for example ) are realized.
  • the solder joints 7 undergo a mechanical fatigue making appear cracks. This mechanical fatigue of the solder joints 7 derives from the thermomechanical and / or vibratory stresses experienced by the electronic component 5 and the printed circuit 3, in particular for circuits 2 placed in transport means such as planes, trains or boats.
  • transport means such as planes, trains or boats.
  • these means of transport require, because they are in the category of mass transport means, an optimal operating safety.
  • the invention proposes to implement a device 1 for testing the circuit 2 for the detection of cracks or possible failures of solder joints 7.
  • This device 1 makes it possible to evaluate the reliability of the assemblies of the various electronic components 5. It comprises for this purpose a climatic chamber 8 and / or a vibratory pot, in order to subject the circuit 2 to a history of thermomechanical and / or vibratory stresses.
  • the test device 1 is preferably placed in a Faraday cage to avoid any electromagnetic interference with the measurements. This constraint history is predetermined by a user. These constraints can be thermomechanical and / or vibratory.
  • This climatic chamber 8 makes it possible for the means of the predetermined stresses to subject the circuit 2 to accelerated aging tests.
  • the device 1 comprises a material part 9 formed by a bridge of electrical resistors 10.
  • This bridge of electrical resistors 10 comprises at least one electrical reference resistor 11 which has a value considered as known and another electrical resistance 12, corresponding to a value a global resistance formed by the chain daisy tested.
  • This daisy chain may itself comprise several brazed joints of the same electronic component.
  • the value of the electrical resistance 12 of the electronic component under test is considered as unknown but very low.
  • the reference electrical resistance 11 is of the order of 500 ⁇ or a value much higher than the electrical resistance 12 of the component under test.
  • the electrical resistance bridge 10 makes it possible to measure the electrical resistance of a certain number of solder joints electrically connected to one another in series with each component 5.
  • the electrical resistance 12 is formed by the various solder joints , the electrical resistances of the tested circuit and the resistances electrical circuit board tracks. The assembly is connected to the connections 6.
  • the device 1 further comprises a software part 13.
  • This software part 13 comprises means for imposing a detection criterion representative of the degradation of the solder joints 7.
  • the interest of the device 1 of the invention is to detect emerging cracks or failures, visible or not visible, in the solder joints 7.
  • the device 1 has means for applying in particular IPC criteria, edited by the Institute for Interconnecting and Packaging Electronic Circuits, recognized worldwide.
  • the detection of cracks in solder joints 7 is governed, for example, by IPC-SM-785. This criterion electrically defines the appearance of a crack in a solder joint 7 subjected to accelerated aging, environmental and mechanical tests.
  • This criterion considers that there is a crack initiation when 10 successive peaks are detected for an electrical resistance 12 of the component 5 having as characteristic an electrical resistance value of between 300 and 500 ⁇ and a duration of between 500 ns and 1 n. microseconds. It is also necessary for this set of ten successive peaks to occur in a time interval of less than 10% of the time elapsed between the start of the test and the tenth detected peak.
  • a card 14 external to the enclosure.
  • this card 14 has 160 inputs for testing 160 circuits such as 2 simultaneously.
  • This card 14 makes it possible to simultaneously monitor several components each comprising one or more circuits identical to the circuit 2, in order to detect the electrical resistance peaks.
  • the 160 inputs are analyzed in parallel: each is in relation with a measuring electrical resistance bridge 10.
  • These measuring bridges 10 each deliver a voltage step from 0 to 1 (0-5 volts) when a crack opens and a reverse step when it closes.
  • This card 14 does not support the thermomechanical and / or vibratory stresses of the circuits 2 located in the enclosure 8.
  • the card 14 may comprise the electrical resistance bridges 10, and in this case be connected directly to the connections 6.
  • the device 1 comprises means 16 for displaying the results of the measurements made on each component. These results make it possible to determine life statistics of assemblies made by solder joints 7, in order to qualify the assemblies of the components 5 on the printed circuits 3.
  • This computer system 17 includes a Field Programmable Grid Array (FPGA) to perform the in situ analysis of the measurements of the 160 channels (15) and displaying them on a display means (16), via another communication bus 22.
  • the computer system 17 comprises an input / output interface 23, for connecting the buses 21 and 22.
  • the bus The communication 21 is also connected via the communication bus 22 to adjustment means 24, 25, 26, 27, 28, 29 so that the user can modify the detection criterion of the degradation.
  • FPGA Field Programmable Grid Array
  • the actions performed by the computer system 17 are ordered by the FPGA 20.
  • the FPGA 20 generates, in response to the instruction codes stored in the program memory 18, commands for the card 14 and displays the results thanks to the means 16. of visualization.
  • the program memory comprises several program areas 30 to 51, respectively corresponding to a series of operations.
  • An operation 30 corresponds to an initialization of the detection parameters of electrical resistance peaks or change of state.
  • An operation 31 corresponds to the incrementation of a fast counter.
  • An operation 32 corresponds to the comparison of the value of the fast counter with a maximum value of the fast counter.
  • An operation 33 corresponds to the incrementation of a slow counter. The operations 31, 32 and 33 make it possible to accurately determine the detection time of a change of state.
  • An operation 34 corresponds to the detection of a change of state from 0 to 1.
  • An operation 35 corresponds to a recording of the state and the counters, when a change of state is detected.
  • An operation 36 corresponds to a detection of a change of state from 1 to 0.
  • An operation 37 corresponds to determining whether the state is at 0 or 1.
  • Operations 38 and 39 correspond to a comparison of the current state with the previous state.
  • An operation 40 corresponds to a change of state from 0 to 1.
  • An operation 42 corresponds to a change of state from 1 to 0.
  • Operations 41 and 43 correspond to recordings of the counters in calculation variables of a duration of a peak.
  • An operation 44 corresponds to the calculation of the detection duration of a peak of electrical resistance.
  • An operation 45 corresponds to a comparison of the duration calculated in step 44, with a lower value of predetermined duration during the initialization operation.
  • An operation 46 corresponds to a comparison of the duration calculated in the operation 44, with a greater value of duration, predetermined during the initialization operation.
  • An operation 47 corresponds to an incrementation of the number of peaks detected, then to the recording of the calculated duration, the peak start counter, and the number of the measurement channel where the peak has been detected.
  • An operation 48 corresponds to a comparison of the peak number with the predetermined maximum number of peaks during the initialization operation.
  • An operation 49 corresponds to a verification of the criterion. This criterion is the detection or measurement of a certain number of successive peaks in a time less than a certain percentage of the time between the beginning of the test and the first peak detected. If the standard IPC-SM-785 is used as a criterion, 10 peaks are to be detected over a time less than 10% of the time elapsing between the start of the test and the first peak detected.
  • An operation 50 corresponds to an indication that a failure or a crack has been detected if the preceding test is satisfied, then to the recording of the number of the measuring channel where the crack is located, as well as the value of the start counter. of the first peak.
  • An operation 51 corresponds to a crushing of the value of the duration of the previous peak with the value of the current peak if the test 49 is not satisfied.
  • FIG. 2 is an example of a functional diagram of the method according to the invention.
  • a general program comprising all the sub-programs 30 to 51 organizes the succession of these operations according to the following mode.
  • This diagram shows the preliminary operation in which initialization of the detection parameters of the resistance or state change peaks is carried out, such as the setting of the peak detection threshold, the lower value and the higher value of the detection time. peak, the maximum number of peaks to be detected, the detection time of the set of peaks, the choice of a recording with a real-time or delayed analysis.
  • This setting is performed by adjustment means 24, 25, 26, 27, 28, 29, respectively.
  • all the counters are initialized. When the parameters are initialized, then operation 31 can be performed.
  • an incrementation of a counter Cptrapide is performed.
  • the operation 32 is performed.
  • operation 34 it is determined whether a change of state from 0 to 1 of the bridge 10 of resistors has taken place. When a change of state from 0 to 1 has taken place, then operation 35 is performed, otherwise operation 36 is performed. During operation 35, a record of the new state and the values are recorded. Cptrapide and Cptlent counters. When the recording of the new state and counters is performed, then operation 37 is performed.
  • operation 36 it is determined whether a change of state from 1 to 0 has taken place. When a change of state from 1 to 0 has taken place, then operation 36 is performed, otherwise operation 31 or 32 or 33 or 34 is repeated.
  • operation 37 it is determined whether the new state is at 0. When the new state is at 0, operation 38 is performed, otherwise operation 39 is performed. comparison of the new state with the previous state. When the new state and the previous state are identical, then operation 40 is performed, otherwise operation 31 or 32 or 33 or 34 or 35 or 36 or 37 is repeated.
  • a change of state from 0 to 1 is effected.
  • the operation 41 is carried out.
  • the value of the counter Cptlent is recorded in a variable Cptlent start, and a record of the value of the counter Cptipid in a variable Cptrap is started.
  • the operation 44 is performed.
  • a comparison of the new state with the previous state is made.
  • operation 42 is performed, otherwise operation 31 or 32 or 33 or 34 or 35 or 36 or 37 is repeated.
  • a recording of the value of the counter Cptlent in a variable Cptlentfin, and a recording of the value of the counter Cptrapide in a variable Cptrapidefin are carried out.
  • the operation 44 is carried out.
  • a calculation is made of the detection duration of a peak, corresponding to the difference between the sum of the values of the variables Cptlentfin. with Cptrapidefin, and the sum of the values of the variables Cptlent start with Cptrap. This difference being brought back in units of the nanosecond.
  • operation 45 is carried out.
  • a comparison is made of the calculated duration with a lower value of the detection time of a predetermined peak during the operation 30.
  • the calculated duration is greater than the predetermined lower duration, then performs the operation 46, otherwise the operation 31 is repeated.
  • operation 46 a comparison is made of the calculated duration with a higher value of the detection time of a peak, predetermined during the operation 30. When the calculated duration is less than the predetermined greater duration, then operation 47 is performed, otherwise operation 31 is repeated.
  • the number of detected peaks is incremented, then the calculated duration, the start counter of the detected peak, and the number of the measurement channel where the peak has been detected are recorded.
  • operation 48 is performed.
  • a comparison of the number of peaks with the predetermined maximum number of peaks is performed in the operation 30.
  • the operation 49 is carried out. otherwise, the operation 31 is repeated.
  • a check is made that ten successive peaks have been detected in a time mask predefined by the user. When ten successive peaks have been detected, then operation 50 is performed, otherwise operation 51 is performed.
  • an indication is made that a failure or crack has been detected, and then the number of the measurement channel where the failure has been detected, the detection time of the ten peaks, the counter is recorded. beginning of the first peak.
  • the operation 30 is repeated, otherwise operation 51 is performed.
  • the duration of detection of the previous peak is overwritten with the detection time of the current peak.
  • the operation 31 is repeated.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

L'invention a pour objet un dispositif 1 de test d'un circuit 2 formé d'un circuit imprimé 3 sur lequel sont assemblés des composants 5, de préférence factices, par des joints de brasure 7, comportant, une enceinte 8 pour soumettre le circuit 2 à un historique de contraintes thermomécaniques et/ou vibratoires, une partie matérielle 9 comportant des ponts 10 de résistances électriques 11, 12, une partie logicielle 13 comportant des moyens 16-23 pour fixer un critère de détection représentatif de la dégradation d'un ou plusieurs joints de brasure, et pour visualiser les résultats du test, une interface d'entrée/sortie 14 pour convertir chaque mesure de résistance électrique 12 des chaînes de joints de brasure testées, en une donnée exploitable par la partie logicielle, des moyens de réglage 24-29 pour modifier un critère de détection de la dégradation des joints brasés.

Description

Dispositif de test d'un circuit et procédé de mise en œuvre
La présente invention concerne un dispositif de test d'un circuit électronique et son procédé de mise en œuvre. Elle a trait à un dispositif de détection de fissures dans des joints de brasure réalisant l'assemblage de composants électroniques sur un circuit imprimé. L'invention concerne également le procédé de fonctionnement de ce dispositif. L'invention a pour but de permettre à un utilisateur de qualifier un tel circuit, c'est à dire de détecter rapidement et simplement des fissures naissantes se trouvant dans des joints de brasure de composants électroniques assemblés sur un circuit imprimé.
Dans l'état de la technique, les composants électroniques peuvent subir des contraintes environnementales et mécaniques, constantes ou cycliques, très fortes, comme par exemple dans des moyens de transports du type avion, train ou bateau. Dans les moyens de transports précités, les températures peuvent varier de -55O à 125O, le ta ux d'humidité relative d'une armoire dans laquelle sont situés ces composants électroniques peut atteindre environ 80%.
Il est donc important, pour des questions de sécurité de fonctionnement, de vérifier que l'assemblage des composants électroniques assemblés sur un circuit imprimé supporte de telles contraintes. Pour cela, on utilise généralement des bancs de tests pour détecter d'éventuelles fissures naissantes au niveau des joints de brasure assurant la connexion électrique et la liaison mécanique entre le composant et le circuit imprimé..Ces bancs de test sont utilisés lors d'essais de vieillissement accéléré thermomécanique ou vibratoire. Des composants factices (c'est-à- dire seulement les boîtiers avec puces factices) sont utilisés pour réaliser les essais de vieillissement accéléré thermomécanique ou vibratoire car seuls les joints de brasure sont testés ici. On désigne par « daisy chaîne » l'association d'un certain nombre de joints de brasure, reliés électriquement entre eux, en série, d'un même composant,. L'ensemble forme une résistance électrique globale mesurable. L'utilisation des composants factices daisy chaînés permet à l'utilisateur de focaliser son étude sur les défaillances intervenant au niveau des joints de brasure. Cette technique permet d'associer une mesure résistive à un état d'endommagement des joints brasés.
Pour qualifier un circuit, on mesure le temps de défaillance de ses joints de brasure et donc la durée de vie de son assemblage. Ensuite on en déduit une fiabilité de l'assemblage résultant d'une étude statistique. Autrement dit, il est nécessaire de tester de nombreux composants d'un même type pour avoir des résultats significatifs. Il est donc important de disposer d'un dispositif comportant un nombre important de voies de mesure pour pouvoir suivre, simultanément, un grand nombre de composants.
Il existe actuellement différents dispositifs permettant d'effectuer ces tests. Un exemple d'un tel dispositif est décrit dans le document « ROHS/ELV recycling constraints : a lead Free electronics qualification procédure for automotive and industrial quality and reliability ». Ce document présente un banc de test réalisant un suivi électrique en parallèle des différents composants testés. Un autre exemple de dispositif est décrit dans le document
« Application of FPGA units in combined température cycle and vibration reliability tests of lead free interconnections ». Ce document présente un dispositif d'acquisition, qui surveille un ensemble de voies en parallèle.
Toutefois, avec les dispositifs présentés dans l'art antérieur, on ne détecte une fissure ou une défaillance que lorsqu'il y a une rupture totale du joint de brasure. De plus, il est nécessaire de dupliquer le dispositif de test en entier, pour chaque carte électronique testée et de changer le dispositif pour chaque essai réalisé. En effet, le dispositif de test est embarqué sur la carte électronique à tester et subit les mêmes contraintes thermomécaniques ou vibratoires que les composants électroniques sous test. Cette duplication provoque un surcoût assez important, du fait des risques de mesures non pertinentes et de la dégradation précoce du circuit réalisant les mesures.
En outre, un autre inconvénient de l'art antérieur est la détection tardive d'événements de changement d'état, ou pics (forte variation de la valeur résistive sur un temps très court) de la résistance électrique d'un certain nombre de joints de brasure reliés électriquement entre eux, en série, d'un même composant (une daisy chaîne) De plus, de tels dispositifs de l'art antérieur nécessitent beaucoup de ressource en termes d'énergie électrique pour alimenter plusieurs circuits logiques programmables en même temps. Les dispositifs connus appliquent la norme IPC-SM-785 ou ne détectent que les premiers pics de résistance électrique aussi appelé événement. Or cette norme, toute seule est dans certains cas, mal adaptée à la détection des défaillances car elle retient comme critère de défaillance des successions temporelles de pics répondant à un gabarit temporel et résistif donné. Or ce gabarit ou protocole peut conduire à de mauvaises conclusions. Typiquement, une mauvaise conclusion est de ne pas détecter la rupture d'un circuit testé car le gabarit précédant est strictement appliqué. Il en résulte qu'un circuit sera supposé détruit au bout de N cycles, alors qu'il va dans la réalité faire défaut bien avant. Pour résoudre ce problème, dans l'invention, plutôt que de suivre impérativement les critères (gabarits temporels et/ou résistifs ou protocoles) de la norme, on prévoit de modifier ces critères de préférence d'une manière quantifiée, de façon à s'adapter aux différents types d'essais et mécanismes de dégradation des joints brasés associés. En définitive, avec l'invention, chaque critère programmé est adapté aux essais à réaliser.
L'invention résout ainsi ce problème en proposant un dispositif de détection de fissures ou défaillances naissantes dans les joints de brasure de composants électroniques assemblés sur un circuit imprimé, selon un critère choisi et défini par l'utilisateur. L'invention prévoit, la surveillance simultanée d'un grand nombre de composants pour appliquer de manière automatique un critère de détection prédéterminé par un utilisateur caractérisant la défaillance d'un joint brasé. L'invention permet d'obtenir directement des résultats de mesures effectuées sur les composants, évitant ainsi tout traitement à posteriori. L'invention a donc pour objet, un dispositif de test d'un circuit formé d'un circuit imprimé sur lequel sont assemblés des composants de préférence factices, par des joints de brasure, comportant,
- une enceinte pour soumettre le circuit à un historique de contraintes thermomécaniques et/ou vibratoires. - une partie matérielle comportant des ponts de résistances électriques afin de mesurer la résistance électrique globale de plusieurs joints de brasure reliés électriquement entre eux, en série.
- une partie logicielle comportant des moyens pour fixer un critère de détection représentatif de la dégradation d'un ou plusieurs joints de brasure réalisant l'assemblage d'un composant électronique sur un circuit imprimé, et pour visualiser les résultats du test,
- une interface d'entrée/sortie pour convertir chaque mesure de résistance électrique des chaînes de joints de brasure testées, en une donnée exploitable par la partie logicielle, caractérisé en ce qu'il comporte, - des moyens de réglage pour modifier un critère de détection de la dégradation des joints brasés.
L'invention comporte en outre l'une des caractéristiques suivantes :
- les moyens de réglage permettent de modifier un seuil de détection d'un niveau de résistance électrique du circuit sous test ; - les moyens de réglage comportent un potentiomètre pour fixer le seuil de détection du niveau de la résistance électrique du composant du circuit sous test ;
- les moyens de réglage permettent de modifier la durée des pics de résistance électrique à détecter ; -les moyens de réglage comportent un potentiomètre pour fixer la durée des pics de résistance électrique à détecter ;
- les moyens de réglage permettent de modifier un nombre de changements d'état du circuit sous test à détecter pour la validation du critère initialement choisi par l'utilisateur ;- les moyens de réglage comportent un sélecteur pour déterminer un nombre de pics ou événements à détecter pour l'application du critère de détection représentatif de la dégradation d'un ou plusieurs joints brasés ;
- les moyens de réglage permettent de modifier un intervalle de temps entre deux détections de changement d'état du circuit sous test, à l'aide d'un potentiomètre ;
- les moyens de réglage comportent des potentiomètres pour déterminer un intervalle de temps après un pic pour la détection d'un pic suivant ;- l'intervalle de temps minimum entre deux détections de changement d'état de composant est de 250ns ; - la durée des pics de résistance électrique à détecter est réglable entre 250ns et 1 μs ;
- la durée entre le début du test et le premier pic de résistance électrique détecté paramétrée pour le critère souhaité par l'utilisateur est réglable ; - la partie logicielle comporte des moyens d'enregistrement et de traitement en temps réel des résultats ;
- la partie logicielle comporte des moyens d'enregistrement et de traitement en différé des résultats ;
- la partie matérielle est intégrée à une carte électronique extérieure à l'enceinte.
Elle concerne également, un procédé de mise en œuvre d'un dispositif de test tel que décrit précédemment dans lequel :
- on initialise des paramètres de détection de dégradation des joints de brasure, - on détecte et enregistre des changements d'état de la résistance électrique d'un ou plusieurs joints de brasure à tester, qui se caractérise par des pics de résistance électrique d'une durée comprise entre 250ns et 1 μs,
- on transmet les changements d'état à la partie logicielle pour être analysés, - on détermine si une fissure a été détectée sur l'une des chaînes de joints de brasure testées, puis l'on enregistre l'emplacement sur le circuit du composant présentant cette fissure ou défaillance électrique et la chaine de joints brasés associée.
L'invention sera mieux comprise à la lecture de la description qui suit et à l'examen des figures qui l'accompagnent. Celles-ci ne sont présentées qu'à titre illustratif mais nullement limitatif de l'invention. Les figures montrent :
Figure 1 : une représentation schématique du dispositif de l'invention ; Figure 2 : un diagramme fonctionnel du procédé selon l'invention ; La figure 1 est une représentation schématique montrant un dispositif
1 de test d'un circuit électronique 2 selon l'invention. Un circuit électronique 2 est formé d'un circuit imprimé 3, , doublé extérieurement d'une fine couche de cuivre 4, réalisant les pistes conductrices du système électrique global, sur laquelle sont assemblés des composants électroniques 5. Pour solidariser le composant 5 au circuit imprimé 3 et notamment pour assurer une continuité électrique entre des connexions du composant 5 et des pistes conductrices réalisées dans la couche de cuivre 4 du circuit imprimé 3, des joints brasés 7 se présentant chacun sous la forme d'une bille de soudure (par exemple) sont réalisés. Les joints de brasure 7 subissent une fatigue mécanique faisant apparaître des fissures. Cette fatigue mécanique des joints de brasure 7 découle des contraintes thermomécaniques et / ou vibratoires subies par le composant électronique 5 et le circuit imprimé 3, notamment pour des circuits 2 placés dans des moyens de transports tels que des avions, des trains ou des bateaux. Or, ces moyens de transport nécessitent, du fait qu'ils se trouvent dans la catégorie des moyens de transport de masse, d'une sécurité de fonctionnement optimale.
Pour résoudre ce problème, l'invention se propose de mettre en œuvre un dispositif 1 de test du circuit 2 permettant la détection des fissures ou défaillances éventuelles des joints de brasure 7.
Ce dispositif 1 permet d'évaluer la fiabilité des assemblages des différents composants électroniques 5. Il comporte pour cela une enceinte climatique 8 et/ ou un pot vibrant, afin de soumettre le circuit 2 à un historique de contraintes thermomécaniques et / ou vibratoires. Le dispositif de test 1 est de préférence placé dans une cage de Faraday pour éviter toutes interférences électromagnétiques avec les mesures. Cet historique de contraintes est prédéterminé par un utilisateur. Ces contraintes peuvent être thermomécaniques et / ou vibratoires. Cette enceinte climatique 8 permet, aux moyens des contraintes prédéterminées, de soumettre le circuit 2 à des essais de vieillissement accéléré.
Le dispositif 1 comporte une partie matérielle 9 formée par un pont de résistances électriques 10. Ce pont de résistances électriques 10 comporte au moins une résistance électrique de référence 11 qui a une valeur considérée comme connue et une autre résistance électrique 12, correspondant à une valeur d'une résistance globale formée par la daisy chaine testée. Cette daisy chaine pouvant comportée elle-même plusieurs joints brasés d'un même composant électronique. .La valeur de la résistance électrique 12 du composant électronique sous test est considérée comme inconnue mais très faible. La résistance électrique de référence 11 est de l'ordre de 500 Ω ou d'une valeur très supérieure à la résistance électrique 12 du composant 5 sous test. Le pont de résistance électrique 10 permet de mesurer la résistance électrique d'un certain nombre de joints de brasure reliés électriquement entre eux, en série de chaque composant 5. Dans l'invention, la résistance électrique 12 est formée par les différents joints de brasure, les résistances électriques du circuit testé et les résistances électriques des pistes du circuit imprimé. L'ensemble est connecté aux connexions 6.
Le dispositif 1 comporte en outre une partie logicielle 13. Cette partie logicielle 13 comporte des moyens permettant d'imposer un critère de détection représentatif de la dégradation des joints de brasure 7. En effet, l'intérêt du dispositif 1 de l'invention est de détecter les fissures ou défaillances naissantes, visibles ou non visibles, dans les joints de brasure 7. Pour cela, le dispositif 1 dispose de moyen permettant d'appliquer notamment des critères IPC, édités par l'Institut for Interconnecting and Packaging Electronic Circuits, reconnues à l'échelle mondiale en matière d'homologation. La détection de fissures dans les joints de brasure 7 est régie, par exemple, par la norme IPC-SM-785. Ce critère définit de manière électrique l'apparition d'une fissure dans un joint de brasure 7 soumis à des essais de vieillissement accéléré, environnementaux et ou mécaniques. Ce critère considère qu'il y a une amorce de fissure lorsqu'on détecte 10 pics successifs pour une résistance électrique 12 du composant 5 ayant pour caractéristique une valeur de résistance électrique comprise entre 300 et 500 Ω et une durée comprise entre 500 ns et 1 μs. Il est également nécessaire que cet ensemble de dix pics successifs se produise dans un intervalle de temps inférieur à 10% du temps écoulé entre le début du test et le dixième pic détecté.
L'acquisition et le codage des données analogiques mesurées avec la partie matérielle 9 et l'analyse des données numériques par la partie logicielle 13 sont effectuées par une carte 14 extérieure à l'enceinte. Par exemple cette carte 14 comporte 160 entrées pour tester 160 circuits tels que 2 simultanément. Cette carte 14 permet de surveiller simultanément plusieurs composants comportant chacun un ou plusieurs circuits identiques au circuit 2, pour détecter les pics de résistance électrique. Les 160 entrées sont analysées en parallèle : chacune est en relation avec un pont de résistance électrique 10 de mesure. Ces ponts 10 de mesure délivrent chacun un échelon de tension passant de 0 à 1 (0-5 volts) lorsqu'une fissure s'ouvre et un échelon inverse lorsqu'elle se referme. Cette carte 14 ne supporte pas les contraintes thermomécaniques et / ou vibratoires des circuits 2 situés dans l'enceinte 8. La carte 14 peut comporter les ponts de résistance électrique 10, et dans ce cas être reliée directement aux connexions 6.
Lorsqu'un grand nombre de composants, ont été soumis au test, le dispositif 1 comporte des moyens 16 de visualisation des résultats des mesures effectuées sur chaque composant. Ces résultats permettent de déterminer des statistiques de durée de vie des assemblages réalisés par des joints de brasure 7, afin de qualifier les assemblages des composants 5 sur les circuits imprimés 3.
Pour assurer les différentes actions de la partie logicielle 13, cette dernière est formée par un système informatique 17. Ce système informatique 17 comporte un FPGA (Field Programmable Grid Array) pour réaliser l'analyse in situ des mesures des 160 voies (15) et les afficher sur un moyen de visualisation (16), par l'intermédiaire d'un autre bus de communication 22. Le système informatique 17 comporte une interface d'entrées/sortie 23, permettant de relier les bus 21 et 22. Le bus de communication 21 est également relié par l'intermédiaire du bus de communication 22 à des moyens de réglage 24, 25, 26, 27, 28, 29 afin que l'utilisateur puisse modifier le critère de détection de la dégradation.
Les actions menées par le système informatique 17 sont ordonnées par le FPGA 20. Le FPGA 20 produit, en réponse aux codes d'instructions enregistrés dans la mémoire programme 18 des ordres destinés à la carte 14 et, affiche les résultats grâce, aux moyens 16 de visualisation.
La mémoire programme comporte à cet effet plusieurs zones de programme 30 à 51 , correspondant respectivement à une suite d'opérations. Une opération 30 correspond à une initialisation des paramètres de détection des pics de résistance électriques ou changement d'état. Une opération 31 correspond à l'incrémentation d'un compteur rapide. Une opération 32 correspond à la comparaison de la valeur du compteur rapide avec une valeur maximum du compteur rapide. Une opération 33 correspond à l'incrémentation d'un compteur lent. Les opérations 31 , 32 et 33 permettent de déterminer avec précision le temps de détection d'un changement d'état. Une opération 34 correspond à la détection d'un changement d'état de 0 à 1. Une opération 35 correspond à un enregistrement de l'état et des compteurs, lorsqu'un changement d'état est détecté. Une opération 36 correspond à une détection d'un changement d'état de 1 à 0. Une opération 37 correspond à déterminer si l'état est à 0 ou à 1. Des opérations 38 et 39 correspondent à une comparaison de l'état actuel avec l'état antérieur. Une opération 40 correspond à un changement d'état de 0 à 1. Une opération 42 correspond à un changement d'état de 1 à 0. Des opérations 41 et 43 correspondent à des enregistrements des compteurs dans des variables de calcul d'une durée d'un pic. Une opération 44 correspond au calcul de la durée de détection d'un pic de résistance électrique. Une opération 45 correspond à une comparaison de la durée calculée à l'opération 44, avec une valeur inférieure de durée prédéterminée lors de l'opération 30 d'initialisation. Une opération 46 correspond à une comparaison de la durée calculée à l'opération 44, avec une valeur supérieure de durée, prédéterminée lors de l'opération 30 d'initialisation. Une opération 47 correspond à une incrémentation du nombre de pics détectés, puis à l'enregistrement de la durée calculée, du compteur de début du pic, et du numéro de la voie de mesure où le pic a été détecté. Une opération 48 correspond à une comparaison du nombre de pic avec le nombre de pics maximum prédéterminé lors de l'opération 30 d'initialisation. Une opération 49 correspond à une vérification du critère. Ce critère étant la détection ou mesure d'un certains nombre de pics successifs dans un temps inférieur à un certains pourcentage du temps séparant le début du test et le premier pic détecté. Si la norme IPC-SM-785 est utilisée comme critère, 10 pics sont à détecter sur un temps inférieur à 10% du temps écouler entre le début de l'essai et le premier pic détecté. Une opération 50 correspond à une indication qu'une défaillance ou une fissure a été détectée si le test précédant est satisfait, puis à l'enregistrement du numéro de la voie de mesure où se trouve la fissure, ainsi que la valeur du compteur du début du premier pic. Une opération 51 correspond à un écrasement de la valeur de la durée du pic antérieur avec la valeur du pic actuel si le test 49 n'est pas satisfait.
La figure 2 est un exemple d'un diagramme fonctionnel du procédé selon l'invention. Un programme général comportant tous les sous programmes 30 à 51 organise la succession de ces opérations selon le mode suivant. Ce diagramme montre l'opération préliminaire 30 dans laquelle on effectue une initialisation des paramètres de détection des pics de résistance ou changement d'état, comme le réglage du seuil de détection des pics, la valeur inférieure et la valeur supérieure de la durée de détection d'un pic, le nombre de pics maximum à détecter, la durée de détection de l'ensemble des pics, le choix d'un enregistrement avec une analyse en temps réel ou différée. Ce paramétrage est effectué respectivement par des moyens de réglage 24, 25, 26, 27, 28, 29. Dans cette opération tous les compteurs sont initialisés. Lorsque les paramètres sont initialisés, alors on peut effectuer l'opération 31.
Lors de l'opération 31 , on effectue une incrémentation d'un compteur Cptrapide. Lorsque le compteur Cptrapide est incrémenté, alors on effectue l'opération 32.
Lors de l'opération 32, on effectue une comparaison de la valeur du compteur Cptrapide avec une valeur maximum du compteur Cptmax. Cette valeur Cptmax peut par exemple être 60. Lorsque la valeur Cptrapide atteint la valeur Cptmax, alors on effectue l'opération 33, sinon on réitère l'opération
31.
Lors de l'opération 33, on effectue une incrémentation d'un compteur Cptlent. Lorsque le compteur Cptlent est incrémenté, alors on effectue l'opération 34.
Lors de l'opération 34, on détermine si un changement d'état de 0 à 1 du pont 10 de résistances a eu lieu. Lorsqu'un changement d'état de 0 à 1 a eu lieu, alors on effectue l'opération 35, sinon on effectue l'opération 36. Lors de l'opération 35, on effectue un enregistrement du nouvel état, ainsi que les valeurs des compteurs Cptrapide et Cptlent. Lorsque l'enregistrement du nouvel état et des compteurs est effectué, alors on effectue l'opération 37.
Lors de l'opération 36, on détermine si un changement d'état de 1 à 0 a eu lieu. Lorsqu'un changement d'état de 1 à 0 a eu lieu, alors on effectue l'opération 36, sinon on réitère l'opération 31 ou 32 ou 33 ou 34.
Lors de l'opération 37, on détermine si le nouvel état est à 0. Lorsque le nouvel état est à 0, on effectue l'opération 38, sinon on effectue l'opération 39. Lors de l'opération 38, on effectue une comparaison du nouvel état avec l'état antérieur. Lorsque le nouvel état et l'état antérieur sont identiques, alors on effectue l'opération 40, sinon on réitère l'opération 31 ou 32 ou 33 ou 34 ou 35 ou 36 ou 37.
Lors de l'opération 40, on effectue un changement d'état de 0 à 1. Lorsque le changement d'état de 0 à 1 a eu lieu, on effectue l'opération 41. Lors de l'opération 41 , on effectue un enregistrement de la valeur du compteur Cptlent dans une variable Cptlentdébut, et un enregistrement de la valeur du compteur Cptrapide dans une variable Cptrapidedébut. Lorsque l'enregistrement des compteurs est effectué, alors on effectue l'opération 44. Lors de l'opération 39, on effectue une comparaison du nouvel état avec l'état antérieur. Lorsque le nouvel état et l'état antérieur sont identiques, alors on effectue l'opération 42, sinon on réitère l'opération 31 ou 32 ou 33 ou 34 ou 35 ou 36 ou 37.
Lors de l'opération 42, on effectue un changement d'état de 1 à 0. Lorsque le changement d'état de 1 à 0 a eu lieu, on effectue l'opération 43.
Lors de l'opération 43, on effectue un enregistrement de la valeur du compteur Cptlent dans une variable Cptlentfin, et un enregistrement de la valeur du compteur Cptrapide dans une variable Cptrapidefin. Lorsque l'enregistrement des compteurs est effectué, alors on effectue l'opération 44. Lors de l'opération 44, on effectue un calcul de la durée de détection d'un pic, correspondant à la différence entre la somme des valeurs des variables Cptlentfin avec Cptrapidefin, et la somme des valeurs des variables Cptlentdébut avec Cptrapidedébut. Cette différence étant ramenée en unité de la nanoseconde. Lorsque le calcul de la durée de détection d'un pic est effectué, on effectue l'opération 45.
Lors de l'opération 45, on effectue une comparaison de la durée calculée avec une valeur inférieure de la durée de détection d'un pic prédéterminée lors de l'opération 30. Lorsque la durée calculée est supérieure à la durée inférieure prédéterminée, alors on effectue l'opération 46, sinon on réitère l'opération 31.
Lors de l'opération 46, on effectue une comparaison de la durée calculée avec une valeur supérieure de la durée de détection d'un pic, prédéterminé lors de l'opération 30. Lorsque la durée calculée est inférieure à la durée supérieure prédéterminée, alors on effectue l'opération 47, sinon on réitère l'opération 31.
Lors de l'opération 47, on effectue une incrémentation du nombre de pics détectés, puis on enregistre la durée calculée, le compteur de début du pic détecté, et le numéro de la voie de mesure où le pic a été détecté. Lorsque cette incrémentation a été effectuée, alors on effectue l'opération 48. Lors de l'opération 48, on effectue une comparaison du nombre de pics avec le nombre de pics maximum prédéterminé à l'opération 30. Lorsque le nombre de pics détectés est inférieur au nombre de pic maximum prédéterminé, alors on effectue l'opération 49, sinon on réitère l'opération 31. Lors de l'opération 49, on effectue une vérification que l'on a bien détecté dix pics successifs dans un gabarit temporel prédéfini par l'utilisateur. Lorsque dix pics successifs ont été détectés, alors on effectue l'opération 50, sinon on effectue l'opération 51.
Lors de l'opération 50, on effectue une indication qu'une défaillance ou fissure a été détectée, puis l'on enregistre le numéro de la voie de mesure où la défaillance a été détectée, la durée de détection des dix pics, du compteur de début du premier pic. Lorsque l'indication de la défaillance a été effectuée, alors on réitère l'opération 30, sinon on effectue l'opération 51.
Lors de l'opération 51 , on effectue un écrasement de la durée de détection du pic antérieur avec la durée de détection du pic actuel. Lorsque cet écrasement est effectué, on réitère l'opération 31.

Claims

REVENDICATIONS
1 - Dispositif (1) de test d'un circuit (2) formé d'un circuit imprimé (3) sur lequel sont assemblés des composants (5), de préférence factices, par des joints de brasure (7), comportant,
- une enceinte (8) pour soumettre le circuit (2) à un historique de contraintes thermomécaniques et/ou vibratoires,
- une partie matérielle (9) comportant des ponts (10) de résistances électriques (11 , 12), afin de mesurer la résistance électrique (12) globale de plusieurs joints de brasure reliés électriquement entre eux, en série,
- une partie logicielle (13) comportant des moyens (16-23) pour fixer un critère de détection représentatif de la dégradation d'un ou plusieurs joints de brasure réalisant l'assemblage d'un composant (5) électronique sur un circuit imprimé, et pour visualiser les résultats du test, - une interface d'entrée/sortie (14) pour convertir chaque mesure de résistance électrique (12) des chaînes de joints de brasure (7) testées, en une donnée exploitable par la partie logicielle (13), caractérisé en ce qu'il comporte,
- des moyens de réglage (24-29) pour modifier un critère de détection de la dégradation des joints brasés.
2 - Dispositif selon la revendication 1 , caractérisé en ce que les moyens de réglage (24-29) permettent de modifier un seuil de détection d'un niveau de résistance électrique du circuit sous test.
3 - Dispositif selon la revendication 2, caractérisé en ce que les moyens de réglage (24-29) comportent un potentiomètre (24) pour fixer le seuil de détection du niveau de la résistance électrique du composant (5) du circuit (2) sous test.
4 - Dispositif selon l'une des revendications 1 à 3, caractérisé en ce que les moyens de réglage (24-29) permettent de modifier un nombre de changement d'état du circuit (2) sous test à détecter pour la validation du critère initialement choisi par un utilisateur.
5 - Dispositif selon la revendication 4, caractérisé en ce que les moyens de réglage (24-29) comportent un sélecteur (27) pour déterminer un nombre de pics à détecter pour l'application du critère de détection. 6 - Dispositif selon l'une des revendications 1 à 5, caractérisé en ce que les moyens de réglage (24-29) permettent de modifier un intervalle de temps entre deux détections de changement d'état du circuit (2) sous test.
7 - Dispositif selon la revendication 6, caractérisé en ce que les moyens de réglage (24-29) comportent des potentiomètres (25, 26) pour déterminer un intervalle de temps après un pic pour la détection d'un pic suivant.
8 - Dispositif selon la revendication 6 ou 7, caractérisé en ce que l'intervalle de temps minimum entre deux détections de changement d'état de composant (5) est de 250 ns. 9 - Dispositif selon la revendication 1 à 8, caractérisé en ce que la durée des pics de résistance électrique à détecter est réglable entre 250 ns et 1μs.
10 - Dispositif selon la revendication 9, caractérisé en ce que la durée entre le début du test et le premier pic de résistance électrique détecté paramétrée pour le critère souhaité par l'utilisateur est réglable
11 - Dispositif selon l'une des revendications 1 à 10, caractérisé en ce que la partie logicielle (13) comporte des moyens (29) d'enregistrement et de traitement en temps réel des résultats.
12 - Dispositif selon l'une des revendications 1 à 11 , caractérisé en ce que la partie matérielle (9) est intégrée à une carte extérieure à l'enceinte (8).
13 - Procédé de mise en œuvre d'un dispositif (1) de test d'un circuit (2) formé d'un circuit imprimé (3) sur lequel sont assemblés des composants électroniques (4) de préférence factices, par des joints de brasure selon l'une quelconque des revendications 1 à 12, caractérisé en ce qu'il comporte les opérations suivantes :
- on initialise des paramètres de détection de dégradation des joints de brasure,
- on détecte et enregistre des changements d'état de la résistance électrique d'un ou plusieurs joints de brasure à tester, qui se caractérise par des pics de résistance électrique d'une durée comprise entre 250 ns et 1 μs,
- on transmet les changements d'état à la partie logicielle pour être analysés,
- on détermine si une fissure a été détectée sur l'une des chaînes de joints de brasure testées puis l'on enregistre l'emplacement sur le circuit du composant présentant cette fissure et de la chaîne de joints brasés associée. - on détermine si une fissure a été détectée sur l'une des chaînes de joints de brasure testées puis l'on enregistre l'emplacement sur le circuit du composant présentant cette fissure et de la chaîne de joints brasés associée.
PCT/FR2009/052538 2008-12-17 2009-12-15 Dispositif de test d'un circuit et procede de mise en oeuvre WO2010076482A1 (fr)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2011541553A JP5570527B2 (ja) 2008-12-17 2009-12-15 回路試験装置及びそれを実施する方法
EP09802177.7A EP2359153B1 (fr) 2008-12-17 2009-12-15 Dispositif de test d'un circuit et procede de mise en oeuvre
US13/140,418 US8901952B2 (en) 2008-12-17 2009-12-15 Circuit testing device and method for implementing same
ES09802177.7T ES2436533T3 (es) 2008-12-17 2009-12-15 Dispositivo de prueba de un circuito y procedimiento de puesta en práctica
IL213535A IL213535A (en) 2008-12-17 2011-06-14 A device for testing a circuit and a method for its application

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0858735 2008-12-17
FR0858735A FR2939925B1 (fr) 2008-12-17 2008-12-17 Dispositif de test d'un circuit et procede de mise en oeuvre

Publications (1)

Publication Number Publication Date
WO2010076482A1 true WO2010076482A1 (fr) 2010-07-08

Family

ID=41066508

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2009/052538 WO2010076482A1 (fr) 2008-12-17 2009-12-15 Dispositif de test d'un circuit et procede de mise en oeuvre

Country Status (7)

Country Link
US (1) US8901952B2 (fr)
EP (1) EP2359153B1 (fr)
JP (1) JP5570527B2 (fr)
ES (1) ES2436533T3 (fr)
FR (1) FR2939925B1 (fr)
IL (1) IL213535A (fr)
WO (1) WO2010076482A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110473797A (zh) * 2019-07-08 2019-11-19 盐城华旭光电技术有限公司 半导体集成电路装置的检查系统及方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101262950B1 (ko) * 2012-12-20 2013-05-09 (주)온테스트 전자기기의 접촉부 균열 검출 장치 및 방법
GB2528630A (en) * 2014-04-28 2016-02-03 Univ Central Lancashire Computer based system and method of functionally testing aircraft subsystems
CN104891100B (zh) * 2015-05-12 2017-03-29 广元欣源设备制造有限公司 阻抗检测输送机
US11493549B2 (en) * 2020-06-16 2022-11-08 Hewlett Packard Enterprise Development Lp System and method for performing loopback test on PCIe interface

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6564986B1 (en) * 2001-03-08 2003-05-20 Xilinx, Inc. Method and assembly for testing solder joint fractures between integrated circuit package and printed circuit board
US20040036466A1 (en) * 2001-08-03 2004-02-26 Berkely Ryan S. On-circuit board continuity tester
US20070199386A1 (en) 2006-02-24 2007-08-30 Fujitsu Limited Sample resistance measurement device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3181208B2 (ja) * 1995-09-20 2001-07-03 トヨタ自動車株式会社 抵抗接合電極の劣化状態検出装置
JP4089034B2 (ja) * 1998-09-28 2008-05-21 ソニー株式会社 ねじり試験機
US6750899B1 (en) * 2000-01-07 2004-06-15 Cyberoptics Corporation Solder paste inspection system
US6847900B2 (en) * 2001-12-17 2005-01-25 Agilent Technologies, Inc. System and method for identifying solder joint defects
US7492449B2 (en) * 2004-04-12 2009-02-17 Georgia Tech Research Corporation Inspection systems and methods
JP5034781B2 (ja) * 2007-08-27 2012-09-26 富士通株式会社 半田バンプの高感度抵抗測定装置及び監視方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6564986B1 (en) * 2001-03-08 2003-05-20 Xilinx, Inc. Method and assembly for testing solder joint fractures between integrated circuit package and printed circuit board
US20040036466A1 (en) * 2001-08-03 2004-02-26 Berkely Ryan S. On-circuit board continuity tester
US20070199386A1 (en) 2006-02-24 2007-08-30 Fujitsu Limited Sample resistance measurement device

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
PHILIPPE PRIEUR ET AL.: "ROHS/ELV recycling constraints : a lead Free electronics qualification procedure for automotive and industrial quality and reliability", 4TH INTERNATIONAL ELECTRONICS CONFERENCE, 26 April 2006 (2006-04-26)
PRZEMYSLAW MATKOWSKI ET AL.: "Application of FPGA units in combined temperature cycle and vibration reliability tests of lead free interconnections", 2 ND ELECTRONICS SYSTEMINTEGRATION TECHNOLOGY CONFERENCE, IEEE, 1 September 2008 (2008-09-01), pages 1375 - 1380, XP031364687
PRZEMYSLAW MATKOWSKI ET AL: "Application of FPGA units in combined temperature cycle and vibration reliability tests of lead-free interconnections", ELECTRONICS SYSTEMINTEGRATION TECHNOLOGY CONFERENCE, 2008. ESTC 2008. 2ND, IEEE, PISCATAWAY, NJ, USA, 1 September 2008 (2008-09-01), pages 1375 - 1380, XP031364687, ISBN: 978-1-4244-2813-7 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110473797A (zh) * 2019-07-08 2019-11-19 盐城华旭光电技术有限公司 半导体集成电路装置的检查系统及方法
CN110473797B (zh) * 2019-07-08 2021-12-17 深圳市晶凯电子技术有限公司 半导体集成电路装置的检查系统及方法

Also Published As

Publication number Publication date
JP5570527B2 (ja) 2014-08-13
FR2939925B1 (fr) 2011-01-14
US20120025864A1 (en) 2012-02-02
ES2436533T3 (es) 2014-01-02
US8901952B2 (en) 2014-12-02
IL213535A0 (en) 2011-07-31
IL213535A (en) 2016-03-31
EP2359153A1 (fr) 2011-08-24
EP2359153B1 (fr) 2013-10-16
JP2012512411A (ja) 2012-05-31
FR2939925A1 (fr) 2010-06-18

Similar Documents

Publication Publication Date Title
EP2359153B1 (fr) Dispositif de test d'un circuit et procede de mise en oeuvre
US20060194353A1 (en) Method and circuit for the detection of solder-joint failures in a digital electronic package
FR2479476A1 (fr) Procede d'utilisation d'un appareil de test automatique d'assemblage electronique
EP0395475A1 (fr) Procédé et dispositif acoustique de localisation de défauts du matériau constituant une pièce et émetteur acoustique utilisable dans ce dispositif
EP0146661A1 (fr) Procédé de diagnostic électrique pour identifier une cellule défectueuse dans une chaîne de cellules formant un registre à décalage
JP2007189229A (ja) プローブカード異常確認方法
FR2990313A1 (fr) Test de convertisseur analogique-numerique embarque
CN114859210A (zh) 一种cmos芯片开短路测试系统及测试方法
RU2413976C1 (ru) Способ формирования контрольно-диагностических тестов
EP2146188B1 (fr) Procédé de détection de défaillance d`un capteur analogique et dispositif de détection pour mettre en oeuvre ledit procédé
US20100207649A1 (en) In situ and real time monitoring of interconnect reliability using a programmable device
US8914961B2 (en) Methods and systems for measuring crimp quality
EP1134661B1 (fr) Procédé d'analyse d'un logiciel de test de composants électroniques
FR2873833A1 (fr) Debogueur d'un circuit electronique fabrique a partir d'un programme en langage de description de materiel
Hyatt et al. Charged device model (CDM) metrology: limitations and problems
EP3680677B1 (fr) Procédé de contrôle d'une pince d'un appareil de mesure de conductivité électrique de boucle
Matkowski et al. Application of FPGA units in combined temperature cycle and vibration reliability tests of lead-free interconnections
KR100355716B1 (ko) 인서키트테스터에서의 저저항 측정방법
EP0493246B1 (fr) Méthode de test de chaînes de température et testeur utilisant cette méthode
FR3093795A1 (fr) Procédé de génération d’un indice de POD
FR2965932A1 (fr) Procede de caracterisation de defaut electrique affectant un circuit electronique, dispositif associe et support d'enregistrement d'informations.
JP3268845B2 (ja) 電子基板検査装置
JP2002022483A (ja) ナビゲーションシステムの試験評価装置
EP1189068A2 (fr) Procédé de teste de composants électroniques tenant compte de la dérive de la moyenne
JP2605940B2 (ja) テストパターン作成方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09802177

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2009802177

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2011541553

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 13140418

Country of ref document: US