WO2009043887A1 - Matrice de pixels avec pixel dote d'une source de courant integree actionnee par la selection du pixel - Google Patents

Matrice de pixels avec pixel dote d'une source de courant integree actionnee par la selection du pixel Download PDF

Info

Publication number
WO2009043887A1
WO2009043887A1 PCT/EP2008/063176 EP2008063176W WO2009043887A1 WO 2009043887 A1 WO2009043887 A1 WO 2009043887A1 EP 2008063176 W EP2008063176 W EP 2008063176W WO 2009043887 A1 WO2009043887 A1 WO 2009043887A1
Authority
WO
WIPO (PCT)
Prior art keywords
matrix
phi
microelectronic
cells
transistor
Prior art date
Application number
PCT/EP2008/063176
Other languages
English (en)
Inventor
Jean-Luc Martin
Marc Arques
Arnaud Peizerat
Original Assignee
Commissariat A L'energie Atomique
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Commissariat A L'energie Atomique filed Critical Commissariat A L'energie Atomique
Publication of WO2009043887A1 publication Critical patent/WO2009043887A1/fr

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/67Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response
    • H04N25/671Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction
    • H04N25/677Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction for reducing the column or line fixed pattern noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/30Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming X-rays into image signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components

Definitions

  • the invention relates to the field of microelectronic devices formed of elementary cells arranged in matrix and applies in particular to large matrices, such as, for example, matrices of X-ray detectors, in particular made in CMOS technology.
  • the invention provides the implementation of a microelectronic matrix device formed of elementary cells, respectively comprising current generating means actuated during a selection of the cell.
  • the present invention notably allows the implementation of matrices in which the ohmic drop phenomena are reduced.
  • microelectronic matrix X-ray detection device formed of a matrix
  • the signal delivered by a cell is transmitted to a data line Hi, H2 of the matrix.
  • the setting time of the output voltage S depends on the output impedance of a follower stage and the load capacity of the data line to which this output S is connected.
  • the follower stage may be formed for example of a transistor of the cell and another transistor located at the end of the data line.
  • the load capacity of the data line, for its part, is formed by the sum of the stray capacitances of the data line and can become high, for example of the order of several tens of pF for matrices of much larger sizes. than that illustrated in Figure 1.
  • one solution consists in increasing the value of the current delivered by the transistor acting as a follower.
  • the data line does not only present a parasitic capacitance, but also a linear resistance, Rpix for each pixel of the matrix.
  • the output voltage of a given cell read at the end of a data line depends on the resistance of a switch transistor at the output of the matrix, as well as the rank or location of said cell in the matrix.
  • a more or less significant shift can be introduced. This shift can be all the more important as the size of the matrix is large.
  • the present invention relates to a microelectronic matrix device comprising:
  • the elementary cells comprising respectively:
  • first switch means capable of applying, as a function of the activation of a selection control signal, an output signal of a block of said selected given cell to a data line, and at the output of said block ,
  • Such current generating means associated with such switch means also make it possible to obtain a reading speed of the data. similar to those of the cell matrices according to the prior art, while limiting consumption.
  • Said block may for example be a detection block comprising at least one detector element.
  • the current generator means may be in the form of at least one current generating transistor whose gate is put at a supply potential.
  • the second switch means may be in the form of at least one transistor whose gate is controlled by said selection signal.
  • the elementary cells may furthermore comprise: at least one amplifier transistor at the output of said detection block and at the input of said first switch means, the gate of the amplifier transistor receiving the output signal of said detector element.
  • the current generating means may be in the form of a transistor forming with said amplifier transistor, a follower amplifier.
  • the matrix may be arranged so that the selection signal of the given cell is a selection signal of a i th row of cells to which said given cell belongs and which is orthogonal to said row given.
  • the data line may comprise means forming a follower amplifier, in particular of infinite or high impedance or at least greater than 1 G ⁇ .
  • the elementary cells may comprise respectively: at least one electromagnetic radiation detector element, such as a photodetector, capable of delivering an analog output signal that may vary at least as a function of the quantity of photons received by the photo-detector.
  • the detector may be an X-ray detector.
  • the elementary cells may respectively comprise: reset means, for resetting, according to a reset control signal, the output signal of said detector element.
  • the reset means may comprise at least one switch transistor whose gate is controlled by said reset control signal, and an electrode of which is set to a reset potential.
  • FIG. 1 illustrates a microelectronic matrix device according to the prior art
  • FIG. 2 illustrates an example of a microelectronic device that follows the invention and formed of a plurality of elementary cells
  • This device comprises a matrix of n horizontal rows and m vertical rows of elementary cells 10On, 100i 2 , ..., 100 2 i, 10O 22 , -, 100 1D , 100 min , with n which can be equal to m, and for example between 1 and 10,000, for example equal to 2000.
  • the elementary cells may for example be electromagnetic radiation sensor pixels and may respectively comprise at least one electromagnetic radiation detector element, for example an X-ray detector, and at least one electronic circuit associated with the detector.
  • the elementary cells may for example be cells of a reading matrix, the cells being respectively associated with a photoconductive element, by example of CdTe, CdZnTe, PbI 2 , HgI 2 , PbO, Se, hybrid or assembled or deposited on the matrix.
  • the invention is applicable to other types of large microelectronic matrix devices.
  • the matrix of elementary cells may have a size that is large, for example of the order of ten square centimeters or several hundred square centimeters, for example a dimension of the order of 10 cm ⁇ 10 cm or 20 cm. cm x 20 cm.
  • the elementary cells may respectively comprise a photodetector sensitive to visible light, for example in the form of a photodiode, or a phototransistor, coupled to one or more layers scintillators based on CsI, or Gd 2 O 2 S for example, which allow the detection of X photons and transform them into visible photons.
  • a photodetector sensitive to visible light for example in the form of a photodiode, or a phototransistor, coupled to one or more layers scintillators based on CsI, or Gd 2 O 2 S for example, which allow the detection of X photons and transform them into visible photons.
  • Components for example made in CMOS technology, provide detection by transforming visible photons into electrical charges.
  • each cell comprises a photodiode 110 and a first transistor T1.
  • a first transistor T1 makes it possible to initialize or reset the voltage of the photodiode, at a potential V_ran called reset, when a control phase or a control signal Phi_ran is active and applied to the first transistor Ti.
  • the first transistor T1 may be arranged to have a gate electrode connected to a conductive line 101, for example a horizontal row of the array, carrying the control signal Phi ran, and a drain electrode connected to a line.
  • conductive 102 for example a horizontal row, set to reset potential V_ran.
  • the control signal Phi ran is active, for example when it is set to a high state, the source of the first switch transistor Ti is set to the reset potential.
  • An amplifier transistor T 2 connected to the detector element 110 of the cell is capable of forming a follower amplifier with another transistor T 4 .
  • the amplifier transistor T 2 comprises a gate connected to the photodiode 110 and a drain connected to a conductive line 103, for example of a horizontal row, carrying a bias potential Vdd, for example of the order of 3.3 V.
  • the potentials V_ran and Vdd may be identical.
  • first switch means controlled by a selection signal Phi line, copy the source potential of the transistor T 2 on a data line to which the cell is associated.
  • the first switch means can be in the form of a transistor T 3 , controlled using the selection signal Phi_ligne conveyed by a conductive line 104, for example a horizontal row of the matrix.
  • the selection signal Phi line may be a selection signal common to all the cells of the same horizontal row.
  • the matrix can operate in charge integration, so that the photodiodes 110 integrate and store the charges for a determined integration time.
  • the integration time of an image or read cycle can be the time between two commands transmitted on the gate of the transistor Ti of a pixel.
  • the pixels following each vertical row are connected to a common data line, to which the respective switch transistor T 3 of the pixels of the same vertical row is connected.
  • the second transistor T 2 is provided to copy the potential of the photodiode 110, and reproduce it at a voltage shift close.
  • the output potential of a cell is then read on an output S located at the end of the column, at the end of a line 105i, 1052 of data.
  • This current source can for example be formed of a transistor T 4 , whose gate is set to a potential of Vpol polarization, integrated in each cell or pixel, and polarized in saturation mode.
  • the current source is associated with second switch means controlled by the phi_ignal selection signal which also make it possible to control the first switch means.
  • the second switch means may be in the form of a switch transistor T 5 , the gate of which is controlled by the selection signal phi_ligne.
  • the selection signal Phi_line of a row i (with 1 ⁇ i ⁇ n) of the matrix can be the same. that the phase Phi ran of a row i-1, close to the row i.
  • the device also comprises one or more addressing circuits (not shown), for example in the form of one or more shift registers or at least one address decoder circuit, and designed to generate the Phi-line and Phi-Iran signals. .
  • Signals at the different outputs S at the end of the data lines 105i, 1052 are then multiplexed in a register (not shown), so as to obtain the signal representative of a horizontal row of pixels.
  • the different outputs S situated at the end of the data lines 105i, 1052 can be connected to infinite or very high input resistance amplifiers 120, for example greater than 1 G ⁇ .
  • the control signal phi_ligne When the control signal phi_ligne is activated, the transistors switches T 3 and T 5 are turned on.
  • Transistors T 2 and T 4 are then arranged to form a follower amplifier whose output is connected to a data line.
  • the transistor T 4 then forms a current source for the detection block which in this example comprises a photodiode.
  • the switching transistor T 3 of this cell 10On reproduces the source voltage of the transistor T 2 on a data line 105i.
  • a load according to a transient related to the capacity and the resistance of the data line 105i is then performed.
  • the current of the data line becomes zero due to the infinite input resistance of the follower.
  • the voltage of the output S is that of the source voltage of T 2 .
  • the ohmic drop phenomenon along the data line 105i is then negligible.
  • Such a device also makes it possible to obtain a transient consumption, the cell consuming only when it is selected.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Measurement Of Radiation (AREA)

Abstract

L' invention concerne un dispositif microélectronique matriciel comprenant : - une pluralité de cellules élémentaires (10011,..., 100mn) agencées selon une matrice, - une ou plusieurs lignes (1051, 1052) de données, connectées respectivement à une pluralité de cellules d'au moins une rangée donnée de cellules de la matrice, et aptes à acheminer au moins un signal de sortie d'au moins une cellule donnée sélectionnée dans ladite rangée donnée, les cellules élémentaires comprenant respectivement : - des premiers moyens interrupteurs (T3), aptes à appliquer, en fonction de l'activation d'un signal de commande (phi_ligne) de sélection, un signal de sortie d'un bloc de ladite cellule donnée sélectionnée (1001) à une ligne de données (1051), et en sortie dudit bloc, des moyens générateurs de courant associés à des deuxièmes moyens interrupteurs commandés par ledit signal de commande de sélection (phi_ligne), prévus pour générer un courant lors de l'activation dudit signal de commande (phi_ligne) de sélection.

Description

MATRICE DE PIXELS AVEC PIXEL DOTE D'UNE SOURCE DE COURANT INTEGREE ACTIONNEE PAR LA SELECTION DU PIXEL
DESCRIPTION
DOMAINE TECHNIQUE
L' invention est relative au domaine des dispositifs microélectroniques formés de cellules élémentaires agencées en matrice et s'applique en particulier aux matrices de grande tailles, telles que par exemple, les matrices de détecteurs de rayons X, en particulier réalisées en technologie CMOS.
L'invention prévoit la mise en œuvre d'un dispositif microélectronique matriciel formé de cellules élémentaires, comprenant respectivement des moyens générateurs de courant actionnés lors d'une sélection de la cellule.
La présente invention permet notamment la mise en œuvre de matrices dans lesquelles les phénomènes de chutes ohmiques sont réduits.
ÉTAT DE LA TECHNIQUE ANTÉRIEURE
Un exemple de dispositif microélectronique matriciel de détection de rayons X, formé d'une matrice
2*2, de 2 rangées horizontales et de 2 rangées verticales de cellules élémentaires également appelés pixels 1On, IO12, IO21, IO22, est illustré sur la figure 1.
Le signal délivré par une cellule est transmis à une ligne de donnée Hi, H2 de la matrice. Lors de la lecture de ce signal, le temps d'établissement de la tension en sortie S dépend de l'impédance de sortie d'un étage suiveur et de la capacité de charge de la ligne de données à laquelle cette sortie S est connectée. L'étage suiveur peut être formé par exemple d'un transistor de la cellule et d'un autre transistor situé à l'extrémité de la ligne de données. La capacité de charge de la ligne de données, est quant à elle formée de la somme des capacités parasites de la ligne de données et peut devenir élevée, par exemple de l'ordre de plusieurs dizaines de pF pour des matrices de tailles beaucoup plus importantes que celle illustrée sur la figure 1.
Pour la réalisation de matrices de grandes tailles, afin d'augmenter la vitesse de lecture, une solution consiste à augmenter la valeur du courant délivré par le transistor jouant le rôle de suiveur.
Cependant, cela a pour effet d'augmenter la consommation de la matrice.
Par ailleurs, la ligne de données ne présente pas uniquement une capacité parasite, mais également une résistance linéique, Rpix pour chaque pixel de la matrice. La tension de sortie d'une cellule donnée lue à l'extrémité d'une ligne de données dépend de la résistance d'un transistor interrupteur situé en sortie de la matrice, ainsi que du rang ou de l'emplacement de ladite cellule dans la matrice. Suivant l'emplacement de la cellule dont on lit la valeur, un décalage plus ou moins important peut être introduit. Ce décalage peut être d'autant plus important que la taille de la matrice est grande. II se pose le problème de trouver un nouveau dispositif microélectronique matriciel, en particulier de détection de rayonnement électromagnétique, par exemple de rayonnement X, qui ne présente pas les inconvénients mentionnés ci-dessus.
EXPOSÉ DE L'INVENTION
La présente invention concerne un dispositif microélectronique matriciel comprenant :
- une pluralité de cellules élémentaires agencées selon une matrice,
- une ou plusieurs lignes de données, connectées respectivement à une pluralité de cellules d'au moins une rangée donnée de cellules de la matrice, et aptes à acheminer au moins un signal de sortie d'au moins une cellule donnée sélectionnée dans ladite rangée donnée, les cellules élémentaires comprenant respectivement :
- des premiers moyens interrupteurs, aptes à appliquer, en fonction de l'activation d'un signal de commande de sélection, un signal de sortie d'un bloc de ladite cellule donnée sélectionnée à une ligne de données, et, en sortie dudit bloc,
- des moyens générateurs de courant associés à des deuxièmes moyens interrupteurs commandés par ledit signal de commande de sélection, prévus pour générer un courant en entrée des premiers moyens interrupteurs lors de l'activation dudit signal de commande de sélection.
De tels moyens générateurs de courant associés à de tels moyens interrupteurs permettent également d'obtenir une vitesse de lecture des données semblables à celles des matrices de cellules suivant l'art antérieur, tout en limitant la consommation.
Ledit bloc peut être par exemple un bloc de détection comprenant au moins un élément détecteur. Les moyens générateurs de courant peuvent être sous forme d'au moins un transistor générateur de courant dont la grille est mise à un potentiel d' alimentation .
Les deuxièmes moyens interrupteurs peuvent être sous forme d'au moins un transistor dont la grille est commandée par ledit signal de sélection.
Dans le cas où ledit bloc est un bloc de détection, les cellules élémentaires peuvent comporter en outre : au moins un transistor amplificateur en sortie dudit bloc de détection et en entrée desdits premiers moyens interrupteurs, la grille du transistor amplificateur recevant le signal de sortie dudit élément détecteur.
Les moyens générateurs de courant peuvent être sous forme d'un transistor formant avec ledit transistor amplificateur, un amplificateur suiveur.
Selon une possibilité de mise en œuvre, la matrice peut être agencée de sorte que le signal de sélection de la cellule donnée est un signal de sélection d'une ieme rangée de cellules à laquelle appartient ladite cellule donnée et qui est orthogonale à ladite rangée donnée.
La ligne de données peut comporter des moyens formant un amplificateur suiveur, en particulier d'impédance infinie ou élevée ou au moins supérieure à 1 GΩ. Selon une mise en œuvre particulière, les cellules élémentaires peuvent comporter respectivement : au moins un élément détecteur de rayonnement électromagnétique, tel qu'un photodétecteur, apte à délivrer un signal analogique de sortie susceptible de varier au moins en fonction de quantités de photons reçues par le photo-détecteur.
Le détecteur peut être un détecteur de rayons X. Les cellules élémentaires peuvent comporter respectivement : des moyens de réinitialisation, pour réinitialiser, en fonction d'un signal de commande de réinitialisation, le signal de sortie dudit élément détecteur . Les moyens de réinitialisation peuvent comprendre au moins un transistor interrupteur dont la grille est commandée par ledit signal de commande de réinitialisation, et dont une électrode est mise à un potentiel de réinitialisation.
BRÈVE DESCRIPTION DES DESSINS
La présente invention sera mieux comprise à la lecture de la description d'exemples de réalisation donnés, à titre purement indicatif et nullement limitatif, en faisant référence aux dessins annexés sur lesquels : la figure 1 illustre un dispositif microélectronique matriciel suivant l'art antérieur, la figure 2 illustre un exemple de dispositif microélectronique matriciel suivant l'invention et formé d'une pluralité de cellules élémentaires,
Des parties identiques, similaires ou équivalentes des différentes figures portent les mêmes références numériques de façon à faciliter le passage d'une figure à l'autre.
Les différentes parties représentées sur les figures ne le sont pas nécessairement selon une échelle uniforme, pour rendre les figures plus lisibles.
EXPOSÉ DÉTAILLÉ DE MODES DE RÉALISATION PARTICULIERS
Un exemple de dispositif microélectronique matriciel suivant l'invention, va à présent être donné. Ce dispositif comprend une matrice de n rangées horizontales et m rangées verticales de cellules élémentaires 10On, 100i2, ..., 1002i, 10O22, -, 1001D, 100mn, avec n qui peut être égal à m, et par exemple compris entre 1 et 10000, par exemple égal à 2000.
Les cellules élémentaires peuvent être par exemple des pixels de capteur de rayonnement électromagnétique et peuvent comprendre respectivement au moins un élément détecteur de rayonnement électromagnétique, par exemple un détecteur de rayons X, ainsi qu'au moins un circuit électronique associé au détecteur.
Selon une variante, les cellules élémentaires peuvent être par exemple des cellules d'une matrice de lecture, les cellules étant associées respectivement à un élément photoconducteur, par exemple de type CdTe, CdZnTe, PbI2, HgI2, PbO, Se, hybride ou assemblé ou déposé sur la matrice.
L'invention peut s'appliquer à d'autres types de dispositifs microélectroniques matriciels de grande taille.
La matrice de cellules élémentaires peut avoir une taille, importante, par exemple de l'ordre d'une dizaine de centimètres carré ou de plusieurs centaines de centimètres carrés, par exemple une dimension de l'ordre de 10 cm x 10 cm ou de 20 cm x 20 cm.
Dans le cas d'une matrice de détecteurs de rayons X, les cellules élémentaires peuvent comprendre respectivement un photodétecteur sensible à la lumière visible par exemple sous forme d'une photodiode, ou d'un phototransistor, couplé (e) à une ou plusieurs couches scintillatrices à base de CsI, ou de Gd2O2S par exemple, qui permettent la détection des photons X et les transforment en photons visibles. Des composants, par exemple réalisés en technologie CMOS, assurent la détection en transformant les photons visibles en charges électriques.
Sur la figure 2, un exemple de réalisation, est donné avec n = 2 et m = 2 cellules élémentaires lOOn, IOO12, 1002i, 10O22.
Dans cet exemple, chaque cellule comporte une photodiode 110 et un premier transistor Ti.
Un premier transistor Ti permet d' initialiser ou de réinitialiser la tension de la photodiode, à un potentiel V_ran dit de réinitialisation, lorsque qu'une phase de commande ou un signal de commande Phi_ran est actif et appliqué sur le premier transistor Ti. Le premier transistor Ti peut être agencé de manière à avoir une électrode de grille connectée à une ligne conductrice 101, par exemple d'une rangée horizontale de la matrice, acheminant le signal de commande Phi ran, et une électrode de drain connectée à une ligne conductrice 102, par exemple d'une rangée horizontale, mise au potentiel de réinitialisation V_ran. Lorsque le signal de commande Phi ran est actif, par exemple lorsqu'il est mis à un état haut, la source du premier transistor interrupteur Ti est mise au potentiel de réinitialisation.
Un transistor amplificateur T2 connecté à l'élément détecteur 110 de la cellule est susceptible de former un amplificateur suiveur avec un autre transistor T4. Le transistor amplificateur T2 comporte une grille connectée à la photodiode 110 et un drain connecté à une ligne conductrice 103, par exemple d'une rangée horizontale, acheminant un potentiel de polarisation Vdd, par exemple de l'ordre de 3,3 V. Les potentiels V_ran et Vdd peuvent être identiques.
En fonction de l' éclairement reçu, le potentiel de cathode de la photodiode 110 décroît. Pour lire le potentiel de cathode de la photodiode, à la fin d'un temps d'intégration, des premiers moyens interrupteurs, commandés par un signal de sélection Phi ligne recopient le potentiel source du transistor T2 sur une ligne de données à laquelle la cellule est associée . Les premiers moyens interrupteurs peuvent être sous forme d'un transistor T3, commandé à l'aide du signal de sélection Phi_ligne acheminé par une ligne conductrice 104, par exemple d'une rangée horizontale de la matrice. Selon une possibilité de réalisation, le signal de sélection Phi ligne peut être un signal de sélection commun à toutes les cellules d'une même rangée horizontale.
La matrice peut opérer en intégration de charges, de sorte que les photodiodes 110 intègrent et stockent les charges pendant un temps d' intégration déterminé. Le temps d'intégration d'une image ou cycle de lecture peut être le temps entre deux commandes émises sur la grille du transistor Ti d'un pixel.
La matrice comporte une pluralité de m (dans cet exemple m = 2) lignes 105i, 1052, de données, prévues respectivement pour acheminer le potentiel de sortie d'au moins une cellule à laquelle elles sont connectées et qui a été sélectionnée à l'aide du signal de sélection phi ligne. Les pixels suivant chaque rangée verticale sont connectés à une ligne de données commune, à laquelle le transistor T3 interrupteur respectif des pixels d'une même rangée verticale est connecté. Le deuxième transistor T2 est prévu pour recopier le potentiel de la photodiode 110, et le reproduire à un décalage de tension près. Le potentiel de sortie d'une cellule est ensuite lu sur une sortie S située en bout de colonne, à l'extrémité d'une ligne 105i, 1052 de données.
Une source de courant supplémentaire est mise en œuvre dans chacune des cellules. Cette source de courant peut être par exemple formée d'un transistor T4, dont la grille est mise à un potentiel de polarisation Vpol, intégré à chaque cellule ou pixel, et polarisé en régime de saturation. La source de courant est associée à des deuxièmes moyens interrupteurs commandés par le signal de sélection phi_ligne qui permettent également de commander les premiers moyens interrupteurs. Les deuxièmes moyens interrupteurs peuvent être sous forme d'un transistor interrupteur T5, dont la grille est commandée par le signal de sélection phi_ligne. Selon une possibilité de mise en œuvre du dispositif, et en particulier de la manière de lire les grandeurs détectées par les pixels, le signal de sélection Phi_ligne d'une rangée i (avec 1 ≤ i ≤ n) de la matrice peut être le même que la phase Phi ran d'une rangée i-1, voisine de la rangée i.
Le dispositif comporte également un ou plusieurs circuits d'adressage (non représentés), par exemple sous forme d'un ou plusieurs registres à décalage ou d'au moins un circuit décodeur d'adresse, et prévus pour générer les signaux Phi ligne et Phi_ran. Des signaux aux différentes sorties S situées à l'extrémité des lignes de données 105i, 1052, sont ensuite multiplexes dans un registre (non représenté) , de façon à obtenir le signal représentatif d'une rangée horizontale de pixels. Les différentes sorties S situées à l'extrémité des lignes de données 105i, 1052, peuvent être reliées à des amplificateurs suiveurs 120 de résistance d'entrée infinie ou très élevée par exemple supérieure à 1 GΩ. Lorsque le signal de commande phi_ligne est activé, les transistors interrupteurs T3 et T5 sont rendus passants.
Les transistors T2 et T4 sont alors agencés de manière à former un amplificateur suiveur dont la sortie est connectée à une ligne de donnée. Le transistor T4 forme alors une source de courant pour le bloc de détection qui, dans cet exemple comprend une photodiode . Lorsqu'une cellule 10On donnée de la matrice est sélectionnée, le transistor interrupteur T3 de cette cellule 10On reproduit la tension de source du transistor T2 sur une ligne de donnée 105i. Une charge selon un transitoire lié à la capacité et à la résistance de la ligne de donnée 105i s'effectue alors. A la fin du transitoire, le courant de la ligne de données devient nul du fait de la résistance d'entrée infinie du suiveur. Lorsque le transitoire se termine, la tension de la sortie S est celle de la tension de source de T2. Le phénomène de chute ohmique le long de la ligne de donnée 105i est alors négligeable.
Un tel dispositif permet également, d'obtenir une consommation transitoire, la cellule ne consommant que lorsqu'elle est sélectionnée.

Claims

REVENDICATIONS
1. Dispositif microélectronique matriciel comprenant : - une pluralité de cellules élémentaires
(lOOn, ..., lOOmn) agencées selon une matrice,
- une ou plusieurs lignes (105i, 1052) de données, connectées respectivement à une pluralité de cellules d'au moins une rangée donnée de cellules de la matrice, et aptes à acheminer au moins un signal de sortie d'au moins une cellule donnée sélectionnée dans ladite rangée donnée, les cellules élémentaires comprenant respectivement : - des premiers moyens interrupteurs (T3) , aptes à appliquer, en fonction de l'activation d'un signal de commande (phi_ligne) de sélection, un signal de sortie d'un bloc de ladite cellule donnée sélectionnée (100i) à une ligne de données (105i), et en sortie dudit bloc,
- des moyens générateurs de courant associés à des deuxièmes moyens interrupteurs commandés par ledit signal de commande de sélection (phi_ligne) , prévus pour générer un courant en entrée des premiers moyens interrupteurs lors de l'activation dudit signal de commande (phi ligne) de sélection.
2. Dispositif microélectronique matriciel selon la revendication 1, les moyens générateurs de courant comprenant au moins un transistor générateur (T4) de courant dont la grille est mise à un potentiel d'alimentation (Vpol) .
3. Dispositif microélectronique matriciel selon la revendication 1 ou 2, les deuxièmes moyens interrupteurs étant sous forme d'au moins un transistor (T5) dont la grille est commandée par ledit signal de sélection (phi_ligne) .
4. Dispositif microélectronique selon l'une des revendications 1 à 3, dans lequel ledit bloc est un bloc de détection comprenant au moins un élément détecteur, les cellules élémentaires (10On, ..., 100mn) comportant en outre : un transistor amplificateur (T2) en sortie dudit bloc de détection et en entrée desdits premiers moyens interrupteurs (T3) , la grille du transistor amplificateur (T2) recevant le signal de sortie dudit élément détecteur.
5. Dispositif microélectronique matriciel selon l'une des revendications 1 à 4, dans lequel la matrice est agencée de sorte que le signal de sélection de la cellule donnée (phi_ligne) est un signal de sélection d'une ieme rangée de cellules à laquelle appartient ladite cellule donnée et qui est orthogonale à ladite rangée donnée.
6. Dispositif microélectronique matriciel selon la revendication 1 à 5, dans lequel ladite extrémité de ladite ligne de données comporte des moyens formant un amplificateur suiveur (120i, 12O2) .
7. Dispositif microélectronique selon l'une des revendications 1 à 6, les cellules élémentaires comportant respectivement : au moins un élément détecteur (110) de rayonnement électromagnétique, tel qu'un photodétecteur, apte à délivrer un signal analogique de sortie susceptible de varier au moins en fonction de quantités de photons reçues par le photo-détecteur.
8. Dispositif microélectronique selon la revendication 7, le détecteur étant un détecteur de rayons X.
9. Dispositif microélectronique selon l'une des revendications 7 ou 8, les cellules élémentaires comportant respectivement : des moyens de réinitialisation, pour réinitialiser, en fonction d'un signal de commande de réinitialisation (phi ran) , le signal de sortie dudit élément détecteur (110) .
10. Dispositif microélectronique matriciel selon la revendication 9, lesdits moyens de réinitialisation comprenant au moins un transistor interrupteur (Ti) dont la grille est commandée par ledit signal de commande de réinitialisation (phi_ran) , et dont une électrode est mise à un potentiel de réinitialisation (V ran) .
PCT/EP2008/063176 2007-10-03 2008-10-01 Matrice de pixels avec pixel dote d'une source de courant integree actionnee par la selection du pixel WO2009043887A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR07/58045 2007-10-03
FR0758045A FR2922070A1 (fr) 2007-10-03 2007-10-03 Dispositif microelectronique matriciel avec des pixels dotes d'une source de courant integree actionnee par la selection du pixel

Publications (1)

Publication Number Publication Date
WO2009043887A1 true WO2009043887A1 (fr) 2009-04-09

Family

ID=39427730

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2008/063176 WO2009043887A1 (fr) 2007-10-03 2008-10-01 Matrice de pixels avec pixel dote d'une source de courant integree actionnee par la selection du pixel

Country Status (2)

Country Link
FR (1) FR2922070A1 (fr)
WO (1) WO2009043887A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2965440A1 (fr) * 2010-09-29 2012-03-30 Commissariat Energie Atomique Dispositif d'imagerie a chute ohmique nulle dans un bus de donnee

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010013571A1 (en) * 2000-02-10 2001-08-16 Minolta Co., Ltd. Solid-state image-sensing device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010013571A1 (en) * 2000-02-10 2001-08-16 Minolta Co., Ltd. Solid-state image-sensing device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2965440A1 (fr) * 2010-09-29 2012-03-30 Commissariat Energie Atomique Dispositif d'imagerie a chute ohmique nulle dans un bus de donnee
WO2012041935A1 (fr) 2010-09-29 2012-04-05 Commissariat A L'energie Atomique Et Aux Energies Alternatives Dispositif d'imagerie a chute ohmique nulle dans un conducteur de donnee
CN103202011A (zh) * 2010-09-29 2013-07-10 原子能和辅助替代能源委员会 数据导线中的欧姆电压降为零的成像装置
US9558706B2 (en) 2010-09-29 2017-01-31 Commissariat A L'energie Atomique Et Aux Energies Alternatives Imaging device with zero ohmic drop in a data conductor

Also Published As

Publication number Publication date
FR2922070A1 (fr) 2009-04-10

Similar Documents

Publication Publication Date Title
FR3039928B1 (fr) Procede de commande d'un capteur d'image a pixels actifs
EP2477393B1 (fr) Dispositif imageur à grande gamme dynamique
BE1021861B1 (fr) Pixel a injection directe mis en memoire tampon pour matrices de detecteurs infrarouges
US20130082936A1 (en) Sensor array with high linearity
EP2622845B1 (fr) Dispositif d'imagerie à chute ohmique nulle dans un conducteur de donnée
WO1997025716A1 (fr) Perfectionnement aux registres a decalage utilisant des transistors 'mis' de meme polarite
FR2554999A1 (fr) Dispositif photosensible pour l'infrarouge
JPH03831B2 (fr)
US8018515B2 (en) Solid-state image pickup device
EP2406944A1 (fr) Capteur matriciel a faible consommation
EP2046021B1 (fr) Matrice de pixels avec compensation de chûte ohmique sur des alimentations
EP3069506B1 (fr) Mise en commun de deux colonnes de pixels d'un detecteur d'images
JP2005117101A (ja) 光検出装置
US9438826B2 (en) Pixel structure and reset scheme
FR2627922A1 (fr) Matrice photosensible a deux diodes par point, sans conducteur specifique de remise a niveau
EP2525406A1 (fr) Circuit de détection à faible flux et faible bruit
JP7027175B2 (ja) 半導体装置および機器
WO2009043887A1 (fr) Matrice de pixels avec pixel dote d'une source de courant integree actionnee par la selection du pixel
EP3406074B1 (fr) Procédé de commande d'un capteur d'image à pixels actifs
WO2014096433A1 (fr) Procede de lecture d'un dispositif d'imagerie
WO2009043891A1 (fr) Matrice de pixels avec precharge des colonnes
FR2921756A1 (fr) Matrice de pixels dotes de regulateurs de tension.
EP3066826A1 (fr) Capteur d'image a base de silicium a dynamique de lecture amelioree
FR3016080B1 (fr) Dispositif electronique comprenant une matrice de circuits electroniques elementaires, systeme electronique et procede de test
FR2878373A1 (fr) Cellule photosensible de type cmos et matrice de telles cellules photosensibles pour capteur d'images cmos

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08835067

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 08835067

Country of ref document: EP

Kind code of ref document: A1