WO2007059893A8 - Halbleiterkörper, schaltungsanordnung mit dem halbleiterkörper und verfahren - Google Patents
Halbleiterkörper, schaltungsanordnung mit dem halbleiterkörper und verfahrenInfo
- Publication number
- WO2007059893A8 WO2007059893A8 PCT/EP2006/011020 EP2006011020W WO2007059893A8 WO 2007059893 A8 WO2007059893 A8 WO 2007059893A8 EP 2006011020 W EP2006011020 W EP 2006011020W WO 2007059893 A8 WO2007059893 A8 WO 2007059893A8
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- input
- semiconductor body
- circuit arrangement
- comparator
- designed
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/22—Means for limiting or controlling the pin/gate ratio
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1731—Optimisation thereof
- H03K19/1732—Optimisation thereof by limitation or reduction of the pin/gate ratio
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Eine Eingangsschaltungsanordnung (1) weist einen Eingang (2), einen Komparator (30) und eine Auswerteschaltung (50) auf. Der Eingang (2) ist zum Koppeln mit einem ersten Anschluss (101) einer Impedanz (100) und zur Zuführung eines Eingangssignals (ES) ausgelegt. Der Komparator (30) ist mit dem Eingang (2) der Eingangsschaltungsanordnung (1) verbunden und zum Abgeben eines Aktiviersignals (S1) an einem Ausgang (31) in Abhängigkeit von einem Vergleich des Eingangssignals (ES) mit einem einstellbaren Schwellwert (SW1) ausgelegt. Weiter ist die Auswerteschaltung (50) mit dem Eingang (2) der Eingangsschaltungsanordnung (1) und zu ihrer Aktivierung mit dem Ausgang (31) des Komparators (30) verbunden und zur Auswertung des Werts der anschließbaren Impedanz (100) ausgelegt.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/085,557 US8242801B2 (en) | 2005-11-23 | 2006-11-16 | Semiconductor body, circuit arrangement having the semiconductor body and method |
EP06818605A EP1964267A1 (de) | 2005-11-23 | 2006-11-16 | Halbleiterkörper, schaltungsanordnung mit dem halbleiterkörper und verfahren |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102005055886.0 | 2005-11-23 | ||
DE102005055886.0A DE102005055886B4 (de) | 2005-11-23 | 2005-11-23 | Halbleiterkörper, Schaltungsanordnung mit dem Halbleiterkörper und Verfahren |
Publications (2)
Publication Number | Publication Date |
---|---|
WO2007059893A1 WO2007059893A1 (de) | 2007-05-31 |
WO2007059893A8 true WO2007059893A8 (de) | 2007-09-27 |
Family
ID=37741769
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/EP2006/011020 WO2007059893A1 (de) | 2005-11-23 | 2006-11-16 | Halbleiterkörper, schaltungsanordnung mit dem halbleiterkörper und verfahren |
Country Status (4)
Country | Link |
---|---|
US (1) | US8242801B2 (de) |
EP (1) | EP1964267A1 (de) |
DE (1) | DE102005055886B4 (de) |
WO (1) | WO2007059893A1 (de) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102012102672B4 (de) * | 2012-03-28 | 2016-11-03 | Austriamicrosystems Ag | Empfängerschaltung und Verfahren zum Empfang eines Eingangssignals sowie Lichtmodul mit einer derartigen Empfängerschaltung und Schaltungsanordnung |
US10821922B2 (en) * | 2016-07-18 | 2020-11-03 | Texas Instruments Incorporated | Power control system |
US11152920B2 (en) * | 2019-09-23 | 2021-10-19 | International Business Machines Corporation | Voltage starved passgate with IR drop |
US10833653B1 (en) | 2019-09-23 | 2020-11-10 | International Business Machines Corporation | Voltage sensitive delay |
US11281249B2 (en) | 2019-09-23 | 2022-03-22 | International Business Machines Corporation | Voltage sensitive current circuit |
US11204635B2 (en) | 2019-09-23 | 2021-12-21 | International Business Machines Corporation | Droop detection using power supply sensitive delay |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4945267A (en) * | 1989-01-10 | 1990-07-31 | Actel Corporation | Integrated circuit bus switching circuit |
FI97262C (fi) | 1994-10-03 | 1996-11-11 | Nokia Mobile Phones Ltd | Tulosignaalin kynnysarvon ylityksen virtaa säästävä ilmaisu |
US5811984A (en) * | 1995-10-05 | 1998-09-22 | The Regents Of The University Of California | Current mode I/O for digital circuits |
US5714892A (en) * | 1996-04-04 | 1998-02-03 | Analog Devices, Inc. | Three state logic input |
US6321282B1 (en) * | 1999-10-19 | 2001-11-20 | Rambus Inc. | Apparatus and method for topography dependent signaling |
US6541996B1 (en) * | 1999-12-21 | 2003-04-01 | Ati International Srl | Dynamic impedance compensation circuit and method |
KR100356576B1 (ko) * | 2000-09-15 | 2002-10-18 | 삼성전자 주식회사 | 프로그래머블 온 칩 터미네이션 동작을 갖는 프로그래머블데이터 출력회로 및 그 제어방법 |
US6937111B2 (en) * | 2001-11-21 | 2005-08-30 | Hynix Semiconductor Inc. | Device and system having self-terminated driver and active terminator for high speed interface |
KR100493055B1 (ko) * | 2003-03-07 | 2005-06-02 | 삼성전자주식회사 | 디스플레이 시스템용 전류 모드 수신 장치 |
US7126378B2 (en) * | 2003-12-17 | 2006-10-24 | Rambus, Inc. | High speed signaling system with adaptive transmit pre-emphasis |
DE10323012B4 (de) | 2003-05-21 | 2005-06-02 | Austriamicrosystems Ag | Programmierbare, integrierte Schaltungsanordnung und Verfahren zur Programmierung einer integrierten Schaltungsanordnung |
JP3807406B2 (ja) * | 2003-09-05 | 2006-08-09 | セイコーエプソン株式会社 | データ転送制御装置及び電子機器 |
-
2005
- 2005-11-23 DE DE102005055886.0A patent/DE102005055886B4/de not_active Expired - Fee Related
-
2006
- 2006-11-16 US US12/085,557 patent/US8242801B2/en active Active
- 2006-11-16 EP EP06818605A patent/EP1964267A1/de not_active Withdrawn
- 2006-11-16 WO PCT/EP2006/011020 patent/WO2007059893A1/de active Application Filing
Also Published As
Publication number | Publication date |
---|---|
WO2007059893A1 (de) | 2007-05-31 |
EP1964267A1 (de) | 2008-09-03 |
DE102005055886A1 (de) | 2007-05-24 |
DE102005055886B4 (de) | 2015-03-26 |
US20100164538A1 (en) | 2010-07-01 |
US8242801B2 (en) | 2012-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2007059893A8 (de) | Halbleiterkörper, schaltungsanordnung mit dem halbleiterkörper und verfahren | |
TW200739773A (en) | Mounting method | |
WO2008042709A3 (en) | Enhanced doherty amplifier with asymmetrical semiconductors | |
WO2007081461A3 (en) | Polarity driven dynamic on-die termination | |
EP2317774A3 (de) | Elektronische Vorrichtung, elektronisches System und Verfahren zur Verarbeitung von Signalen aus einem dazugehörigen Audiozubehör | |
WO2006016954A3 (en) | Output driver circuit with reduced rf noise, reduced power consumption, and reduced load capacitance susceptibility | |
AU2003243292A1 (en) | Die connected with integrated circuit component | |
WO2007117744A3 (en) | Electronic device and method | |
EP1674972A3 (de) | Leistungssteuerungssystem | |
TW200721420A (en) | Semiconductor structure, integrated circuit and method for rerouting integrated circuit | |
WO2007082692A3 (de) | Schaltungsanordnung und verfahren zur ansteuerung einer elektrischen last | |
WO2004061996A3 (en) | Connector having integrated circuits embedded in the connector body for making the connector a dynamic component of an electrical system having sections connected by the connector | |
WO2008015462A3 (en) | Power supply circuit | |
TW200520378A (en) | Impedance matching circuit and method | |
TW200703885A (en) | Signal output circuit | |
WO2007017057A3 (de) | Schaltungsanordnung und verfahren zum konvertieren einer wechselspannung in eine gleichgerichtete spannung | |
TW200746389A (en) | Embedded capacitor device having a common coupling area | |
TWI266477B (en) | Chip with adjustable pinout function and method thereof | |
TW200606705A (en) | 2-bit binary comparator and binary comparing device using the same | |
WO2007005047A3 (en) | System and method for configuring direct current converter | |
WO2009010778A3 (en) | Push-in adaptor | |
AU2003288243A1 (en) | Ball pin and ball joint comprising one such ball pin | |
WO2007118050A3 (en) | Method and circuits for sensing on-chip voltage in powerup mode | |
TW200706092A (en) | Interface card with a control chip | |
WO2008014370A3 (en) | Microcontroller with low noise peripheral |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application | ||
DPE1 | Request for preliminary examination filed after expiration of 19th month from priority date (pct application filed from 20040101) | ||
NENP | Non-entry into the national phase |
Ref country code: DE |
|
WWE | Wipo information: entry into national phase |
Ref document number: 2006818605 Country of ref document: EP |
|
WWP | Wipo information: published in national office |
Ref document number: 2006818605 Country of ref document: EP |
|
WWE | Wipo information: entry into national phase |
Ref document number: 12085557 Country of ref document: US |