WO2004031954A3 - Verfahren und vorrichtungen zum zugriff eines einzelsystems auf einen speicherbereich einer datenspeichereinrichtung - Google Patents

Verfahren und vorrichtungen zum zugriff eines einzelsystems auf einen speicherbereich einer datenspeichereinrichtung Download PDF

Info

Publication number
WO2004031954A3
WO2004031954A3 PCT/EP2003/010792 EP0310792W WO2004031954A3 WO 2004031954 A3 WO2004031954 A3 WO 2004031954A3 EP 0310792 W EP0310792 W EP 0310792W WO 2004031954 A3 WO2004031954 A3 WO 2004031954A3
Authority
WO
WIPO (PCT)
Prior art keywords
area
accessing
address area
devices
storage area
Prior art date
Application number
PCT/EP2003/010792
Other languages
English (en)
French (fr)
Other versions
WO2004031954A2 (de
Inventor
Thomas Schoebel-Theuer
Original Assignee
Thomas Schoebel-Theuer
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE10246369A external-priority patent/DE10246369A1/de
Priority claimed from DE2002146367 external-priority patent/DE10246367A1/de
Application filed by Thomas Schoebel-Theuer filed Critical Thomas Schoebel-Theuer
Publication of WO2004031954A2 publication Critical patent/WO2004031954A2/de
Publication of WO2004031954A3 publication Critical patent/WO2004031954A3/de

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/0284Multiple user address space allocation, e.g. using different base addresses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

Es werden Verfahren und Vorrichtungen zum Zugriff eines Einzelsystems (15, 16, 75) auf einen über einen physischen Ad­ressbereich (20) adressierbaren Speicherbereich (35) einer Datenspeichereinrichtung (17) vorgeschlagen, wobei zum Zugriff auf den Speicherbereich (35) einem ersten und zweiten Teilabschnitt des physischen Adressbereichs (20) ein erster und ein zweiter Teilabschnitt eines ersten logischen Adressbereichs (21) zugeordnet sind. Es findet eine Neuzuordnung eines zweiten logischen Adressbereiches (26) zu dem physischen Adressbereich (20) anstelle des ersten logischen Adressbereiches statt, wobei der erste und der zweite logische Adressbereich (21, 26) einem gemeinsamen Adressraum (39) zugeordnet sind.
PCT/EP2003/010792 2002-09-30 2003-09-29 Verfahren und vorrichtungen zum zugriff eines einzelsystems auf einen speicherbereich einer datenspeichereinrichtung WO2004031954A2 (de)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
DE10246369A DE10246369A1 (de) 2002-09-30 2002-09-30 Verfahren zur Regelung des Datenzugriffs auf Daten wenigstens einer Datenspeichereinrichtung
DE2002146367 DE10246367A1 (de) 2002-09-30 2002-09-30 Verfahren zur Regulierung des Datenzugriffs bei einem aus mehreren Einzelsystemen bestehenden System auf wenigstens eine Datenspeichereinrichtung
DE10246367.0 2002-09-30
DE10246369.7 2002-09-30

Publications (2)

Publication Number Publication Date
WO2004031954A2 WO2004031954A2 (de) 2004-04-15
WO2004031954A3 true WO2004031954A3 (de) 2004-08-19

Family

ID=32070712

Family Applications (2)

Application Number Title Priority Date Filing Date
PCT/EP2003/010794 WO2004031955A2 (de) 2002-09-30 2003-09-29 Verfahren zur regulierung des datenzugriffs bei einem aus mehreren einzelsystemen bestehenden system auf wenigstens eine datenspeichereinrichtung
PCT/EP2003/010792 WO2004031954A2 (de) 2002-09-30 2003-09-29 Verfahren und vorrichtungen zum zugriff eines einzelsystems auf einen speicherbereich einer datenspeichereinrichtung

Family Applications Before (1)

Application Number Title Priority Date Filing Date
PCT/EP2003/010794 WO2004031955A2 (de) 2002-09-30 2003-09-29 Verfahren zur regulierung des datenzugriffs bei einem aus mehreren einzelsystemen bestehenden system auf wenigstens eine datenspeichereinrichtung

Country Status (4)

Country Link
US (1) US20060168413A1 (de)
AU (1) AU2003270288A1 (de)
DE (1) DE10393434D2 (de)
WO (2) WO2004031955A2 (de)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8103642B2 (en) * 2006-02-03 2012-01-24 Oracle International Corporation Adaptive region locking
US7786903B2 (en) 2008-10-06 2010-08-31 Donald Martin Monro Combinatorial coding/decoding with specified occurrences for electrical computers and digital data processing systems
US7791513B2 (en) 2008-10-06 2010-09-07 Donald Martin Monro Adaptive combinatorial coding/decoding with specified occurrences for electrical computers and digital data processing systems
US7864086B2 (en) 2008-10-06 2011-01-04 Donald Martin Monro Mode switched adaptive combinatorial coding/decoding for electrical computers and digital data processing systems
US7786907B2 (en) 2008-10-06 2010-08-31 Donald Martin Monro Combinatorial coding/decoding with specified occurrences for electrical computers and digital data processing systems

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5784707A (en) * 1994-01-12 1998-07-21 Sun Microsystems, Inc. Method and apparatus for managing virtual computer memory with multiple page sizes

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6058460A (en) * 1996-06-28 2000-05-02 Sun Microsystems, Inc. Memory allocation in a multithreaded environment
US5826082A (en) * 1996-07-01 1998-10-20 Sun Microsystems, Inc. Method for reserving resources

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5784707A (en) * 1994-01-12 1998-07-21 Sun Microsystems, Inc. Method and apparatus for managing virtual computer memory with multiple page sizes

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
BEN LAHAISE: "mremap to fixed address", LINUX-KERNEL MAILING LIST, 6 December 1999 (1999-12-06), XP002282099, Retrieved from the Internet <URL:www.uwsg.iu.edu/hypermail/linux/kernel/9912.0/0762.html> [retrieved on 20040525] *
LINUX PROGRAMMER'S MANUAL, 12 April 1996 (1996-04-12), XP002282100, Retrieved from the Internet <URL:http://www.FreeBSD.org/cgi/man.cgi?query=mremap&apropos=0&sektion=0&manpath=SuSE+Linux%2Fi386+7.3&format=pdf> [retrieved on 20040525] *

Also Published As

Publication number Publication date
US20060168413A1 (en) 2006-07-27
WO2004031954A2 (de) 2004-04-15
WO2004031955A2 (de) 2004-04-15
AU2003270288A8 (en) 2004-04-23
AU2003270288A1 (en) 2004-04-23
DE10393434D2 (de) 2005-10-06
WO2004031955A3 (de) 2004-10-14

Similar Documents

Publication Publication Date Title
EP1014648A3 (de) Verfahren und Netzwerkgerät zur Puffer-strukturerzeugung in einem gemeinsamen Speicher
WO1999044113A3 (en) Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices
EP1517244A4 (de) Informationsspeichereinrichtung, speicherzugriffssteuersystem und verfahren und computerprogramm
WO2001029670A3 (en) A semiconductor memory card access apparatus, a computer-readable recording medium, an initialization method, and a semiconductor memory card
GB2351822A (en) Memory system
EP1947651A3 (de) Halbleiterspeicher
GB9519669D0 (en) Flash memory management system
WO1996006390A3 (en) A two-way set-associative cache memory
TW200508860A (en) Systems and methods for storing data on computer systems
WO2003102723A3 (en) Data processing system having multiple register contexts and method therefor
EP1507246A4 (de) Map-datenprodukt, map-datenverarbeitungsprogrammprodukt, map-datenverarbeitungsverfahren und map-datenverarbeitungseinrichtung
HK1122620A1 (en) Flash memory management method and system, memory device and flash memory device
TWI265490B (en) Method and system for storing memory compressed data onto memory compressed disks
UA66929C2 (uk) Спосіб доступу до пам&#39;яті і запам&#39;ятовуючий пристрій для його здійснення
WO2005006196A3 (en) Data integrety of a non valatile cache upon os cache driver operation
WO2003007303A3 (en) Memory device having different burst order addressing for read and write operations
RU95103102A (ru) Полупроводниковое запоминающее устройство (варианты)
WO2002071239A3 (en) Data processing apparatus and system and method for controlling memory access
WO2002063463A3 (de) Mikroprozessorschaltung für datenträger und verfahren zum organisieren des zugriffs auf in einem speicher abgelegten daten
CA2242740A1 (en) Data processing method and apparatus
AU4274501A (en) Data distributing method, data distributing system, computer, reproducing deviceand recording medium
SG112838A1 (en) Method, system, and program for initializing a storage device comprising multiple storage units thorough a storage controller
TWI266997B (en) Data driven processing method, data driven processor and data driven processing system
WO2003050690A3 (en) Sequential nibble burst ordering for data
WO2007050316A3 (en) System and method for memory array access with fast address decoder

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A2

Designated state(s): JP US

AL Designated countries for regional patents

Kind code of ref document: A2

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP

WWW Wipo information: withdrawn in national office

Country of ref document: JP