UA90766C2 - Программно-аппаратный контроллер интерфейса - Google Patents

Программно-аппаратный контроллер интерфейса

Info

Publication number
UA90766C2
UA90766C2 UAA200806604A UAA200806604A UA90766C2 UA 90766 C2 UA90766 C2 UA 90766C2 UA A200806604 A UAA200806604 A UA A200806604A UA A200806604 A UAA200806604 A UA A200806604A UA 90766 C2 UA90766 C2 UA 90766C2
Authority
UA
Ukraine
Prior art keywords
software
interface controller
hardware
logic array
programmed
Prior art date
Application number
UAA200806604A
Other languages
English (en)
Ukrainian (uk)
Inventor
Игорь Мирославович Майкив
Роман Владимирович Кочан
Владимир Владимирович Кочан
Original Assignee
Игорь Мирославович Майкив
Роман Владимирович Кочан
Владимир Владимирович Кочан
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Игорь Мирославович Майкив, Роман Владимирович Кочан, Владимир Владимирович Кочан filed Critical Игорь Мирославович Майкив
Priority to UAA200806604A priority Critical patent/UA90766C2/ru
Publication of UA90766C2 publication Critical patent/UA90766C2/ru

Links

Landscapes

  • Control By Computers (AREA)

Abstract

Изобретение относится к области вычислительной техники, особенно систем с распределенными вычислительными средствами (ресурсами), в частности систем управления технологическими процессами, информационно-измерительных систем. Программно-аппаратный контроллер интерфейса, за счет того, что в программируемой логической матрице (ПЛМ), входящей в состав контроллера интерфейса, реализована схема, в которую входит три триггера, детектор начала сообщения и последовательно соединенные два делителя частоты генератора импульсов микроконтроллера, счетчик квантов времени и регистр сдвига, позволяет минимизировать аппаратные и программные затраты при реализации универсального контроллера последовательного интерфейса на программируемой логической матрице.
UAA200806604A 2008-05-15 2008-05-15 Программно-аппаратный контроллер интерфейса UA90766C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
UAA200806604A UA90766C2 (ru) 2008-05-15 2008-05-15 Программно-аппаратный контроллер интерфейса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
UAA200806604A UA90766C2 (ru) 2008-05-15 2008-05-15 Программно-аппаратный контроллер интерфейса

Publications (1)

Publication Number Publication Date
UA90766C2 true UA90766C2 (ru) 2010-05-25

Family

ID=50689285

Family Applications (1)

Application Number Title Priority Date Filing Date
UAA200806604A UA90766C2 (ru) 2008-05-15 2008-05-15 Программно-аппаратный контроллер интерфейса

Country Status (1)

Country Link
UA (1) UA90766C2 (ru)

Similar Documents

Publication Publication Date Title
MX351475B (es) Sistema de comunicacion, sistema de iluminacion y metodo para transmitir informacion.
JP2011071995A5 (ja) カウンタ回路
JP2013118033A5 (ru)
US10067550B2 (en) Multi-phase clock method and circuit for dynamic power control in a data processing pipeline
US8558589B2 (en) Fully digital method for generating sub clock division and clock waves
WO2016041278A1 (zh) 时钟动态切换方法、装置及计算机可读介质
WO2013015853A3 (en) Shift register with two-phase non-overlapping clocks
TW201315108A (zh) 延伸脈衝寬度調變相位偏移
US20140237013A1 (en) Pseudo-random bit sequence generator
US9203415B2 (en) Modulated clock synchronizer
UA90766C2 (ru) Программно-аппаратный контроллер интерфейса
US8588341B2 (en) Data transfer circuit and data transfer method for clock domain crossing
JP2014038294A (ja) 故障攻撃検出回路および暗号処理装置
Yang et al. Design and analysis of clock fault injection for aes
KR20190021635A (ko) 고속 스트림 암호 구현을 위한 병렬화 처리 방법 및 병렬화 시스템
EP2709015B1 (en) Logic circuit and control apparatus using the same
RU2505850C2 (ru) Способы выполнения элементарных вычислительных операций (эво) и устройство для его осуществления
TWI552528B (zh) 時脈產生裝置
CN102467097A (zh) 一种外设控制器和外设控制电路
RU2013114344A (ru) Способ и устройство сложения двоичных кодов
WO2014132843A1 (ja) 信号処理装置および信号処理方法
Kumar et al. Two Way Clock Scheme In Pipeline To Minimize The Clock Skew
UA99017C2 (ru) Недтеерминированный генератор равномерно распределенных случайных последовательностей
Campbell et al. Scicos Formalism
JP2011059755A (ja) データ照合装置