UA128196U - CURRENT MIRROR - Google Patents
CURRENT MIRROR Download PDFInfo
- Publication number
- UA128196U UA128196U UAU201802432U UAU201802432U UA128196U UA 128196 U UA128196 U UA 128196U UA U201802432 U UAU201802432 U UA U201802432U UA U201802432 U UAU201802432 U UA U201802432U UA 128196 U UA128196 U UA 128196U
- Authority
- UA
- Ukraine
- Prior art keywords
- transistor
- base
- bus
- collector
- transistors
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Logic Circuits (AREA)
- Amplifiers (AREA)
Abstract
Струмове дзеркало містить шину нульового потенціалу, вхідну шину, шину живлення, три транзистори, причому базу і колектор третього транзистора об'єднано між собою і з'єднано з базою першого транзистора. Додатково введено четвертий, п'ятий, шостий транзистори, шину додатного живлення, вихідну шину, джерело струму, два резистори, причому емітери першого, третього та шостого транзисторів під'єднано до шини додатного живлення, базу першого транзистора з'єднано з першим виводом першого резистора, другий вивід першого резистора з'єднано з базами і колекторами третього та шостого транзисторів, з емітером другого транзистора та колектором п'ятого транзистора, колектор першого транзистора з'єднано з емітером четвертого транзистора, базу та колектор четвертого транзистора об'єднано між собою та з'єднано з першим виводом джерела струму та з базою другого транзистора, колектор другого транзистора з'єднано з базою п'ятого транзистора, емітер п'ятого транзистора під'єднано до першого виводу другого резистора, другий вивід другого резистора і другий вивід джерела струму під'єднано до джерела струму і вихідної шини.The current mirror contains a zero potential bus, an input bus, a power bus, three transistors, and the base and collector of the third transistor are interconnected and connected to the base of the first transistor. Additionally introduced the fourth, fifth, sixth transistors, positive power bus, output bus, current source, two resistors, the emitters of the first, third and sixth transistors connected to the positive power bus, the base of the first transistor connected to the first output of the first resistor, the second output of the first resistor is connected to the bases and collectors of the third and sixth transistors, the emitter of the second transistor and the collector of the fifth transistor, the collector of the first transistor is connected to the emitter of the fourth transistor, base and collectors the torus of the fourth transistor is connected to each other and connected to the first output of the current source and to the base of the second transistor, the collector of the second transistor is connected to the base of the fifth transistor, the emitter of the fifth transistor is connected to the first terminal of the second resistor, the second output of the second resistor and the second output of the current source are connected to the current source and the output bus.
Description
Корисна модель належить до аналогової техніки і може бути використана в двотактних підсилювальних системах.A useful model belongs to analog technology and can be used in push-pull amplifier systems.
За аналог вибрано відбивач струму (Титце У., Шенк К., Полупроводниковая схемотехника. -As an analogue, a current reflector was chosen (Tytze U., Schenk K., Semiconductor Schemotechnics. -
М.: Мир, 1982. - С. 336), який містить шину нульового потенціалу, вхідну шину, шину живлення, чотири транзистори, причому шину живлення з'єднано з колектором та базою третього транзистора, емітер третього транзистора з'єднано з колектором та базою першого транзистора, емітери першого та другого транзисторів з'єднано із шиною нульового потенціалу, вхідну шину з'єднано із колектором четвертого транзистора, емітер четвертого транзистора з'єднано з колектором другого транзистора, бази другого і четвертого транзисторів з'єднано із базами та колекторами першого і третього транзисторів відповідно.M.: Mir, 1982. - P. 336), which contains a bus of zero potential, an input bus, a power bus, four transistors, and the power bus is connected to the collector and the base of the third transistor, the emitter of the third transistor is connected to the collector and the base of the first transistor, the emitters of the first and second transistors are connected to the bus of zero potential, the input bus is connected to the collector of the fourth transistor, the emitter of the fourth transistor is connected to the collector of the second transistor, the bases of the second and fourth transistors are connected to the bases and collectors of the first and third transistors, respectively.
Недоліками аналога є низька точність роботи пристрою та високий вхідний опір.The disadvantages of the analog are the low accuracy of the device and high input resistance.
За найближчий аналог взято відбивач струму Уілсона (Титце У.,, Шенк К,,The closest analogue is the Wilson current reflector (Tietze U., Schenk K,,
Полупроводниковая схемотехника. - М.: Мир, 1982. - С. 342), що містить шину нульового потенціалу, вхідну шину, шину живлення, три транзистори, причому базу першого транзистора з'єднано із базою другого транзистора, емітер третього транзистора з'єднано із колектором другого транзистора, колектор третього транзистора з'єднано із вхідною шиною, колектор другого транзистора з'єднано із базою першого та другого транзисторів, базу третього транзистора з'єднано із колектором першого транзистора, колектор першого транзистора з'єднано із шиною живлення, емітер першого та другого транзистора з'єднано із шиною нульового потенціалу.Semiconductor circuitry. - M.: Mir, 1982. - p. 342), containing a bus of zero potential, an input bus, a power bus, three transistors, and the base of the first transistor is connected to the base of the second transistor, the emitter of the third transistor is connected to the collector of the second transistor, the collector of the third transistor is connected to the input bus, the collector of the second transistor is connected to the base of the first and second transistors, the base of the third transistor is connected to the collector of the first transistor, the collector of the first transistor is connected to the power bus, the emitter of the first and second transistor is connected to the bus of zero potential.
Недоліком найближчого аналога є низька температурна стабільність пристрою.The disadvantage of the closest analogue is the low temperature stability of the device.
В основу корисної моделі поставлено задачу створення струмового дзеркала, в якому за рахунок введення нових елементів та зв'язків між ними покращується температурна стабільність, це розширює галузь використання корисної моделі у різноманітних пристроях імпульсної та обчислювальної техніки, автоматики тощо.The basis of the useful model is the task of creating a current mirror, in which temperature stability is improved due to the introduction of new elements and connections between them, this expands the field of use of the useful model in various devices of impulse and computer technology, automation, etc.
Поставлена задача вирішується тим, що в струмове дзеркало, яке містить шину нульового потенціалу, вхідну шину, шину живлення, три транзистори, причому базу і колектор третього транзистора об'єднано між собою і з'єднано з базою першого транзистора, введено четвертий, п'ятий, шостий транзистори, шину додатного живлення, вихідну шину, джерело струму, дваThe problem is solved by the fact that in the current mirror, which contains a bus of zero potential, an input bus, a power bus, three transistors, and the base and collector of the third transistor are combined with each other and connected to the base of the first transistor, the fourth, fifth yth, sixth transistors, positive power bus, output bus, current source, two
Зо резистора, причому емітери першого, третього та шостого транзисторів під'єднано до шини додатного живлення, базу першого транзистора з'єднано з першим виводом першого резистора, другий вивід першого резистора з'єднано з базами і колекторами третього та шостого транзисторів, з емітером другого транзистора та колектором п'ятого транзистора, колектор першого транзистора з'єднано з емітером четвертого транзистора, базу та колектор четвертого транзистора об'єднано між собою та з'єднано з першим виводом джерела струму та з базою другого транзистора, колектор другого транзистора з'єднано з базою п'ятого транзистора, емітер п'ятого транзистора під'єднано до першого виводу другого резистора, другий вивід другого резистора і другий вивід джерела струму під'єднано до джерела струму і вихідної шини.From the resistor, and the emitters of the first, third and sixth transistors are connected to the positive supply bus, the base of the first transistor is connected to the first terminal of the first resistor, the second terminal of the first resistor is connected to the bases and collectors of the third and sixth transistors, to the emitter of the second transistor and the collector of the fifth transistor, the collector of the first transistor is connected to the emitter of the fourth transistor, the base and collector of the fourth transistor are connected to each other and connected to the first terminal of the current source and to the base of the second transistor, the collector of the second transistor is connected with the base of the fifth transistor, the emitter of the fifth transistor is connected to the first terminal of the second resistor, the second terminal of the second resistor and the second terminal of the current source are connected to the current source and the output bus.
Пристрій пояснюється кресленням, на якому представлено принципову схему струмного дзеркала.The device is explained by the drawing, which shows the schematic diagram of the current mirror.
Пристрій містить шину додатного живлення 7, яку з'єднано з емітерами першого 1, третього 8, шостого 11 транзисторів, базу першого 1 транзистора з'єднано з першим виводом першого 5 резистора, бази третього 8 та шостого 11 транзисторів об'єднані між собою та з'єднані з другим виводом першого 5 резистора, другий вивід першого резистора з'єднано з колекторами третього 8, п'ятого 9 ії шостого 11 транзисторів, з емітером другого 6 транзистора, колектор першого 1 транзистора з'єднано з емітером четвертого 2 транзистора, базу та колектор четвертого 2 транзистора об'єднано між собою та з'єднано з базою другого б транзистора та з першим виводом джерела струму 3, колектор другого б транзистора з'єднано з базою п'ятого 9 транзистора, колектор п'ятого 9 транзистора під'єднано до першого виводу другого 10 резистора, другий вивід другого 10 резистора і другий вивід джерела струму З з'єднано з вихідною шиною 4.The device contains a positive power bus 7, which is connected to the emitters of the first 1, third 8, sixth 11 transistors, the base of the first 1 transistor is connected to the first output of the first 5 resistor, the bases of the third 8 and sixth 11 transistors are connected to each other and connected to the second output of the first 5 resistor, the second output of the first resistor is connected to the collectors of the third 8, fifth 9 and sixth 11 transistors, to the emitter of the second 6 transistor, the collector of the first 1 transistor is connected to the emitter of the fourth 2 transistor, the base and the collector of the fourth 2 transistor are connected to each other and connected to the base of the second b transistor and to the first output of the current source 3, the collector of the second b transistor is connected to the base of the fifth 9 transistor, the collector of the fifth 9 transistor under is connected to the first terminal of the second 10 resistor, the second terminal of the second 10 resistor and the second terminal of the current source Z are connected to the output bus 4.
Пристрій працює таким чином.The device works like this.
При подачі живлення на шину додатного живлення 7 відбувається запуск схеми. При цьому джерело струму З задає струм, який протікає через четвертий 2 транзистор в діодному вмиканні, що призводить до падіння напруги, яка прикладається до бази другого 6 транзистора, що разом з п'ятим 9 транзистором утворюють складений транзистор Шиклаї, що у свою чергу увімкнено у каскадному вмиканні з першим 1, третім 8, шостим 11 транзисторами та першим 5 резистором. У струмовому дзеркалі перший 5 та другий 10 резистори задають струми з бо протилежними температурними коефіцієнтами, шляхом підбору яких можна досягнути нульового загального температурного коефіцієнту і стабільності завдання вхідного струму на вихідній шині 4.When power is applied to the positive power bus 7, the circuit starts. At the same time, the current source Z sets the current that flows through the fourth 2 transistor in diode switching, which leads to a voltage drop that is applied to the base of the second 6 transistor, which, together with the fifth 9 transistor, form a compound Shiklai transistor, which in turn is turned on in cascade connection with the first 1, the third 8, the sixth 11 transistors and the first 5 resistor. In the current mirror, the first 5 and the second 10 resistors set currents with opposite temperature coefficients, by selecting which it is possible to achieve a zero overall temperature coefficient and the stability of the input current task on the output bus 4.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201802432U UA128196U (en) | 2018-03-12 | 2018-03-12 | CURRENT MIRROR |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201802432U UA128196U (en) | 2018-03-12 | 2018-03-12 | CURRENT MIRROR |
Publications (1)
Publication Number | Publication Date |
---|---|
UA128196U true UA128196U (en) | 2018-09-10 |
Family
ID=63709235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
UAU201802432U UA128196U (en) | 2018-03-12 | 2018-03-12 | CURRENT MIRROR |
Country Status (1)
Country | Link |
---|---|
UA (1) | UA128196U (en) |
-
2018
- 2018-03-12 UA UAU201802432U patent/UA128196U/en unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101587753A (en) | A kind of simulating signal sample circuit and a kind of switched-capacitor circuit | |
CN109582073B (en) | Half-period capacitance ratio programmable band-gap reference circuit | |
TW201340608A (en) | Signal processing circuit | |
CN102931833A (en) | Circuit for converting high voltage into low voltage in analogue circuit | |
UA128196U (en) | CURRENT MIRROR | |
CN108762365B (en) | Output-isolated PWM-controllable constant current source circuit | |
UA120580U (en) | CURRENT SWITCH | |
UA127535U (en) | CURRENT SWITCH | |
UA135998U (en) | AC SOURCE CURRENT SOURCE | |
UA140844U (en) | CURRENT REFLECTOR | |
UA140873U (en) | CURRENT REFLECTOR | |
UA142254U (en) | CURRENT REFLECTOR | |
UA135553U (en) | ZERO SHIFT CURRENT GENERATOR | |
UA133085U (en) | Buffer cascade | |
UA126666U (en) | ZERO SHELTER GENERATOR | |
Djukić et al. | A novel current-mode precision full-wave rectifier for small-amplitude signal | |
UA124781C2 (en) | CURRENT REFLECTOR | |
RU2522042C1 (en) | High-speed capacitive load driver | |
UA128149U (en) | TWO-POLE SOURCE OF CURRENT | |
UA136276U (en) | AC SOURCE CURRENT SOURCE | |
UA23999U (en) | Direct current amplifier | |
UA128146U (en) | TWO-POLE SOURCE OF CURRENT | |
CN104950973B (en) | A kind of reference voltage generating circuit and reference voltage source | |
UA127212U (en) | TWO-POLE SOURCE OF CURRENT | |
UA133088U (en) | Buffer cascade |