TWM650044U - 顯示裝置的驅動器電路 - Google Patents
顯示裝置的驅動器電路 Download PDFInfo
- Publication number
- TWM650044U TWM650044U TW112208131U TW112208131U TWM650044U TW M650044 U TWM650044 U TW M650044U TW 112208131 U TW112208131 U TW 112208131U TW 112208131 U TW112208131 U TW 112208131U TW M650044 U TWM650044 U TW M650044U
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- transistor
- circuit
- modulation
- upper side
- Prior art date
Links
- 230000001629 suppression Effects 0.000 claims abstract description 133
- 239000013078 crystal Substances 0.000 claims description 2
- 101000785063 Homo sapiens Serine-protein kinase ATM Proteins 0.000 description 20
- 102100039580 Transcription factor ETV6 Human genes 0.000 description 20
- 101000837398 Homo sapiens T-cell leukemia/lymphoma protein 1B Proteins 0.000 description 18
- 102100028678 T-cell leukemia/lymphoma protein 1B Human genes 0.000 description 18
- 238000010586 diagram Methods 0.000 description 17
- 102100034403 Putative segment polarity protein dishevelled homolog DVL1P1 Human genes 0.000 description 14
- 101100242307 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SWH1 gene Proteins 0.000 description 8
- 101150052142 CML1 gene Proteins 0.000 description 3
- 101001030243 Homo sapiens Myosin-7 Proteins 0.000 description 3
- 101100186490 Homo sapiens NAT8 gene Proteins 0.000 description 3
- 102100038934 Myosin-7 Human genes 0.000 description 3
- 102100032394 N-acetyltransferase 8 Human genes 0.000 description 3
- 101100496428 Rattus norvegicus Cml6 gene Proteins 0.000 description 3
- 201000010552 hypertrophic cardiomyopathy 1 Diseases 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 101001030591 Homo sapiens Mitochondrial ubiquitin ligase activator of NFKB 1 Proteins 0.000 description 2
- 101000867413 Homo sapiens Segment polarity protein dishevelled homolog DVL-1 Proteins 0.000 description 2
- 101000867466 Homo sapiens Segment polarity protein dishevelled homolog DVL-2 Proteins 0.000 description 2
- 101000597183 Homo sapiens Telomere length regulation protein TEL2 homolog Proteins 0.000 description 2
- 101001057127 Homo sapiens Transcription factor ETV7 Proteins 0.000 description 2
- 102100038531 Mitochondrial ubiquitin ligase activator of NFKB 1 Human genes 0.000 description 2
- 102100032753 Segment polarity protein dishevelled homolog DVL-2 Human genes 0.000 description 2
- 102100027263 Transcription factor ETV7 Human genes 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 101100171404 Homo sapiens DVL1P1 gene Proteins 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本創作公開一種顯示裝置的驅動器電路。所述驅動器電路包含上側電晶體、上側壓降抑制電路、下側壓降抑制電路、下側電晶體以及控制電路。當驅動器電路使用上側輸入電壓輸出電力時,控制電路開啟上側壓降抑制電路,以降低上側電晶體的第一端與第二端之間的壓降。當所述驅動器電路使用下側輸入電壓輸出電力時,控制電路開啟下側壓降抑制電路,以降低下側電晶體的壓降。
Description
本新型涉及一種顯示裝置,特別是涉及一種顯示裝置的驅動器電路。
隨著科技的進步,顯示裝置的製程技術持續地開發,使得顯示裝置廣泛的使用於人們生活中。在各種顯示裝置,電子紙顯示裝置具低耗電的特性。隨著電子紙彩色化的需求,往往需要更高的驅動電壓才能發揮電子紙材的光學特性,需要採用耐壓較高的電晶體,但也造成了電路成本增加,或是面臨沒有適合的高壓製程能滿足需求的問題。
本創作所要解決的技術問題在於,針對現有技術的不足提供一種顯示裝置的驅動器電路。所述顯示裝置的驅動器電路包含上側電晶體、上側壓降抑制電路、下側壓降抑制電路、下側電晶體以及控制電路。所述上側電晶體的第一端耦接一上側輸入電壓。所述上側壓降抑制電路的第一端連接所述上側電晶體的第二端。所述上側壓降抑制電路的第二端連接至所述的顯示裝置的驅動器電路的輸出端。所述下側壓降抑制電路的第二端連接至所述的顯示裝置的驅動器電路的輸出端以及所述上側壓降抑制電路的第二端。所述下側電晶體的第一端耦接一下側輸入電壓。所述下側電晶體的第二端連接
所述下側壓降抑制電路的第一端。控制電路連接所述上側電晶體的控制端、所述上側壓降抑制電路的控制端、所述下側壓降抑制電路的控制端以及所述下側電晶體的控制端。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述上側輸入電壓所產生的電力時,所述控制電路開啟所述上側電晶體以及所述上側壓降抑制電路,使所述上側壓降抑制電路與所述上側電晶體分壓承受所述上側輸入電壓與所述的顯示裝置的驅動器電路的輸出端之間的壓降。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路開啟所述下側電晶體以及所述下側壓降抑制電路,使所述下側壓降抑制電路與所述下側電晶體分壓承受所述下側輸入電壓與所述的顯示裝置的驅動器電路的輸出端之間的壓降。
在實施例中,所述上側壓降抑制電路包含至少一電晶體,作為至少一上側抑制電晶體。
在實施例中,所述控制電路供應一上側控制訊號至所述上側電晶體的控制端,並將供應至所述上側電晶體的控制端的所述上側控制訊號的電壓在所述上側輸入電壓至一上側調變電壓之間改變。
在實施例中,所述控制電路供應所述上側調變電壓至所述至少一上側抑制電晶體的控制端。
在實施例中,所述的顯示裝置的驅動器電路更包含上側電壓調變電路。所述上側電壓調變電路的第一端連接一上側電壓源。所述上側電壓調變電路的第二端連接至所述上側電晶體的第二端與所述至少一上側抑制電晶體的第一端之間的一上側節點。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路控制所述上側電壓調變電路利用所述上側電壓源所供應的電壓以調降所述上側節點的電壓。
在實施例中,所述上側電壓調變電路從所述上側電壓源接收的
電壓的值等於所述上側調變電壓。
在實施例中,所述上側電壓調變電路包含一電晶體作為一上側調變電晶體。所述上側調變電晶體的控制端連接所述控制電路。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述上側輸入電壓所產生的電力時,所述控制電路關閉所述上側調變電晶體。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路控制所述上側調變電晶體利用所述上側電壓源所供應的電壓以調降所述上側節點的電壓。
在實施例中,所述上側電壓源為可變電壓源。
在實施例中,所述控制電路供應所述上側控制訊號至所述上側調變電晶體的控制端。所述上側調變電晶體的第一端從所述上側電壓源接收所述上側調變電壓。
在實施例中,所述上側電壓調變電路包含多個電晶體分別作為多個上側調變電晶體,所述多個上側調變電晶體的第一端分別連接用於供應不同調變電壓的多個所述上側電壓源。各所述上側調變電晶體的第二端連接至所述上側節點。各所述上側調變電晶體的控制端連接所述控制電路。
在實施例中,所述下側壓降抑制電路包含至少一電晶體,作為至少一下側抑制電晶體。
在實施例中,所述控制電路供應一下側控制訊號至所述下側電晶體的控制端,並將供應至所述下側電晶體的控制端的所述下側控制訊號的電壓在一下側調變電壓至所述下側輸入電壓之間改變。
在實施例中,所述控制電路供應所述下側調變電壓至所述至少一下側抑制電晶體的控制端。
在實施例中,所述的顯示裝置的驅動器電路更包含下側電壓調
變電路。所述下側電壓調變電路的第一端連接一下側電壓源。所述下側電壓調變電路的第二端連接至所述下側電晶體的第二端與所述至少一下側抑制電晶體的第一端之間的一下側節點。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述上側輸入電壓所產生的電力時,所述控制電路控制所述下側電壓調變電路利用所述下側電壓源所供應的電壓以調升所述下側節點的電壓。
在實施例中,所述上側電壓調變電路從所述下側電壓源接收的電壓的值等於所述下側調變電壓。
在實施例中,所述下側電壓調變電路包含一電晶體作為一下側調變電晶體。所述下側調變電晶體的控制端連接所述控制電路。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路關閉所述下側調變電晶體。當所述的顯示裝置的驅動器電路的輸出端輸出使用所述上側輸入電壓所產生的電力時,所述控制電路控制所述下側調變電晶體利用所述下側電壓源所供應的電壓以調升所述下側節點的電壓。
在實施例中,所述下側電壓源為可變電壓源。
在實施例中,所述控制電路供應所述下側控制訊號至所述下側調變電晶體的控制端。所述下側調變電晶體的第二端從所述下側電壓源接收所述下側調變電壓。
在實施例中,所述下側電壓調變電路包含多個電晶體分別作為多個下側調變電晶體。各所述下側調變電晶體的第一端連接至所述下側節點。所述多個下側調變電晶體的第二端分別連接供應不同調變電壓值的多個所述下側電壓源。各所述下側調變電晶體的控制端連接所述控制電路。
為使能更進一步瞭解本創作的特徵及技術內容,請參閱以下有關本創作的詳細說明與圖式,然而所提供的圖式僅用於提供參考與說明,並
非用來對本創作加以限制。
CTR:控制電路
CRH:上側控制訊號
VGH:上側輸入電壓
VSS、VMH1~VMHn:上側調變電壓
CRL:下側控制訊號
VDD、VML1~VMLn:下側調變電壓
VGL:下側輸入電壓
TH:上側電晶體
DVH、DVH1、DVH2:上側壓降抑制電路
DVL、DVL1、DVL2:下側壓降抑制電路
TL:下側電晶體
PNout:驅動器電路的輸出端
Vout:輸出電壓
TEH1~TEHn:上側抑制電晶體
TEL1~TELn:下側抑制電晶體
MUH、MUH1、MUH2:上側電壓調變電路
MUL、MUL1、MUL2:下側電壓調變電路
TMH1~TMHn:上側調變電晶體
CMH1~CMHn:上側調變訊號
TML1~TMLn:下側調變電晶體
CML1~CMLn:下側調變訊號
PSH:上側電壓源
PSL:下側電壓源
SWH1~SWHn:上側切換元件
SWL1~SWLn:下側切換元件
圖1為本創作第一實施例的顯示裝置的驅動器電路使用上側輸入電壓輸出電力的示意圖。
圖2為本創作第一實施例的顯示裝置的驅動器電路使用上側輸入電壓輸出電力時的訊號的示意圖。
圖3為本創作第一實施例的顯示裝置的驅動器電路使用下側輸入電壓輸出電力的示意圖。
圖4為本創作第一實施例的顯示裝置的驅動器電路使用下側輸入電壓輸出電力時的訊號的示意圖。
圖5為本創作第二實施例的顯示裝置的驅動器電路的電路圖。
圖6為本創作第三實施例的顯示裝置的驅動器電路的電路圖。
圖7為本創作第四實施例的顯示裝置的驅動器電路的電路圖。
圖8為本創作第五實施例的顯示裝置的驅動器電路的電路圖。
圖9為本創作第六實施例的顯示裝置的驅動器電路的電路圖。
圖10為本創作第七實施例的顯示裝置的驅動器電路的電路圖。
以下是通過特定的具體實施例來說明本創作的實施方式,本領域技術人員可由本說明書所公開的內容瞭解本創作的優點與效果。本創作可通過其他不同的具體實施例加以施行或應用,本說明書中的各項細節也可基於不同觀點與應用,在不背離本創作的構思下進行各種修改與變更。另外,本創作的附圖僅為簡單示意說明,並非依實際尺寸的描繪,事先聲明。以下
的實施方式將進一步詳細說明本創作的相關技術內容,但所公開的內容並非用以限制本創作的保護範圍。另外,本文中所使用的術語“或”,應視實際情況可能包含相關聯的列出項目中的任一個或者多個的組合。
請參閱圖1至圖4,其中圖1為本創作第一實施例的顯示裝置的驅動器電路的電路圖。
本創作的驅動器電路適用於顯示裝置,例如但不限於電子紙。
如圖1所示,本創作第一實施例的顯示裝置的驅動器電路可包含上側電晶體TH、上側壓降抑制電路DVH、下側壓降抑制電路DVL、下側電晶體TL以及控制電路CTR。
上側電晶體TH的第一端耦接一上側輸入電壓VGH。上側壓降抑制電路DVH的第一端連接上側電晶體TH的第二端。上側壓降抑制電路DVH的第二端連接至本創作的顯示裝置的驅動器電路的輸出端PNout。
下側壓降抑制電路DVL的第一端連接至本創作的顯示裝置的驅動器電路的輸出端PNout以及上側壓降抑制電路DVH的第二端。下側電晶體TL的第一端耦接一下側輸入電壓VGL。下側電晶體TL的第二端連接下側壓降抑制電路DVL的第一端。
控制電路CTR連接上側電晶體TH的控制端以及下側電晶體TL的控制端。控制電路CTR也可連接上側壓降抑制電路DVH的控制端以及下側壓降抑制電路DVL的控制端。
在本創作所有實施例中,上側電晶體TH為p型金屬氧化物半導體場效電晶體(PMOS),而下側電晶體TL為n型金屬氧化物半導體場效電晶體(NMOS),但在此僅舉例說明,本創作不以此為限。
當本創作的顯示裝置的驅動器電路的輸出端PNout如圖1所示輸出使用一上側輸入電壓VGH所產生的電力(例如圖2所示輸出電壓Vout達到
35V)時,控制電路CTR輸出(例如圖2所示為低準位的)一上側控制訊號CRH至上側電晶體TH的控制端以開啟上側電晶體TH,以及輸出(例如圖2所示為低準位的)一下側控制訊號CRL至下側電晶體TL的控制端以關閉下側電晶體TL。同時,控制電路CTR可供應一上側壓降抑制訊號至上側壓降抑制電路DVH,以開啟並控制一上側壓降抑制電路DVH運作。此時,下側壓降抑制電路DVL可關閉。
舉例而言,如圖1所示,控制電路CTR可將供應至上側電晶體TH的控制端的一上側控制訊號CRH的電壓在一上側輸入電壓VGH(例如圖2所示為35V)至一上側調變電壓VSS(例如圖2所示為0V)之間改變。
當上側電晶體TH以及上側壓降抑制電路DVH開啟時,如圖1所示,電流依序流經上側電晶體TH以及上側壓降抑制電路DVH至本創作的顯示裝置的驅動器電路的輸出端PNout。
上側壓降抑制電路DVH與上側電晶體TH同時開啟時分壓承受本創作的顯示裝置的驅動器電路的輸出端PNout的電壓(例如-35V)與上側輸入電壓VGH(例如35V)之間的壓降。如此,上側電晶體TH的第一端與第二端之間的壓降降低,不高於上側電晶體TH的耐壓。
因此,本創作的顯示裝置的驅動器電路內不需採用耐壓高的電路元件,而是可僅花費較少成本設置耐壓較低的上側電晶體TH即可,在上側電晶體TH不會發生過壓而燒毀的條件下,仍能夠供應足夠的電力。
當本創作的顯示裝置的驅動器電路的輸出端PNout如圖3所示輸出使用一下側輸入電壓VGL所產生的電力輸出(例如圖4所示輸出電壓Vout達到-35V)時,控制電路CTR輸出(例如圖4所示為高準位的)一上側控制訊號CRH至上側電晶體TH的控制端以關閉上側電晶體TH,以及輸出(例如圖4所示為高準位的)的一下側控制訊號CRL至下側電晶體TL的控制端以開啟下側電晶體
TL。同時,控制電路CTR可供應一上側壓降抑制訊號至下側壓降抑制電路DVL,以控制一下側壓降抑制電路DVL運作。此時,上側壓降抑制電路DVH可關閉。
舉例而言,如圖3所示,控制電路CTR可將供應至下側電晶體TL的控制端的一下側控制訊號CRL的電壓在一下側調變電壓VDD(例如但圖4所示為3V)至下側輸入電壓VGL(例如圖4所示為-35V)之間改變。
當下側電晶體TL以及下側壓降抑制電路DVL開啟時,如圖3所示,電流依序流經下側電晶體TL以及下側壓降抑制電路DVL至本創作的顯示裝置的驅動器電路的輸出端PNout。
下側壓降抑制電路DVL與下側電晶體TL同時開啟時分壓承受本創作的顯示裝置的驅動器電路的輸出端PNout的電壓(例如35V)與下側輸入電壓VGL(例如-35V)之間的壓降。如此,下側電晶體TL的第一端與第二端之間的壓降降低,不高於下側電晶體TL的耐壓。
因此,本創作的顯示裝置的驅動器電路內不需採用耐壓高的電路元件,而是可僅花費較少成本設置耐壓較低的下側電晶體TL即可,在下側電晶體TL不會發生過壓而燒毀的條件下,仍能夠供應足夠的電力。
請參閱圖5,其為本創作第二實施例的顯示裝置的驅動器電路的電路圖。本創作的第二實施例與第一實施例相同之處,不在下文中贅述。
在第二實施例中,本創作的顯示裝置的驅動器電路的上側壓降抑制電路DVH1包含一電晶體,作為本文所述的一上側抑制電晶體TEH1。
上側抑制電晶體TEH1的第一端連接上側電晶體TH的第二端。上側抑制電晶體TEH1的第二端連接至本創作的顯示裝置的驅動器電路的輸出端PNout。上側抑制電晶體TEH1的控制端可耦接一上側調變電壓VSS,或連接控制電路CTR以從控制電路CTR接收一上側調變電壓VSS。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一上側輸入電壓VGH所產生的電力時,控制電路CTR輸出一上側控制訊號CRH至上側電晶體TH的控制端以開啟上側電晶體TH。同時,控制電路CTR輸出(例如圖5所示具有一上側調變電壓VSS的)一上側壓降抑制訊號至一上側抑制電晶體TEH1的控制端,以開啟一上側抑制電晶體TEH1。
在第二實施例中,本創作的顯示裝置的驅動器電路的下側壓降抑制電路DVL1包含一電晶體,作為本文所述的一下側抑制電晶體TEL1。
下側抑制電晶體TEL1的第一端連接至本創作的顯示裝置的驅動器電路的輸出端PNout以及上側抑制電晶體TEH1的第二端。下側抑制電晶體TEL1的第二端連接下側電晶體TL的第一端。下側抑制電晶體TEL1的控制端可耦接一下側調變電壓VDD,或連接控制電路CTR以從控制電路CTR接收一下側調變電壓VDD。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一下側輸入電壓VGL所產生的電力時,控制電路CTR輸出一下側控制訊號CRL至上側電晶體TH的控制端以開啟下側電晶體TL。同時,控制電路CTR輸出(例如圖5所示具有一下側調變電壓VDD的)一下側壓降抑制訊號至下側抑制電晶體TEL1的控制端,以開啟一下側抑制電晶體TEL1。
請參閱圖6,其為本創作第三實施例的顯示裝置的驅動器電路的電路圖。本創作的第三實施例與第一實施例相同之處,不在下文中贅述。
在第三實施例中,本創作的顯示裝置的驅動器電路的上側壓降抑制電路DVH2包含n個電晶體,作為本文所述的n個上側抑制電晶體TEH1~TEHn,其中n為大於1的整數且可取決於上側電晶體TH的耐壓等需求。
上側電晶體TH的第一端耦接一上側輸入電壓VGH。上側電晶體TH的第二端連接上側抑制電晶體TEH1的第一端。上側抑制電晶體TEH1的第
二端連接上側抑制電晶體TEH2的第一端,上側抑制電晶體TEH2的第二端連接上側抑制電晶體TEH3的第一端,以此類推。上側抑制電晶體TEHn的第二端連接至本創作的顯示裝置的驅動器電路的輸出端PNout。上側抑制電晶體TEH1~TEHn中每一者的控制端可連接控制電路CTR以被控制電路CTR控制。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一上側輸入電壓VGH所產生的電力時,控制電路CTR輸出一上側控制訊號CRH至上側電晶體TH的控制端以開啟上側電晶體TH。同時,控制電路CTR輸出一上側壓降抑制訊號至各上側抑制電晶體TEH1~TEHn,以開啟多個上側抑制電晶體TEH1~TEHn,如此可降低上側電晶體TH的第一端和第二端之間的壓降。
在第三實施例中,本創作的顯示裝置的驅動器電路的下側壓降抑制電路DVL2包含n個電晶體,作為本文所述的n個下側抑制電晶體TEL1~TELn,其中n為大於1的整數且可取決於下側電晶體TL的耐壓等需求。
下側電晶體TL的第一端耦接一下側輸入電壓VGL。下側電晶體TL的第二端連接下側抑制電晶體TEL1的第一端。下側抑制電晶體TEL1的第二端連接下側抑制電晶體TEL2的第一端,下側抑制電晶體TEL2的第二端連接下側抑制電晶體TEL3的第一端,以此類推。下側抑制電晶體TELn的第二端連接至本創作的顯示裝置的驅動器電路的輸出端PNout以及上側抑制電晶體TEHn的第二端。下側抑制電晶體TEL1~TELn中每一者的控制端可連接控制電路CTR以被控制電路CTR控制。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一上側輸入電壓VGH所產生的電力時,控制電路CTR輸出一下側控制訊號CRL至下側電晶體TL的控制端以開啟下側電晶體TL。同時,控制電路CTR輸出一下側壓降抑制訊號至各下側抑制電晶體TEL1~TELn,以開啟多個下側抑制電晶體TEL1~TELn,如此可降低下側電晶體TL的第一端和第二端之間的壓降。
請參閱圖7,其為本創作第四實施例的顯示裝置的驅動器電路的電路圖。本創作的第四實施例與第一實施例相同之處,不在下文中贅述。
本創作第四實施例的顯示裝置的驅動器電路更可包含上側電壓調變電路MUH。
上側電壓調變電路MUH的第一端可連接一上側電壓源。上側電壓調變電路MUH從上側電壓源接收的電壓的值可等於上述上側調變電壓VSS。亦即,上側電壓調變電路MUH的第一端可耦接上側調變電壓VSS。
上側電壓調變電路MUH的第二端連接至上側電晶體TH的第二端與上側抑制電晶體TEH1的第一端之間的一上側節點。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一下側輸入電壓VGL所產生的電力時,控制電路CTR控制上側電壓調變電路MUH利用上側電壓源所供應的電壓(例如一上側調變電壓VSS),以調降上側電壓調變電路MUH的第二端連接至上側電晶體TH的第二端與上側抑制電晶體TEH1的第一端之間的一上側節點的電壓。其結果為,降低下側電晶體TL的第一端與第二端之間的壓降。因此,本創作的顯示裝置的驅動器電路內僅需採用耐壓較低的上側電晶體TH即可,以節省電路成本。
本創作第四實施例的顯示裝置的驅動器電路更可包含下側電壓調變電路MUL。
下側電壓調變電路MUL的第一端連接一下側電壓源。下側電壓調變電路MUL的第二端連接至下側電晶體TL的第二端與下側抑制電晶體TEL1的第一端之間的一下側節點。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一上側輸入電壓VGH所產生的電力時,控制電路CTR控制下側電壓調變電路MUL利用下側電壓源所供應的電壓(例如下側調變電壓VDD),以調升下側電
壓調變電路MUL的第二端連接至下側電晶體TL的第二端與下側抑制電晶體TEL1的第一端之間的一下側節點的電壓。其結果為,降低上側電晶體TH的第一端與第二端之間的壓降。因此,本創作的顯示裝置的驅動器電路內僅需採用耐壓較低的上側電晶體TH即可,以節省電路成本。
請參閱圖8,其為本創作第五實施例的顯示裝置的驅動器電路的電路圖。本創作的第五實施例與第四實施例相同之處,不在下文中贅述。
在第五實施例中,本創作的顯示裝置的驅動器電路的上側電壓調變電路MUH1包含一電晶體,作為本文所述的一上側調變電晶體TMH1。
上側調變電晶體TMH1的第一端連接一上側電壓源以從此上側電壓源接收一調變電壓(例如一上側調變電壓VSS),或是上側調變電晶體TMH1的第一端耦接一調變電壓(例如一上側調變電壓VSS)。
上側調變電晶體TMH1的第二端連接至上側電晶體TH的第二端與上側抑制電晶體TEH1的第一端之間的一上側節點。上側調變電晶體TMH1的控制端連接控制電路CTR。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一下側輸入電壓VGL所產生的電力時,控制電路CTR輸出一上側調變訊號CMH1至上側調變電晶體TMH1的控制端,以開啟上側調變電晶體TMH1。
當上側調變電晶體TMH1開啟時,上側電晶體TH的第二端與上側抑制電晶體TEH1的第一端之間的一上側節點的電壓直接調降至等於或接近一調變電壓(例如一上側調變電壓VSS)。此時,下側電晶體TL以及下側抑制電晶體TEL1各自的第一端與第二端的壓降不超過其本身的耐壓,因而不會因過壓而燒毀。
在第五實施例中,本創作的顯示裝置的驅動器電路的下側電壓調變電路MUL1包含一電晶體,作為本文所述的一下側調變電晶體TML1。
下側調變電晶體TML1的第一端連接一下側電壓源以從此下側電壓源接收一調變電壓(例如一下側調變電壓VDD),或是下側調變電晶體TML1的第一端耦接一調變電壓(例如一下側調變電壓VDD)。
下側調變電晶體TML1的第二端連接至下側電晶體TL的第二端與下側抑制電晶體TEL1的第一端之間的一下側節點。下側調變電晶體TML1的控制端連接控制電路CTR。
當本創作的顯示裝置的驅動器電路的輸出端PNout輸出使用一上側輸入電壓VGH所產生的電力時,控制電路CTR輸出一下側調變訊號CML1至下側調變電晶體TML1的控制端,以開啟下側調變電晶體TML1。
當下側調變電晶體TML1開啟時,下側電晶體TL的第二端與下側抑制電晶體TEL1的第一端之間的一下側節點的電壓直接調升至等於或接近一調變電壓(例如一下側調變電壓VDD)。此時,上側電晶體TH以及上側抑制電晶體TEH1各自的第一端與第二端的壓降不超過其本身的耐壓,因而不會因過壓而燒毀。
請參閱圖9,其為本創作第六實施例的顯示裝置的驅動器電路的電路圖。本創作的第六實施例與第五實施例相同之處,不在下文中贅述。
如圖8所示,在第五實施例中,上側調變電晶體TMH1的第一端耦接具有一固定電壓值的一上側調變電壓VSS,或是連接一固定電壓源以從此固定電壓源接收具有一固定電壓值的一上側調變電壓VSS。
如圖9所示,在第六實施例中,上側調變電晶體TMH1的第一端則是連接為一可變電壓源的一上側電壓源PSH。上側電壓源PSH可依據一下側輸入電壓VGL的值以及下側電晶體TL的耐壓等其他實際需求,來決定供應至上側調變電晶體TMH1的第一端的一上側調變電壓的值。若有需要,控制電路CTR可連接上側電壓源PSH,以控制上側電壓源PSH供應一上側調變電壓。
如圖8所示,在第五實施例中,下側調變電晶體TML1的第一端耦接具有一固定電壓值的一下側調變電壓VDD,或是連接一固定電壓源以從此固定電壓源接收具有一固定電壓值的一下側調變電壓VDD。
如圖9所示,在第六實施例中,下側調變電晶體TML1的第一端則是連接為一可變電壓源的一下側電壓源PSL。下側電壓源PSL可依據一下側輸入電壓VGL的值以及上側電晶體TH的耐壓等其他實際需求,來決定供應至下側調變電晶體TML1的第一端的一下側調變電壓的值。若有需要,控制電路CTR可連接下側電壓源PSL以控制下側電壓源PSL供應一下側調變電壓。
請參閱圖10,其為本創作第七實施例的顯示裝置的驅動器電路的電路圖。本創作的第七實施例與第五實施例相同之處,不在下文中贅述。
在本創作第七實施例中,本創作的顯示裝置的驅動器電路的上側電壓調變電路MUH2包含多個上側調變電晶體TMH1~TMHn,下側電壓調變電路MUL2包含多個下側調變電晶體TML1~TMLn。
若有需要,本創作的顯示裝置的驅動器電路可更包含多個上側切換元件SWH1~SWHn以及多個下側切換元件SWL1~SWLn。
多個上側調變電晶體TMH1~TMHn的第一端可分別連接用於供應不同上側調變電壓VMH1~VMHn的多個上側電壓源。多個上側調變電晶體TMH1~TMHn的第二端可分別連接多個上側切換元件SWH1~SWHn的第一端。各上側切換元件SWH1~SWHn的第二端可連接至上側電晶體TH的第二端與上側抑制電晶體TEH1的第一端之間的一上側節點。
多個下側調變電晶體TML1~TMLn的第一端可分別連接用於供應不同下側調變電壓VML1~VMLn的多個所述下側電壓源。多個下側調變電晶體TML1~TMLn的第二端可分別連接多個下側切換元件SWL1~SWLn的第一端。各下側切換元件SWL1~SWLn的第二端可連接至下側電晶體TL的第二
端與下側抑制電晶體TEL1的第一端之間的一下側節點。
控制電路CTR可連接多個上側調變電晶體TMH1~TMHn以及多個下側調變電晶體TML1~TMLn的控制端。控制電路CTR可輸出多個上側調變訊號CMH1~CMHn分別至上側調變電晶體TMH1~TMHn的控制端,以控制多個上側調變電晶體TMH1~TMHn的運作。控制電路CTR可輸出多個下側調變訊號CML1~CMLn分別至下側調變電晶體TML1~TMLn的控制端,以控制下側調變電晶體TML1~TMLn的運作。
控制電路CTR可連接多個上側切換元件SWH1~SWHn以及多個下側切換元件SWL1~SWLn中的每一者的控制端,以控制多個上側切換元件SWH1~SWHn以及多個下側切換元件SWL1~SWLn運作。
控制電路CTR可依據下側電晶體TL的耐壓等其他實際需求,來決定開啟多個上側切換元件SWH1~SWHn中的哪一者,進而決定將下側電晶體TL的第二端與下側抑制電晶體TEL1的第一端之間的一下側節點直接調降至等於或接近多個上側調變電壓VMH1~VMHn中的哪一者。
控制電路CTR可依據上側電晶體TH的耐壓等其他實際需求,來決定開啟多個下側切換元件SWL1~SWLn中的哪一者,進而決定將上側電晶體TH的第二端與上側抑制電晶體TEH1的第一端之間的一上側節點的電壓調升的幅度至等於或接近多個下側調變電壓VML1~VMLn中的哪一者。
實務上,多個上側切換元件SWH1~SWHn可替換為一多工器或其他選擇電路等具有相同功能的電路元件,多個下側切換元件SWL1~SWLn也可替換為一多工器或其他選擇電路等具有相同功能的電路元件,以上僅舉例說明,本創作不以此為限。
綜下所述,本創作提供一種顯示裝置的驅動器電路,其內設置壓降抑制電路(以及電壓調變電路)用以降低電晶體的第一端和第二端之間的
壓降。如此,本創作的顯示裝置的驅動器電路內,不需耗費高成本使用高耐壓製程製作高耐壓電晶體,而是使用低成本低耐壓製程製作低耐壓電晶體即可,在有效節省電路成本同時,防止電晶體因過壓損毀而影響顯示裝置(例如但不限於電子紙)的驅動器電路的運作。
以下所公開的內容僅為本創作的優選可行實施例,並非因此侷限本創作的申請專利範圍,所以凡是運用本創作說明書及圖式內容所做的等效技術變化,均包含於本創作的申請專利範圍內。
CTR:控制電路
CRH:上側控制訊號
VGH:上側輸入電壓
VSS:上側調變電壓
CRL:下側控制訊號
VDD:下側調變電壓
VGL:下側輸入電壓
TH:上側電晶體
DVH:上側壓降抑制電路
DVL:下側壓降抑制電路
TL:下側電晶體
PNout:驅動器電路的輸出端
Vout:輸出電壓
Claims (19)
- 一種顯示裝置的驅動器電路,包含:一上側電晶體,所述上側電晶體的第一端耦接一上側輸入電壓;一上側壓降抑制電路,所述上側壓降抑制電路的第一端連接所述上側電晶體的第二端,所述上側壓降抑制電路的第二端連接至所述的顯示裝置的驅動器電路的一輸出端;一下側壓降抑制電路,所述下側壓降抑制電路的第二端連接至所述的顯示裝置的驅動器電路的所述輸出端以及所述上側壓降抑制電路的第二端;一下側電晶體,所述下側電晶體的第一端耦接一下側輸入電壓,所述下側電晶體的第二端連接所述下側壓降抑制電路的第一端;以及一控制電路,連接所述上側電晶體的控制端、所述上側壓降抑制電路的控制端、所述下側壓降抑制電路的控制端以及所述下側電晶體的控制端;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使用所述上側輸入電壓所產生的電力時,所述控制電路開啟所述上側電晶體以及所述上側壓降抑制電路,使所述上側壓降抑制電路與所述上側電晶體分壓承受所述上側輸入電壓與所述的顯示裝置的驅動器電路的所述輸出端之間的壓降;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路開啟所述下側電晶體以及所述下側壓降抑制電路,使所述下側壓降抑制電路與所述下側電晶體分壓承受所述下側輸入電壓與所述的顯示裝置的驅動器電路的所述輸出端之間的壓 降。
- 如請求項1所述的顯示裝置的驅動器電路,其中所述上側壓降抑制電路包含至少一電晶體,作為至少一上側抑制電晶體。
- 如請求項2所述的顯示裝置的驅動器電路,其中所述控制電路供應一上側控制訊號至所述上側電晶體的控制端,並將供應至所述上側電晶體的控制端的所述上側控制訊號的電壓在所述上側輸入電壓至一上側調變電壓之間改變。
- 如請求項3所述的顯示裝置的驅動器電路,其中所述控制電路供應所述上側調變電壓至所述至少一上側抑制電晶體的控制端。
- 如請求項4所述的顯示裝置的驅動器電路,更包含:一上側電壓調變電路,所述上側電壓調變電路的第一端連接一上側電壓源,所述上側電壓調變電路的第二端連接至所述上側電晶體的第二端與所述至少一上側抑制電晶體的第一端之間的一上側節點;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路控制所述上側電壓調變電路利用所述上側電壓源所供應的電壓以調降所述上側節點的電壓。
- 如請求項5所述的顯示裝置的驅動器電路,其中所述上側電壓調變電路從所述上側電壓源接收的電壓的值等於所述上側調變電壓。
- 如請求項5所述的顯示裝置的驅動器電路,其中所述上側電壓調變電路包含一電晶體作為一上側調變電晶體,所述上側調變電晶體的控制端連接所述控制電路;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使 用所述上側輸入電壓所產生的電力時,所述控制電路關閉所述上側調變電晶體;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路控制所述上側調變電晶體利用所述上側電壓源所供應的電壓以調降所述上側節點的電壓。
- 如請求項5至7中任一項所述的顯示裝置的驅動器電路,其中所述上側電壓源為可變電壓源。
- 如請求項7所述的顯示裝置的驅動器電路,其中所述控制電路供應所述上側控制訊號至所述上側調變電晶體的控制端,所述上側調變電晶體的第一端從所述上側電壓源接收所述上側調變電壓。
- 如請求項5所述的顯示裝置的驅動器電路,其中所述上側電壓調變電路包含多個電晶體分別作為多個上側調變電晶體,所述多個上側調變電晶體的第一端分別連接用於供應不同調變電壓的多個所述上側電壓源,各所述上側調變電晶體的第二端連接至所述上側節點,各所述上側調變電晶體的控制端連接所述控制電路。
- 如請求項1所述的顯示裝置的驅動器電路,其中所述下側壓降抑制電路包含至少一電晶體,作為至少一下側抑制電晶體。
- 如請求項11所述的顯示裝置的驅動器電路,其中所述控制電路供應一下側控制訊號至所述下側電晶體的控制端,並將供應至所述下側電晶體的控制端的所述下側控制訊號的電壓在一下側調變電壓至所述下側輸入電壓之間改變。
- 如請求項12所述的顯示裝置的驅動器電路,其中所述控制電路供應所述下側調變電壓至所述至少一下側抑制電晶體的控 制端。
- 如請求項13所述的顯示裝置的驅動器電路,更包含:一下側電壓調變電路,所述下側電壓調變電路的第一端連接一下側電壓源,所述下側電壓調變電路的第二端連接至所述下側電晶體的第二端與所述至少一下側抑制電晶體的第一端之間的一下側節點;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使用所述上側輸入電壓所產生的電力時,所述控制電路控制所述下側電壓調變電路利用所述下側電壓源所供應的電壓以調升所述下側節點的電壓。
- 如請求項14所述的顯示裝置的驅動器電路,其中所述上側電壓調變電路從所述下側電壓源接收的電壓的值等於所述下側調變電壓。
- 如請求項14所述的顯示裝置的驅動器電路,其中所述下側電壓調變電路包含一電晶體作為一下側調變電晶體,所述下側調變電晶體的控制端連接所述控制電路;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使用所述下側輸入電壓所產生的電力時,所述控制電路關閉所述下側調變電晶體;其中,當所述的顯示裝置的驅動器電路的所述輸出端輸出使用所述上側輸入電壓所產生的電力時,所述控制電路控制所述下側調變電晶體利用所述下側電壓源所供應的電壓以調升所述下側節點的電壓。
- 如請求項14至16中任一項所述的顯示裝置的驅動器電路,其中所述下側電壓源為可變電壓源。
- 如請求項16所述的顯示裝置的驅動器電路,其中所述控制電路供應所述下側控制訊號至所述下側調變電晶體的控制端, 所述下側調變電晶體的第二端從所述下側電壓源接收所述下側調變電壓。
- 如請求項14所述的顯示裝置的驅動器電路,其中所述下側電壓調變電路包含多個電晶體分別作為多個下側調變電晶體,各所述下側調變電晶體的第一端連接至所述下側節點,所述多個下側調變電晶體的第二端分別連接供應不同調變電壓值的多個所述下側電壓源,各所述下側調變電晶體的控制端連接所述控制電路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW112208131U TWM650044U (zh) | 2023-08-02 | 2023-08-02 | 顯示裝置的驅動器電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW112208131U TWM650044U (zh) | 2023-08-02 | 2023-08-02 | 顯示裝置的驅動器電路 |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM650044U true TWM650044U (zh) | 2024-01-01 |
Family
ID=90455729
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW112208131U TWM650044U (zh) | 2023-08-02 | 2023-08-02 | 顯示裝置的驅動器電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM650044U (zh) |
-
2023
- 2023-08-02 TW TW112208131U patent/TWM650044U/zh unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8143869B2 (en) | Voltage reference circuit with fast enable and disable capabilities | |
US9632519B2 (en) | Class AB inverting driver for PNP bipolar transistor LDO regulator | |
US8111054B2 (en) | Voltage conversion device capable of enhancing conversion efficiency | |
CN104753349A (zh) | 电源装置和包括该电源装置的显示设备 | |
US10140931B2 (en) | Shadow mask assemblies and reusing methods of shadow mask assemblies thereof | |
CN103037597B (zh) | 多路led恒流控制电路及led光源控制系统 | |
TWI716160B (zh) | 畫素電路 | |
CN103383580B (zh) | 自适应低压差线性稳压器 | |
KR20100076760A (ko) | 반도체 장치의 출력 드라이버 | |
US9380673B2 (en) | LED backlight source and liquid crystal display device | |
TW201136444A (en) | Current mirror circuit | |
US11996057B2 (en) | Backlight module and display device | |
TWM650044U (zh) | 顯示裝置的驅動器電路 | |
TW201318472A (zh) | 用於發光元件之驅動電路 | |
US9119235B2 (en) | LED backlight source and liquid crystal display device | |
US11703899B2 (en) | Voltage regulator | |
US20080106920A1 (en) | Inverter circuit with transformer having balanceable input currents | |
US11632838B2 (en) | Circuit for reducing a noise signal | |
TWI534583B (zh) | 低壓差穩壓器 | |
CN115985237B (zh) | 驱动电路、芯片、显示设备以及电子设备 | |
US7482711B2 (en) | Auxiliary power switching arrangement for PCI Express, PC's and similar applications | |
CN117059020B (zh) | 一种低转折电压的led显示屏驱动电路及led显示屏 | |
TWI674493B (zh) | 低壓降分流穩壓器 | |
CN107733423A (zh) | 缓冲器电路及应用其的电压产生器 | |
CN111083831B (zh) | 发光二极管驱动电路 |