TWM486854U - 串列存在檢測資料燒錄系統 - Google Patents
串列存在檢測資料燒錄系統 Download PDFInfo
- Publication number
- TWM486854U TWM486854U TW103207909U TW103207909U TWM486854U TW M486854 U TWM486854 U TW M486854U TW 103207909 U TW103207909 U TW 103207909U TW 103207909 U TW103207909 U TW 103207909U TW M486854 U TWM486854 U TW M486854U
- Authority
- TW
- Taiwan
- Prior art keywords
- memory
- slot
- detection data
- burned
- coupled
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Description
本創作係關於一種燒錄系統,尤其關於一種串列存在檢測資料燒錄系統。
一般而言,在記憶體模組中(例如是同步隨機存取記憶體或是電子抹除式可複寫唯讀記憶體)儲存有一組記憶體內的配置資訊,例如是電壓、行位址/列地址數量、位寬、各種主要操作時序(如CL等)等。此組配置資訊稱為串列存在檢測(Serial Presence Detect,簡稱SPD)資料。
當電腦開機時,基本輸入輸出系統(BIOS)必須偵測記憶體資訊。由於記憶體預設有串列存在檢測(SPD)資料,因此電腦不須要再進行偵測的動作,而是直接讀取記憶體中的串列存在檢測(SPD)資料,進而獲得記憶體內的配置資訊。
因此,在製造記憶體時,製造業者會事先將一串列存在檢測(SPD)資料燒錄至記憶體中,以便未來電腦執行開機程序時進行讀取。
又,一般市售的雙倍資料輸出同步隨機存取記憶體(DDR-SDRAM)專用的串列存在檢測(SPD)資料燒錄系統需要增設一個串列存在檢測(SPD)資料讀/寫插槽以及一個電子抹除式可複寫唯讀記憶體(EEPROM)。SPD資料燒錄系統的一控制器分別耦接SPD資料讀/寫插槽及電
子抹除式可複寫唯讀記憶體。當SPD資料讀/寫插槽與一儲存有待燒錄資料源的記憶體(例如EEPROM)相互插接後,控制器將該待燒錄資料源先儲存至燒錄系統內增設的電子抹除式可複寫唯讀記憶體中。而後,控制器才能將該待燒錄資料源燒錄至一待燒錄記憶體中。此種,習知SPD資料燒錄系統的硬體配置方式,由於須要額外增設SPD資料讀/寫插槽以及記憶體構件,因此,增加了燒錄系統硬體結構上及電子元件設計的複雜度,此外,還增加了燒錄系統的體積及製造成本。
因此,為了因應日前微小化、簡約化、降低製造成本的趨勢,如何設計出可減少電子元件及硬體結構複雜度的串列存在檢測(SPD)資料燒錄系統,即是本創作所欲解決的問題。
有鑑於上述問題,本創作提供一種串列存在檢測資料燒錄系統,不需要增設如上述習知SPD資料燒錄系統的SPD資料讀/寫插槽以及電子抹除式可複寫唯讀記憶體,即可應用於進行燒錄一SPD資料,減少了SPD資料燒錄系統的電子元件及降低了電子元件的設計複雜度,達到微小化、降低成本的效果。
為達上述目的,本創作的串列存在檢測資料燒錄系統具有一串列存在檢測資料燒錄裝置以及一記憶體承載構件。記憶體承載構件實質上由一電路板、一燒錄裝置插槽及複數個待燒錄記憶體插槽所構成。燒錄裝置插槽、複數個待燒錄記憶體插槽分別設於電路板上。串列存在檢測資料燒錄裝置電性插接於燒錄裝置插槽。複數個待燒錄記憶體插槽與燒錄裝置插槽相耦接,進而耦接串列存在檢測資料燒錄裝置。此外,複數個待燒
錄記憶體插槽用以供一相對應的待燒錄記憶體插接。
在一具體實施例中,複數個待燒錄記憶體插槽具有一第一待燒錄記憶體插槽及一第二待燒錄記憶體插槽。第一待燒錄記憶體插槽用以耦接一第一待燒錄記憶體。第二待燒錄記憶體插槽用以耦接一第二待燒錄記憶體。串列存在檢測資料燒錄裝置具有一控制器。第一待燒錄記憶體預設有一串列存在檢測資料。控制器用以將串列存在檢測資料燒錄至第二待燒錄記憶體。控制器具有一編程器。在一實施例中,編程器為一可程式化系統單晶片(PSoC)。
在一實施例中,串列存在檢測資料燒錄裝置更包括一傳輸插槽,電性連接控制器。記憶體承載構件的燒錄裝置插槽透過與傳輸插槽相插接,進而耦接串列存在檢測資料燒錄裝置。
在一實施例中,串列存在檢測資料燒錄裝置更包括一傳輸插孔,控制器透過該傳輸插孔與一外接電腦電性連接。
在一實施例中,串列存在檢測資料燒錄裝置更包括一控制開關,耦接控制器。
在一實施例中,串列存在檢測資料燒錄裝置更包括一顯示單元,耦接控制器。顯示單元例如是LED燈。
在一實施例中,串列存在檢測資料燒錄裝置更包括一警示單元,耦接控制器。警示單元例如是蜂鳴器。
在一實施例中,記憶體承載構件更包括一第一顯示單元,耦接第一待燒錄記憶體插槽。第一顯示單元例如是LED燈。
在一實施例中,記憶體承載構件更包括一第二顯示單元,耦
接第二待燒錄記憶體插槽。第二顯示單元例如是LED燈。
在一實施例中,記憶體承載構件更具有一控制開關耦接燒錄裝置插槽,進而電性連接串列存在檢測資料燒錄裝置。
本創作的SPD資料燒錄系統,能夠藉由記憶體承載構件與相配合的SPD資料燒錄裝置進行燒錄。由於記憶體承載構件不需要裝設有額外的SPD資料讀/寫插槽以及電子抹除式可複寫唯讀記憶體,因此減少了燒錄系統中電子元件設計的複雜度,且降低了製造成本,更加減少了燒錄系統的體積。
1‧‧‧串列存在檢測資料燒錄系統
11‧‧‧串列存在檢測資料燒錄裝置
111‧‧‧控制器
1111‧‧‧編程器
1-a1~4-a4‧‧‧接腳
5-b1~8-b4‧‧‧接腳
1113‧‧‧線串列編程模組
1115‧‧‧I2C控制電路
1117‧‧‧顯示單元控制電路
112‧‧‧控制開關
113‧‧‧傳輸插槽
114‧‧‧警示單元
115‧‧‧傳輸插孔
116‧‧‧顯示單元
13‧‧‧記憶體承載構件
131‧‧‧電路板
132‧‧‧控制開關
133‧‧‧燒錄裝置插槽
134‧‧‧第一顯示單元
135‧‧‧第一待燒錄記憶體插槽
136‧‧‧第二顯示單元
137‧‧‧第二待燒錄記憶體插槽
3‧‧‧電腦
5‧‧‧第一待燒錄記憶體
51‧‧‧串列存在檢測資料
7‧‧‧第二待燒錄記憶體
第1圖是本創作串列存在檢測資料燒錄系統與一電腦、第一待燒錄記憶體、第二待燒錄記憶體電性連接的構造示意圖。
第2圖是本創作串列存在檢測資料燒錄裝置的構造示意圖。
第3圖是本創作串列存在檢測資料燒錄裝置一實施態樣的連接線路示意圖。
第4圖是本創作串列存在檢測資料燒錄系統與一電腦電性連接的外觀立體示意圖。
為能更清楚理解本創作的概念,以下結合附圖來詳細說明本創作的數個具體實施方式。相同的符號代表具有相同或類似的功能的構件或裝置。
請先參照第1圖及第4圖,係分別為本創作串列存在檢測資料燒錄系統與一外接電腦、第一待燒錄記憶體、第二待燒錄記憶體電性連
接之構造示意圖及與一電腦電性連接的外觀立體示意圖。在第一實施例中,串列存在檢測(SPD)資料燒錄系統1具有一串列存在檢測(SPD)資料燒錄裝置11以及一記憶體承載構件13。
記憶體承載構件13實質上由一電路板131、一燒錄裝置插槽133及複數個待燒錄記憶體插槽135、137所構成。在本實施例中的複數個待燒錄記憶體插槽為8個(圖式僅標示第一待燒錄記憶體插槽135及第二待燒錄記憶體插槽137),但本創作不限於此,在其他實施例中,待燒錄記憶體插槽亦可僅設計成2個、3個等多個插槽。燒錄裝置插槽133及第一燒錄記憶體插槽135、第二待燒錄記憶體插槽137等複數個待燒錄記憶體插槽分別設於電路板131上。SPD資料燒錄裝置11電性插接於燒錄裝置插槽133。燒錄裝置插槽133耦接複數個待燒錄記憶體插槽135、137,進而複數個記憶體插槽135、137間接地耦接SPD資料燒錄裝置11。圖式僅顯示燒錄裝置插槽133耦接第一待燒錄記憶體插槽135及第二待燒錄記憶體插槽137。
複數個待燒錄記憶體插槽135、137用以供一相對應的待燒錄記憶體插接。更詳細而言,在第一實施例中,複數個待燒錄記憶體插槽具有如上所述的第一待燒錄記憶體插槽135及第二待燒錄記憶體插槽137。第一待燒錄記憶體插槽135用以耦接一第一待燒錄記憶體5。第二待燒錄記憶體插槽137用以耦接一第二待燒錄記憶體7。待燒錄記憶體例如是雙倍資料輸出同步隨機存取記憶體(DDR-SDRAM)系列。舉例而言,第一待燒錄記憶體5可以是DDR1、DDR2或DDR3等標準規格的同步隨機存取記憶體。第二待燒錄記憶體7可以是DDR1、DDR2或DDR3等標準規格的同步隨機存取記憶體。因此,第一待燒錄記憶體插槽135、第二待燒錄記憶體插槽137設計
成分別對應第一待燒錄記憶體5、第二待燒錄記憶體7的插槽。其他未標示的待燒錄記憶體插槽及待燒錄記憶體依此類推,不再贅述。
記憶體承載構件13不限於上述第一實施例的態樣,在第二實態樣中,記憶體承載構件13還具有一控制開關132(虛框表示),其耦接燒錄裝置插槽133,進而間接地電性連接SPD資料燒錄裝置11及複數個待燒錄記憶體插槽,例如第一待燒錄記憶體插槽135及第二待燒錄記憶體插槽137。控制開關132可用以控制該SPD資料燒錄裝置11與記憶體承載構件13之耦接與否,進而控制SPD資料燒錄裝置11是否進行燒錄程序。控制開關132的形式不限,例如是一場效電晶體電路結構。
記憶體承載構件13的又一實施態樣,還具有一第一顯示單元134(虛框表示),耦接第一待燒錄記憶體插槽135,進而當待燒錄記憶體5插接於第一待燒錄記憶體插槽135時,第一顯示單元134將顯示一訊號。
記憶體承載構件13的又一實施態樣,還具有一第二顯示單元136(虛框表示),耦接第二待燒錄記憶體插槽137,進而當待燒錄記憶體7插接於第二待燒錄記憶體插槽137時,第二顯示單元136將顯示一訊號。所述第一顯示單元134、第二顯示單元136例如是一LED燈組(如第4圖所示)。
請再參照第1圖及重點參照第2圖,第2圖是本創作串列存在檢測資料燒錄裝置的構造示意圖。在第一實施例中,SPD資料燒錄裝置11具有一控制器111及一傳輸插槽113。傳輸插槽113用以與燒錄裝置插槽133相互插接,進而SPD資料燒錄裝置11將透過傳輸插槽113而插接於燒錄裝置插槽133上。在本實施例中,傳輸插槽113為一2*25軟排插槽。燒錄裝置插槽133為相對應的2*25軟排插槽(如第4圖所示),但不限於此,插槽可依
設計進行調整或更改。
在本創作之此實施例中,SPD資料燒錄裝置11更包括一傳輸插孔115。傳輸插孔115耦接於控制器111。控制器111進而透過傳輸插孔115與一外接電腦3電性連接。傳輸插孔115例如是一USB連接埠(如第4圖所示),進而可透過一USB傳輸線與電腦3電性連接。
第一待燒錄記憶體5預設有一串列存在檢測(SPD)資料51。SPD資料燒錄裝置11的控制器111將用以將SPD資料51燒錄至第二待燒錄記憶體7。再請參照第3圖,第3圖是本創作串列存在檢測資料燒錄裝置的一具體實施態樣的連接線路示意圖,但本創作不以此限,線路的配置可依設計調整。在本實施例的控制器111包括一編程器1111及一線串列編程(In-System Serial Programming,ISSP)模組1113。編程器1111耦接傳輸插孔115、線串列編程模組1113及傳輸插槽113。在本實施態樣中,但不限於此,編程器1111具有2*16組接腳,分別為2組1-a1~4-a4接腳及2組5-b1~8-b4接腳。編程器1111的左上接腳2-a2耦接傳輸插孔115、右上接腳7-b3及右下接腳5-b1、接腳7-b4間接或直接地耦接傳輸插槽113。
本創作的SPD資料燒錄裝置11不限於第一實施例的態樣,請再持續參照第2圖及重點參照第3圖及第4圖。SPD資料燒錄裝置11的第二實施態樣還具有一控制開關112(虛框表示)。控制開關112耦接控制器111。如第3圖所示,控制開關112耦接編程器1111左上接腳3-a3。控制開關112的構件與功能與控制開關132相同,不再贅述。
串列存在檢測資料燒錄裝置11的第三實施態樣還具有一警示單元114(虛框表示),耦接控制器111。控制器111用以控制警示單元114發
出一警示訊號。如第3圖所示,警示單元114例如是蜂鳴器,其耦接控制器111中的編程器1111的左下接腳2-a2。
SPD資料燒錄裝置11的第四實施態樣,還具有至少一顯示單元116,耦接控制器111。在一具體實施例中,如第3圖所示,顯示單元116為LED燈,耦接編程器1111的左下接腳1-a1。
請再參照第3圖,SPD資料燒錄裝置11的第五實施態樣中,控制器111還具有一I2C控制電路1115,耦接於編程器1111與傳輸插槽113之間,用以控制訊息傳送與接收。在一實施例中,編程器1111的右上接腳7-b3及右下接腳5-b1分別耦接I2C控制電路1115的接腳1-a1及接腳3-a3。I2C控制電路1115的接腳6-b2耦接傳輸插槽113。
SPD資料燒錄裝置11的第六實施態樣中,控制器111還具有一顯示單元控制電路1117,耦接於編程器1111與傳輸插槽113之間,用以控制顯示單元116。在一實施例中,編程器1111的左下接腳2-a2及接腳4-a4分別耦接顯示單元控制電路1117的接腳5-b1及一端。顯示單元控制電路1117的令一端耦接傳輸插槽113。
換言之,本創作的串列存在檢測(SPD)資料燒錄系統不限於第一實施例,SPD資料燒錄裝置11及記憶體承載構件13可依上述不同實施態樣相互配合,進而設計成各種SPD資料燒錄系統的實施例。此外,上述線路的配置僅為一例示,線路的配置可依設計修改調整。
透過本創作的SPD資料燒錄系統硬體架構,能夠不需要額外增設SPD資料讀/寫插槽以及電子抹除式可複寫唯讀記憶體,達到了將SPD資料燒錄系統硬體結構予以微小化及簡化燒錄系統製造過程、減少成本的
效果。
此外,本創作SPD資料燒錄系統能夠透過與一外接電腦3電性傳輸,進而致使控制器111的編程器1111能夠透過軟體及/或韌體的運作,藉此控制器111用以將一待燒錄記憶體(例如第一待燒錄記憶體135)內預設的SPD資料51燒錄至另一待燒錄記憶體中(例如本實施例的第二待燒錄記憶體137)中。
舉例而言,為更了解SPD資料燒錄系統1應用於一燒錄過程的實施態樣,請再次參照第1圖及第4圖,以下以本創作第一實施例的SPD資料燒錄系統1與一外接電腦3、一第一待燒錄記憶體5及第二待燒錄記憶體7的使用過程進行說明。首先,SPD資料燒錄裝置11的控制器111將透過一韌體及/或一軟體來檢查PSD資料燒錄系統1是否存在有超過一組的待燒錄資料源。當控制器111判斷為僅一組待燒錄資料源時,控制器111將讀取複數個待燒錄記憶體中的被選取的待燒錄記憶體(在此為第一待燒錄記憶體5)內的SPD資料51當作待燒錄資料源,並將SPD資料51儲存於系統1中。當使用者欲開始執行燒錄動作時,控制器111將自動篩選記憶體(如第二待燒錄記憶體7),進而進行SPD資料51之燒錄動作,將SPD資料51燒錄至第二待燒錄記憶體7中。
縱合上述,本創作的串列存在檢測(SPD)資料燒錄系統不需要額外SPD資料讀/寫插槽以及電子抹除式可複寫唯讀記憶體,只要能夠與適當的電腦相互配合,即可進行一燒錄步驟。因此,簡化了習知串列存在檢測資料燒錄系統的硬體結構,進而達到裝置微小化、簡化製程及降低製造成本的效果。
以上所述僅是本創作的較佳實施方式。本創作的範圍並不以上述實施方式為限。舉凡熟習本案技藝之人士援依本創作之精神所作的等效修飾或變化,皆應包含於以下申請專利範圍內。
11‧‧‧串列存在檢測資料燒錄裝置
112‧‧‧控制開關
113‧‧‧傳輸插槽
114‧‧‧警示單元
115‧‧‧傳輸插孔
116‧‧‧顯示單元
13‧‧‧記憶體承載構件
131‧‧‧電路板
132‧‧‧控制開關
133‧‧‧燒錄裝置插槽
134‧‧‧第一顯示單元
135‧‧‧第一待燒錄記憶體插槽
136‧‧‧第二顯示單元
137‧‧‧第二待燒錄記憶體插槽
3‧‧‧電腦
Claims (10)
- 一種串列存在檢測資料燒錄系統,包括:一串列存在檢測資料燒錄裝置;以及一記憶體承載構件,包括一電路板、一燒錄裝置插槽及複數個待燒錄記憶體插槽,該燒錄裝置插槽、該複數個待燒錄記憶體插槽分別設於該電路板上,該串列存在檢測資料燒錄裝置電性插接於該燒錄裝置插槽,該複數個待燒錄記憶體插槽與該燒錄裝置插槽相互耦接,進而耦接該串列存在檢測資料燒錄裝置,且該複數個待燒錄記憶體插槽用以提供一相對應的待燒錄記憶體插接者。
- 如請求項第1項之串列存在檢測資料燒錄系統,其中,該複數個待燒錄記憶體插槽包括一第一待燒錄記憶體插槽及一第二待燒錄記憶體插槽,該第一待燒錄記憶體插槽用以耦接一第一待燒錄記憶體,該第二待燒錄記憶體插槽用以耦接一第二待燒錄記憶體,該串列存在檢測資料燒錄裝置具有一控制器,該第一待燒錄記憶體預設有一串列存在檢測資料,而該控制器則用以將該串列存在檢測資料燒錄至該第二待燒錄記憶體。
- 如請求項第2項之串列存在檢測資料燒錄系統,其中,該控制器包括一編程器。
- 如請求項第3項之串列存在檢測資料燒錄系統,其中,該串列存在檢測資料燒錄裝置更包括一傳輸插槽,電性連接該控制器,且該記憶體承載構件的該燒錄裝置插槽將與該傳輸插槽相互插接,進而耦接該串列存在檢測資料燒錄裝置。
- 如請求項第4項之串列存在檢測資料燒錄系統,其中,該串列存在檢測資 料燒錄裝置更包括一傳輸插孔,該控制器透過該傳輸插孔與一外接電腦電性連接。
- 如請求項第5項之串列存在檢測資料燒錄系統,其中,該串列存在檢測資料燒錄裝置更包括一控制開關,耦接該控制器。
- 如請求項第6項之串列存在檢測資料燒錄系統,其中,該串列存在檢測資料燒錄裝置更包括一顯示單元或一警示單元,耦接該控制器。
- 如請求項第7項之串列存在檢測資料燒錄系統,其中,該記憶體承載構件更具有一第一顯示單元,耦接該第一待燒錄記憶體插槽。
- 如請求項第8項之串列存在檢測資料燒錄系統,其中,該記憶體承載構件更具有一第二顯示單元,耦接該第二待燒錄記憶體插槽。
- 如請求項第1至9項任一項之串列存在檢測資料燒錄系統,其中,該記憶體承載構件更具有一控制開關,耦接該燒錄裝置插槽,進而電性連接該串列存在檢測資料燒錄裝置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW103207909U TWM486854U (zh) | 2014-05-07 | 2014-05-07 | 串列存在檢測資料燒錄系統 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW103207909U TWM486854U (zh) | 2014-05-07 | 2014-05-07 | 串列存在檢測資料燒錄系統 |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM486854U true TWM486854U (zh) | 2014-09-21 |
Family
ID=51945498
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103207909U TWM486854U (zh) | 2014-05-07 | 2014-05-07 | 串列存在檢測資料燒錄系統 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM486854U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI648639B (zh) * | 2014-12-10 | 2019-01-21 | 英業達股份有限公司 | 燒錄系統、轉接卡及其資料格式轉換方法 |
-
2014
- 2014-05-07 TW TW103207909U patent/TWM486854U/zh not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI648639B (zh) * | 2014-12-10 | 2019-01-21 | 英業達股份有限公司 | 燒錄系統、轉接卡及其資料格式轉換方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8116144B2 (en) | Memory module having a memory device configurable to different data pin configurations | |
KR102392055B1 (ko) | 리트레이닝 동작의 수행 여부를 효율적으로 결정하기 위한 메모리 장치 및 이를 포함하는 메모리 시스템 | |
US8433874B2 (en) | Address assignment and type recognition of serially interconnected memory devices of mixed type | |
US8370548B2 (en) | Methods of assembly of a computer system with randomly accessible non-volatile memory | |
US11468822B2 (en) | Timing control board, drive device and display device | |
TW201108235A (en) | Preloading data into a flash storage device | |
US20180348838A1 (en) | Techniques to change a mode of operation for a memory device | |
JP4843796B2 (ja) | 高電力効率のメモリ及びカード | |
US20180203816A1 (en) | System including hot plug module and memory module | |
US10133284B2 (en) | Circuits for setting reference voltages and semiconductor devices including the same | |
US9811436B2 (en) | Visual indicator for portable device | |
CN115904415A (zh) | 一种烧录装置以及烧录方法 | |
JP2016539397A (ja) | 保守可能な不揮発性メモリモジュールを有効化するサーバプラットフォームアーキテクチャのための方法および装置 | |
CN203179010U (zh) | 存储装置 | |
US9384833B2 (en) | Memory system | |
TWM486854U (zh) | 串列存在檢測資料燒錄系統 | |
CN116346117B (zh) | Iic口扩展电路、传输方法、系统、计算机设备及介质 | |
TW201824279A (zh) | 非揮發性記憶體裝置和包括其的數據儲存裝置之操作方法 | |
TW201729190A (zh) | 使用虛擬電力網路而降壓驅動之字線 | |
JP5107776B2 (ja) | メモリコントローラ、メモリシステム、及びメモリデバイスへのデータの書込方法 | |
CN115858438A (zh) | 用于存储器模块数据宽度的灵活配置的使能逻辑 | |
US8370599B2 (en) | Storage system and controlling system and method thereof | |
US20150127888A1 (en) | Data Storage Device and Error Correction Method Thereof | |
US20090175115A1 (en) | Memory device, method for accessing a memory device and method for its manufacturing | |
TWI780653B (zh) | 識別快閃記憶體類型的方法及其裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4K | Annulment or lapse of a utility model due to non-payment of fees |