TWM423264U - Pixel unit and display panel - Google Patents

Pixel unit and display panel Download PDF

Info

Publication number
TWM423264U
TWM423264U TW100216021U TW100216021U TWM423264U TW M423264 U TWM423264 U TW M423264U TW 100216021 U TW100216021 U TW 100216021U TW 100216021 U TW100216021 U TW 100216021U TW M423264 U TWM423264 U TW M423264U
Authority
TW
Taiwan
Prior art keywords
data line
compensation
halogen
electrode
pixel
Prior art date
Application number
TW100216021U
Other languages
English (en)
Inventor
Tai-Wei Lin
Chia-Ming Chiang
Original Assignee
Chunghwa Picture Tubes Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chunghwa Picture Tubes Ltd filed Critical Chunghwa Picture Tubes Ltd
Priority to TW100216021U priority Critical patent/TWM423264U/zh
Publication of TWM423264U publication Critical patent/TWM423264U/zh

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Description

M423264 五、新型說明: 【新型所屬之技術領域】 本創作是有關於一種晝素單元及顯示面板,且特別是 有關於一種包括補償元件之晝素單元及顯示面板。、疋 【先前技術】 在競爭激烈的平面顯示器產業中,製造廠商除了致力 於研發性能更優越的平面顯示器之外,亦不斷努力地降低 生產衣成本,以知:冋企業獲利並供給消費市場更經濟實 惠的平面顯示器。以平面顯示器中最為普及的薄骐電晶體 液晶顯示器為例,降低其生產製造成本的方法有許多種。 其中一種方法是藉由畫素陣列設計來減少後續模組製程中 所需的源極驅動積體電路(source driver 1C)數量,而達到降 低製作成本的目的。 一般而言,習知的晝素陣列設計可藉由雙閘極(如以 gate)畫素設計達到上述之減少源極驅動積體電路用量的 目。詳言之,習知的雙閘極晝素設計將掃描線的數目加倍, 使得晝素陣列在資料線數量減半的情況下,每一晝素單元 仍可被獨立地操作。如此一來,雖然於後續模組製程中所 需之閘極驅動積體電路(gate driver 1C)數量會加倍,但相對 成本較咼的源極驅動積體電路(source driver 1C)在後續模 組製程所需的數量亦可被減半,因而可達到降低薄膜電晶 體液晶顯示器製作成本的目的。然而,在習知的雙閘極畫 素設計中’當資料線所屬膜層與晝素電極所屬膜層之間^ M423264 對位精度不佳時’相鄰兩畫素電極分別與位為兩者中間之 資料線所形成的二耦合電容會互不相同,進而造成顯示書 面異常,例如縱向條紋(vertical line)的問題。 【新型内容】 有鑑於此,本創作提供一種晝素單元,其可改善因不 同膜層間對位(alignment)精度不佳所導致之顯示異常的
題。 、 、 本創作提供一種顯示面板,其亦可改善因不同膜層間 對位精度不佳所導致之顯示異常的問題。 曰
本創作提出一種晝素單元,其包括資料線、第一掃描 線、第一掃描線、第一主動元件、第二主動元件、第一金 ,電極H素電極、第-補償元件以及第二補償元件= 第一掃描線以及第二掃描線分別與資料線交錯配置。第一 主動元件與第一掃描線以及資料線電性連接。第_主動一 件與第二掃描線以及資料線電性連接。第一書素電極以及 第二畫素電極分別位於資料線之相對的二側且皆位於第一 掃描線與第二掃描線之間。第一晝素電極以及第二查素電 極分別與第一主動元件以及第二主動元件電性連第一 補償元件以及第二補償元件分別畫錢極以及第二 畫素電極重疊償元m第二補償元件對資料線 之中心呈點對稱(pointsymmetry),且第一補償元件以及第 二補償元件與資料線屬於同一膜層。 本創作提出-種顯示面板,其包括畫素陣列基板、相 5 =畫素_基板之對向基板以及位於晝料舰板與對 間的顯示介質。畫素陣列基板包括基板以及陣列 排列於基板上的多個上述的晝素單元。 對之述之第—晝素電極具有相 兹η *及畫素電極具有相對之第三側及 四貝1。第一畫素電極之第一側相較於第—書辛 二側遠離資料续。筮-蚩冬Φ_ —不电找之弟 雨 線第一至素電極之第二側相較於第二晝素 四侧辆㈣線。第—補償元件與第—晝辛電極 之第-側重疊而未與第—晝素電極之第 ;第 =:畫素一重-未與匕= 書之—f關+,上狀第-補償元件與第- 二素电極重s之面積實質上等於第二補 電極重疊之面積。第一金辛雷干/、弟一畫素 竇曾A S素電弟—側與資料線之距離 、4 ;弟一旦素電極之第四側與資料線之距離。 金+ΐ=Γ"·實施例中,上述之第—補償元件與第一 ς素電極㈣之面積實質上小於第二補償元件 積壹第—晝素電極之第二側與資料線=離 ' 於第一旦素電極之第四側與資料線之距離。 -重1„广實ΐ例中,上述之第-補償元件包括第 以及Γ 。第二補償元件包括第二重疊部 以及第二延伸部。第一補償元件之第一重疊 償元件之第二重疊部分職第―晝素電極以及第二 極重疊°第-補償元件之第-延伸部連接資料線;^第= ,仏元件之第一重疊部。第二補償元件之二 貧料線以及第二補償元件之第二重疊部。 σ -補ΐ本f作之-實施例中i上述之第—主動科透過第 一彳員70件之第一延伸部與資料線電性連接,隹-元件透過第二補償元件之第 二延伸部與資料線電性連接。 在本創作之一實施例中,上述之第一補 3部與第-掃描線重疊,而第二補償元件之第二延伸部 與第二掃描線重疊。 杜B =上述’本辦之畫素單元及顯示面板藉由補償元 ,、特殊的配置方式可改善習知技術巾因不同膜層間對 位精度不佳所導致之顯示異常的問題。 —為讓本創作之上述特徵和優點能更明顯易懂,下文特 舉實施例,並配合所附圖式作詳細說明如下。 【實施方式】 圖1A為本創作之一實施例之畫素單元的上視示意 圖。明參妝圖1A,本實施例之晝素單元包括資料線 DL、第一掃描線SL1、第二掃描線SL2、第一主動元件丁卜 第二主動元件T2、第一晝素電極11〇、一第二晝素電極12〇、 第一補償元件130以及第二補償元件14〇。 本實施例之第一掃描線SL1以及第二掃描線SL2分別 與資料線DL父錯配置。舉例而言,本實施例之第一掃描 線SL1之延伸方向可與第二掃描線SL2之延伸方向平行, 而第一掃描線SL1之延伸方向以及第二掃描線sl2之延伸 M423264 方向可與資料線DL垂直。另外,第一掃描線SL1以及第 二掃描線SL2和資料線〇]^係屬於不同的膜層。基於導電 性的考量,第一掃描線SL1、第二掃描線SL2以及資料線 DL —般是使用金屬材料。然,本發明不限於此,根據其 他實施例,第一掃描線SL1、第二掃描線SL2以及資料線 DL也可以使用其他導電材料。例如:合金、金屬材料的 氮化物、金屬材料的氧化物、金屬材料的氮氧化物、或是 金屬材料與其它導電材料的堆疊層。 本實施例之第一主動元件T1與第一掃描線SL1以及 資料線DL電性連接。本實施例之第二主動元件T2與第二 掃描線SL2以及資料線DL電性連接。換言之,本實施例 之旦素早元100係為一雙閘極晝素單元。舉例而言,本實 施例之第一主動元件Τ1以及第二主動元件T2例如為薄膜 電晶體(Thin film transistor,TFT)。更進一步地說,本實施 例之第一主動元件T1以及第二主動元件T2可皆為底部閘 極(bottom gate)型薄膜電晶體。詳言之,本實施例之第—主 動元件T1包括閘極gi、位於閘極⑴上的通道層CHl、 分別覆盍通道層CH1的兩侧之源極si與汲極D1,其中第 一主動元件T1之閘極G1與同屬於一膜層之第一掃描線 SL1電性連接,而第一主動元件T1之源極S1與同屬於另 一膜層之資料線DL1電性連接。類似地,本實施例之第二 主動元件T2包括閘極G2、位於閘極G2上的通道層CH2、 分別覆盍通道層CH2的兩侧之源極S2與汲極D2’其中第 二主動元件T2之閘極G2與同屬於一膜層之第二掃插線 8 SL2電性連接,而第二主動元件T2之源極α 一膜層之資料線DL2電性連接❶麸而, 冋屬於另 限’在其他實施射,第-主動忒上述為 件T2亦可為頂部閘極(t〇p _型 型式之絲錯。 仏體或其他適當 本實施例之第一晝素電極110以及楚_ 分別位於資料線DL之相對的二側且;位--=20 SL1與第二掃描線SL2之間H苐—知描線 芬势土 弟一晝素電極110以 J第二晝素電極120分別與第一主動元件T1 二= t件T2電性連接。詳言之,本實施例之第一心 =以及第二晝素電極120分別與第一主動元件 心及第二主動元件Τ2岐極D2電性連接 = 例中,第一晝素電極110以及第二書辛 只& 一 旦系电極120係屬於同 ^層’第-畫素電極U0以及第二晝素電極12〇例如是 明導電層,其包括金屬氧化物,例如是銦錫氧化物、姻 鉾氧化物、鋁錫氧化物、鋁鋅氧化物、銦鍺鋅氧化物、或 其它合適的氧化物、或者是上述至少二者之堆叠層。 本實施例之第一補償元件130以及第二補償元件140 分別與第一晝素電極no以及第二晝素電極12〇重疊。詳 言之’本實施例之第一補償元件13〇包括第_重疊部132 以及第一延伸部134。第二補償元件140包括第二重疊部 W2以及第二延伸部144。第一重疊部132以及第二重疊部 142分別與第一晝素電極11〇以及第二晝素電極12〇重 聲。第一延伸部134連接資料線DL以及第一重疊部132。 M423264 第二延伸部144連接資料線DL以及第二重疊部i42。 更進-步地說,本實施例之第一晝素電極⑽呈 對之第一侧110a及第二側UOb。本實施例之 ^ 極120具有相對之第三側12〇a及第四側 電極1U)之第-侧UOa相較於第—晝素電極u = 110b遠離資料線DL。第二晝素電極12〇之 較於第二晝素電極12〇之第四側職遠離線a目 ,,例中’第一補償元件13〇之第一重叠部第士 晝素電極⑽之第-miGa重疊而未與第—朽第^ 之第二側ii〇b重疊。第二補償元件M〇之第ϋ 〇 與第二畫素電極120之第三側12〇&重疊而未宜^42 極120之第四側12%重疊。 -、苐一里素電 在本實施例中’第一主 134與資料線DL電性連 *過第-延伸部 延伸部144歸料㈣Tt/—絲辑T2係透過第二 施例中,電f4接。更明叫說,在本實 作為其第:源Π糸以第一延伸部134的-部份
類似地,本實施例之第而第主:源極S1與資料線DL連接。 的—部份做為其第二T2係以第二延伸部144 連接。值得_提的广* —源極S2與資料線DL 第-掃描線SL1重Γ。ί本實施例中’第一延伸部134與 重叠。換言之,部分^ ^延伸部144與第二掃描線SL2 重疊,部八> 楚_ 補償元件130與第一掃描線SL1 而使得i:補償::償元件140與第二掃描線SL2重疊, 凡牛130與第二補償元件140的設計不會 10 M423264 過度影響晝素單元100的開口率(aperture rati〇)。 々值得特別注意的是,本實施例之第一補償元件13〇以 及第二補償元件140與資料線DL係屬於同一膜層,且第 一補償元件130以及第二補償元件14〇對資料線dl之中 心c呈點對稱。在本實施例中,資料線DL的中心匚係位 於貧料線DL與第一掃描線SL1以及第二掃描線su交錯 兩處的中間。本實施例之第一補償元件13〇以及第二補償 • 兀件I40及其配置方式可改善習知技術中因資料線DL·所 屬膜層與第一畫素電極110、第二晝素電極120所屬膜層 間對位精度不佳所導致之縱向條紋的問題。 舉例5兒明如下’圖1A示出本實施例之資料線DL所 屬膜層與第-畫素電極110、第二晝素電極所屬膜声 間對位正常時的晝素單元⑽。請參照圖1A,此時,第— 補償元件130與第-晝素電極11〇重疊之面積實質上等於 第二補償元件140與第二畫素電極12〇重疊之面積,且第 旦素電極110之第二側11〇b與資料線DL之距離實 質上等於第二畫素電極120之第四側·與資料線沉之 距離W 2。換言之’當本實施例之資料線D L關膜層與第 晝素電極110、第二晝素電極12〇所屬膜層間對位正常 日π ’第-晝素電極11〇與資料線DL之間的搞合電容 (coupled capacitance)與第一晝素電極11〇和第一補償 130重疊所職之電料總料於第二畫素電極m與資 料線DL之間的_合電容與第二晝素電極12〇和第二補償 元件130重疊所形成之電容的總和。此時,具有此晝素單 M423264 凡100之顯示面板不易發生習知技術_所述之縱向條紋的 問題。 y 圖1B示出本實施例之資料線DL所屬膜層與第一書 素電極110、第二晝素電極12〇所屬膜層間對位精度不佳 時的晝素單元1〇〇’。請參照圖1B,此時,第一補償元件 與第一晝素電極11〇重疊之面積實質上小於第二補償 元件140與第二晝素電極12〇重疊之面積,且第一晝素電 極110之第二侧ll〇b與資料線])]^之距離W1,實質上小於 第二晝素電極120之第四側12〇b與資料線DL之距離W2,。 換言之,雖然資料線DL所屬膜層與第一畫素電極 素電極120所屬膜層間對位精度不佳造成第一 ^素電極no之第二側11%與資料線沉之距離wi,小於 ^畫素電極120之第四側120b與資料線DL之距離 大;^即t晝素電極UG與資料線DL之間_合電容 由於:20與資料線沉之間_合電容。但 積—件13G與第—晝素電極11G重疊之面 積,即第一件140與第二晝素電才虽120重疊之面 110和第一補償元件130重疊所形成 於第一旦素電極12〇 形成之電容。因此,本太音=弟一補^兀件130重豐所 第—畫素電極m、資料線DL所屬膜層與 位精度不佳時,第一查電極120所屬膜層之間的對 合電容盘第查备:素電極110與資料線见之間的耦 弟一忠素電極〗2〇與資料線DL之間 12 的耦合電容與第二晝素電極120和第二補償元件140重疊 7成之电各的總和相等。意即,藉由第一補償元件13 〇 1第^補償元件140可有效地補償因兩膜層間對位精度不 ,所$致之第一畫素電極11〇與資料線DL之間的麵二電 谷與第二晝素電極120與資料線DL之間的耦合電容不同 的問題。如此一來,因資料線DLm屬膜層與第一晝素電 極110、第二畫素電極120所屬膜層間對位精度不佳所^ 致之縱向條紋顯示問題便可獲得改善。 ^ ,2為本創作之一實施例之顯示面板的立體示意圖。 请參照圖2,本實施例之顯示面板1000包括晝素陣列基板 1〇^相對於晝素陣列基板100A之對向基板200以及位 於晝素陣列基板1〇〇A與對向基板2〇〇之間的顯示介質 3〇〇。本實施例之畫素陣列基板100A包括基板101以及陣 =排列於基板101上的多個畫素單元100或100,。在本實 施例中,對向基板200例如為彩色濾光片(c〇1〇r filter)基 板示介f 可為液晶、有機電致發光層、電泳顯 不”貝等,但本創作不以上述為限。本實施例之顯示面板 1000具有與上述之畫素單元酬$ 100,具有類似之功效及 優點’於此便不再重述。 综上所述,本創作之晝素單元及顯示面板藉由補償元 件及其特殊的配置方式可改善習知技術巾因不_層間對 位異,所導致之顯示晝面異常的問題,例如縱向條纹之顯 不問題。 雖然本創作已以實施例揭露如上,然其並非用以限定 13 M423264 在不脫離 故本 本創作’任何所屬技術領域中具有通#知識者, 本創作之精神和範ϋ内,當可作些許之更動 ^ 創作之保護範圍當視後附之申請專利範圍:界 【圖式簡單說明】 圖1Α為本創作之一實施例之畫素單元的上視示意 圖。 〜 圖1Β示出本創作之一實施例之資料線所屬膜層與第 二晝素電極、第二晝素電極所屬膜層間對位異常時的晝素 單元。 圖2為本創作之一實施例之顯示面板的立體示意圖。 【主要元件符號說明】 1000 :顯示面板 100、100’ :畫素單元 100Α :晝素陣列基板 101 :基板 110、120 :晝素電極 110a、ll〇b、120a、120b :側邊 130、140 :補償元件 132、142 :重疊部 134、144 :延伸部 200 :對向基板 300 :顯示介質 14 M423264 c:資料線的中心 cm、CH2 :通道層 DL :資料線
Dl、D2 :汲極 G卜G2 :閘極 S卜S2 :源極 SL1、SL2 :掃描線 ΤΙ、T2 :主動元件
Wl、W2、Wl’、W2’ :距離 15

Claims (1)

  1. M423264 六、申請專利範圍: I —種晝素單元,包括: —資料線; 第二掃描線,分別與該資料線交 一第一掃描線以及一 錯配置; 件與該第-掃:線: 件與,掃描線以及該;該第二主動元 第一畫素電極以及一第-佥春泰上 料線之相對的二側歸位於該;:掃電:二2位於該資 之間’而該第—晝素電極以及該第二掃描線 —主=件以,二主動元件電別與該第 第二補償元件分別與該㈡電元 晝素電極重疊’該第一補償元件以及;物二 貝料線之巾心呈點對稱,且 邮辑對該 償元件與該資料線屬於同—^層/ Μ件以及該第二補 2.如申請專利範圍第1曰 一畫素電極具有㈣之-第n:料元,其中該第 電極具有相對之—第 及#二側,該第二晝素 極之該第-側柄二側’其中該第-晝素電 料線,該第二畫素電極之該亥第,側遠離該資 之該第四側遠離該資料線f ^ ^於該第二畫素電極 電極之該第-側重疊而未與該牛與該第-晝素 弟晝素電極之該第二側重 16 M423264 疊,該第二補償元件與該第二晝素電極之該第三侧重疊而 未與該第二晝素電極之該第四側重疊。 3. 如申請專利範圍第2項所述之晝素單元,其中該第 一補償元件與該第一晝素電極重疊之面積實質上等於該第 二補償元件與該第二畫素電極重疊之面積,且該第一晝素 電極之該第二側與該資料線之距離實質上等於該第二畫素 電極之該第四側與該資料線之距離。 4. 如申請專利範圍第2項所述之晝素單元,其中該第 一補償元件與該第一晝素電極重疊之面積實質上小於該第 二補償元件與該第二晝素電極重疊之面積,且該第一晝素 電極之該第二側與該資料線之距離實質上小於該第二晝素 電極之該第四側與該資料線之距離。 5. 如申請專利範圍第2項所述之晝素單元,其中該第 一補償元件包括一第一重疊部以及一第一延伸部,該第二 補償元件包括一第二重疊部以及一第二延伸部,該第一補 償元件之該第一重疊部以及該第二補償元件之該第二重疊 部分別與該第一晝素電極以及該第二晝素電極重疊,該第 一補償元件之該第一延伸部連接該資料線以及該第一補償 元件之該第一重疊部,該第二補償元件之該第二延伸部連 接該資料線以及該第二補償元件之該第二重疊部。 6. 如申請專利範圍第5項所述之晝素單元,其中該第 一主動元件透過該第一補償元件之該第一延伸部與該資料 線電性連接,而該第二主動元件透過該第二補償元件之該 第二延伸部與該資料線電性連接。 17 M423264 7. 如申請專利範圍第6項所述之畫素單元,其中該第 一補償元件之該第一延伸部與該第一掃描線重疊,而該第 二補償元件之該第二延伸部與該第二掃描線重疊。 8. —種顯示面板,包括: 一晝素陣列基板,包括: 一基板; 多個晝素單元,陣列排列於該基板上,其中每一 晝素單元包括: 一資料線; 一第一掃描線以及一第二掃描線,分別與該資 料線交錯配置; 一第一主動元件以及一第二主動元件,該第一 主動元件與該第一掃描線以及該資料線電性連接,該 第二主動元件與該第二掃描線以及該資料線電性連 接; 一第一畫素電極以及一第二畫素電極,分別位 於該資料線之相對的二側且皆位於該第一掃描線與該 第二掃描線之間,而該第一晝素電極以及該第二晝素 電極分別與該第一主動元件以及該第二主動元件電性 連接;以及 一第一補償元件以及一第二補償元件,該第一 補償元件以及該第二補償元件分別與該第一晝素電極 以及該第二畫素電極重疊,該第一補償元件以及該第 二補償元件對該資料線之中心呈點對稱,且該第一補 18 M423264 償元件以及該第二補償元件與該資料線屬於同一膜 層; 一對向基板,相對於該晝素陣列基板;以及 一顯示介質,位於該畫素陣列基板與該對向基板之 間。 9. 如申請專利範圍第8項所述之顯示面板,其中該第 一畫素電極具有相對之一第一側及一第二侧,該第二晝素 電極具有相對之一第三側及一第四側,其中該第一晝素電 極之該第一側相較於該第一晝素電極之該第二側遠離該資 料線,該第二晝素電極之該第三側相較於該第二畫素電極 之該第四側遠離該資料線,該第一補償元件與該第一晝素 電極之該第一側重疊而未與該第一晝素電極之該第二側重 疊,該第二補償元件與該第二畫素電極之該第三側重疊而 未與該第二畫素電極之該第四側重疊。 10. 如申請專利範圍第9項所述之顯示面板,其中該 第一補償元件與該第一晝素電極重疊之面積實質上等於該 第二補償元件與該第二晝素電極重疊之面積,且該第一晝 素電極之該第二侧與該資料線之距離實質上等於該第二晝 素電極之該第四侧與該資料線之距離。 11. 如申請專利範圍第9項所述之顯示面板,其中該 第一補償元件與該第一晝素電極重疊之面積實質上小於該 第二補償元件與該第二晝素電極重疊之面積,且該第一晝 素電極之該第二侧與該資料線之距離實質上小於該第二晝 素電極之該第四側與該資料線之距離。 19 M423264 12. 如申請專利範圍第9項所述之顯示面板,其中該 第一補償元件包括一第一重疊部以及一第一延伸部,該第 二補償元件包括一第二重疊部以及一第二延伸部,該第一 補償元件之該第一重疊部以及該第二補償元件之該第二重 疊部分別與該第一晝素電極以及該第二晝素電極重疊,該 第一補償元件之該第一延伸部連接該資料線以及該第一補 償元件之該第一重疊部,該第二補償元件之該第二延伸部 連接該資料線以及該第二補償元件之該第二重疊部。 13. 如申請專利範圍第12項所述之顯示面板,其中該 第一主動元件透過該第一補償元件之該第一延伸部與該資 料線電性連接,而該第二主動元件透過該第二補償元件之 該第二延伸部與該資料線電性連接。 14. 如申請專利範圍第13項所述之顯示面板,其中該 第一補償元件之該第一延伸部與該第一掃描線重疊,而該 第二補償元件之該第二延伸部與該第二掃描線重疊。 20
TW100216021U 2011-08-26 2011-08-26 Pixel unit and display panel TWM423264U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW100216021U TWM423264U (en) 2011-08-26 2011-08-26 Pixel unit and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW100216021U TWM423264U (en) 2011-08-26 2011-08-26 Pixel unit and display panel

Publications (1)

Publication Number Publication Date
TWM423264U true TWM423264U (en) 2012-02-21

Family

ID=46460514

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100216021U TWM423264U (en) 2011-08-26 2011-08-26 Pixel unit and display panel

Country Status (1)

Country Link
TW (1) TWM423264U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI451134B (zh) * 2012-03-21 2014-09-01 Au Optronics Corp 立體顯示面板以及顯示面板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI451134B (zh) * 2012-03-21 2014-09-01 Au Optronics Corp 立體顯示面板以及顯示面板

Similar Documents

Publication Publication Date Title
CN104423110B (zh) 液晶显示器的阵列基板
RU2727938C1 (ru) Подложка отображения и устройство отображения
KR101888422B1 (ko) 박막 트랜지스터 기판 및 이의 제조 방법
TWI432860B (zh) 畫素結構
CN103594483B (zh) 有机发光显示器及制造该有机发光显示器的方法
US8405809B2 (en) Lead line structure and display panel having the same
CN105022198B (zh) Z反转类型显示装置和制造该z反转类型显示装置的方法
CN104238212A (zh) 液晶显示装置及其驱动方法
CN102402087A (zh) 像素结构、主动元件阵列基板以及平面显示面板
CN105470265B (zh) 像素单元以及像素阵列
CN104570530A (zh) 一种双栅线阵列基板和显示装置
TWI481942B (zh) 顯示面板之畫素結構
CN111009532A (zh) 显示装置
TW201137477A (en) Liquid crystal display panel
CN103336393B (zh) 一种像素结构、阵列基板及显示装置
CN104460160B (zh) 像素结构
CN103187010A (zh) 一种液晶显示装置
CN101738807A (zh) 薄膜晶体管阵列基板及其液晶显示装置
CN103616785A (zh) 像素阵列
CN106229310B (zh) 阵列基板及其制作方法
TW201710766A (zh) 畫素結構及畫素陣列
US10331002B2 (en) Pixel array substrate
WO2015074286A1 (zh) 像素结构
TWM423264U (en) Pixel unit and display panel
TWI424393B (zh) 畫素陣列

Legal Events

Date Code Title Description
MM4K Annulment or lapse of a utility model due to non-payment of fees