TWM333010U - Hardware and manual reset electric circuit - Google Patents
Hardware and manual reset electric circuit Download PDFInfo
- Publication number
- TWM333010U TWM333010U TW96216752U TW96216752U TWM333010U TW M333010 U TWM333010 U TW M333010U TW 96216752 U TW96216752 U TW 96216752U TW 96216752 U TW96216752 U TW 96216752U TW M333010 U TWM333010 U TW M333010U
- Authority
- TW
- Taiwan
- Prior art keywords
- switch
- hardware
- control
- capacitor
- respectively connected
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
M333010 八、新型說明: 【新型所屬之技術領域】 特別是指一種硬體 及手動 本創作係與電子電路有關 重置電路。 5【先前技術】
10
::琶腦系統中’有—項極為重 f功能。當電腦系統當機或執行上有錯誤時,重 :陳況發生,此時’若進行重置而讓系統重;啟:法f 可回復至正常操作的狀態。 動,即 美國專利第US 5,935,254號專利,即提出了 電路’其可提供系統重置的訊號,藉磁能系統 置 然而’該案的電路架構較為複雜,且使用到了切換 供應器(SMPS)以及電源信號產生器(p〇wer_⑽ generator)。其整體成本亦較高。 另外,一般的重置裝置,並未考慮到延遲的問題。對 於某些電子裝置而言,若是所有元件一齊啟動,則會因為 各個元件就緒(Ready)的時間不同,因此可能會造成某些元 件已開始工作而某些元件尚未準備好的狀況,此會導致不 正確的訊號存留或產生,而會有意外的狀況發生。 【新型内容】 本創作之主要目的在於提供一種硬體及手動重置電 路,其電路結構較習用者簡單,成本更低,且可具有有效 的重置功能。 4 20 M333010 本創作之再一目的在於提供一種硬體及手動重 路,其在重置的過程會有-延遲時間,可使得外接配人包 元件能夠有足夠的時間進入就緒狀態。 "之 種 兩 15 緣是,為了達成前述目的,依據本創作所提供之 硬體及手動重置電路’包含有:一電源;一第一電随 端分別連接於該電源以及-重置端;—第—電控開關 有一控制端以及二導通端,該二導通端分別連接於該” 端以及一接地端;一第二電阻,兩端分別連接於該電置 及ΰ亥弟一電控開關的控制端;一第二電控開關,具有’、、 制端以及二導通端,該二導通端分別連接於該第一電栓 關的控制端以及該接地端;-第三電阻,兩端分別連= 该電源以及該第二電控開關的控制端;一第一電容,、二 分別連接於該第二電控開關的控制端以及該接地端^ = =電容’具有-第—端以及—第二端,該第_端連接於該 第亡電控開關的控制端;—手動開關,其兩端分別連接於 該第二電容的第二端以及該接地端;以及—第四電阻,兩 端分別連接於該電_及該第二電容的第二端。藉此,可 具有電路結構簡單、成本低廉的效果,且在重置^過程可 具有-延遲_,能讓其他配合的電子元件有充份 完成就緒準備。 【實施方式】 為了詳細說明本創作之構造及特點所在,茲舉以下之 一較佳實施例並配合圖式說明如后,其中·· 5 20 M333010 5
10 15
士第圖所TJt ’本創作〜較佳實施例所提供之一種硬 體,手動重置電路U),主要由—電源vin、一第一電阻幻、-::電控開關Q1、—第二電阻幻、一第二電控開關Q2、 第二电阻R3、-第—電容c卜一第二電容C2、 開關=、以及-第四電阻如所組成,其中: ^亥第&阻尺1兩端分別連接於該電源Vin以及一重 置端RST。 該第-電控開關Q卜係為一半導體開關,本實施例中 係為- NM〇S(N通道M〇SFET),具有一控制端(閑極g) 以及二導通端(汲極D,源極s),該二導通端(汲極D,源極s) 分別連接於該重置端RST以及一接地端 GND 〇 该第二電阻R2,兩端分別連接於該電源Vin以及該第 一電控開關Q1的控制端(閘極G)。 /該第二電控開關Q2,係為一半導體開關,本實施例中 係為一 NMOS(N通道MOSFET),具有一控制端(閘極G) 以及二導通端(汲極D,源極s),該二導通端(汲極d,源極s) 分別連接於該第一電控開關Qi的控制端(閘極G)以及該接 地端GND。 該第三電阻R3,兩端分別連接於該電源Vin以及該第 20二電控開關Q2的控制端(閘極G)。 該第一電容C1,兩端分別連接於該第二電控開關q2 的控制端(閘極G)以及該接地端GND。 该第二電容C2,具有一第一端N1以及一第二端N2, 該第一端N1連接於該該第二電控開關q2的控制端(閘極 6 M333010 【圖式簡單說明】 第一圖係本創作一較佳實施例之電路結構圖。 【主要元件符號說明】 ίο硬體及手動重置電路 C1第一電容 C2第二電容 GND接地端 N1第一端 N2第二端 Q1第一電控開關Q2第二電控開關 G閘極 D汲極 S源極 R3第三電阻 SW手動開關 ίο R1第一電阻 R2第二電阻 R4第四電阻 RST重置端
Vin電源
Claims (1)
- M333010 通端,該二 開關的阻’兩端分職接於該電源以及該第-電控 一第二電控開關 導通端分別連接於該 端; ,具有一控制端以及二導通端,該二 第一電控開關的控制端以及該接地 一第三電阻 開關的控制端; 兩端分別連接於該電源以及該第二電控 10 一第一電容, 端以及該接地端; 兩端分別連接於該第二電控開關的控制 、一第=電容,具有一第一端以及一第二端,該第—端 連接於该弟一電控開關的控制端;以及 15 一手動開關,其兩端分別連接於該第二電容的第二 以及該接地端。 —^ 9·依據申請專利範圍第8項所述之硬體及手動重置電 路,其中·更包含有一第四電阻,兩端分別連接於該電源 以及該第二電容的第二端。 10·依據申請專利範圍第9項所述之硬體及手動重置電 2〇路,其中:該第一電控開關以及該第二電控開關係為一半 導體開關。 11·依據申請專利範圍第1〇項所述之硬體及手動重置 電路,其中:該第一電控開關以及該第二電控開關係為一 NMOS(N 通道 MOSFET)。 12
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW96216752U TWM333010U (en) | 2007-10-05 | 2007-10-05 | Hardware and manual reset electric circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW96216752U TWM333010U (en) | 2007-10-05 | 2007-10-05 | Hardware and manual reset electric circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
TWM333010U true TWM333010U (en) | 2008-05-21 |
Family
ID=44326232
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW96216752U TWM333010U (en) | 2007-10-05 | 2007-10-05 | Hardware and manual reset electric circuit |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWM333010U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102200819A (zh) * | 2010-03-26 | 2011-09-28 | 宏碁股份有限公司 | 全局重置电路、具有全局重置电路的计算机系统及方法 |
-
2007
- 2007-10-05 TW TW96216752U patent/TWM333010U/zh not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102200819A (zh) * | 2010-03-26 | 2011-09-28 | 宏碁股份有限公司 | 全局重置电路、具有全局重置电路的计算机系统及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW201136158A (en) | Computer motherboard and SATA hard disk power supply circuit | |
TW200739580A (en) | Nonvolatile semiconductor memory device | |
TW200638419A (en) | Electric element, memory device, and semiconductor integrated circuit | |
TW529243B (en) | Power initiation apparatus of peripheral device | |
TW201214911A (en) | Low loss discharge circuits for EMI filter capacitors | |
TW200806068A (en) | Anti-pop circuit | |
TW201340562A (zh) | 降壓式變換電路 | |
TW201201510A (en) | Method and device for delaying activation timing of output device | |
TWI379397B (en) | Transient detection circuit | |
TWM333010U (en) | Hardware and manual reset electric circuit | |
JP2009010143A5 (zh) | ||
JP2014120162A (ja) | 制御回路 | |
TWI309009B (en) | System for detecting usb device | |
TWM357800U (en) | Steady-state DC output circuit using PWM | |
TW201245581A (en) | Fan system | |
TW201232983A (en) | Electronic product | |
TWI321275B (zh) | ||
JP2008113547A5 (zh) | ||
JP2006527936A5 (zh) | ||
TWM339175U (en) | Cracking noise elimination circuit | |
TWI344743B (en) | Inrush current restraining circuit and audio device using the same | |
TWM381828U (en) | Outside reset circuit of system-setting storage | |
TW201218626A (en) | Transient current suppression device | |
TWM339149U (en) | Over-voltage protection device | |
TWI514799B (zh) | 纜線等效電路以及測試系統 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MK4K | Expiration of patent term of a granted utility model |