TWI842893B - 具有整合保護功能之三五族半導體裝置 - Google Patents

具有整合保護功能之三五族半導體裝置 Download PDF

Info

Publication number
TWI842893B
TWI842893B TW109115262A TW109115262A TWI842893B TW I842893 B TWI842893 B TW I842893B TW 109115262 A TW109115262 A TW 109115262A TW 109115262 A TW109115262 A TW 109115262A TW I842893 B TWI842893 B TW I842893B
Authority
TW
Taiwan
Prior art keywords
transistor
heterojunction
terminal
gate
iii
Prior art date
Application number
TW109115262A
Other languages
English (en)
Other versions
TW202046502A (zh
Inventor
弗羅林 烏迪亞
洛伊佐斯 伊芙米歐
喬吉亞 羅古巴迪
馬汀 阿諾德
Original Assignee
英商劍橋古恩裝置有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英商劍橋古恩裝置有限公司 filed Critical 英商劍橋古恩裝置有限公司
Publication of TW202046502A publication Critical patent/TW202046502A/zh
Application granted granted Critical
Publication of TWI842893B publication Critical patent/TWI842893B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8252Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using III-V technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0605Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits made of compound material, e.g. AIIIBV
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0883Combination of depletion and enhancement field effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/095Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being Schottky barrier gate field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1066Gate region of field-effect devices with PN junction gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/08122Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0822Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/20Resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41758Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/8605Resistors with PN junctions
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0027Measuring means of, e.g. currents through or voltages across the switch

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本發明揭示一種基於III族氮化物半導體之異質接面功率裝置,其包括形成於一基板上之一第一異質接面電晶體,該第一異質接面電晶體包括:一第一III族氮化物半導體區域,其形成於該基板上,其中該第一III族氮化物半導體區域包括一第一異質接面,該第一異質接面包括第二導電類型之至少一二維載子氣體;一第一端子,其操作性連接至該第一III族氮化物半導體區域;一第二端子,其與該第一端子橫向間隔且操作性連接至該第一III族氮化物半導體區域;一第一閘極端子,其形成於該第一端子與該第二端子之間的該第一III族氮化物半導體區域上。該裝置亦包含形成於一基板上之一第二異質接面電晶體,該第二異質接面電晶體包括:一第二III族氮化物半導體區域,其形成於該基板上,其中該第二III族氮化物半導體區域包括一第二異質接面,該第二異質接面包括第二導電類型之至少一二維載子氣體;一第三端子,其操作性連接至該第二III族氮化物半導體區域;一第四端子,其在一第一維度上與該第三端子橫向間隔且操作性連接至該第二III族氮化物半導體區域,其中該第四端子操作性連接至該第一閘極端子;及一第二閘極端子,其形成於該第三端子與該第四端子之間的該第二III族氮化物半導體區域上,且其中該第二異質接面電晶體用於該第一功率異質接面電晶體之感測及保護功能中。該裝置亦包含具有實質上相同於該第一異質接面電晶體之一結構之至少一單片整合式電流感測電晶體,且其中該第三電晶體依一比例因數X相較於該第一異質接面電晶體縮放至一較小面積或一較短閘極寬度,其中X大於1。其他實施例包含內部感測及外部感測兩者、感測負載及一回饋電路以提供過電流、閘極過電壓或過溫度保護。

Description

具有整合保護功能之三五族半導體裝置
本發明係關於功率半導體裝置。特定言之(但非排他),本發明係關於一異質結構AlGaN/GaN高電子遷移率電晶體或整流器之使用。
一功率半導體裝置係用作為功率電子器件中之一開關或整流器之一半導體裝置。一功率半導體裝置常用於「換向模式」中(即,其接通或切斷),且因此具有針對此用途最佳化之一設計。
矽雙極接面電晶體(BJT)、金屬氧化物半導體場效應電晶體(MOSFET)及絕緣閘極雙極電晶體(IGBT)係常見類型之功率半導體開關裝置。其應用領域在自用於消費性電子器件之切換式電源供應器、電動車、馬達控制及電源供應器至RF及微波電路及電信系統之範圍內。
氮化鎵(GaN)係具有使其成為適合用於需要固態裝置之若干應用領域(例如射頻電子器件、光電器件及功率電子器件)中之一候選者之性質之一寬帶隙材料。
GaN技術允許設計具有高電子遷移率及高飽和速度之電晶體。GaN之此等性質已使其成為高功率及高溫微波應用(例如雷達及蜂巢 式通信系統)之一良好候選者。隨著系統之用戶及所要能力擴展,對增大其操作頻率及功率之興趣對應增長。較高頻率信號可攜載更多資訊(頻寬)且允許具有非常高增益之較小天線。
另外,GaN及其寬帶隙提供依較高頻率(例如電磁波譜之綠光、藍光、紫光及紫外光部分)發射光之可能性。
最近十年,氮化鎵(GaN)日益被視為用於功率裝置領域中之一非常可期材料。應用區域涵蓋可攜式消費性電子器件、太陽能反相器、電動車及電源供應器。材料之寬帶隙(Eg=3.39eV)導致高臨界電場(Ec=3.3MV/cm),其可導致具有比具有相同崩潰電壓之一矽基裝置短之一漂移區域且因此具有比矽基裝置低之接通狀態電阻之裝置之設計。
使用氮化鋁鎵(AlGaN)/GaN異質結構亦允許在其中載子可達到非常高遷移率(μ=2000cm2/(Vs))值之異質界面處形成二維電子氣(2DEG)。另外,存在於AlGaN/GaN異質結構處之壓電極化電荷導致2DEG層中之一高電子密度(例如1e13cm-2)。此等性質允許開發具有非常有競爭力效能參數之高電子遷移率電晶體(HEMT)及肖特基(Schottky)能障二極體。大量研究已聚焦於開發使用AlGaN/GaN異質結構之功率裝置。
然而,當嘗試設計增強型裝置而非空乏型裝置時,AlGaN/GaN異質界面處固有存在之2DEG帶來一挑戰。然而,已提出可導致增強型裝置之若干方法,其中使用金屬絕緣體半導體結構、使用氟處理、凹陷閘極結構及使用一p型蓋層。歸因於比其他技術相對成熟及可控地磊晶生長pGaN層,pGaN/AlGaN/GaN HEMT係當前用於商業化之前沿結構。
圖1展示一當前最先進pGaN HEMT之主動區域之一橫截面。裝置包含一AlGaN層1、一GaN層2、一轉變層3、一矽基板4、一基板端子5、一SiO2鈍化6、一源極端子8、一汲極端子9、一閘極端子10及一高度p摻雜GaN 11。所展示之裝置係具有磊晶生長於一標準矽晶圓上之一AlGaN/GaN異質結構之一橫向三端子裝置。轉變層用於允許生長一高品質GaN層,儘管GaN與Si之間顯著晶格失配。通常在GaN層中添加碳p型摻雜。最後,通常添加一薄GaN蓋層來形成具有大於1×1019cm-3之鎂(Mg)p型摻雜密度之閘極。一典型pGaN閘極裝置具有約1.5V至約2V之一臨限電壓及約8V之閘極接通偏壓電壓。
儘管一增強型裝置在諸多功率電子應用中用作為主電源開關,但存在其中一空乏型裝置可更適合之其他應用。一般而言,藉由將充當閘極端子之一肖特基金屬接點12直接放置於AlGaN層上(排除存在於增強型裝置中之p-GaN蓋層)來製造一空乏型AlGaN/GaN電晶體,如圖2中所見。
在當前最先進裝置中,趨向於將更多功能及更多裝置(諸如電晶體)整合至一單一晶片中以製造更小、更智慧及更強大系統。增強型及空乏型電晶體之組合及整合係先進邏輯、類比及數位電路之一關鍵使能技術。
在功率電子器件中,通常需要保護及感測電路系統(例如電流感測、過電壓保護、溫度感測)與主(通常增強型)電源開關單片整合。此功能性之單片整合而非一離散實施將允許降低總系統大小/成本、精減材料清單且將透過減少與離散裝置之間的互連相關聯之寄生組件來導致改良效能。在此感測及保護電路系統中,通常需要使用一空乏型或常通裝 置。
當前最先進技術無法提供在相同製造步驟內形成增強型裝置及空乏型裝置兩者之閘極端子之能力。在當前最先進裝置中,肖特基接點形成於一單獨製造步驟中。
在當前最先進空乏型肖特基閘極裝置中,裝置之臨限電壓(即,其中裝置被視為自切斷裝置移動至接通狀態且反之亦然之閘極偏壓電壓)取決於諸如(但不限於)AlGaN層厚度、鋁莫耳分率及閘極金屬堆疊之程序參數。因此,將臨限電壓調整至最適合於一特定應用之一位準需要改變磊晶生長及/或閘極金屬處理,其既耗時又無成本效益。相比而言,透過佈局修改來可靠地調整裝置臨限電壓之能力將顯著耗時更少且更具成本效益效。當前最先進技術目前不具備此能力。
接通狀態中之當前最先進空乏型裝置對可在主接通狀態傳導路徑(即,低電阻路徑)自汲極-源極改變為閘極-源極之前施加於閘極端子上之最大正閘極偏壓電壓有限制。此最大偏壓電壓取決於存在於閘極接點處之肖特基能障高度且不超過2V。當前最先進技術中不存在可偏壓超過此電壓位準之一空乏型HEMT裝置。
本發明係關於形成於III族氮化物中之半導體結構及裝置,且更具體而言,本發明係關於GaN及AlxGaN1-x結構。
根據本發明,使用一單片整合式電流感測電晶體及較佳地至少一空乏型裝置來提供主(通常增強型)電源開關之保護及感測電路系統。經由一電流感測電晶體感測通過主功率HEMT之電流且使用其來調整主功率HEMT之閘極偏壓或閘極脈衝寬度/頻率之能力可用於避免負載側 上之汲極過電流事件或在一短路條件期間提供較長持久時間。配置亦可基於一單片整合式(內部)回饋電路提供自保護及/或一感測墊允許外部感測電流及透過控制器/微處理器及瑪瑙驅動器單元處理此以提供一外部回饋至主功率HEMT之閘極以最佳化其操作及/或提供自保護。再者,若整合式感測負載具有一可再現溫度相依性,則其可用於提供過電流及過溫度兩種保護。此尤其用於發生過度自熱時。此功能性之單片整合而非一離散實施允許降低總系統大小/成本、精減材料清單且可透過減少與離散裝置之間的互連相關聯之寄生組件來導致改良效能。
根據本發明,以GaN技術提供具有一整合式感測及保護電路之一半導體裝置,其中主功率電晶體及用於感測及保護之電晶體可使用相同閘極技術製造。電流感測電晶體之汲極及閘極端子分別連接至主功率HEMT之汲極及閘極端子。用於感測及保護電路中之其他電晶體之至少一者之汲極端子可連接至主功率電晶體之閘極端子。包含其他感測及保護電路之不同實施方案以減輕過電流及過溫度事件。
根據本發明,空乏型電晶體可含有基於一不連續p-GaN層(其含有用於在提供一閘極電壓時調變高電壓端子與低電壓端子之間的導電路徑之圍繞單元之條帶或閉合形狀內之島狀物)之一閘極結構且可用於保護電路中。所有此等島狀物可連接至相同閘極電極。所謂之不連續島狀物係指相鄰島狀物之間無p-GaN層,因而,透過形成於GaN與AlGaN之間(在島狀物之間)的異質接面處之2DEG層,源極端子與汲極端子之間存在一直接暢通導電路徑。然而,相鄰島狀物可跨(正交於)電流路徑緊密放置在一起,使得施加於p-GaN閘極島狀物之電位調變島狀物(2DEG層)之間的導電區域且因此調變源極與汲極之間的直接路徑。連續及不連續閘極結 構中之p-GaN層可在相同程序步驟中製造且連續與不連續之間的差異由相同遮罩之一佈局改變實現。
根據本發明之一態樣,提供可較佳地使用上文所描述之一空乏型電晶體之一感測及保護電路。空乏型電晶體感測一特定固有閘極電壓或/及汲極電流且用於在主功率電晶體中偵測到過汲極電流(或過溫度)之一條件時降低或限制主功率電晶體上之閘極電壓。特定接通狀態閘極電壓等於其中二維電子氣(2DEG)形成於p-GaN島狀物下之電壓且導致常通感測裝置之電流陡增(即,接通狀態電阻減小)。
根據本發明之一第一態樣,提供一種基於III族氮化物半導體之異質接面功率裝置,其包括:一第一功率異質接面電晶體,其形成於一基板上,該第一異質接面電晶體包括:一第一III族氮化物半導體區域,其形成於該基板上,其中該第一III族氮化物半導體區域包括一第一異質接面,該第一異質接面包括第二導電類型之至少一二維載子氣體;一第一端子,其操作性連接至該第一III族氮化物半導體區域;一第二端子,其與該第一端子橫向間隔且操作性連接至該第一III族氮化物半導體區域;一第一閘極區域,其形成於該第一端子與該第二端子之間的該第一III族氮化物半導體區域上;一第一閘極端子,其接觸該第一閘極區域;一第二異質接面電晶體,其形成於一基板上,該第二異質接面電晶體包括: 一第二III族氮化物半導體區域,其形成於該基板上,其中該第二III族氮化物半導體區域包括一第二異質接面,該第二異質接面包括第二導電類型之至少一二維載子氣體;一第三端子,其操作性連接至該第二III族氮化物半導體區域;一第四端子,其在一第一維度上與該第三端子橫向間隔且操作性連接至該第二III族氮化物半導體區域,其中該第四端子操作性連接至該第一閘極端子;及一第二閘極區域,其形成於該第三端子與該第四端子之間的該第二III族氮化物半導體區域上;一第二閘極端子,其接觸該第二閘極區域;一第三異質接面電晶體,其形成於一基板上,該第三異質接面電晶體包括:一第三III族氮化物半導體區域,其形成於該基板上,其中該第三III族氮化物半導體區域包括一第三異質接面,該第三異質接面包括第二導電類型之至少一二維載子氣體;一第五端子,其操作性連接至該第三III族氮化物半導體區域;一第六端子,其在一第一維度上與該第五端子橫向間隔且操作性連接至該第三III族氮化物半導體區域,其中該第六端子操作性連接至該第二端子;及一第三閘極區域,其形成於該第五端子與該第六端子之間的該第三III族氮化物半導體區域上;一第三閘極端子,其接觸該第三閘極區域,其中該第三閘極端子操作性連接至該第一閘極端子;且 其中該第三異質接面電晶體與該第一異質接面電晶體單片整合且具有實質上相同於該第一異質接面電晶體之一結構,且其中該第三電晶體依一比例因數X相較於該第一異質接面電晶體縮放至一較小面積或一較短閘極寬度,其中X大於1,且其中該第三異質接面電晶體用於該第一功率異質接面電晶體之電流感測中且該第二異質接面電晶體經組態以用於該第一功率異質接面電晶體之感測及/或保護功能中。
根據本發明之一第二態樣,提供如技術方案1之基於III族氮化物半導體之異質接面功率裝置,其中第一異質接面電晶體進一步包括形成於第一III族氮化物半導體區域上之一第一導電類型之第一一或複數個高度摻雜半導體區域,且其中第一閘極端子形成於第一一或複數個高度摻雜半導體區域上;且其中第二異質接面電晶體包括形成於第二III族氮化物半導體區域上之第一導電類型之至少兩個高度摻雜半導體區域,且其中第二閘極端子形成於至少兩個高度摻雜半導體區域上,且其中至少兩個高度摻雜半導體區域在一第二維度上彼此橫向間隔。
第二異質接面電晶體可為基於一不連續p-GaN層之一常通電晶體,不連續p-GaN層含有用於在提供一閘極電壓時調變高電壓端子與低電壓端子之間的導電路徑之圍繞單元之條帶或閉合形狀內之島狀物。
根據本發明之一第三態樣,感測及保護功能可係指透過電流感測電晶體(第三電晶體)感測電流及使用第二電晶體來感測該功率異質接面電晶體之第一閘極端子電壓兩者且由於感測功能之任一者而限制施加於功率異質接面電晶體之第一閘極之電壓。
根據本發明之一第四態樣,感測及保護功能可為內部及外部兩者。在本發明之此態樣中,提供至少一電流感測電晶體。至少一電流感測電晶體提供雙重感測(內部及外部)。內部電流感測透過進一步連接至用於防過電流自保護之一整合式回饋電路的一整合式感測負載完成。回饋電路可包括電晶體,諸如本發明之先前態樣中所描述之第二電晶體。感測負載可包括由(例如)2DEG或金屬或其他主動元件(諸如空乏型或增強型電晶體)製成之積體電阻器。若感測負載具有一可再現溫度相依性,則回饋電路亦可提供防過熱自保護。外部感測作為呈理想地與流動通過主功率HEMT之電流成比例之一電流或電壓之形式之一輸出(經由一整合式感測墊)提供至一控制器/微處理器用於進一步處理。控制器/微處理器可指示內部/外部閘極驅動器單元提供一外部回饋至主功率HEMT之閘極以最佳化其操作及/或提供自保護。內部回饋電路可進一步包括放大元件以增強其感測及保護效能。
本發明之一目的係較佳地使用GaN技術提供具有一積體感測及保護電路之一半導體裝置,其中較佳地使用基於一連續p-GaN層之一閘極結構之主功率電晶體及用於感測之電晶體使用較佳地以為連續或不連續p-GaN層為特徵之相同閘極技術製造。描述保護電路之不同實施方案以減輕汲極過電流、過熱或過閘極電壓事件。此有助於一耐久操作及增加安全操作區域。
第二異質接面電晶體、感測負載及/或回饋電路之其他部分可形成於相同基板上且使用幾乎完全相同於第一異質接面功率電晶體之GaN基層,但放置於積體晶片之一不同區域中。在此情況中,第一異質接面電晶體可與第二異質接面電晶體及第三異質接面電晶體單片整合且亦可 含有一些其他單片整合式組件,諸如屬於感測負載或回饋電路之電阻器、電容器、電晶體或二極體。上述組件之單片整合允許降低總系統大小/成本。其亦透過減少與離散裝置之間的互連相關聯之寄生組件來導致改良效能。
較佳地,起始基板可為矽。然而,可使用組合矽與當前最先進製程相容之另一半導電材料之任何其他基板。矽基板之採用促進蝕刻技術、低成本、高可再現性及支援程序之鑄造之廣泛可用性。替代基板材料可包含藍寶石、碳化矽(SiC)、氮化鎵(GaN)及砷化鎵(GaAs)。其他替代亦可行。另外,本發明涵蓋使包括異質接面(或異質結構)之III族氮化物半導體區域生長於適合於用途之一第一基板上且接著將異質結構轉移至一第二基板上之可能性。第二基板可為上述基板之任何者或一不同基板(例如聚二甲基矽氧烷(PDMS)、撓性基板、鑽石)。作為基板材料之矽將在以下實施例及附圖中用於說明。
第一異質接面電晶體可進一步包括形成於第一III族氮化物半導體區域上之一第一導電類型之第一一或複數個高度摻雜半導體區域,且第一閘極端子形成於第一一或複數個高度摻雜半導體區域上。第二異質接面電晶體可包括形成於第二III族氮化物半導體區域上之第一導電類型之第二一或複數個高度摻雜半導體區域,且第二閘極端子可形成於第二一或複數個高度摻雜半導體區域上。應瞭解,第一高度摻雜區域及第二高度摻雜區域兩者可為一個連續區域或複數個離散區域。本發明涵蓋兩種方案。第三異質接面電晶體(電流感測電晶體)或至少一電流感測電晶體可具有實質上相同於第一異質接面電晶體之一結構,且其中第三電晶體依一比例因數X相較於第一異質接面電晶體縮放至一較小面積或較短閘極寬度, 其中X大於1。所有電晶體(但較佳地,第一功率電晶體及第三電晶體(或至少電流感測電晶體))可基於一指叉式設計之一指形狀。
第一閘極端子可形成於第一複數個高度摻雜半導體區域上。第二閘極端子可形成於第二複數個高度摻雜半導體區域上。第一閘極端子及/或第二閘極端子可包括一歐姆接觸。替代地,第一閘極端子及/或第二閘極端子可包括一肖特基接觸。
第一III族氮化物半導體區域之第一異質接面可包括:一第一III族氮化物半導體層,其具有形成於該基板上之一第一帶隙;一第二III族氮化物半導體層,其具有安置於第一III族氮化物半導體層上之不同於第一帶隙之一第二帶隙;及第二導電類型之至少一二維載子氣體,其形成於第一III族氮化物半導體層與第二III族氮化物半導體層之間的界面處以提供一通道。第二III族氮化物半導體區域之第二異質接面可包括:一第三III族氮化物半導體層,其具有形成於該基板上之一第一帶隙;一第四III族氮化物半導體層,其具有安置於第一III族氮化物半導體層上之不同於第一帶隙之一第二帶隙;及第二導電類型之至少一二維載子氣體,其形成於第三III族氮化物半導體層與第四III族氮化物半導體層之間的界面處以提供一通道。
第一III族氮化物半導體層、第二III族氮化物半導體層、第三III族氮化物半導體層及第四III族氮化物半導體層之各者可包括氮化鎵(GaN)、氮化鋁鎵(AlGaN)及氮化銦鋁鎵(InAlGaN)之任一者。
異質結構可包括元素半導體(例如Si、Ge)、來自III族及IV族(例如GaAs)或II族及VI族(例如ZnS)或III族及V族(例如GaN)之二元化合物、二元合金半導體(例如SiGe)、三元合金(例如AlGaAs)、四元合金(例 如InGaAsP)或甚至五元材料(例如GaInPSbAs)。因此,可能異質結構之一些實例如下:AlGaAs/GaAs、InGaP/GaAs、InP/InGaAs、InAlAs/InGaAs、SiGe/Si、AlGaAs/InGaAs、InAlAs/InGaAs及InAlN/GaN、AlGaN/GaN。較佳地,異質結構將為包括二維電子氣(2DEG)之AlGaN/GaN異質結構;此將在以下實施例及附圖中用於說明。GaN及AlGaN技術允許設計具有高電子遷移率及高飽和速度之電晶體。
至少一二維載子氣體可為二維電子氣(2DEG)或二維電洞氣(2DHG),前者係較佳的,因為非常高之電子遷移率。
第一複數個高度摻雜半導體區域可包括具有對應於以一2DEG為特徵之一裝置之p型導電性或對應於以2DHG為特徵之一裝置之n型導電性之一單一連續高度摻雜區域。替代地,第一複數個高度摻雜區域可包括具有對應於以一2DEG為特徵之一裝置之p型導電性或對應於以2DHG為特徵之一裝置之n型導電性之至少兩個離散高度摻雜半導體區域。
第二複數個高度摻雜半導體區域可包括一單一連續高度摻雜區域。替代地,第二複數個高度摻雜半導體區域可包括在一第二維度上彼此橫向間隔之至少兩個高度摻雜半導體區域。
高度摻雜半導體區域(島狀物)可放置於異質接面之半導體表面上且在零閘極-源極端子偏壓處,其等產生直接位於其下之導電通道(2D載子氣體)之一空乏。在零閘極-源極偏壓處,一不中斷通道沿其中不存在高度摻雜層之路徑存在於第三(源極)端子與第四(汲極)端子之間(在形成於島狀物之間的區域下之2D載子氣體上)。只要閘極-源極偏壓大於第一臨限電壓,則存在此不中斷通道。
隨著一更負偏壓相對於源極端子施加於閘極端子,汲極端子與源極端子之間的導電通道(區域)中之載子濃度歸因於自高度摻雜島狀物延伸至島狀物之間的區域之電場而降低。此橫向場耗盡形成於高度摻雜半導體島狀物之間的區域下之2D載子氣體且因此透過源極(第三端子)與汲極(第四端子)之間的2D載子氣體電阻阻斷電流路徑。其中裝置被視為自接通狀態(低電阻)移動至切斷狀態之臨界閘極偏壓界定為第一臨限電壓或裝置臨限電壓。應注意,不是將一負電位相對於源極端子施加於閘極,而是亦可使閘極保持接地且將一正電位施加於源極,結果係相同的。
高度摻雜半導體區域之各者可與最近其他高度摻雜半導體區域間隔。臨限電壓可由相鄰高度摻雜島狀物之間的間距、層厚度及摻雜分率控制。空乏型電晶體之特定接通狀態電阻可由高度摻雜島狀物之間的間距之數目及高度摻雜島狀物相對於島狀物之間的間距(即,節距)之寬度(在第二維度上)控制。
至少兩個高度摻雜半導體區域可包括離散區域,其中至少兩個高度摻雜半導體離散區域之各者可與最近其他高度摻雜半導體區域分離達一預定距離(即,節距)。離散區域(或不連續島狀物)可經形成使得相鄰島狀物之間不存在高度摻雜半導體層,因而,由一非空乏2D載子氣體層提供之第三端子(源極)與第四端子(汲極)之間存在一直接暢通導電路徑。相鄰島狀物可跨(且正交於)電流路徑一起緊密放置成一行,使得施加於閘極之電位調變島狀物之間的導電區域(即,2D載子氣體層之部分)且因此調變源極與汲極之間的直接路徑。
至少兩個高度摻雜半導體區域可在第一維度上對準。換言之,至少兩個高度摻雜半導體區域可形成在第二維度上(在不同於第一端 子與第二端子之間的電流之一方向上)延伸之一行高度摻雜半導體區域。
第二異質接面電晶體可組態為一空乏型場效應電晶體。換言之,第二異質接面電晶體可組態為一常通電晶體,如上文所描述。
空乏型電晶體可具有兩個臨限電壓。第一臨限電壓可為負的且可等效於一經典常通電晶體以指示自切斷狀態至接通狀態之轉變。較佳地,第二臨限電壓可為正的且可以一電流陡增為特徵。第二臨限電壓可具有相同於以一連續高度摻雜半導體閘極為特徵之積體常斷裝置之值的值。
當空乏型電晶體之閘極電壓非常負時,相鄰高度摻雜半導體閘極島狀物耗盡其等之間的2D載子氣體之部分以阻斷電子或電洞自源極流動至汲極之路徑。一旦閘極-源極電壓等於或大於第一臨限電壓,則2D載子氣體開始形成於相鄰p島狀物之間的節距之中間處。在此階段中,源極與汲極之間建立一導電路徑。可藉由控制相鄰高度摻雜半導體島狀物之間的節距來調整第一臨限電壓之值。隨著閘極-源極電壓增大至高於第一臨限電壓但保持低於第二臨限電壓,2D載子氣體通道之形成物自相鄰高度摻雜半導體島狀物之間的節距之中間朝向高度摻雜半導體閘極島狀物之邊緣擴散。電流隨接通狀態電阻減小而不斷增大。當達到第二臨限電壓(其較佳地為正的)時,看見電流陡增,因為2D載子氣體在p閘極島狀物下擴散以允許電流流動通過此區域以因此導致一增大傳導面積。此以電流之陡增及因此接通狀態電阻劇降為特徵。電流增大之速率取決於高度摻雜半導體閘極島狀物之寬度與高度摻雜半導體閘極島狀物之間的節距之間的比率。
空乏型電晶體(其可含有基於圍繞單元之條帶或閉合形狀內 之島狀物之不連續p-GaN層之一閘極結構)感測一特定固有閘極電壓或/及汲極電流且用於在主功率電晶體中偵測到過汲極電流及/或過溫度之一條件或過電流及/或過閘極電壓之一條件時降低或限制主功率電晶體上之閘極電壓。特定接通狀態閘極電壓等於其中二維電子氣(2DEG)形成於p-GaN島狀物下之電壓且導致常通空乏型電晶體之接通狀態電阻劇降。
至少兩個高度摻雜半導體區域可包括一p型氮化鎵(p-GaN)材料。pGaN形成與下面AlGaN材料之一能障。pGaN之高度摻雜促進一空乏區域穿透AlGaN層而到達2DEG,電位相對於源極端子施加於閘極端子之功能。當閘極上之電位增大時,電洞穿隧自閘極端子進入半導體中。在動態高電壓應力期間,通過閘極之特定量之電洞電流對裝置之穩定性具有一正效應,但若閘極電流太高,則此被視為影響驅動器及裝置之總損失之控制端子中之洩漏。很明顯,使用一pGaN閘極會在零閘極偏壓處產生其下2DEG之空乏且因此允許設計一常斷(增強型)裝置。(一n摻雜區域不會依相同方式起作用)。
裝置可進一步包括形成於基板與第一III族氮化物半導體區域或第二III族氮化物半導體區域之間的一轉變層。轉變層可存在於異質結構與塊狀基板之間以最小化晶格失配或適應異質結構中之機械應力。轉變層可包括一成核層。成核層可由氮化鋁(AlN)或任何其他適合材料製成,且可放置於基板上。成核層可形成由含有相同於異質結構裝置之第一半導體層及第二半導體層之材料(例如AlGaN或GaN材料)之不同子層製成之一轉變層之第一子層。此有助於釋放機械應力且適應基板(例如矽)與形成於頂部上之異質結構之間的晶格失配。
在其中基板係矽且異質結構係基於III族氮化物化合物(諸 如GaN)之本發明之實施例中,轉變層可包括AlxGaN1-xN(x係化合物之鋁莫耳分率)之一單層或產生一多層堆疊(亦稱為超晶格)之AlxGaN1-xN/AlyGaN1-yN(y係化合物之鋁莫耳分率)之任何組合物。
異質接面功率裝置可進一步包括形成於第一異質接面電晶體與第二異質接面電晶體之間的一隔離層。其他隔離層可用於隔離積體異質接面晶片中之不同組件。此等組件可為感測負載或回饋電路之部分。
第二異質接面電晶體可形成第一異質接面電晶體之一感測及保護電路之部分。第二異質接面電晶體可與第一異質接面電晶體整合,而感測及保護電路之剩餘部分可不與第一異質接面電晶體單片整合,但提供於相同封裝或一單獨封裝內。替代地,整個感測及保護電路可與第一異質接面電晶體單片整合。
根據本發明之第一態樣,感測及保護功能係指藉由使用第三電晶體來感測流動通過第一功率異質接面電晶體之電流及限制或調整供應至第一功率異質接面電晶體之閘極之閘極信號。
在先前技術中,感測主功率電晶體中之電流可藉由使用附接至第一端子(源極)之一電阻器且監測跨此電阻器開發之電壓來完成。然而,此導致功率裝置之源極中之一增大電位以導致施加於主電晶體之較低有效閘極至源極電壓及透過電阻器中耗散之功率之額外損失兩者。
相反地,如本發明中所描述,較佳地使用與電源開關單片整合之一電流感測裝置。電流感測電晶體具有比第一功率異質接面電晶體之面積小很多之一面積(或閘極寬度)。在此情況中,在電流感測電晶體中流動之電流與在第一功率異質接面電晶體中流動之電流成比例但顯著更小。
根據本發明之第一態樣,電流感測電晶體(第三電晶體)可結構上相同於主功率電晶體,但主功率電晶體具有比電流感測電晶體大很多之一主動區域或閘極寬度(例如10倍、100倍、1000倍)。兩個電晶體可具有連接在一起之汲極及連接在一起之閘極但單獨源極端子。電流感測電晶體可用於感測流動通過主功率電晶體之源極之電流。
本發明之第一態樣中所描述之第二異質接面電晶體之第二閘極端子可操作性連接至電流感測電晶體之源極端子。換言之,電流感測電晶體之源極及第二異質接面電晶體之閘極可連接。如本發明之第一態樣中所描述,第一功率電晶體之閘極連接至第二異質接面電晶體之汲極。
裝置可進一步包括一第一電阻器(電流感測電阻器)或一感測負載。第二閘極端子(第二電晶體之閘極)可操作性連接至電流感測電晶體之源極及電阻器或感測負載之第一端子。第一電阻器或感測負載之第二端子可操作性連接至主功率電晶體之源極端子。替代地,第一電阻器或感測負載之第二端子可操作性連接至一接地端子。
第一電阻器或感測負載可與(例如)第一功率電晶體及第二電晶體單片整合,第一電阻器可包括一2DEG層或一金屬層。替代地,第一電阻器可位於第一功率電晶體及第二電晶體外部。感測負載可包括積體電阻器或其他低電壓異質接面電晶體,諸如空乏型或增強型HEMT。
隨著通過第一電阻器(或感測負載)之電流增大,第二電晶體之第二閘極電壓升高且第二電晶體之等效導通電阻可減小以提供第一閘極端子與主功率電晶體之源極端子之間的路徑之電阻減小。此限制第一閘極端子上之電位。接著,電路可充當免於在第一功率裝置中發生一汲極過電流事件之保護。
裝置可進一步包括一感測墊且第一電阻器或感測負載之一第二端子可連接至感測墊,使得可量測通過電流感測電晶體之電流。此可用於在內部或外部藉由使用兩個電晶體之主動區域之比例因數及第一電晶體之大小來判定主功率電晶體中之電流。
裝置可進一步包括一第二電阻器。第二電阻器可與第一電阻器形成一分電位器。兩個電阻器之電阻之選擇允許容易地調整主功率電晶體之汲極端子與源極端子之間的可能最大電流位準。
第二異質接面電晶體可組態為一增強型電晶體。增強型電晶體之閘極端子處之電位可隨通過電流感測(第一)電阻器之電流增大而增大以提高第二增強型電晶體之閘極上之電位且因此調整其電阻。通過第一功率電晶體之一臨界電流可接通第二增強型電晶體以限制主功率電晶體之閘極上之電位。所描述之電路可充當免於在第一功率裝置中發生一汲極過電流事件之保護。
第二異質接面電晶體可組態為一空乏型電晶體。當第一功率裝置中無電流時,第二電晶體之閘極接地,但由於常通性,電流仍流動通過空乏型電晶體。在此模式中,第二異質接面電晶體充當第一主功率裝置之閘極與源極之間的一電阻負載。第二異質接面電晶體之閘極端子處之電位可隨通過電流感測(第一)電阻器之電流增大而增大以因此提高第二異質接面電晶體之閘極上之電位。通過第一功率電晶體之一臨界電流可導致高於常通電晶體之第二臨限電壓之一電位。此導致第二異質接面電晶體之導通電阻陡增,其繼而導致主功率電晶體之閘極上之電位受限。此處所描述之電路可充當免於在第一功率裝置中發生一汲極過電流事件之保護。
根據本發明之一第三態樣,感測及保護功能可係指感測通 過第一功率異質接面電晶體之第一端子之電流及感測功率異質接面電晶體之第一閘極端子電壓兩者及由於感測功能之任一者而限制施加於功率異質接面電晶體之第一閘極之電壓。
在本發明之此態樣中,組態為一常通裝置之第二電晶體可進一步包括一第三閘極端子(使得第二電晶體本身具有兩個閘極)。第二閘極端子可連接至分電位器之一中點;且裝置可進一步包括一第一電阻器,且其中第三閘極端子連接至電阻器之一第一端子。換言之,第二電晶體可為一雙閘極電晶體。
第二異質接面電晶體可包括一第一導電類型之至少兩個複數個高度摻雜半導體區域,且第二閘極端子可形成於一複數個高度摻雜半導體區域上,其中第三閘極端子可形成於另一複數個高度摻雜半導體區域上。複數個高度摻雜半導體區域之各者可包括在一第二維度上彼此橫向間隔之至少兩個高度摻雜半導體區域。換言之,雙閘極電晶體可具有含不連續p-GaN閘極島狀物之兩個閘極,如上文所描述。
具有一雙閘極之一常通(空乏型)電晶體可用作為第二電晶體,其中第一閘極連接至上文所描述之分電位器之中點且第二閘極連接至附接至電流感測器裝置之電阻器/電阻負載。在此情況中,若一條件或另一條件(第一主功率裝置中之過電流偵測或第一主功率裝置中之過閘極電壓偵測)發生,則觸發第二異質接面電晶體之接通狀態電阻劇降以拉低閘極電位,直至不再偵測到條件之一者(過電流偵測或過閘極電壓偵測)。此導致將閘極電壓限制於一所要位準以提高安全操作面積及穩健性。
根據本發明之第三態樣,裝置可進一步包括一分電位器。分電位器之一端子可連接至(主功率電晶體之)第一閘極端子且分電位器之 一中點可連接至一第二異質接面電晶體之第二閘極端子之部分,在此情況中,第二異質接面電晶體組態為一常通(空乏型)電晶體且具有兩個閘極控制端子。分電位器可與第一功率電晶體及第二電晶體整合為(例如)一2DEG層。替代地,分電位器可由外部電阻器或電阻負載形成。閘極端子之第二部分可連接至感測電阻器或感測負載及第三異質接面電晶體(電流感測電晶體)之源極。
當主功率電晶體中偵測到過電流或過閘極電壓之一條件時,第二電晶體可用於降低或限制主功率(第一)電晶體上之閘極電壓。
分電位器可包括至少兩個串聯電阻器。分電位器之至少兩個電阻器可各包括二維電子氣(2DEG)。
異質接面功率裝置可包括由形成一分電位器之兩個電阻器及一主動切換式低電壓空乏型(第二)電晶體構成之一電壓限制電路。主動切換式低電壓空乏型電晶體之汲極源極路徑可連接於主功率電晶體之閘極與源極之間且與分電位器並聯連接。分電位器之中點可連接至第二(低電壓)空乏型電晶體之閘極端子。在此實施例中,當主功率裝置閘極端子之電位增大時,空乏型電晶體之電阻可減小且因此調整主功率裝置閘極端子與主功率裝置源極端子之間的電阻。由電阻器形成之分電位器可判定空乏型電晶體之閘極端子上之電位。所描述之電路可保護(第一功率裝置之)主功率閘極端子免受過閘極電壓事件。
根據本發明之一第四態樣,提供一種異質接面晶片,其包括一第一功率異質接面電晶體(作為主電晶體)及至少一電流感測電晶體,其中至少一電流感測電晶體提供雙重電流感測:一電流感測針對防過電流或過溫度自保護之內部使用且一電流感測針對最佳化第一功率異質接面電 晶體之驅動/控制或防過電流或過溫度之額外保護之外部使用。
至少一電流感測電晶體可為第三電晶體,如本發明之先前態樣中所描述。至少一電流感測電晶體具有相同於第一功率異質接面電晶體之一結構,但分別相較於第一功率異質接面電晶體之主動區域或閘極寬度(依一因數X,其中X比1大很多)縮放至一已知小得多主動區域或閘極寬度。至少一電流感測電晶體與異質接面晶片單片整合。至少一電流感測電晶體使汲極及閘極端子分別連接至第一功率異質接面電晶體之汲極及閘極端子。
至少一電流感測電晶體可用於:(i)使用連接至其源極端子之一電阻器負載或感測負載及一額外單片整合式回饋電路之內部保護以局部提供一信號至閘極以在第一功率異質接面電晶體中達到一特定電流限制時降低或限制其閘極電壓振幅或切換頻率之脈衝寬度,及(ii)發送一信號(以電流或電壓之形式)至一外部控制器/微處理器以最佳化第一功率異質接面電晶體之驅動/控制及/或藉由透過驅動器電路提供閘極信號之一控制來另外保護第一功率異質接面電晶體。
回饋電路可包括第二電晶體,如本發明之先前態樣中所描述。
「外部裝置/電路/組件」應被理解為不與異質接面晶片單片整合而是可位於一不同封裝中或與異質接面晶片共同封裝之一裝置/電路/組件。此一裝置/電路/組件可以矽或一標準材料製造。驅動器電路(閘極驅動器)可位於外部或可單片整合於異質接面晶片內。替代地,閘極驅動器之部分可位於內部以提供與第一功率異質接面電晶體之一界面且閘極 驅動器之部分可位於外部且以(例如)較便宜材料(諸如矽)製造。有利地,控制器/微處理器可位於外部,因為此允許以非常低成本達成高效能。
根據本發明之第四態樣之一實施例,雙重電流感測透過兩個或更多個單獨積體電流感測電晶體執行,電流感測電晶體之各者提供一內部電流感測及保護功能或一外部電流感測及/或保護功能。兩個或更多個電流感測電晶體可相同或不相同。兩個或更多個電流感測電晶體可包括一多指式裝置佈局中之一或若干指部。例如,一電流感測電晶體可包括一個指部,第二電流感測電晶體可包括一兩指式結構,而第一功率異質接面電晶體可包括若干指部(比此等指部之數目大1至3個數量級,例如100個指部或1000個指部)。
在此實施例中,旨在提供外部電流感測及/或保護之電流感測電晶體可連接至一外部精密電阻器。精密電阻器將不受用於製造異質接面裝置之製程之製造容限影響且可少受或幾乎不受第一功率異質接面電晶體或周圍環境之溫度變動影響。跨此精密電阻器之電壓降可提供第一功率異質接面電晶體中之真實電流之一更準確估計。旨在提供外部電流感測及/或保護之跨此外部電阻器之電壓或直接通過電流感測電晶體之電流可饋送至一控制器/微處理器單元中,控制器/微處理器單元可進一步分析其且指示閘極驅動器限制或調整(在振幅或時間或脈衝寬度或頻率或工作週期上)施加於閘極驅動器之信號以最佳化系統操作且保護第一功率異質接面電晶體或其部分係異質接面晶片之系統。
旨在提供內部電流感測及保護之電流感測電晶體可使其源極端子連接至一內部(積體)電阻器或感測負載之第一端子。感測負載可由一電阻器或一電阻器負載或一單片整合式低電壓電晶體或一電阻器及至少 一單片整合式低電壓電晶體之一串聯及/或並聯組合形成。低電壓電晶體之閘極可連接至其汲極或源極或第一功率異質接面電晶體之源極或感測負載之任何其他節點。替代地,感測負載之低電壓電晶體之閘極可連接至第一功率異質接面電晶體之閘極。使用與一低電壓常通或常斷電晶體連接在一起之感測負載中之串聯及/或並聯電阻器之一組合可以在異質接面晶片中流動之大電流對由第一功率異質接面電晶體上之電流劃分之電流感測電晶體中之電流之線性度損失提供一些補償。此線性度損失可歸因於由第一功率異質接面電晶體中之自熱效應引起之溫度升高。例如,低電壓常通或常斷裝置之等效接通狀態電阻可隨閘極電壓升高(即,第一功率異質接面電晶體中之高電流)而減小。電流在電流感測電晶體中流動通過之等效電阻之此減小可(部分)補償(例如)歸因於溫度升高之低電壓電晶體之感測負載或2DEG中之電阻器之電阻增大。
單片整合式(內部)電阻器或感測負載中之電阻器之任何者可由用於程序中之2DEG或一金屬層製成。替代地,其可由程序中之既有層之一者(諸如pGaN層)或定製電阻器層(諸如CrSi)製成。若(例如)若干金屬層用於製造歐姆或肖特基連接以提供場板效應或輸送電流,則此等金屬層之任何者可用於製造感測負載中之(若干)電阻器以提供跨其(等)之一電壓降,其與流動通過電流感測電晶體之電流成比例且因此與流動通過第一功率異質接面電晶體之電流之一比例量測成比例。
上文所描述之感測負載中之(若干)電阻器可具有取決於溫度之一電阻。例如,已知2DEG及金屬層在較高溫度具有一較高電阻且此行為相對良好地自一裝置複製至另一裝置。因此,感測負載中之電阻器可用作為一相對溫度感測器。基準電阻可量測於一參考溫度處。電阻之變動 可與一溫度變動相關聯。例如,若溫度歸因於第一功率異質接面電晶體之操作期間之自熱或歸因於周圍溫度升高而升高,則內部電阻器之2DEG電阻或金屬電阻增大。因此,跨此電阻之電壓降將不僅取決於流動通過電流感測結構之電流(且與第一功率異質接面電晶體中之電流成比例),且亦取決於隨溫度之電阻變動。當溫度升高(歸因於(例如)自熱效應)時,跨連接至電流感測電晶體之源極端子之電阻器負載(或感測負載)之電壓增大。因此,跨此電阻器負載之電壓降不僅隨電流變動,且亦隨溫度變動。信號可用於提供過電流及/或過溫度條件兩者之內部或外部保護。依此方式,透過上文所描述之電流感測電晶體及由一2DEG或一金屬層或一內部感測負載製成之一內部電阻器之一者之作用提供一過溫度保護及一過電流保護。
在此實施例中,可藉由減小可連接於主功率電晶體之源極與閘極之間的第二異質接面電晶體(作為回饋電路之部分)之電阻來實現保護功能。跨電流感測負載之電壓降隨電流及溫度增大可直接或藉由使用積體回饋電路中之其他組件來增大第二異質接面電晶體之閘極電壓且因此減小主功率電晶體之閘極與源極之間的電阻。
在本發明之第四態樣之一第二實施例中,一單一電流感測電晶體提供依以連接至其源極端子以提供一電壓信號至一外部電路之一額外感測墊為特徵之一單一單片整合式電流感測電晶體之形式提供雙重電流感測。
在此實施例中,電流感測電晶體可提供雙重電流感測(外部及內部兩者)。單一電流感測電晶體使其源極端子連接至一積體電阻器或感測負載。透過包含第二異質接面電晶體之一內部電路使用跨此負載之電壓降以提供一回饋至閘極,使得當偵測到一過電流時,可調整閘極電壓以 限制或降低電流。連接至電流感測電晶體之源極之額外感測墊可連接至一控制器/微處理器單元,控制器/微處理器單元將外部執行電流讀取及/或電流保護且透過一外部驅動器提供一適當控制以限制或調整第一功率異質接面電晶體之閘極信號之振幅、脈衝寬度或切換頻率。
如同先前情況,在此實施例中,內部感測電阻器或感測亦可用於基於跨電阻負載或感測負載之電壓降隨溫度變動來提供過溫度保護。回饋電路可用於藉由用於限制或調整(在振幅或時間或頻率或工作週期上)施加於閘極驅動器之信號來提供過電流或過溫度保護之任一者或兩者以最佳化系統操作且保護第一功率異質接面電晶體或其部分係異質接面晶片之系統。如同先前情況,可藉由減小連接於主功率電晶體之源極與閘極之間的第二異質接面電晶體之電阻來實現保護功能,如本發明之先前態樣中所描述。
替代地,一外部感測負載可連接至感測墊用於精確讀取電流第一功率異質接面電晶體。跨此外部感測負載之電壓或直接通過電流感測器之電流可饋送至一控制器/微處理器單元中,控制器/微處理器單元可進一步分析其且指示閘極驅動器限制或調整(在振幅或時間或頻率或工作週期上)施加於閘極驅動器之信號以最佳化系統操作且保護第一功率異質接面電晶體或其部分係異質接面晶片之系統。
在本發明之第四態樣之一第三實施例中,通過至少一電流感測電晶體之電流流動通過一金屬電阻器,第一功率異質接面電晶體中之至少部分電流亦同時流動通過金屬電阻器。此金屬電阻器可為將一多指式結構之內部源極接點連接至源極墊(源極端子)之既有敷金屬之部分。指部連接至一分佈式金屬軌道/匯流排,分佈式金屬軌道/匯流排連接至源極 墊。指部可連接至軌道/匯流排更遠離源極墊,在該情況中,其將看見比更靠近源極墊之指部大之一金屬化電阻(因為來自指部之電流流動通過源極金屬化軌道之一更長路徑)。至少一電流感測電晶體可更遠離金屬墊以遭遇金屬化軌道之一更大電阻且由通過屬於第一功率異質接面電晶體之其他指部之多個及分佈式電流放大跨此電阻產生之電壓降。
至少一電流感測電晶體可以一單片整合式感測負載為特徵,如上文所描述。此感測負載之一端子可連接至至少一電流感測電晶體之源極且另一端子可連接至與金屬軌道相關聯之金屬電阻器,如上文所描述。替代地,上文所描述之金屬電阻器可包括一額外2DEG或與金屬軌道之電阻器串聯之一金屬電阻器或一感測負載(如上文所描述)。至少一電流感測電晶體之源極端子可連接至一感測墊用於外部電流感測及/或保護及/或連接至一內部回饋電路以施加作用於閘極,如上文所描述。可藉由使用可包括源極軌道之金屬電阻且第一功率異質接面電晶體之至少部分電流流動通過之此額外金屬電晶體來增強至少一電流感測電晶體之源極端子處之電壓電位之敏感度及線性度。
在本發明之第四態樣之另一實施例中,內部回饋電路包括一共源極、共汲極或共閘極放大器級及跨感測墊之電壓降作為一輸入。電路可進一步使用一分壓器。分壓器可由積體裝置(諸如肖特基二極體、電阻器、電容器、二極體、使閘極連至源極或汲極之電晶體或使閘極由一類似分壓器控制之電晶體)組成。放大器級之輸出可用於藉由接通使其汲極附接至第一功率異質接面電晶體之閘極端子之第二異質接面電晶體來過電流或過溫度保護,如本發明之第一態樣中所描述。替代地,放大器級之輸出可用作為一外部輸出或回饋至除過電流保護之外的積體電路之組件。本 發明中將進一步給出此配置之實施例(參閱圖部分之詳細描述)。
根據本發明之另一態樣,提供一種製造一基於III族氮化物半導體之異質接面功率裝置之方法,該方法包括:形成在一基板上形成之一第一III族氮化物半導體區域,其中該第一III族氮化物半導體區域包括一第一異質接面,該第一異質接面包括第二導電類型之至少一二維載子氣體;形成操作性連接至該第一III族氮化物半導體區域之一第一端子;形成與該第一端子橫向間隔且操作性連接至該第一III族氮化物半導體區域之一第二端子;形成在該第一端子與該第二端子之間的該第一III族氮化物半導體區域上形成之一第一閘極端子;形成在該基板上形成之一第二III族氮化物半導體區域,其中該第二III族氮化物半導體區域包括一第二異質接面,該第二異質接面包括該第二導電類型之至少一二維載子氣體;形成操作性連接至該第二III族氮化物半導體區域之一第三端子;形成在一第一維度上與該第三端子橫向間隔且操作性連接至該第二III族氮化物半導體區域之一第四端子,其中該第四端子連接至該第一閘極端子;形成在該第三端子與該第四端子之間的該第二III族氮化物半導體區域上形成之一第二閘極區域;形成接觸該第二閘極區域之一第二閘極端子,形成在該基板上形成之一第三III族氮化物半導體區域,其中該第三III族氮化物半導體區域包括一第三異質接面,該第三異質接面包括第二 導電類型之至少一二維載子氣體;形成操作性連接至該第三III族氮化物半導體區域之一第五端子;形成在一第一維度上與該第五端子橫向間隔且操作性連接至該第三III族氮化物半導體區域之一第六端子,其中該第六端子操作性連接至該第二端子;及形成在該第五端子與該第六端子之間的該第三III族氮化物半導體區域上形成之一第三閘極區域;形成接觸該第三閘極區域之一第三閘極端子,其中該第三閘極端子操作性連接至該第一閘極端子,且其中該第三異質接面電晶體用於該第一功率異質接面電晶體之電流感測中且該第二功率異質接面電晶體經組態以用於該第一功率異質接面電晶體之感測及/或保護功能中。
第一複數個高度摻雜半導體區域(在第一電晶體中)及第二複數個高度摻雜半導體區域(在第二電晶體中)可在相同程序步驟中製造。連續高度摻雜半導體區域與不連續高度摻雜半導體區域之間的差異可由相同遮罩之一佈局改變實現。
最後,在以上討論之概述中,本發明描述如下:本發明係關於一種具有一積體感測及保護電路之使用GaN技術之半導體裝置,其中使用以連續或不連續p-GaN層為特徵之相同閘極技術製造使用基於一連續p-GaN層之一閘極結構之主功率電晶體及用於感測之電晶體。感測電晶體之至少一者(第二異質接面電晶體)之汲極端子可連接至主功率電晶體之閘極端子。具有相同於主電源開關之一結構但具有相對於主電源開關縮小之面積(或閘極寬度)之至少一電流感測電晶體與第 一功率電晶體(主功率電晶體)單片整合。至少一電流感測可連接至一感測電阻器或一感測負載且可提供內部或外部電流感測。一回饋電路可經單片整合以提供內部保護。描述回饋及保護電路之不同實施方案以減輕汲極過電流或過溫度及過電流或閘極過電壓之閘極事件。此有助於一耐久操作及增加安全操作區域。在一主要實施例中,一常通空乏型電晶體(其含有基於不連續p-GaN層之一閘極結構,不連續p-GaN層含有圍繞單元之條帶或閉合形狀內之島狀物)感測主功率電晶體之一特定固有閘極電壓或/及汲極電流且用於在主功率電晶體中偵測到過閘極電壓或過汲極電流之一條件時降低或限制主功率電晶體上之閘極電壓。特定接通狀態閘極電壓(如上文所提及)等於其中二維電子氣(2DEG)形成於p-GaN島狀物下之電壓且導致常通空乏型電晶體之接通狀態電阻劇降。
在本發明之其他實施例中,提供一種異質接面晶片,其包括一主功率電晶體、至少一電流感測電晶體、一感測負載及一回饋電路,其中至少一電流感測電晶體提供雙重電流感測:一電流感測針對由電流回饋電路內部用於防過電流或過溫度自保護且一電流感測針對用於最佳化第一功率異質接面電晶體之驅動/控制或用於防過電流或過溫度之額外保護之外部使用。保護可藉由減小主功率電晶體之閘極與源極之間的第二異質接面電晶體之電阻來完成。一外部微處理器可分析及處理外部電流感測信號且指示一外部/內部閘極驅動器限制或調整(在振幅或時間或脈衝寬度或頻率或工作週期上)施加於閘極驅動器之信號以最佳化系統操作且保護第一功率異質接面電晶體或其部分係異質接面晶片之系統。感測負載可由內部或外部電阻器製成,內部或外部電阻器由2DEG或其他材料或層及/或低電壓電晶體製成。其亦可含有來自源極金屬化軌道之一電阻貢獻,主功率 裝置中之至少一部分電流流動通過源極金屬化軌道。
內部回饋電路可包括共源極、共汲極或共閘極放大器級及跨感測墊之電壓降作為一輸入。電路可進一步使用分壓器、肖特基二極體、電阻器、電容器、二極體、電晶體。放大器級之輸出可用於藉由接通使汲極附接至主功率裝置之閘極之第二異質接面電晶體來過電流或過溫度保護。
1:AlGaN層
2:GaN層
3:轉變層
4:矽基板
5:基板端子
6:SiO2鈍化
7:表面鈍化介電質
8:源極端子/敷金屬
9:汲極端子/敷金屬
10:閘極端子/敷金屬/閘極電極/第一閘極接點
11:高度p摻雜GaN/高度摻雜pGaN蓋/高度摻雜區域/p-GaN區域/高度摻雜層/p-GaN島狀物
12:肖特基金屬接點/肖特基閘極端子
13:零閘極-源極偏壓處之不中斷傳導通道
14:空乏型電晶體/第二電晶體/空乏型裝置
15:電流感測電阻器/電阻負載
16:電流感測電晶體/第一功率裝置/高電阻電晶體/第一功率電晶體/感測HEMT/電流感測裝置
17:分電位器電阻器
18:分電位器電阻器
19:第一功率電晶體/主功率電晶體/第一功率裝置/低電阻電晶體/主功率裝置/主功率HEMT
20:第二電阻器
21:低電壓增強型電晶體
22:外部端子
23:外部端子
24:額外常通電晶體
25:雙閘極端子常通電晶體/第二電晶體/雙閘極空乏型電晶體
26:第一功率電晶體/第一功率裝置/主功率電晶體
27:第二閘極接點/雙閘極電晶體之額外閘極
28:汲極墊
29:電晶體主動區域
30:二維電子氣(2DEG)電阻器
31:2DEG電阻器主動區域
32:源極墊金屬
33:閘極墊
34:主功率電晶體區塊
35:電流感測電晶體區塊
36:低電壓常通裝置/作為感測負載之空乏型電晶體
37:外部感測端子
40:回饋電路區塊
41:控制器/微處理器單元
42:閘極驅動器
43:回饋電路
44:電流感測電晶體
46:感測電阻器/外部精密電阻/外部電阻器
47:汲極端子/墊
48:源極端子/墊
49:閘極端子/墊
50:主功率電晶體
51:主功率電晶體
52:主功率電晶體
53:電流感測電晶體
54:電流感測電晶體
55:感測端子/電流感測信號
56:感測端子/電流感測信號
57:感測電晶體/電阻器
58:感測電晶體/電阻器/感測HEMT
59:金屬電阻器/源極軌道金屬化電阻
60:電阻器/源極軌道金屬化電阻
61:電阻器/源極軌道金屬化電阻
62:電阻器
63:空乏型電晶體/空乏型D-HEMT/放大電晶體/共閘極放大器HEMT
64:電阻器
65:增強型電晶體
66:增強型電晶體/E-HEMT
67:電阻器
68:二極體
69:電阻器/電阻負載
70:空乏型電晶體/HEMT
71:二極體
72:電阻器
73:電阻器
74:增強型電晶體/放大HEMT
75:電阻器
76:空乏型電晶體/HEMT
77:電阻器
78:空乏型電晶體/放大HEMT
79:二極體
80:電阻器
81:電阻器
82:電阻器
83:增強型電晶體
85:增強型電晶體
86:電阻器
90:放大電路輸出端子
100:異質接面晶片區塊
110a:異質接面晶片
110b:異質接面晶片
120:異質接面晶片
130:異質接面晶片
140:異質接面晶片
VDD:供應電壓
將自附圖更完全理解本發明,然而,附圖不應被視為使本發明受限於所展示之特定實施例,而僅供闡釋及理解。
圖1展示一當前最先進p-GaN HEMT之主動區域之一示意性橫截面;圖2展示具有一肖特基閘極端子之一當前最先進空乏型HEMT之主動區域之一示意性橫截面;圖3展示根據本發明之一實施例之一過電流保護電路之一示意性電路圖,其中過電流保護由一電阻器及一主動切換式低電壓空乏型電晶體(第二電晶體)構成以控制第一功率電晶體之閘極端子上之電位;圖4展示根據本發明之可用於一實施例裝置中之一空乏型電晶體之一示意性透視圖;圖5展示本發明之另一實施例之一示意性電路圖,其中裝置進一步包含一電阻器或電阻負載;圖6展示本發明之另一實施例之一示意性電路圖,其中實施由一電阻器及一主動切換式低電壓增強型電晶體(第二電晶體)構成之一過電流保護電路以控制第一功率電晶體之閘極端子上之電位; 圖7展示本發明之另一實施例之一示意性電路圖,其中實施一過電流保護電路且其中提供額外外部端子;圖8展示本發明之另一實施例之一示意性電路圖,其中實施一過電流保護電路且其中電流感測電阻器由一適當縮放常通電晶體替換;圖9展示一電壓限制電路之一示意性電路圖,其中電壓限制電路由形成一分電位器之兩個電阻器及一主動切換式低電壓空乏型電晶體(第二電晶體)構成以控制第一功率電晶體之閘極端子上之電位;圖10展示一示意性電路圖,其中將圖3中所展示之過電流保護電路及圖9中所展示之過電壓保護電路組合成具有相同功能性之一單一積體(或離散)電路;圖11展示可用於圖10中所展示之電路中之一雙閘極端子常通電晶體之一示意性透視圖;圖12展示根據本發明之一實施例之組合保護電路之一替代示意性電路圖;及圖13展示電流感測電晶體、主功率電晶體及感測電阻器之單片整合之佈局設計之一示意性俯視圖。
圖14繪示本發明之一額外實施例之一方塊圖,其展示併入一主功率電晶體區塊、一電流感測區塊及一回饋電流以提供內部感測信號及外部感測信號兩者之一異質接面晶片。
圖15A及圖15B展示以一個主功率電晶體、兩個電流感測電晶體、一回饋電路、至少一感測電阻器及一控制器單元及一閘極驅動器單元之一表示為特徵之異質接面晶片之一示意性電路圖, 圖16展示以一主功率電晶體、旨在提供內部電流感測及外部電流感測兩者之一電流感測電晶體、一感測電阻器、一回饋電路及一控制器單元及一閘極驅動器單元之一表示為特徵之異質接面晶片之一示意性電路圖,圖17展示以一主功率電晶體、旨在提供內部電流感測及外部電流感測兩者之一電流感測電晶體、作為一感測負載之部分之一低電壓空乏型電晶體、一回饋電路及一控制器單元及一閘極驅動器單元之一表示為特徵之異質接面晶片之一示意性電路圖,圖18A展示以一主功率電晶體之若干指部、兩個電流感測電晶體及用於自主電晶體之部分及一感測負載之部分兩者攜載電流之一金屬化電阻器為特徵之異質接面晶片之一示意性電路圖,圖18B展示圖18A中所描述之異質接面晶片之一佈局設計之一實例之一示意性俯視圖,圖19A至圖19C及圖20至圖25展示圖14、圖15A、圖15B、圖16及圖17中所展示之內部回饋電路區塊之不同可能示意性實施方案。
將自附圖更完全理解本發明,然而,附圖不應被視為使本發明受限於所展示之特定實施例,而僅供闡釋及理解。
圖3展示根據本發明之一實施例之一過電流保護電路之一示意性電路圖,其中本發明由一電阻器及一主動切換式低電壓空乏型電晶體(第二電晶體)構成以控制主功率電晶體之閘極端子上之電位。過電流保護電路包含由一電流感測電晶體16及一主功率電晶體19構成之一第一功率電晶體19、一空乏型電晶體(第二電晶體)14及一電流感測電阻器15。
在此實施例中,電流感測電晶體16具有相同於主功率裝置19之一結構,但相較於主功率裝置19(依一因數X,其中X比1大很多)縮放至一已知小很多面積。空乏型電晶體(第二電晶體)14與第一功率電晶體單片整合。電流感測電晶體16使汲極及閘極端子分別連接至主功率電晶體19之閘極及汲極端子。電流感測電晶體16之源極連接至一電阻器15或一電阻負載(其可由一常通電晶體形成)之一端子。電阻器15或電阻負載可與第一功率裝置16、19及第二電晶體14單片整合(藉由(例如)使用一2DEG層)。替代地,電阻器15或電阻負載可位於外部。電阻器15之第二端子可連接至主功率裝置19之源極(如圖3中所展示)或可連接至接地。替代地,電阻器15之第二端子可連接至一獨立墊以外部量測通過電流感測裝置16之電流且因此判定主功率裝置19中之電流。電阻器/電阻負載15之作用係將來自電流感測電晶體16之電流轉化為跨其之一電壓降。電阻器15之第一端子可分別使用不連續或連續p-GaN閘極技術連接至第二異質接面電晶體(其可為一常通(空乏型)裝置14(如圖3中所展示及上文所描述))之閘極端子或替代地連接至一常斷裝置。電路用於在電流感測電晶體16中偵測到過汲極電流之一條件時藉由使用上述空乏型裝置14及電阻器15或電阻元件來降低或限制第一功率電晶體16、19上之閘極電壓。若偵測到過電流之一條件,則跨電流感測電阻器15之電壓降增大且電晶體14之閘極端子上之電壓偏壓因此增大以引起電晶體14之電阻劇降。此提供第一功率裝置16、19之閘極與源極之間的路徑之減小電阻以因此限制第一閘極端子上之電位。所描述之電路可充當免受一汲極過電流事件之保護。
圖4展示用於所提出之保護電路中之一空乏型裝置之一示意性透視圖。
空乏型電晶體亦包含配置成與AlGaN層1實體接觸之一高電壓汲極端子9。高電壓汲極端子9形成與2DEG之一歐姆接觸。一低電壓源極端子8亦配置成與AlGaN層1實體接觸且亦形成與2DEG之一歐姆接觸。汲極端子9及源極端子8由AlGaN層1之表面上之歐姆金屬接點組成或與至2DEG之一良好電連接直接接觸。
高度p摻雜III-V族半導體11之區域形成為與AlGaN半導體層1接觸。此等具有在裝置未經偏壓時降低高度摻雜區域11下之2DEG載子濃度之功能,且在此實施例中由p-GaN材料形成。p-GaN區域11係離散區域且在第二維度(x方向)上彼此間隔。p-GaN區域11(亦稱為p-GaN島狀物)在x方向上沿一不連續行延伸。一p型GaN閘極之不連續層由放置於條帶或閉合形狀內之島狀物製成。高度p摻雜GaN區域11可經鎂(Mg)摻雜。其中流動電流之高度p摻雜GaN區域11沿垂直於連接源極端子8及汲極端子9之軸線之一軸線延伸。
空乏型裝置之不連續閘極結構中之高度摻雜層11可在相同於主功率電晶體之一高度摻雜層之程序步驟中製造。所有p-GaN層(連續或不連續)可在相同程序步驟中完成。連續層與不連續層之間的差異由相同遮罩之一佈局改變實現。
一閘極控制端子10組態於高度摻雜區域11上以控制半導體層1、2之界面處之2DEG之載子密度。空乏型裝置之所有p-GaN島狀物11連接至相同閘極電極10。閘極端子10由放置於p-GaN島狀物11之間歇區域上之金屬接點組成。高電壓端子(汲極)9與低電壓端子(源極)8之間的電連接由施加於第三端子(閘極)10上之一電壓信號判定。閘極控制端子10可為一歐姆接點或一肖特基接點。
實施例中所描述之空乏型裝置可為圖4中所展示之空乏型AlGaN/GaN HEMT。所提出之結構優於使用當前最先進肖特基閘極空乏型AlGaN/GaN HEMT(諸如圖2中所展示)。
所提出之空乏型裝置能夠透過調整電晶體之佈局設計而非調整磊晶生長或閘極金屬堆疊來控制裝置臨限電壓。佈局重新設計導致比當前可用之其他方法低很多之成本/努力之一最佳化裝置。
用作為一組件之空乏型裝置可為一常通空乏型裝置,其中可在主接通狀態傳導通道自汲極-源極改變為閘極-源極之前施加一增大正閘極偏壓電壓(>7V)。當前,在當前最先進裝置中,其中發生閘極接通之電壓通常在0.7V至2V之間。在較高正閘極端子偏壓處,所提出之空乏型裝置可達成閘極端子下面之通道中之一增大載子密度以減小裝置之總接通狀態電阻。
空乏型裝置之此閘極結構允許在一製程中製造一空乏型裝置,製程不可用於直接在頂部AlGaN層上形成具有一肖特基接點之一空乏型裝置。在當前最先進裝置中,空乏型裝置之閘極將必須使用額外程序步驟製造。
因此,使用此空乏型裝置可實現保護電子器件與主電源開關之增強整合。上述電子器件之單片整合允許降低總系統大小及成本及精減BOM(材料清單)及提高可靠性。其亦可透過減少與離散裝置之間的互連相關聯之寄生組件來導致改良效能。
圖5展示本發明之另一實施例之一示意性電路圖。此類似於圖3中所展示之實施例且提供類似功能性;然而,在此實施例中,電路包含另一電阻器20。
添加與電流感測電晶體16串聯之第二電阻器20。第二電阻器與第一電阻器15形成一分電位器。選擇兩個電阻器15、20之電阻允許容易地調整此配置中之主功率電晶體19之汲極端子與源極端子之間的最大可能電流位準。
圖6展示本發明之另一實施例之一示意性電路圖,其中實施由一電阻器15及一主動切換式低電壓增強型電晶體(第二電晶體)21構成之一過電流保護電路以控制第一功率電晶體16、19之閘極端子上之電位。此類似於圖3中所展示之實施例且提供類似功能性;然而,增強型電晶體21替換先前實施例之空乏型電晶體。
異質接面功率裝置可包含上文所描述之一過電流保護電路,其中低電壓空乏型電晶體替換為一低電壓增強型電晶體21。類似於先前實施例,增強型電晶體21之閘極端子處之電位隨通過電流感測電阻器15之電流增大而增大。隨著通過高電阻電晶體16之電流增大,跨電流感測電阻器15之電位降增大。此提高低電壓增強型電晶體21之閘極上之電位且因此調整其電阻。通過高電阻電晶體16之一臨界電流可接通低電壓增強型電晶體21以限制第一功率電晶體16、19之閘極上之電位。所描述之電路可充當免受一汲極過電流事件之保護。
圖7展示本發明之另一實施例之一示意性電路圖,其中實施一過電流保護電路,其中提供額外外部端子。此類似於圖3中所展示之實施例且提供類似功能性;然而,在此實施例中,包含外部端子22及外部端子23。
在此實施例中,電阻器15之第二端子用作為一外部端子22而非連接至主功率電晶體19之源極。另外,添加另一外部端子23來量測 通過電流感測電晶體16之電流。
圖8展示本發明之另一實施例之一示意性電路圖,其中實施一過電流保護電路且其中電流感測電阻器由一適當縮放常通電晶體24替換,其中常通電晶體24之汲極端子連接至常通電晶體24之閘極端子。此類似於圖3中所展示之實施例且提供一類似功能性。在此組態中,常通電晶體24將充當一電阻元件。電晶體24之源極端子可連接至主功率電晶體19之源極端子或可為一外部端子。
圖9展示一電壓限制電路之一示意性電路圖,其中一電壓限制電路由形成一分電位器之兩個串聯電阻器17、18及一主動切換式低電壓空乏型電晶體(第二電晶體)14構成以控制第一功率電晶體之閘極端子上之電位。在此圖中,未明確展示電流感測電晶體,而是將併入電流感測電晶體之功率電晶體裝置展示為一單一電晶體26。
在本發明之此實施例中,當在第一功率電晶體26中偵測到過閘極電壓之一條件時,使用常通電晶體14來降低或限制第一功率電晶體26上之閘極電壓。空乏型電晶體14可為一常通電晶體或可代以為一常斷電晶體。閘極電壓偵測藉由使用附接至第一功率裝置26之閘極之分電位器17、18來完成,其中中點連接至空乏型電晶體14之閘極。分電位器17、18可與主功率電晶體26及空乏型電晶體14整合(例如藉由使用2DEG層)。替代地,分電位器可包含位於電晶體14、26外部之電阻器或電阻負載(例如常通電晶體)。
圖10展示本發明之一提出實施例之一示意性電路圖,其中將圖3中所展示之過電流保護電路及圖9中所展示之過電壓保護電路組合成具有相同功能性之一單一積體(或離散)電路。在此實施例中,先前實施例 之空乏型電晶體係一雙閘極端子常通電晶體(第二電晶體)25。
在此實施例中,使用具有一雙閘極之一常通電晶體25,其中第一閘極連接至上述分電位器17、18之中點且第二閘極連接至附接至電流感測電晶體16之電阻器/電阻負載15。在此情況中,若一條件或另一條件發生(過電流偵測或過閘極電壓偵測),則常通電晶體25使電流陡增以將閘極電位拉低,直至不再偵測到條件(過電流偵測或過閘極電壓偵測)之一者。此導致第一功率電晶體16、19之閘極電壓受限於一所要位準以增加安全操作區域及穩健性。
圖11展示用於圖10中所展示之電路示意圖中之雙閘極端子常通電晶體之一示意性透視圖。在此實施例中,存在兩個複數個高度摻雜區域11。第一閘極接點10連接至第一複數個高度摻雜區域且第二閘極接點27連接至第二複數個高度摻雜區域。
圖12展示根據本發明之一實施例之組合保護電路之一替代示意性電路圖。在此實施例中,組合保護電路可用於具有一輔助閘極電路之一積體(或離散)電路中,(諸如)PCT申請案「WO2019012293A1:A power semiconductor device with an auxiliary gate structure」中所描述之積體電路,且該案之全部內容以引用的方式併入本文中。
圖13展示電流感測電晶體16、主功率電晶體19及感測電阻器15之單片整合之一佈局設計之一示意性俯視圖。在此實施例中,電流感測電晶體16及主功率電晶體19共用相同主動區域29、相同汲極墊28及相同閘極墊33,但無相同源極敷金屬/墊。感測電阻器15(2DEG電阻器30)形成於主動區域31上,與電流感測電晶體16及主功率電晶體19之主動區域隔離,且與電晶體16、19之兩個源極端子串聯連接。
圖14繪示本發明之一額外實施例之一方塊圖。在此實施例中,主功率電晶體區塊(第一功率異質接面電晶體)34、電流感測電晶體區塊35及一回饋電路區塊40單片整合於一異質接面(GaN)晶片100上。在操作中,可將一內部感測信號自電流感測電晶體區塊35施加於回饋電路區塊40,其中信號可以一適合形式修改或(例如)經反相及/或放大。可將回饋電路區塊40之輸出供應至主功率電晶體區塊34以在主功率電晶體中達到一特定電流限制時減低或限制其閘極電壓振幅或切換頻率之脈衝寬度。另外,電流感測電路可提供一外部感測信號至一外部控制器/微處理器(其未單片整合,而是可共同封裝)以最佳化主功率電晶體之驅動/控制及/或藉由透過驅動器電路提供閘極信號之一控制來另外保護主功率電晶體。另外(或作為一替代),至一外部控制器/微處理器之一回饋信號可由回饋電路區塊40提供。
圖15A示意性繪示本發明之一額外實施例。此係具有圖14中所描述之實施例之功能性之一電路之一實例。此實施例包含單片整合於一異質接面晶片110a上之一主功率電晶體19及兩個電流感測電晶體16、44。電晶體16及44可為與由多個指部製成之與主功率電晶體19並排放置之一或多個指結構。電晶體16、44及19共用相同汲極端子且其等由相同閘極信號驅動但具有不同源極端子。第一電流感測電晶體16連接至一積體電阻器15。電晶體16之源極處之內部感測信號施加於一單片整合式回饋電路43。回饋電路43可包含第二異質接面電晶體(圖中未展示)。內部回饋電路之輸出施加於主功率電晶體19之閘極端子且可操作為圖14中所描述之回饋電路區塊40。在電晶體44之源極處提供一外部感測信號。在此實例中,外部感測信號係跨一外部精密電阻46之電壓降。此信號饋送至控制器/微處理器單元41中,控制器/微處理器單元41可進一步分析其且指示閘 極驅動器42限制或調整(在振幅或時間或頻率或工作週期上)施加於閘極驅動器之信號以最佳化系統操作且保護主功率電晶體或其部分係異質接面晶片110a之系統。控制器/微處理器單元41、閘極驅動器42及精密電阻46可共同封裝或提供於一共同印刷板上。替代地,閘極驅動器42可單片整合於異質接面晶片110a內(圖中未展示)。另一替代方案係將42及43組合於一單一單元中且將其單片整合於異質接面晶片110a中(圖中未展示)。
圖15B示意性繪示操作類似於圖15A中所展示之實例之一額外實施例。在此實施例中,將通過感測電晶體44之電流直接饋送至控制器/微處理器單元41中。
圖16示意性繪示類似於圖15B中所展示之實施例之本發明之一額外實施例。在此實施例所展示之實例中,使用一單一電流感測電晶體16來提供在電流感測電晶體之源極端子處提供之內部感測信號及外部感測信號兩者。此實施例亦包含積體電阻器15、積體回饋電路43、控制器/微處理器單元41及一閘極驅動器42。在此實施例中,例如,控制器/微處理器單元41可準確偵測跨電阻器15之電壓降,其與流動通過電流感測電晶體16之電流成比例,電流繼而與在主電晶體19中流動之電流成比例(很大程度上成比例)。此信號經進一步處理以指示閘極驅動器42限制或調整(在振幅或時間或頻率或工作週期上)施加於閘極驅動器之信號以最佳化系統操作及/或保護第一功率異質接面電晶體或其部分係異質接面晶片110a之系統。
圖17示意性繪示本發明之一額外實施例。在此實施例中,一電晶體36用作為一感測負載,而非如同先前類似實施例般用作為電阻器15。在此實例中,電晶體36係一低電壓空乏型電晶體。此電晶體可具有 類似於圖4中所展示之電晶體之結構之一結構。電晶體36之閘極端子連接至主功率電晶體19之閘極端子。此配置可對依據主電晶體19之電流而變化之電流感測電晶體16之電流信號之線性度損失提供一些補償。此線性度損失可歸因於由主電晶體19中之自熱效應引起之溫度升高。在此實例中,低電壓常通裝置36之等效接通狀態電阻可隨閘極電壓升高(即,第一功率異質接面電晶體中之高電流)而減小。電晶體36中電流流動通過之等效電阻之此減小可(部分)補償(例如)歸因於溫度升高之電晶體16之2DEG之電阻增大。電流感測信號亦可內部(連接至回饋電路43)或外部(端子37)使用。
在其他實例(此處未展示)中,可使用與一低電壓常通或常斷裝置連接在一起之感測負載中之串聯及/或並聯電阻器之一組合。此等電晶體與低電壓常通或常斷電晶體之組合可提供一改良等效感測負載以提高電流感測之準確度。
圖18A示意性繪示本發明之一額外實施例。在此實施例中,主功率電晶體19之等效電路繪製為若干並聯電晶體(50、51、52),其表示具有基於圖18B中所展示之一多指式結構之一指叉式佈局之一裝置中之不同指部。電阻器(59、60、61)表示與裝置之各指部串聯之軌道金屬化電阻。電阻器58類似於先前實施例中所描述之積體電阻器15且電阻器57類似於先前實施例中所描述之外部電阻器46。圖18中亦標記汲極端子47、源極端子48及閘極端子49。此實施例亦可提供可內部或外部使用之不同電流感測信號55、56。在此實施例中,通過感測HEMT 58之電流流動通過一金屬電阻器59,同時第一功率異質接面電晶體之至少部分電流亦流動通過金屬電阻器59(通過電晶體52之電流)。此金屬電阻器59可為將 一多指式結構之個別源極接觸區域連接至源極墊(源極端子48)之既有敷金屬之部分。指部連接至一分佈式金屬軌道/匯流排,分佈式金屬軌道/匯流排連接至源極墊,如圖18B中所展示。電晶體53之電流感測指部可連接至軌道/匯流排更遠離源極墊,在該情況中,其將看見比更靠近源極墊之指部大之一金屬化電阻(因為來自其之電流流動通過源極金屬化軌道之一更長路徑)。可藉由使用可包括源極軌道之金屬電阻(如上文所描述)且第一功率異質接面電晶體之至少部分電流流動通過之此額外金屬電阻器59來提高感測電晶體53之源極端子處之電壓電位之敏感度及線性度。
圖19A、圖19B及圖19C繪示本發明之一額外實施例。在此實施例中,給出內部回饋電路43之一可能實施方案。感測電晶體16之源極處之電流感測信號之輸出可由具有一低電壓供應電壓VDD之一共閘極組態中之一空乏型(常通)D-HEMT 63(或在一不同實例中,增強型E-HEMT)放大。電路亦包含額外積體電阻器62、64。所繪示之共閘極放大器之輸出信號可供應至本發明之先前實施例中所繪示之第二異質接面電晶體14(如圖19A中所展示)或另一電晶體65(圖19B及圖19C),但具有類似於電晶體14之功能。第二電晶體14之汲極端子可連接至主功率電晶體之閘極端子,如圖19A中所展示。如圖19B中所繪示,電晶體65之汲極端子可連接至一積體輔助閘極電路。輔助閘極電路可含有一輔助電晶體(圖中未展示),其使其端子之一者連接至第一功率電晶體之閘極。此輔助電晶體之閘極可連接至電晶體65之汲極端子。替代地,圖19C中所展示之電晶體65之汲極可連接至一外部電路(圖中未展示)。可添加(例如)與電阻器15並聯或介於供應電壓VDD與電流感測HEMT 16之源極之間的電容器以改良電路之動態行為。
在不同實施例中,額外電阻器62、64及電阻器15可由其他積體裝置(諸如使用HEMT之電流源、二極體、使閘極連至源極之HEMT或使閘極由一分壓器控制之HEMT)替換。取決於特定實施例,可達成電流信號之一線性放大或一非線性過電流信號用於控制或保護應用。放大器電路之輸出(端子90)可內部或外部用於控制目的。
圖20繪示本發明之一額外實施例。在此另一實施例中,添加與放大電晶體63串聯之一額外電晶體66。此可導致放大器之提高線性度、增益輸入或輸出阻抗。替代地,此可提高一過電流保護電路之所要非線性度且可維持過電流信號且在感測HEMT 16中之電流歸因於過電流保護電路而崩塌之後保護裝置。此後一功能由(例如)與使閘極連至一正偏壓之一E-HEMT 66耦合之一共閘極放大器HEMT 63達成。在此情況中,增大電流感測信號將增大共閘極HEMT 63中之電阻。因此,當放大電晶體63不太導電時,額外HEMT 66之汲極及源極兩者達到一較高電位,因此達到HEMT 66之閘極-源極電壓且避免在HEMT電流崩塌之後過電流信號即時下拉。
圖21繪示具有內部回饋電路43之一不同可能實施方案之一額外實施例。在此實施例中,回饋電路含有一放大器,其包含共源極配置中之一HEMT 70。放大HEMT可為一D-HEMT且電阻負載15及69可依使得放大器之輸出產生隨自源極至汲極之反向電流在主功率HEMT 19中增大而增大之一信號之一方式設計。偵測一反向電流可用於控制主閘極10以減少傳導損失。
圖22繪示具有內部回饋電路43之一不同可能實施方案之一額外實施例。放大HEMT 74可為共源極配置中之一HEMT,其中來自電 流感測HEMT 16之源極之輸出電壓朝向供應電壓移位。電壓移位可由積體元件(諸如在此所展示之二極體71)達成。替代地,可使用電阻器或使一閘極由一分壓器控制之HEMT。電壓移位達成共源極放大器電路之輸入處於一最佳化位準以達成不同設計目的,例如最大線性度或最大增益。放大器電路之輸出(端子90)可內部或外部用於控制目的。
圖23繪示本發明之一額外實施例。此實施例展示一共源極配置中之一放大HEMT 78之另一實例。此配置通常稱為一電流鏡。在此實例中,電流感測負載係使其閘極端子連接至其汲極端子之一HEMT 76。連接所得輸出電壓作為一共源極放大器之輸入形成一電流鏡電路。
圖24繪示一額外實施例,其中放大電路可為一共汲極電路。類似於圖22中所描述之共源極放大電路,電流感測HEMT 16之輸出可朝向供應電壓移位以提高放大率。放大器電路之輸出(端子90)可連接至第二異質接面電晶體(65/14)或可內部或外部用於控制目的。
圖25繪示一額外實例,其中放大電路可由一個以上放大級組成。可提出包含相同類型(例如兩個共源極級)或不同類型(例如一共源極級後接一共汲極級)之多個放大級之不同實施例。放大器電路之輸出(端子90)可連接至第二異質接面電晶體(65/14)或可用於內部或外部控制目的。
另外,一個以上放大/回饋電路可連接至相同電流感測HEMT。此可用於產生用於電流量測之一最佳化線性信號及用於電流保護之一最佳化非線性信號。兩個類型之放大/回饋電路之輸出可連接至第二異質接面電晶體之閘極以施加作用於主功率電晶體之閘極電壓。在另一實例中,一放大器電路可經最佳化用於反向電流且一放大器電路經最佳化用 於正向電流。
在本發明中,除非明確指定,否則異質接面電晶體可為基於一異質接面之任何已知電晶體(諸如一p閘極HEMT電晶體)或一肖特基閘極電晶體或一絕緣閘極電晶體(諸如MISFET(金屬絕緣半導體場效應電晶體))。二極體可為肖特基二極體、齊納(Zenner)二極體或pn二極體或由一電晶體藉由連接源極端子與汲極端子製成之二極體。本發明中所描述之異質接面晶片或異質接面功率裝置可指稱一異質接面智慧型功率裝置或異質接面智慧型晶片或異質接面功率積體電路或異質接面積體電路。
熟習技術者應瞭解,在以上描述及隨附申請專利範圍中,諸如「頂部」、「上方」、「重疊」、「在…下」、「橫向」等等之位置術語參考一裝置之概念圖,諸如展示標準橫截面透視之概念圖及附圖中所展示之概念圖。此等術語用於便於參考但不意在限制。因此,此等術語應被理解為涉及呈附圖中所展示之一定向之一裝置。
儘管已根據上文所闡述之較佳實施例描述本發明,但應瞭解,此等實施例僅供說明且申請專利範圍不受限於該等實施例。熟習技術者將能夠鑑於本發明作出預期落入隨附申請專利範圍之範疇內之修改及替代。本說明書中所揭示或繪示之各特徵可單獨或以與本文所揭示或繪示之任何其他特徵之任何適當組合併入本發明中。
熟習技術者能想到諸多其他有效替代方案。應瞭解,本發明不受限於所描述之實施例,而是涵蓋落入本發明之精神及範疇內之所有修改。
8:源極端子/敷金屬
9:汲極端子/敷金屬
10:閘極端子/敷金屬/閘極電極/第一閘極接點
14:空乏型電晶體/第二電晶體/空乏型裝置
15:電流感測電阻器/電阻負載
16:電流感測電晶體/第一功率裝置/高電阻電晶體/電流感測裝置/第一功率電晶體/感測HEMT
19:第一功率電晶體/主功率電晶體/第一功率裝置/低電阻電晶體/主功率HEMT

Claims (27)

  1. 一種基於III族氮化物半導體之異質接面功率裝置,其包括:一第一功率異質接面電晶體,其形成於一基板上,該第一功率異質接面電晶體包括:一第一III族氮化物半導體區域,其形成於該基板上,其中該第一III族氮化物半導體區域包括一第一異質接面,該第一異質接面包括第二導電類型之至少一二維載子氣體;一第一端子,其操作性連接至該第一III族氮化物半導體區域;一第二端子,其與該第一端子橫向間隔且操作性連接至該第一III族氮化物半導體區域;一第一閘極區域,其形成於該第一端子與該第二端子之間的該第一III族氮化物半導體區域上;一第一閘極端子,其接觸該第一閘極區域,一第二異質接面電晶體,其形成於一基板上,該第二異質接面電晶體包括:一第二III族氮化物半導體區域,其形成於該基板上,其中該第二III族氮化物半導體區域包括一第二異質接面,該第二異質接面包括第二導電類型之至少一二維載子氣體;一第三端子,其操作性連接至該第二III族氮化物半導體區域;一第四端子,其在一第一維度上與該第三端子橫向間隔且操作性連接至該第二III族氮化物半導體區域,其中該第四端子操作性連接至該第一閘極端子;及 一第二閘極區域,其形成於該第三端子與該第四端子之間的該第二III族氮化物半導體區域上;一第二閘極端子,其接觸該第二閘極區域,一第三異質接面電晶體,其形成於一基板上,該第三異質接面電晶體包括:一第三III族氮化物半導體區域,其形成於該基板上,其中該第三III族氮化物半導體區域包括一第三異質接面,該第三異質接面包括第二導電類型之至少一二維載子氣體;一第五端子,其操作性連接至該第三III族氮化物半導體區域;一第六端子,其在一第一維度上與該第五端子橫向間隔且操作性連接至該第三III族氮化物半導體區域,其中該第六端子操作性連接至該第二端子;及一第三閘極區域,其形成於該第五端子與該第六端子之間的該第三III族氮化物半導體區域上;一第三閘極端子,其接觸該第三閘極區域,其中該第三閘極端子操作性連接至該第一閘極端子,且其中該第三異質接面電晶體與該第一功率異質接面電晶體單片整合且具有實質上相同於該第一功率異質接面電晶體之一結構,且其中該第三電晶體依一比例因數X相較於該第一功率異質接面電晶體縮放至一較小面積或一較短閘極寬度,其中X大於1,且其中該第三異質接面電晶體用於該第一功率異質接面電晶體之電流感測中且該第二異質接面電晶體經組態以用於該第一功率異質接面電晶體之感測及/或保護功能中。
  2. 如請求項1之基於III族氮化物半導體之異質接面功率裝置,其中該第一功率異質接面電晶體進一步包括形成於該第一III族氮化物半導體區域上之一第一導電類型之一第一一或複數個高度摻雜半導體區域,且其中該第一閘極端子形成於該第一一或複數個高度摻雜半導體區域上;且其中該第二異質接面電晶體包括形成於該第二III族氮化物半導體區域上之該第一導電類型之至少兩個高度摻雜半導體區域,且其中該第二閘極端子形成於該至少兩個高度摻雜半導體區域上,且其中該至少兩個高度摻雜半導體區域在一第二維度上彼此橫向間隔。
  3. 如請求項1或2之基於III族氮化物半導體之異質接面功率裝置,其中該第二異質接面電晶體組態為一空乏型或常通場效應電晶體。
  4. 如請求項1或2之基於III族氮化物半導體之異質接面功率裝置,其中藉由感測通過該第三異質接面電晶體之電流及/或藉由調整施加於該功率異質接面電晶體之該閘極之閘極電壓或閘極信號脈衝寬度或頻率來執行該等感測及保護功能。
  5. 如請求項1或2之基於III族氮化物半導體之異質接面功率裝置,其中藉由感測通過該第三異質接面電晶體之電流及感測該功率異質接面電晶體之第一閘極端子電壓且由於該等感測功能之任一者而限制該施加電壓或調整施加於該功率異質接面電晶體之該第一閘極之閘極信號脈衝寬度或頻率 來執行該等感測及保護功能。
  6. 如請求項1或2之基於III族氮化物半導體之異質接面功率裝置,其中該第一異質接面電晶體、該第二異質接面電晶體及該第三異質接面電晶體單片整合於該相同基板上。
  7. 如請求項1或2之基於III族氮化物半導體之異質接面功率裝置,其中該裝置進一步包括一第一電阻器,且其中該第三異質接面電晶體(電流感測電晶體)之該第五端子操作性連接至該第一電阻器之一第一端子。
  8. 如請求項7之基於III族氮化物半導體之異質接面功率裝置,其中該第一電阻器之一第二端子操作性連接至該第一異質接面電晶體之該第一端子。
  9. 如請求項8之基於III族氮化物半導體之異質接面功率裝置,其進一步包括一感測墊,且其中該第三異質接面電晶體之該第五端子連接至該感測墊,使得可量測通過該電流感測電晶體之電流。
  10. 如請求項8之基於III族氮化物半導體之異質接面功率裝置,其進一步包括一第二電阻器,且其中該第二電阻器使其端子之一者連接至該第一電阻器之該等端子之一者。
  11. 如請求項10之基於III族氮化物半導體之異質接面功率裝置,其中該 第二異質接面電晶體組態為一增強型或常斷電晶體。
  12. 如請求項1或2之基於III族氮化物半導體之異質接面功率裝置,其中該裝置進一步包括一分電位器,其中該分電位器之一端子連接至該第一閘極端子,且其中該分電位器之一中點連接至該第二閘極端子。
  13. 如請求項12之基於III族氮化物半導體之異質接面功率裝置,其中該第二異質接面電晶體包括一分裂閘極端子,且其中該閘極端子之一部分連接至該分電位器之一中點;且其中該裝置進一步包括一第一電阻器,且其中該閘極端子之另一部分連接至該電阻器之一第一端子。
  14. 如請求項2之基於III族氮化物半導體之異質接面功率裝置,其中該第二異質接面電晶體包括一第一導電類型之至少兩個複數個高度摻雜半導體區域,且其中一閘極端子之一部分形成於一複數個高度摻雜半導體區域上,其中該閘極端子之另一部分形成於另一複數個高度摻雜半導體區域上,且其中該複數個高度摻雜半導體區域之各者包括在一第二維度上彼此橫向間隔之至少兩個高度摻雜半導體區域。
  15. 一種製造一基於III族氮化物半導體之異質接面功率裝置之方法,該方法包括:形成一第一功率異質接面電晶體,其中形成該第一功率異質接面電晶體包括: 形成在一基板上形成之一第一III族氮化物半導體區域,其中該第一III族氮化物半導體區域包括一第一異質接面,該第一異質接面包括第二導電類型之至少一二維載子氣體;形成操作性連接至該第一III族氮化物半導體區域之一第一端子;形成與該第一端子橫向間隔且操作性連接至該第一III族氮化物半導體區域之一第二端子;形成在該第一端子與該第二端子之間的該第一III族氮化物半導體區域上形成之一第一閘極端子;形成在該基板上形成之一第二III族氮化物半導體區域,其中該第二III族氮化物半導體區域包括一第二異質接面,該第二異質接面包括該第二導電類型之至少一二維載子氣體;形成操作性連接至該第二III族氮化物半導體區域之一第三端子;及形成在一第一維度上與該第三端子橫向間隔且操作性連接至該第二III族氮化物半導體區域之一第四端子,其中該第四端子連接至該第一閘極端子;形成一第二功率異質接面電晶體,其中形成該第二功率異質接面電晶體包括:形成在該第三端子與該第四端子之間的該第二III族氮化物半導體區域上形成之一第二閘極區域;形成接觸該第二閘極區域之一第二閘極端子,形成在該基板上形成之一第三III族氮化物半導體區域,其中該第三III族氮化物半導體區域包括一第三異質接面,該第三異質接面包括第 二導電類型之至少一二維載子氣體;形成操作性連接至該第三III族氮化物半導體區域之一第五端子;及形成在一第一維度上與該第五端子橫向間隔且操作性連接至該第三III族氮化物半導體區域之一第六端子,其中該第六端子操作性連接至該第二端子;及形成一第三功率異質接面電晶體,其中形成該第三功率異質接面電晶體包括:形成在該第五端子與該第六端子之間的該第三III族氮化物半導體區域上形成之一第三閘極區域;形成接觸該第三閘極區域之一第三閘極端子,其中該第三閘極端子操作性連接至該第一閘極端子,且其中該第三異質接面電晶體用於該第一功率異質接面電晶體之電流感測中且該第二功率異質接面電晶體經組態以用於該第一功率異質接面電晶體之感測及/或保護功能中。
  16. 一種異質接面晶片,其包括:一第一功率異質接面電晶體,其形成於一基板上,該第一功率異質接面電晶體包括:一第一III族氮化物半導體區域,其形成於該基板上,其中該第一III族氮化物半導體區域包括一第一異質接面,該第一異質接面包括第二導電類型之至少一二維載子氣體;一第一端子,其操作性連接至該第一III族氮化物半導體區域; 一第二端子,其與該第一端子橫向間隔且操作性連接至該第一III族氮化物半導體區域;一第一閘極區域,其形成於該第一端子與該第二端子之間的該第一III族氮化物半導體區域上;及一第一閘極端子,其接觸該第一閘極區域;至少一電流感測電晶體;及一回饋電路;其中該至少一電流感測電晶體經組態以提供一第一電流感測輸出及一第二電流感測輸出;其中該第一電流感測輸出經產生以由該回饋電路內部用於防過電流及/或過溫度之自保護,且其中該第二電流感測輸出經產生以外部用於最佳化該第一功率異質接面電晶體之驅動/控制及/或用於防過電流及/或過溫度之額外保護,且其中該至少一電流感測電晶體與該第一功率異質接面電晶體單片整合且具有實質上相同於該第一功率異質接面電晶體之一結構,且其中該至少一電流感測電晶體依一比例因數X相較於該第一功率異質接面電晶體縮放至一較小面積或一較短閘極寬度,其中X大於1。
  17. 如請求項16之異質接面晶片,其進一步包括附接至該至少一電流感測電晶體之一感測負載,其中該感測負載包括以下之任何一或多者:數個積體電阻器,其等由二維電子氣(2DEG)製成;數個積體電阻器,其等由金屬層或可用於該異質接面晶片中之其他層製成; 數個積體增強型或空乏型低電壓異質接面電晶體;數個外部精密電阻器。
  18. 如請求項17之異質接面晶片,其中該感測負載包括放置於該第一端子(或至該第一端子之電接點)與一第一端子墊之間且該第一功率異質接面電晶體中之電流之至少部分流動通過之一金屬化軌道之電阻之一貢獻。
  19. 如請求項18之異質接面晶片,其中該至少一電流感測電晶體定位成遠離該第一端子墊以增大電阻及跨該金屬化軌道之電阻之電壓降,該金屬化軌道係該感測墊之一部分。
  20. 如請求項16至18中任一項之異質接面晶片,其進一步包括至少兩個單獨電流感測電晶體,其中一電流感測電晶體經組態以用於該內部電流感測及/或保護且另一電流感測電晶體經組態以用於該外部用途、外部電流感測及/或保護及/或該第一功率異質接面電晶體之切換之最佳化。
  21. 如請求項16之異質接面晶片,其中該第一功率異質接面電晶體及該至少一電流感測電晶體由指部製成且配置成一指叉式組態,且其中該第一功率異質接面電晶體具有大於或顯著大於該至少一電流感測電晶體之指部數目。
  22. 如請求項16至18中任一項之異質接面晶片,其中該至少一電流感測電晶體係一單一電流感測電晶體,該單一電流感測電晶體使其端子之一者 附接至一感測墊以執行內部電流感測操作及外部電流感測操作兩者。
  23. 如請求項17至19中任一項之異質接面晶片,其中該回饋電路包括一共源極、一共汲極或一共閘極放大器,該共源極、共汲極或共閘極放大器各提供通過該電流感測電晶體之電流或跨該感測負載之電壓降之一放大。
  24. 如請求項23之異質接面晶片,其中該回饋電路包括一第二異質接面電晶體。
  25. 如請求項23之異質接面晶片,其中該放大器級包括分電位器、肖特基二極體、電阻器、電容器、二極體或電晶體之一或任何者。
  26. 如請求項23之異質接面晶片,其中該放大器級之一輸出經組態以藉由直接或間接(透過另一組件)控制一輔助電晶體之閘極來用於過電流或過溫度保護,該輔助電晶體使其端子之一者連接至該第一功率異質接面電晶體之閘極。
  27. 一種系統,其包括:如請求項16至26中任一項之異質接面晶片;一控制器,其位於該異質接面晶片外部,該控制器經組態以分析及處理一外部電流感測信號且經組態以指示一外部/內部閘極驅動器限制或調整施加於該第一功率異質接面電晶體之閘極之信號以最佳化該系統之操作及保護該第一功率異質接面電晶體或該系統。
TW109115262A 2019-05-07 2020-05-07 具有整合保護功能之三五族半導體裝置 TWI842893B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/405,671 2019-05-07
US16/405,671 US10818786B1 (en) 2019-05-07 2019-05-07 III-V semiconductor device with integrated protection functions

Publications (2)

Publication Number Publication Date
TW202046502A TW202046502A (zh) 2020-12-16
TWI842893B true TWI842893B (zh) 2024-05-21

Family

ID=70617116

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109115262A TWI842893B (zh) 2019-05-07 2020-05-07 具有整合保護功能之三五族半導體裝置

Country Status (5)

Country Link
US (2) US10818786B1 (zh)
EP (1) EP3966863A1 (zh)
CN (1) CN114072909A (zh)
TW (1) TWI842893B (zh)
WO (1) WO2020225359A1 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10892356B2 (en) 2016-06-24 2021-01-12 Cree, Inc. Group III-nitride high-electron mobility transistors with buried p-type layers and process for making the same
US12068408B2 (en) * 2020-07-15 2024-08-20 Semiconductor Components Industries, Llc High electron mobility transistor
US11929428B2 (en) * 2021-05-17 2024-03-12 Wolfspeed, Inc. Circuits and group III-nitride high-electron mobility transistors with buried p-type layers improving overload recovery and process for implementing the same
KR20240053079A (ko) * 2021-05-25 2024-04-23 이노사이언스 (쑤저우) 테크놀로지 컴퍼니 리미티드 질화물-기반 반도체 양방향 스위칭 디바이스 및 그 제조방법
US12074202B2 (en) * 2021-11-09 2024-08-27 Innoscience (Suzhou) Technology Co., Ltd. Nitride-based semiconductor device and method for manufacturing the same
US20230343864A1 (en) * 2021-12-07 2023-10-26 Innoscience (suzhou) Semiconductor Co., Ltd. Nitride-based semiconductor device and method for manufacturing the same
WO2024040516A1 (en) * 2022-08-25 2024-02-29 Innoscience (Zhuhai) Technology Co., Ltd. Nitride-based electronic device with wafer-level dynamic on-resistance monitoring capability
FR3140988A1 (fr) * 2022-10-17 2024-04-19 Stmicroelectronics (Rousset) Sas Circuit de protection contre les surchauffes
CN115566061B (zh) * 2022-10-20 2024-01-02 英诺赛科(苏州)半导体有限公司 一种电子装置、电路及其制造方法
DE102023130222A1 (de) 2022-11-14 2024-05-16 Cambridge Gan Devices Limited Strommessung in Leistungshalbleiterbauelementen
DE102023134219A1 (de) 2022-12-28 2024-07-04 Cambridge Gan Devices Limited Leistungsgerät mit Strommessung
LU503269B1 (en) 2022-12-28 2024-06-28 Cambridge Gan Devices Ltd Power Device with Current Sense
US20240283351A1 (en) * 2023-02-17 2024-08-22 Power Integrations, Inc. Detecting signals from cascode power devices
FR3146522A1 (fr) * 2023-03-08 2024-09-13 Stmicroelectronics International N.V. Circuit de détection d'un court-circuit

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110193171A1 (en) * 2010-02-05 2011-08-11 Yamagiwa Hiroto Semiconductor device
US20160307886A1 (en) * 2015-04-16 2016-10-20 Gan Systems Inc. GATE INPUT PROTECTON FOR DEVICES AND SYSTEMS COMPRISING HIGH POWER E-MODE GaN TRANSISTORS

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8368121B2 (en) 2010-06-21 2013-02-05 Power Integrations, Inc. Enhancement-mode HFET circuit arrangement having high power and high threshold voltage
JPWO2014155959A1 (ja) 2013-03-27 2017-02-16 パナソニックIpマネジメント株式会社 パワー半導体素子
US9804205B2 (en) 2015-04-27 2017-10-31 Power Integrations, Inc. Current sense ratio compensation
US20170179834A1 (en) 2015-12-16 2017-06-22 Richtek Technology Corporation Power converter and switch control module therein
GB2564482B (en) 2017-07-14 2021-02-10 Cambridge Entpr Ltd A power semiconductor device with a double gate structure

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110193171A1 (en) * 2010-02-05 2011-08-11 Yamagiwa Hiroto Semiconductor device
US20160307886A1 (en) * 2015-04-16 2016-10-20 Gan Systems Inc. GATE INPUT PROTECTON FOR DEVICES AND SYSTEMS COMPRISING HIGH POWER E-MODE GaN TRANSISTORS

Also Published As

Publication number Publication date
EP3966863A1 (en) 2022-03-16
TW202046502A (zh) 2020-12-16
US10818786B1 (en) 2020-10-27
US20220208761A1 (en) 2022-06-30
WO2020225359A1 (en) 2020-11-12
CN114072909A (zh) 2022-02-18
US12046667B2 (en) 2024-07-23
US20200357907A1 (en) 2020-11-12

Similar Documents

Publication Publication Date Title
TWI842893B (zh) 具有整合保護功能之三五族半導體裝置
US11081578B2 (en) III-V depletion mode semiconductor device
US8497553B2 (en) Semiconductor device
US9570438B1 (en) Avalanche-rugged quasi-vertical HEMT
US8552471B2 (en) Semiconductor apparatus having reverse blocking characteristics and method of manufacturing the same
US6933544B2 (en) Power semiconductor device
US11594628B2 (en) Monolithic microwave integrated circuits having both enhancement-mode and depletion mode transistors
US8975640B2 (en) Heterojunction semiconductor device and manufacturing method
CN114072908A (zh) 具有集成功率晶体管和启动电路的iii-v族半导体器件
US20120292665A1 (en) High performance multigate transistor
US10002863B2 (en) Semiconductor device and manufacturing method for the same
US9300223B2 (en) Rectifying circuit and semiconductor device
US9748362B2 (en) High-voltage normally-off field effect transistor with channel having multiple adjacent sections
CN113257899A (zh) 具有在栅极结构中的掺杂的半导体区的高电子迁移率晶体管
US9263533B2 (en) High-voltage normally-off field effect transistor including a channel with a plurality of adjacent sections
US20240222487A1 (en) Power Device with Current Sense
US20240063301A1 (en) Protective structure with depletion-mode and enhancement-mode transistors
JP2006278543A (ja) スイッチ回路装置