TWI838405B - 用於極紫外線微影術之光罩及其製造方法 - Google Patents

用於極紫外線微影術之光罩及其製造方法 Download PDF

Info

Publication number
TWI838405B
TWI838405B TW108133886A TW108133886A TWI838405B TW I838405 B TWI838405 B TW I838405B TW 108133886 A TW108133886 A TW 108133886A TW 108133886 A TW108133886 A TW 108133886A TW I838405 B TWI838405 B TW I838405B
Authority
TW
Taiwan
Prior art keywords
layer
conductive layer
substrate
back conductive
stack
Prior art date
Application number
TW108133886A
Other languages
English (en)
Other versions
TW202013449A (zh
Inventor
李信昌
許倍誠
林秉勳
連大成
王子奕
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202013449A publication Critical patent/TW202013449A/zh
Application granted granted Critical
Publication of TWI838405B publication Critical patent/TWI838405B/zh

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/38Masks having auxiliary features, e.g. special coatings or marks for alignment or testing; Preparation thereof
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/22Masks or mask blanks for imaging by radiation of 100nm or shorter wavelength, e.g. X-ray masks, extreme ultraviolet [EUV] masks; Preparation thereof
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/22Masks or mask blanks for imaging by radiation of 100nm or shorter wavelength, e.g. X-ray masks, extreme ultraviolet [EUV] masks; Preparation thereof
    • G03F1/24Reflection masks; Preparation thereof
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/54Absorbers, e.g. of opaque materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)

Abstract

一種用於極紫外線微影術之光罩包括基板,基板具有前表面及與該前表面相對之後表面;多層Mo/Si堆疊,多層Mo/Si堆疊安置在基板之前表面上;封蓋層,封蓋層安置在多層Mo/Si堆疊上;吸收層,吸收層安置在封蓋層上;以及背側導電層,背側導電層安置在基板之後表面上。背側導電層由硼化鉭製成。

Description

用於極紫外線微影術之光罩及其製造方 法
本揭示內容是關於一種用於極紫外線微影術之光罩及其製造方法。
光微影操作為半導體製造製程中之關鍵操作中的一種。光微影技術包括紫外線微影術、深紫外線微影術及極紫外線微影術(extreme ultraviolet lithography,EUVL)。光罩為光微影操作中之重要部件。製造無缺陷之EUV光罩是關鍵的。
根據本申請案之一個態樣,一種用於極紫外線(EUV)微影術之光罩包括基板,基板具有前表面及與前表面相對之後表面;多層Mo/Si堆疊,多層Mo/Si堆疊安置在基板之前表面上;封蓋層,封蓋層安置在多層Mo/Si堆疊上;吸收層,吸收層安置在封蓋層上;以及背側導電層, 背側導電層安置在基板之後表面上。背側導電層由硼化鉭製成,硼化鉭為晶體。
根據本申請案之一個態樣,一種用於極紫外線微影術之光罩包括:基板,基板具有前表面及與前表面相對之後表面;多層Mo/Si堆疊,多層Mo/Si堆疊安置在基板之前表面上;封蓋層,封蓋層安置在多層Mo/Si堆疊上;吸收層,吸收層安置在封蓋層上;以及背側導電層,背側導電層安置在基板之後表面上,其中背側導電層具有矩形形狀,矩形形狀具有第一側及與第一側交叉之第二側,以及第一側之長度LX及第二側之長度LY滿足142mm<LX<150mm且142mm<LY<150mm,以及背側導電層由硼化鉭製成,硼化鉭為晶體。
根據本申請案之一個態樣,一種用於製造用於極紫外線微影術之光罩的方法,方法包括:在基板之前表面上形成多層Mo/Si堆疊;在多層Mo/Si堆疊上形成封蓋層;在封蓋層上形成吸收層;以及在基板之與前表面相對之後表面上形成背側導電層,其中背側導電層由硼化鉭製成,硼化鉭為晶體。
5:EUV光罩坯料
10:基板
15:多層Mo/Si堆疊
20:封蓋層
25:吸收層
30:硬遮罩層
35:第一光阻劑層
40:圖案
41:圖案
42:圖案
45:背側導電層
50:圖案
51:圖案
55:第二光阻劑層
200:臺
210:基座
220:捕捉環
222:第一部分/平坦部分
225:突起
227:O形環
230:陰極
235:突節
當結合附圖閱讀時得以自以下詳細描述最佳地理解本揭示案。應強調,根據行業中之標準實務,各種特徵未按比例繪製並僅用於說明目的。實際上,為了論述清楚可任意地增大或減小各種特徵之尺寸。
圖1A及圖1B圖示根據本揭示案之一個實施例的EUV光罩坯料。
圖2A、圖2B、圖2C、圖2D、圖2E、圖2F及圖2G示意性地圖示根據本揭示案之實施例的用於製造EUV光罩之方法。
圖3圖示根據本揭示案之一個實施例的EUV光罩之蝕刻操作的示意圖。
圖4圖示根據本揭示案之另一實施例的EUV光罩之蝕刻操作的示意圖。
圖5圖示根據本揭示案之另一實施例的EUV光罩之蝕刻操作的示意圖。
圖6圖示根據本揭示案之另一實施例的EUV光罩之蝕刻操作的示意圖。
圖7圖示根據本揭示案之實施例的線形突起或線形O形環。
圖8圖示經由裝載閘腔室將待蝕刻之EUV光罩裝載至蝕刻腔室中的操作。
應理解,以下揭示內容提供了用於實施本發明之不同特徵的許多不同實施例或實例。以下描述部件及佈置之特定實施例或實例以簡化本揭示案。當然,此些僅為實例且並不意欲為限制性的。舉例而言,元件之尺寸並不限於所揭示之範圍或值,而是可取決於製程條件及/或裝置之所 需性質而定。此外,在如下描述中第一特徵在第二特徵上方或之上形成可包括第一特徵及第二特徵形成為直接接觸之實施例,且亦可包括額外特徵可形成為插入第一特徵及第二特徵而使得第一特徵與第二特徵可不直接接觸的實施例。為了簡化及清楚,可以不同比例任意地繪製各種特徵。
另外,為了描述簡單起見,可在本文中使用諸如「在……之下」、「低於」、「下部」、「在……上方」、「上部」以及其類似術語之空間相對術語,以描述如諸圖中所圖示之一個元件或特徵與另一(其他)元件或特徵的關係。除了諸圖中所描繪之定向以外,該等空間相對術語意欲亦涵蓋裝置在使用中或操作中之不同定向。裝置可以其他方式定向(旋轉90度或以其他定向),且可同樣相應地解釋本文中所使用之空間相對描述詞。另外,術語「由……製成」可意謂「包括」或「由……組成」。在本揭示案中,用語「A、B及C中之一者」意謂「A、B及/或C(A、B、C、A及B、A及C、B及C,或A、B及C)」,且不意謂來自A之一個元件、來自B之一個元件以及來自C之一個元件,除非另外描述。
本揭示案之實施例提供一種製造EUV光罩之方法。更特定而言,本揭示案提供用以防止或抑制對EUV光罩之背側導電層之損壞的技術。
EUV微影術(EUV lithography,EUVL)採用使用極紫外線(extreme ultraviolet,EUV)區中之光的掃描器,該光之波長為約1nm至約100nm(例如,13.5nm)。 遮罩為EUVL系統之關鍵部件。因為光學材料為不透EUV輻射的,所以EUV光罩為反射性遮罩。EUV光罩需要極低之表面粗糙度且必須無可辨析之缺陷。
具有用於EUV微影術之電路圖案的EUV光罩需要各種蝕刻操作,諸如電漿乾式蝕刻。將待蝕刻之EUV光罩置放在電漿蝕刻腔室中之遮罩臺上。在一些實施例中,遮罩臺包括電動卡盤機構以在電漿蝕刻期間保持EUV光罩。EUV光罩包括相對於電動卡盤機構之背側導電層。然而,當EUV光罩與臺之間存在大縫隙時,電漿之活性物質可擴散至EUV光罩之底部部分,從而導致對EUV光罩之背側導電層之損壞。對背側導電層之損壞可引起各種問題,諸如在導電膜之邊緣處產生粒子及/或樹狀侵蝕。背側導電層中之此些粒子及/或缺陷可導致不充分卡緊及/或EUV光罩之前側上的電路圖案上之缺陷。
本揭示案提供用以防止或抑制在電漿蝕刻期間由電漿之活性物質所引起的對EUV光罩之背側導電層之損壞的技術。
圖1A及圖1B圖示根據本揭示案之實施例的EUV光罩坯料。圖1A為橫截面圖且圖1B為自EUV光罩之背側觀察的平面圖。
在一些實施例中,具有電路圖案之EUV光罩由EUV光罩坯料5形成。EUV光罩坯料5包括基板10、矽及鉬之多個交替層的多層Mo/Si堆疊15、封蓋層20、吸 收層25及硬遮罩層30。另外,如圖1A中所圖示,背側導電層45形成於基板10之背側上。
在一些實施例中,基板10由低熱膨脹材料形成。在一些實施例中,基板為低熱膨脹玻璃或石英,諸如,熔融二氧化矽或熔融石英。在一些實施例中,低熱膨脹玻璃基板透射可見波長之光、可見光譜附近(近紅外)之紅外線波長的部分及紫外線波長之部分。在一些實施例中,低熱膨脹玻璃基板吸收極紫外線波長以及極紫外線附近之深紫外線波長。在一些實施例中,基板10之大小為152mm×152mm,具有約20mm之厚度。
在一些實施例中,多層Mo/Si堆疊15包括自矽及鉬中每一者的約30個交替層至矽及鉬中每一者的約60個交替層。在某些實施例中,形成自約40個至約50個矽及鉬中每一者的交替層。在一些實施例中,對於所關注波長(例如,13.5nm)而言,反射率高於約70%。在一些實施例中,藉由化學氣相沉積(chemical vapor deposition,CVD)、電漿增強CVD(plasma-enhanced CVD,PECVD)、原子層沉積(atomic layer deposition,ALD)、物理氣相沉積(physical vapor deposition,PVD)(濺射)或任何其他合適之形成方法來形成矽及鉬層。矽及鉬之每一層為約2nm至約10nm厚。在一些實施例中,矽及鉬之層為約相同的厚度。在其他實施例中,矽及鉬之層為不同厚度。在一些實施例中,矽及鉬之每一層的厚度為約3nm至約4nm。
在其他實施例中,多層Mo/Si堆疊15包括交替之鉬層及鈹層。在一些實施例中,多層Mo/Si堆疊15中之層數目在自約20個至約100個之範圍中,但只要維持足夠反射率以使靶基板成像,則允許任一數目的層。在一些實施例中,對於所關注波長(例如,13.5nm)而言,反射率高於約70%。在一些實施例中,多層Mo/Si堆疊15包括約30個至約60個Mo及Be之交替層。在本揭示案之其他實施例中,多層Mo/Si堆疊15包括約40個至約50個Mo及Be之交替層。
在一些實施例中,將封蓋層20安置在多層Mo/Si堆疊15之上以防止多層Mo/Si堆疊15之氧化。在一些實施例中,封蓋層20由釕製成,具有自約2nm至約10nm之厚度。在某些實施例中,封蓋層20之厚度為自約2nm至約4nm。在一些實施例中,藉由化學氣相沉積、電漿增強化學氣相沉積、原子層沉積、物理氣相沉積或任何其他合適之膜形成方法來形成封蓋層20。在其他實施例中,將Si層用作封蓋層20。
將吸收層25安置在封蓋層20之上。在一些實施例中,吸收層25為Ta基材料。在一些實施例中,吸收層25由TaN、TaO或TaBN製成,具有自約25nm至約100nm之厚度。在某些實施例中,吸收層25之厚度範圍為自約50nm至約75nm。在一些實施例中,藉由化學氣相沉積、電漿增強化學氣相沉積、原子層沉積、物理氣相沉積或任何其他合適之膜形成方法來形成吸收層25。
在一些實施例中,可選地將抗反射層(未圖示)安置在吸收層25之上。在一些實施例中,該抗反射層由氧化矽製成,且具有自約2nm至約10nm之厚度。在其他實施例中,將具有自約12nm至約18nm之範圍中之厚度的TaBO層用作抗反射層。在一些實施例中,抗反射層之厚度為自約3nm至約6nm。在一些實施例中,藉由化學氣相沉積、電漿增強化學氣相沉積、原子層沉積、物理氣相沉積或任何其他合適之膜形成方法來形成抗反射層。
在一些實施例中,將硬遮罩層30安置在吸收層25之上。在一些實施例中,硬遮罩層30是形成在抗反射層之上。在一些實施例中,硬遮罩層30由矽、矽基化合物、鉻或鉻基化合物製成,具有約4nm至約20nm之厚度。在一些實施例中,鉻基化合物包括CrON、氧化鉻及/或氮化鉻。在一些實施例中,藉由化學氣相沉積、電漿增強化學氣相沉積、原子層沉積、物理氣相沉積或任何其他合適之膜形成方法來形成硬遮罩層30。在其他實施例中,將TaO、TaN、Ru、RuB、RuB、TaB、TaBN或TaBO用作硬遮罩層30。
在一些實施例中,將背側導電層45安置在與基板10之第一主表面相對的基板10之第二主表面上,在基板10之第一主表面上形成有多層Mo/Si堆疊15。在一些實施例中,背側導電層45由TaB(硼化鉭)或其他基於Ta之導電材料製成。
目前,已將Cr基導電材料(CRN或CrON)用於背側導電層。與Cr基導電材料相比,TaB具有較低的薄層 電阻(較高電導率)及較平坦的表面,而TaB具有類似於CrN之足夠剛度。在一些實施例中,背側導電層45之薄層電阻等於或小於20Ω/□。在某些實施例中,背側導電層45之薄層電阻等於或大於0.1Ω/□。在一些實施例中,背側導電層45之表面粗糙度Ra等於或小於0.25nm。在某些實施例中,背側導電層45之表面粗糙度Ra等於或大於0.05nm。另外,在一些實施例中,背側導電層45之平坦度等於或小於50nm(在EUV光罩內)。在一些實施例中,背側導電層45之平坦度大於1nm。
在一些實施例中,硼化鉭為晶體。結晶硼化鉭包括TaB、Ta5B6、Ta3B4及TaB2。在某些實施例中,背側導電層45為TaB晶體。在其他實施例中,鉭體為多晶體或非晶態的。
在一些實施例中,背側導電層之厚度在自約50nm至約400nm之範圍中。在其他實施例中,背側導電層45具有約50nm至約100nm之厚度。在某些實施例中,該厚度在自約65nm至約75nm之範圍中。
在一些實施例中,藉由大氣壓化學氣相沉積(CVD)、低壓CVD、電漿增強CVD、鐳射增強CVD、原子層沉積(ALD)、分子束磊晶(molecular beam epitaxy,MBE)、物理氣相沉積(包括熱沉積、脈衝鐳射沉積、電子束蒸發、離子束輔助蒸發及濺射)或任何其他合適之膜形成方法來形成背側導電層45。在CVD之情況下,在一些實施例中,源氣體包括TaCl5及BCl3
在一些實施例中,背側導電層45之面積小於基板之面積,且基板10之第二主表面的周邊部分被暴露(未被背側導電層45覆蓋),如圖1B中所示。當基板10為6吋基板時(亦即,152mm×152mm),在一些實施例中背側導電層45之大小大於142mm×142mm且小於150mm×150mm。在其他實施例中,背側導電層45之大小大於142mm×142mm且小於148mm×148mm。在一些實施例中,背側導電層45之形狀為正方形或矩形。在一些實施例中,當背側導電層45之形狀在交叉方向上(例如,垂直)具有第一側LX及第二側LY時,0.98
Figure 108133886-A0305-02-0012-1
LX/LY
Figure 108133886-A0305-02-0012-2
1.02。在一些實施例中,142mm<LX<150mm且142mm<LY<150mm,且在其他實施例中,144mm<LX<148mm且144mm<LY<148mm。在一些實施例中,背側導電層45之側LX或LY與基板10之一個側的比率為自約0.93至約0.99。
在一些實施例中,自基板10之邊緣至背側導電層45之邊緣(在該等邊緣之中心處)的距離D1在自約1mm至約5mm之範圍中,且在其他實施例中是在自約2mm至約4mm之範圍中。在一些實施例中,切割背側導電層45之拐角以形成八邊形形狀。如以下所解釋,背側導電層45將與電動卡緊機構之突節接觸。在其他實施例中,僅將EUV光罩置放在遮罩臺之陰極上。在一些實施例中,突節佈置之最大面積為約142mm×142mm,且因此背側導電層45之面積大於142mm×142mm。
在其他實施例中,使用不同大小之基板。當基板10為5吋基板時(亦即,126.6mm×126.6mm),在一些實施例中背側導電層45之大小大於120mm×120mm且小於125mm×125mm,且在其他實施例中大於122mm×122mm且小於123.5mm×123.5mm。當基板10為7吋基板時(亦即,177.4mm×177.4mm),在一些實施例中背側導電層45之大小大於170mm×170mm且小於175mm×175mm,且在其他實施例中大於172mm×172mm且小於173.5mm×173.5mm。
在一些實施例中,使TaB背側導電層45形成在基板10之整個後表面上,且移除背側導電層45之邊緣部分以部分地暴露基板10之後表面。藉由使用一或多種微影術及蝕刻操作來移除背側導電層45。在其他實施例中,基板10之後表面的邊緣部分被(例如)具有開口之硬蓋覆蓋,且經由硬蓋之開口將用於TaB之濺射材料沉積在基板10之後表面上。
圖2A至圖2G示意性地圖示製造用在極紫外線微影術(EUVL)中之EUV光罩坯料5的方法。應理解,可在圖2A至圖2G中所示之製程之前、期間以及之後提供額外操作,且可替代或消除以下所述之操作中的一些而獲得該方法之額外實施例。操作/製程之次序可互換。
在EUV光罩坯料5之製造中,在EUV光罩坯料之硬遮罩層30之上形成第一光阻劑層35,且將第一光阻劑層35選擇性地暴露於光化輻射。在形成第一光阻劑層 35之前,對EV光罩坯料進行檢查。使選擇性暴露之第一光阻劑層35顯影,以在第一光阻劑層35中形成圖案40。在一些實施例中,該光化輻射為電子束或離子束。在一些實施例中,圖案40對應於半導體裝置特徵之圖案,在後續操作中將使用EUV光罩坯料5來形成該圖案。
接下來,如圖2B中所示,將第一光阻劑層35中之圖案40延伸至硬遮罩層30中,從而在硬遮罩層30中形成圖案41,該圖案41暴露了吸收層25之部分。在一些實施例中,藉由使用對硬遮罩層30具有選擇性之合適濕式蝕刻劑或乾式蝕刻劑進行蝕刻而形成延伸至硬遮罩層30中的圖案41。在藉由硬遮罩層30形成圖案41之後,藉由光阻劑剝離器移除第一光阻劑層35,以暴露硬遮罩層30之上部表面,如圖2C中所示。
接著,將硬遮罩層30中之圖案41延伸至吸收層25中,從而在吸收層25中形成圖案42,該圖案42暴露了封蓋層20之部分,如圖2D中所示。在一些實施例中,藉由使用對吸收層25具有選擇性之合適濕式蝕刻劑或乾式蝕刻劑進行蝕刻而形成延伸至吸收層25中的圖案42。在一些實施例中,使用電漿乾式蝕刻。
如圖2E中所示,在吸收層25上方形成第二光阻劑層55,以填充吸收層25中之圖案42。將第二光阻劑層55選擇性地暴露於光化輻射,諸如,電子束或UV輻射。使選擇性暴露之第二光阻劑層55顯影,以在第二光阻劑層55中形成圖案50。圖案50對應於環繞電路圖案之黑色邊 框。黑色邊框為藉由移除電路圖案區域周圍之區域中之EUV光罩上的所有多層而創建的框架形區域。其經創建以防止在將EUV光罩列印於晶圓上時相鄰場的曝光。在一些實施例中,黑色邊框之寬度在自約1mm至約5mm之範圍中。
接下來,將第二光阻劑層55中之圖案50延伸至吸收層25、封蓋層20及多層Mo/Si堆疊15中,從而在吸收層25、封蓋層20及多層Mo/Si堆疊15中形成圖案51,該圖案51暴露了基板10之部分,如圖2F中所示。在一些實施例中,藉由使用對經蝕刻之層中每一者具有選擇性的一或多種合適之濕式蝕刻劑或乾式蝕刻劑進行蝕刻而形成圖案51。在一些實施例中,使用電漿乾式蝕刻。
接著,藉由合適之光阻劑剝離器移除第二光阻劑層55,以暴露吸收層25之上部表面。在本揭示案之一些實施例中,吸收層25、封蓋層20及多層Mo/Si堆疊15中之圖案51限定了EUV光罩坯料5之黑色邊框,如圖2G中所示。在移除第二光阻劑層之後,EUV光罩坯料5經歷清潔操作、檢查,且視情況修復EUV光罩坯料5以提供完成之EUV光罩坯料5。
如所闡述,在製造EUV光罩中存在各種蝕刻(電漿蝕刻)操作。
圖3圖示根據本揭示案之一個實施例的EUV光罩之蝕刻操作的示意圖。
在一些實施例中,蝕刻裝置之臺200包括由基座210支撐之捕捉環(capture ring)220。另外,在一些實施例中,蝕刻裝置包括電動卡盤機構,該電動卡盤機構包括陰極230,該陰極230具有突節235以保持EUV光罩。將臺200、基座210及陰極230安置在電漿蝕刻腔室內部。
當EUV光罩坯料5被傳送至蝕刻腔室時,EUV光罩坯料5被置放在陰極230之突節235上,該等突節235在平面圖中呈矩陣佈置。圖3圖示當將EUV光罩坯料5置放在突節235上時的狀態。在一些實施例中,背側導電層45之底部的層級與捕捉環220之平坦部分222的上部表面之間的距離H1在自約0.5mm至1.5mm之範圍中。由於自基板10之邊緣至背側導電層45之邊緣的距離D1被設定得長(例如,在自約1mm至約5mm之範圍中或在自約2mm至約4mm之範圍中),所以電漿PL之活性物質不到達背側導電層45。在一些實施例中,當距離D1等於或大於3mm時,背側導電層45大體上不受電漿之活性物質引起的損壞。
圖4圖示根據本揭示案之一個實施例的EUV光罩之蝕刻操作的示意圖。
在此實施例中,電動卡盤機構之臺200及/或陰極230經配置而使得當EUV光罩坯料5被置放在電動卡盤機構之陰極230的突節235上時,背側導電層45之底部的層級被定位為低於在臺200之平坦部分222之上部表面。 在一些實施例中,平坦部分222與基板10之底部之間的高度差H1在自約0nm(接觸)至約100nm之範圍中。根據此配置,可以防止在電漿蝕刻期間電漿PL之活性物質進入EUV光罩坯料5之背部。因此,可以防止對背側導電層45之損壞。在一些實施例中,背側導電層45之底部的層級比臺200之上部表面平坦部分222低高度H3,如圖4中所示。在一些實施例中,高度H3在自約0nm(共面)至約100nm之範圍中,且在其他實施例中,H3在自約10nm至約50nm之範圍中。在一些實施例中,捕捉環220之平坦部分222在基板10下方延伸,使得平坦部分222與EUV光罩坯料5重疊寬度W1。在一些實施例中,寬度W1在自約0nm(不重疊)至約50nm之範圍中,且在其他實施例中,W1在自約10nm至約30nm之範圍中。
圖5圖示根據本揭示案之一個實施例的EUV光罩之蝕刻操作之示意圖,用以在電漿蝕刻期間防止電漿之活性物質進入EUV光罩之底部部分。
在一些實施例中,臺200之捕捉環220的平坦部分222具有突起225,使得當EUV光罩坯料5被置放在電動卡盤機構之陰極230之突節235上時,基板10之底表面與捕捉環220之突起225接觸,如圖5中所示。在一些實施例中,在基板10之底表面與突起225之間存在小的縫隙。在某些實施例中,該縫隙在自約0mm至約0.1mm之範圍中。
在一些實施例中,突起225為線形圖案且沿著平坦部分222之整個周邊形成。在其他實施例中,沿著平坦部分222之周邊離散地設置多個突起225。在一些實施例中,突起225之突出量在自約0.1mm至約1.0mm之範圍中。當使用突起225時,可以在EUV光罩坯料5之基板10與平坦部分222接觸時,最小化捕捉環220之平坦部分222與EUV光罩坯料5之基板10之底表面的接觸面積。在其他實施例中,在突起225與EUV光罩坯料5之基板10之底表面之間存在縫隙。在某些實施例中,該縫隙在自約0mm至約0.1mm之範圍中。藉由使用臺200之平坦部分222上的突起225,可以在電漿蝕刻期間防止電漿PL之活性物質進入EUV光罩坯料5之背部。因此,可以防止對背側導電層45之損壞。
圖6圖示根據本揭示案之一個實施例的EUV光罩之蝕刻操作之示意圖,用以防止在電漿蝕刻期間電漿之活性物質進入EUV光罩之底部部分。
在此實施例中,替代於圖5中所示之突起225,使用嵌入於形成在臺200之捕捉環220之平坦部分222上的槽中的O形環227來與EUV光罩坯料5之基板10的底表面接觸。O形環227由可撓性材料製成,此可撓性材料為例如但不限於橡膠(例如,丁二烯橡膠、丁基橡膠、乙烯丙烯二烯單體橡膠或丁腈橡膠)、聚四氟乙烯(PTFE)、全氟彈性體或矽樹脂。類似於線形突起225,使用O形環227可最小化臺200之平坦部分222與EUV光罩坯料5之基 板10之底表面的接觸面積。在一些實施例中,O形環之尺寸在自約1mm至約5mm之範圍中。藉由使用臺200之平坦部分222上的O形環227,可以在電漿蝕刻期間防止電漿PL之活性物質進入EUV光罩坯料5之背部。因此,可以防止對背側導電層45之損壞。
圖7為圖示根據本揭示案之實施例的線形突起225或線形O形環227的臺平面圖。
圖8圖示經由裝載閘腔室將待蝕刻之EUV光罩坯料5裝載至蝕刻腔室中的操作。在一些實施例中,待經受電漿蝕刻之EUV光罩坯料5被儲存在SMIF(標準機械介面)艙中並由SMIF艙載運至蝕刻裝置。將EUV光罩坯料5自SMIF艙傳送至蝕刻裝置之裝載閘腔室。接著,將EUV光罩坯料5自裝載閘腔室傳送至蝕刻腔室,如圖8中所示。在蝕刻腔室中,將EUV光罩坯料5置放在電動卡盤之陰極230的突節235上。在完成蝕刻操作之後,將EUV光罩坯料5自蝕刻腔室傳送至裝載閘腔室,且接著自裝載閘腔室卸載至SMIF艙以進行下一操作,諸如,清潔。
應理解,未必已在本文中論述了所有優勢,無特定優勢為所有實施例或實例所必需的,且其他實施例或實例可提供不同優勢。
舉例而言,藉由使用TaB背側導電層,可以獲得適合於電動卡緊機構之較高的電性質和機械性質。另外,藉由調整背側導電層之大小(面積),可以防止或抑制在電漿蝕刻期間由電漿之活性物質所引起的對背側導電層之 損壞。另外,藉由使基板之底表面與臺之捕捉環之平坦部分接觸或將其緊密地定位,可以防止在電漿蝕刻期間電漿之活性物質進入EUV光罩之背部。因此,可以防止對背側導電層之損壞並防止粒子之產生或電動基板卡緊機構之不安全卡緊。
根據本申請案之一個態樣,一種用於極紫外線(EUV)微影術之光罩包括基板,基板具有前表面及與前表面相對之後表面;多層Mo/Si堆疊,多層Mo/Si堆疊安置在基板之前表面上;封蓋層,封蓋層安置在多層Mo/Si堆疊上;吸收層,吸收層安置在封蓋層上;以及背側導電層,背側導電層安置在基板之後表面上。背側導電層由硼化鉭製成。在前述及以下實施例中之一或多者中,背側導電層之厚度在自50nm至400nm之範圍中。在前述及以下實施例中之一或多者中,背側導電層之厚度在自50nm至100nm之範圍中。在前述及以下實施例中之一或多者中,背側導電層之薄層電阻等於或小於20Ω/□。在前述及以下實施例中之一或多者中,背側導電層之表面粗糙度Ra等於或小於0.25nm。在前述及以下實施例中之一或多者中,背側導電層之平坦度等於或小於50nm。在前述及以下實施例中之一或多者中,背側導電層具有矩形形狀,矩形形狀具有第一側及與第一側交叉之第二側,且第一側之長度LX及第二側之長度LY滿足142mm<LX<150mm且142mm<LY<150mm。在前述及以下實施例中之一或多者中,144mm<LX<148mm且144mm<LY<148mm。在前 述及以下實施例中之一或多者中,0.98
Figure 108133886-A0305-02-0021-3
LX/LY
Figure 108133886-A0305-02-0021-4
1.02。在前述及以下實施例中之一或多者中,光罩進一步包括安置在吸收層上之硬遮罩層。
根據本揭示案之另一態樣,一種用於極紫外線(EUV)微影術之光罩包括基板,基板具有一前表面及與前表面相對之後表面;多層Mo/Si堆疊,多層Mo/Si堆疊安置在基板之前表面上;封蓋層,封蓋層安置在多層Mo/Si堆疊上;吸收層,吸收層安置在封蓋層上;以及背側導電層,背側導電層安置在基板之後表面上。背側導電層具有矩形形狀,矩形形狀具有第一側及與第一側交叉之第二側,且第一側之長度LX及第二側之長度LY滿足142mm<LX<150mm且142mm<LY<150mm。在前述及以下實施例中之一或多者中,144mm<LX<148mm且144mm<LY<148mm。在前述及以下實施例中之一或多者中,0.98
Figure 108133886-A0305-02-0021-5
LX/LY
Figure 108133886-A0305-02-0021-7
1.02。在前述及以下實施例中之一或多者中,光罩進一步包括安置在吸收層上之硬遮罩層。
根據本揭示案之另一態樣,在一種製造用於極紫外線(EUV)微影術之光罩的方法中,在基板之前表面上形成多層Mo/Si堆疊。在多層Mo/Si堆疊上形成封蓋層。在封蓋層上形成吸收層。在基板之與前表面相對之後表面上形成背側導電層。背側導電層由硼化鉭製成。在前述及以下實施例中之一或多者中,背側導電層之厚度在自50nm至400nm之範圍中。在前述及以下實施例中之一或多者中,背側導電層之厚度在自50nm至100nm之範圍中。在前述 及以下實施例中之一或多者中,背側導電層之薄層電阻等於或小於20Ω/□。在前述及以下實施例中之一或多者中,背側導電層之表面粗糙度Ra等於或小於0.25nm。在前述及以下實施例中之一或多者中,背側導電層之平坦度等於或小於50nm。
前文概述了若干實施例或實例之特徵,使得熟習此項技藝者可較佳理解本揭示案之態樣。熟習此項技藝者應瞭解,他們可容易地使用本揭示案作為設計或修改用於實現相同目的及/或達成本文中所介紹之實施例或實例之相同優勢的其它製程及結構的基礎。熟習此項技藝者亦應認識到,此等等效構造不脫離本揭示案之精神及範疇,且他們可在不脫離本揭示案之精神及範疇的情況下於本文中進行各種改變、代替及替換。
15:多層Mo/Si堆疊
20:封蓋層
25:吸收層
45:背側導電層
51:圖案

Claims (10)

  1. 一種用於極紫外線微影術之光罩,包括:一基板,該基板具有一前表面及與該前表面相對之一後表面;一多層Mo/Si堆疊,該多層Mo/Si堆疊安置在該基板之該前表面上;一封蓋層,該封蓋層安置在該多層Mo/Si堆疊上;一吸收層,該吸收層安置在該封蓋層上;以及一背側導電層,該背側導電層安置在該基板之該後表面上,其中該背側導電層由硼化鉭製成,該硼化鉭為晶體,以及該背側導電層之薄層電阻等於或小於20Ω/□。
  2. 如請求項1所述之光罩,其中該背側導電層之一厚度在自50nm至400nm之一範圍中。
  3. 如請求項1所述之光罩,其中該背側導電層之表面粗糙度Ra等於或小於0.25nm。
  4. 如請求項1所述之光罩,進一步包括安置在該吸收層上之一硬遮罩層。
  5. 一種用於極紫外線微影術之光罩,包括:一基板,該基板具有一前表面及與該前表面相對之一後表面; 一多層Mo/Si堆疊,該多層Mo/Si堆疊安置在該基板之該前表面上;一封蓋層,該封蓋層安置在該多層Mo/Si堆疊上;一吸收層,該吸收層安置在該封蓋層上;以及一背側導電層,該背側導電層安置在該基板之該後表面上,其中該背側導電層具有一矩形形狀,該矩形形狀具有一第一側及與該第一側交叉之一第二側,以及該第一側之一長度LX及該第二側之一長度LY滿足142mm<LX<150mm且142mm<LY<150mm,以及0.98
    Figure 108133886-A0305-02-0025-8
    LX/LY
    Figure 108133886-A0305-02-0025-9
    1.02;以及該背側導電層由硼化鉭製成,該硼化鉭為晶體。
  6. 如請求項5所述之光罩,其中144mm<LX<148mm且144mm<LY<148mm。
  7. 如請求項5所述之光罩,進一步包括安置在該吸收層上之一硬遮罩層。
  8. 一種用於製造用於極紫外線微影術之光罩的方法,該方法包括:在一基板之一前表面上形成一多層Mo/Si堆疊;在該多層Mo/Si堆疊上形成一封蓋層;在該封蓋層上形成一吸收層;以及 在該基板之與該前表面相對之一後表面上形成一背側導電層,其中該背側導電層由硼化鉭製成,該硼化鉭為晶體,以及該背側導電層之平坦度等於或小於50nm。
  9. 如請求項8所述之方法,其中該背側導電層之表面粗糙度Ra等於或小於0.25nm。
  10. 如請求項8所述之方法,其中該背側導電層之薄層電阻等於或小於20Ω/□。
TW108133886A 2018-09-28 2019-09-19 用於極紫外線微影術之光罩及其製造方法 TWI838405B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862738769P 2018-09-28 2018-09-28
US62/738,769 2018-09-28
US16/383,570 US11119398B2 (en) 2018-09-28 2019-04-12 EUV photo masks
US16/383,570 2019-04-12

Publications (2)

Publication Number Publication Date
TW202013449A TW202013449A (zh) 2020-04-01
TWI838405B true TWI838405B (zh) 2024-04-11

Family

ID=69947354

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108133886A TWI838405B (zh) 2018-09-28 2019-09-19 用於極紫外線微影術之光罩及其製造方法

Country Status (3)

Country Link
US (1) US11119398B2 (zh)
CN (1) CN110967917A (zh)
TW (1) TWI838405B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2024142243A (ja) * 2023-03-29 2024-10-10 Hoya株式会社 導電膜付き基板、多層反射膜付き基板、反射型マスクブランク、反射型マスク、および半導体装置の製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070160916A1 (en) * 2006-01-12 2007-07-12 Asahi Glass Company, Limited Reflective-type mask blank for EUV lithography
US20160357100A1 (en) * 2015-06-08 2016-12-08 Asahi Glass Company, Limited Reflective mask blank for euv lithography
WO2017090485A1 (ja) * 2015-11-27 2017-06-01 Hoya株式会社 マスクブランク用基板、多層反射膜付き基板、反射型マスクブランク及び反射型マスク、並びに半導体装置の製造方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6949785B2 (en) * 2004-01-14 2005-09-27 Taiwan Semiconductor Manufacturing Co., Ltd. Random access memory (RAM) capacitor in shallow trench isolation with improved electrical isolation to overlying gate electrodes
KR101585696B1 (ko) * 2006-12-15 2016-01-14 아사히 가라스 가부시키가이샤 Euv 리소그래피용 반사형 마스크 블랭크, 및 그 마스크 블랭크용의 기능막이 형성된 기판
US9093530B2 (en) 2012-12-28 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of FinFET
US9052595B2 (en) 2013-03-15 2015-06-09 Taiwan Semiconductor Manufacturing Company, Ltd. Lithography process
US9310675B2 (en) 2013-03-15 2016-04-12 Taiwan Semiconductor Manufacturing Company, Ltd. Extreme ultraviolet light (EUV) photomasks, and fabrication methods thereof
US8796666B1 (en) 2013-04-26 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. MOS devices with strain buffer layer and methods of forming the same
US9261774B2 (en) 2013-11-22 2016-02-16 Taiwan Semiconductor Manufacturing Company, Ltd. Extreme ultraviolet lithography process and mask with reduced shadow effect and enhanced intensity
US9548303B2 (en) 2014-03-13 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET devices with unique fin shape and the fabrication thereof
US9377693B2 (en) 2014-03-13 2016-06-28 Taiwan Semiconductor Manufacturing Company, Ltd. Collector in an extreme ultraviolet lithography system with optimal air curtain protection
US9529268B2 (en) 2014-04-03 2016-12-27 Taiwan Semiconductor Manufacturing Company, Ltd. Systems and methods for improving pattern transfer
US9256123B2 (en) 2014-04-23 2016-02-09 Taiwan Semiconductor Manufacturing Co., Ltd. Method of making an extreme ultraviolet pellicle
US9184054B1 (en) 2014-04-25 2015-11-10 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
KR101772943B1 (ko) * 2015-08-17 2017-09-12 주식회사 에스앤에스텍 극자외선용 블랭크 마스크 및 이를 이용한 포토마스크

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070160916A1 (en) * 2006-01-12 2007-07-12 Asahi Glass Company, Limited Reflective-type mask blank for EUV lithography
US20160357100A1 (en) * 2015-06-08 2016-12-08 Asahi Glass Company, Limited Reflective mask blank for euv lithography
WO2017090485A1 (ja) * 2015-11-27 2017-06-01 Hoya株式会社 マスクブランク用基板、多層反射膜付き基板、反射型マスクブランク及び反射型マスク、並びに半導体装置の製造方法

Also Published As

Publication number Publication date
US11119398B2 (en) 2021-09-14
TW202013449A (zh) 2020-04-01
CN110967917A (zh) 2020-04-07
US20200103743A1 (en) 2020-04-02

Similar Documents

Publication Publication Date Title
TWI753273B (zh) 極紫外光微影光罩及其製造方法
US11592737B2 (en) EUV photo masks and manufacturing method thereof
US11886109B2 (en) EUV photo masks and manufacturing method thereof
CN110658676B (zh) 极紫外光微影光罩及其制造方法
US11506969B2 (en) EUV photo masks and manufacturing method thereof
US12085843B2 (en) Method of manufacturing EUV photo masks
US11829062B2 (en) EUV photo masks and manufacturing method thereof
TWI838405B (zh) 用於極紫外線微影術之光罩及其製造方法
TWI710853B (zh) 用於製造光罩的方法及用於蝕刻光罩靶層的蝕刻設備
US20230251563A1 (en) Euv photo masks and manufacturing method thereof
US11480869B2 (en) Photomask with enhanced contamination control and method of forming the same
US12013630B2 (en) EUV photo masks and manufacturing method thereof
US12044959B2 (en) EUV photo masks and manufacturing method thereof
US20230375910A1 (en) Euv photo masks and manufacturing method thereof
US20230032950A1 (en) Euv photo masks and manufacturing method thereof