TWI837395B - 核心斜坡偵測電路裝置及系統,以及偵測核心斜坡之方法 - Google Patents

核心斜坡偵測電路裝置及系統,以及偵測核心斜坡之方法 Download PDF

Info

Publication number
TWI837395B
TWI837395B TW109123672A TW109123672A TWI837395B TW I837395 B TWI837395 B TW I837395B TW 109123672 A TW109123672 A TW 109123672A TW 109123672 A TW109123672 A TW 109123672A TW I837395 B TWI837395 B TW I837395B
Authority
TW
Taiwan
Prior art keywords
core
signal
voltage
output
circuit
Prior art date
Application number
TW109123672A
Other languages
English (en)
Other versions
TW202129464A (zh
Inventor
雷那畢爾 迪亞
維內 傑納尼
肯當 索瓦斯塔瓦
維加雅 庫瑪 維努康達
Original Assignee
英商Arm股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US16/517,216 external-priority patent/US11169590B2/en
Application filed by 英商Arm股份有限公司 filed Critical 英商Arm股份有限公司
Publication of TW202129464A publication Critical patent/TW202129464A/zh
Application granted granted Critical
Publication of TWI837395B publication Critical patent/TWI837395B/zh

Links

Abstract

本文中所描述之各種實施方案係針對一種裝置,其具有提供來自一輸入/輸出(IO)電源供應器之一IO電壓之一輸出墊。該裝置可包含核心斜坡偵測電路,其偵測來自一核心電源供應器之一核心電壓之一第一斜坡且提供一核心斜坡感測信號。該裝置可包含輸出邏輯電路,其在接收該核心斜坡感測信號之後將該輸出墊耦合至接地以減少該IO電源供應器洩漏。

Description

核心斜坡偵測電路裝置及系統,以及偵測核心斜坡之方法
本節意欲提供與理解本文中所描述之各種技術相關之資訊。如本節標題所隱含,此係相關技術之一討論,絕不應隱含其係先前技術。一般而言,相關技術可或可不被視為先前技術。因此,應瞭解,本節中之任何陳述應鑑於此來解讀,而非被完成承認為先前技術。
一些習知電路設計尋求以低功率操作。為實現低功率方案,輸入/輸出(IO)電路可經調適以支援多個功率域。然而,使用多個功率域通常導致此等多個域之功率排序,其中功率排序係指藉由其來判定多個電源供應器之斜升或斜降之順序或序列之一策略。再者,不當功率排序會導致來自IO電路之非必要洩漏及/或導致輸出處之一未定狀態。因而,需要減少洩漏以提高電路效能及效率。
100A:核心電路
100B:波形圖
102A:第一晶片/晶粒
102B:第二晶片/晶粒
102C:功率序列時序/功率排序
104A:第一核心區域
104B:第二核心區域
105A:周邊區域
105B:周邊區域
106A:第一匯流排
106B:第二匯流排
108:PVSense/PVSense電路
112:第一輸入/輸出(IO)單元/PBID-TX
114:第二IO單元/PBID-RX
116A:第一匯流排
116B:第二匯流排
118A:第一輸出墊
118B:第二輸出墊
120:導電路徑
200A:感測電路
200B:核心斜坡偵測電路
200C:輸出邏輯電路
200D:輸出邏輯電路
210:核心偵測電路
212:核心斜坡偵測電路
212A:核心斜坡偵測電路/第一部分/第一核心斜坡偵測區塊
212B:核心斜坡偵測電路/第二部分/第一核心斜坡偵測區塊
214:保持邏輯電路
214A:保持邏輯電路/第一部分/保持區塊
214B:保持邏輯電路/第二部分/保持區塊
216:核心斜坡邏輯電路
220:反相器電路
224:感測(SNS)邏輯電路
228:輸出邏輯電路
230:NOR邏輯電路
232:開關
248:輸出邏輯電路
250:前級驅動器電路
252:核心邏輯及位準移位器電路
300:核心偵測電路
400A:圖式
400B:圖式
404:邏輯閘
500A:圖式
500B:圖式
A:核心資料輸入信號
Core_P1:核心電壓/核心供應
Core_P1_DET:核心偵測信號
Core_P1_DETB:反相核心偵測信號
Core_P2:核心電壓
CORE_RAMP:核心斜坡信號
CTR:核心斜坡感測信號
DATA_IN:資料輸入信號
Gnd:接地
IO_P1:IO電壓
IO_P2:IO電壓
M1,M2:電晶體
n1:節點
n2:節點
n3:節點
n4:節點
n5:節點
n6:節點
n7:節點
n8:節點
n9:節點
n10:節點
n11:節點
n12:節點
n13:節點
n14:節點
n15:節點
n16:節點
OUT:啟動信號
out1:節點
R1:電阻器
R2:電阻器
R3:電阻器
R4:電阻器
RET:RETON/RETOFF:保持信號
RTO:輸出保持信號
RTO_INV:反相輸出保持信號
Rwk_pd:弱下拉電阻
SNS:核心斜坡感測信號
T1,T2,...,T10:電晶體
T11,T12,...,T28:電晶體
T29,T30,...,T34:電晶體
T40,T41,...,T55:電晶體
T56,T57,...,T62:電晶體
Vdd:電壓供應器
Vss:接地
Y:核心資料輸出信號
本文參考附圖描述各種技術之實施方案。然而,應瞭解,附圖僅繪示本文中所描述之各種實施方案且不意謂限制本文中所描述之各種技術之實施例。
圖1A繪示根據本文中所描述之各種實施方案之多個晶片、 核心電路及輸入/輸出(IO)電路之一圖式。
圖1B繪示根據本文中所描述之各種實施方案之功率排序之一波形圖。
圖2A至圖2D繪示根據本文中所描述之各種實施方案之與核心斜坡偵測相關之電路圖。
圖3繪示根據本文中所描述之各種實施方案之核心偵測電路之一圖式。
圖4A至圖4B繪示根據本文中所描述之各種實施方案之核心斜坡偵測電路之圖式。
圖5A至圖5B繪示根據本文中所描述之各種實施方案之保持邏輯電路之圖式。
本文中所描述之各種實施方案係針對包含用於提高涉及各種低功率應用之輸入/輸出(IO)電路之密封效率之方案及技術的核心斜坡偵測電路。本文中所描述之各種方案及技術可提供一創新方法來有效減小或最小化歸因於低功率特定應用單晶片系統(SoC)中不同功率域之獨立功率排序(即,多個供應器之斜升或斜降之順序)之洩漏電流。例如,本文中所描述之各種方案及技術可提供積體電路(IC)來避免多個功率域之通電或斷電期間之錯誤或未定邏輯狀態且亦避免由在功率排序操作期間在輸出處界定一穩定狀態所致之來自電源供應器之非必要洩漏電流。
本文中所描述之各種實施方案藉由使用一PVSense單元作為一電源管理解決方案之部分來支援功率排序。PVSense單元基於核心電路之各種參數來偵測核心及IO供應器兩者及任一三態之可用性或使PBID- TX之輸出保持為某一預界定值。例如,當一第一IO單元在一第一電壓域中操作驅動一第二IO單元在一第二電壓域中操作時,第一IO單元之一輸出在第一電壓域之斷電期間保持一預界定值(0或1)。此技術可確保第二IO單元具有不會因其輸入處之一未定狀態而洩漏之一穩定電源供應器,且第二IO單元之輸出可具有一確定狀態而非未定狀態。此保持程序可在一第一輸入/輸出(IO)單元處保持某一先前資料時很好地工作,但保持無法在無有效先前資料可用(例如,在核心電壓之首次斜升期間)時保持有效。當核心電路開始首次斜升時,第一IO單元之輸出可能未定且在該條件中,保持操作會引起第一IO單元之輸出處之一未定狀態。因此,本文中所描述之各種方案及技術尋求藉由偵測一第一核心斜坡操作來解決與第一斜坡相關聯之問題。當偵測到核心之首次斜坡時,本文中所描述之各種方案及技術啟用提供於第一IO單元中之弱下拉邏輯電路(直至核心供應開始首次斜升)。因此,藉由啟用弱下拉邏輯,一輸出處之狀態可接地且因此變成邏輯0,而非是使輸出墊保持浮動(X)處之一未定狀態,且因而可避免透過第二IO單元之供應器洩漏。
本文將參考圖1A至圖5B詳細描述核心斜坡偵測電路之各種實施方案。
圖1A繪示根據本文中所描述之各種實施方案之多個晶片及核心電路100A之一圖式。在一些例項中,核心電路100A可實施為具有各種電路組件之一系統或裝置,該等電路組件一起配置及耦合為提供一封裝或板式結構中之一系統之部分之一集合或組合。再者,在一些例項中,偵測核心斜坡之一方法可涉及使用本文中所描述之各種電路組件來實施提高效能方案及技術。
如圖1A中所展示,核心電路100A可包含各種組件,其包含經由一導電路徑120耦合在一起之一或多個半導體晶片(或晶粒),諸如(例如)一第一晶片(或晶粒)102A及一第二晶片(或晶粒)102B。在各種例項中,導電路徑120可由一導線或其類似者形成。下文將更詳細描述與核心電路100A及其相關聯之各種組件相關之進一步描述。
核心電路100A可實施為使用各種類型之記憶體之一或多個積體電路(IC),諸如隨機存取記憶體(RAM)(包含靜態RAM(SRAM))及/或任何其他類型之揮發性記憶體及其他邏輯電路。在一些例項中,核心電路100A之晶粒102A、102B之各者可實施為具有記憶體架構及相關電路之一IC。在其他例項中,核心電路100A之晶粒102A、102B之各者可與各種類型之運算電路及相關組件整合於一單一晶片上。再者,核心電路100A之晶粒102A、102B之各者可實施於用於各種電子、行動及物聯網(IoT)應用(包含低功率感測器節點)之各種嵌入式系統中。
如圖1A中所展示,第一晶片102A可具有一感測電路(PVSense 108)及一第一輸入/輸出(IO)單元(PBID-TX 112),該第一IO單元(PBID-TX 112)具有可經調適以提供一輸入/輸出(IO)信號之一第一輸出墊118A。感測電路(PVSense 108)可經組態以接收來自一第一核心區域104A之一保持信號(例如RET:RETON/RETOFF)且基於保持信號(例如RET:RETON/RETOFF)將一核心斜坡感測信號(CTR)提供至第一IO單元(PBID-TX 112)。在一些例項中,第一IO單元(PBID-TX 112)可接收來自第一核心區域104A之一核心資料輸入信號(A),且核心資料輸入信號(A)可具有輔助啟動第一IO單元(PBID-TX 112)之一邏輯值1(例如,A=1)。在一些實施方案中,保持信號(RET)係指至感測電路(PVSense 108)之一 輸入信號,核心斜坡感測信號(CTR)係指感測電路(PVSense 108)之一輸出,且CTR信號可係指SNS信號與RTO信號之一組合。
亦如圖1A中所展示,第二晶片102B可具有一第二IO單元(PBID_RX 114),其具有接收來自第一輸出墊118A之IO信號之一第二輸出墊118B。在一些例項中,第二IO單元(PBID-RX 114)可將核心資料輸出信號(Y)提供至一第二核心區域104B。
在一些實施方案中,感測電路(PVSense 108)可經組態以偵測核心電壓(Core_P1)之一第一斜坡且接著將第一輸出墊118A耦合至接地(Gnd或Vss)直至核心供應(Core_P1)開始首次斜升以藉此減少核心電壓(Core_P1/Core_P2)及/或IO電壓(IO_P1/IO_P2)洩漏至第二輸出墊118B。在一些例項中,第一IO單元(PBID-TX 112)可經調適以經由導電路徑120將(TX)IO信號發射至第二晶片102B,且第二IO單元(PBID_RX 114)可經調適以經由導電路徑120接收來自第一IO單元(PBID-TX 112)之(RX)IO信號。
參考圖1A,第一晶片102A及第二晶片102B可與經調適以執行各種操作之各種功能組件分開實施。例如,如圖中所展示,第一晶片102A可為提供一第一電源供應器匯流排106A上之核心電壓(Core_P1)(核心電源供應)之一裝置,且第一晶片102A可提供一第二電源供應器匯流排106B上之IO電壓(IO_P1)(IO電源供應)。因此,第一晶片102A可使用包含(例如)第一匯流排106A上之核心電壓(核心_P1)(核心電源供應)及第二匯流排106B上之(IO)電壓(IO_P1)(IO電壓供應)之多個電壓域操作。第一晶片102A可包含偵測核心電壓(Core_P1)之一第一斜坡且將核心斜坡感測信號(CTR)提供至第一IO單元(PBID-TX 112)之輸出邏輯之感測電路 (PVSense 108)。在一些情況中,第一晶片102A可包含在接收核心斜坡感測信號(CTR)之後將第一輸出墊118A耦合至接地(Gnd或Vss)以減少核心電壓(Core_P1)及/或IO電壓(IO_P1)之洩漏之第一IO單元(PBID-TX 112)。再者,第一IO單元(PBID-TX 112)可經由導電路徑120將IO電壓(IO_P1)發射(TX)至第二晶片102B。
在一些例項中,第一匯流排106A上之核心電壓(Core_P1)可係指一核心電壓域(Vdd),且第二匯流排106B上之IO電壓(IO_P1)可係指IO電壓域(DVdd)。再者,核心電壓域(Vdd)可與一對應核心參考(Gnd或Vss)相關,且IO電壓域(DVdd)可與一對應IO參考(DVss)相關。再者,在一些例項中,一核心電壓供應器經由第一匯流排106A提供核心電壓(Core_P1)且一IO電壓供應器經由第二匯流排106B提供IO電壓(IO_P1)。
第二晶片102B亦可為具有第二輸出墊118B作為提供一第一匯流排116A上之另一核心電壓(Core_P2)(核心電源供應)之一結構之一裝置,且第二晶片102B可提供一第二匯流排116B上之另一IO電壓(IO_P2)(IO電源供應)。因此,第二晶片102B亦可使用包含(例如)第一匯流排116A上之核心電壓(Core_P2)(核心電源供應)及第二匯流排116B上之IO電壓(IO_P2)(IO電壓供應)之多個電壓域操作。第二晶片102B可包含第二IO單元(PBID_RX 114)中之輸出邏輯,因而,第二晶片102B可包含可經調適以經由導電路徑120接收來自第一晶片102A之(RX)IO信號之第二IO單元(PBID_RX 114)。
在一些實施方案中,第一IO單元(PBID-TX 112)及第二IO單元(PBID_RX 114)可指稱雙向IO單元。再者,第一匯流排116A可指稱 耦合至一核心電源供應器之一核心電壓環,且第二匯流排116B可指稱耦合至一IO電源供應器之一IO電壓環。再者,感測電路(PVSense 108)可指稱一電源管理單元,其可用於在功率排序期間減少與核心電壓環及IO電壓環之相關聯之無用電流。再者,在一些例項中,核心電壓(Core_P1)係指P1域中之核心電壓供應,且IO電壓(IO_P1)係指P1域中之IO電壓供應。核心電壓(Core_P2)係指P2域中之核心電壓供應,且IO電壓(IO_P2)係指P2域中之IO電壓供應。一般而言,一標記(X)可係指一未定狀態。
如圖1A中所展示,第一晶片102A可包含經由第一匯流排106A耦合至核心電壓(Core_P1)之一核心區域104A。再者,第一晶片102A可包含經由第二匯流排106B耦合至IO電壓(IO_P1)之一周邊區域105A。周邊區域105A可包含使用IO電壓(IO_P1)操作之一或多個IO埠。再者,如圖1A中所展示,第二晶片102B可包含經由第一匯流排116A耦合至核心電壓(Core_P2)之一核心區域104B,且第二晶片102B可包含經由第二匯流排116B耦合至IO電壓(IO_P2)之一周邊區域105B。周邊區域105B可包含使用IO電壓(IO_P2)操作之一或多個IO埠。
在一些例項中,輸出墊結構118A、118B可指稱可由多個裝置(諸如(例如)第一晶片102A及第二晶片102B)共用之共用匯流排結構(或PAD結構)。再者,第一匯流排106A、116A(或核心電壓匯流排或環)提供核心電壓域(Vdd)中之對應核心電壓(Core_P1、Core_P2)。第一輸出墊118A經由第一IO單元(PBID-TX 112)耦合至核心電壓匯流排106A,且第二輸出墊118B經由第二IO單元(PBID-RX 114)耦合至核心電壓匯流排116A。第二匯流排106B、116B(或IO電壓匯流排或環)提供不同於核心電壓域(Vdd)之一IO電壓域(DVdd)中之對應IO電壓(IO_P1、IO_P2)。第一 輸出墊118A可經由第一IO單元(PBID-TX 112)耦合至IO電壓匯流排106B,且第二輸出墊118B亦可經由第二IO單元(PBID-RX 114)耦合至IO電壓匯流排116B。再者,一核心電壓供應器經由第一匯流排116A提供核心電壓(Core_P2),且一IO電壓供應器經由第二匯流排116B提供IO電壓(IO_P2)。
有利地,歸因於一些低功率應用中之核心電壓(Core_P1)及IO電壓(IO_P1)之獨立功率排序,核心電路100A(或裝置/系統)可抑制核心電壓(Core_P1)及/或IO電壓(IO_P1)洩漏。再者,在一些情況中,歸因於一些類似低功率應用中之其他核心電壓(Core_P1)及其他IO電壓(IO_P1)之獨立功率排序,核心電路100A(或裝置/系統)可類似地抑制其他核心電壓(Core_P2)及/或其他IO電壓(IO_P1)洩漏。
根據本文中所描述之各種實施方案,記憶體型結構可包含具有一記憶體單元陣列之核心陣列電路,其中各記憶體單元可指稱一位元單元。再者,各記憶體單元可經組態以儲存至少一資料位元值(例如與一邏輯「0」或「1」相關之資料值)。在各種例項中,記憶體單元陣列可包含以各種適用組態配置之任何數目個記憶體單元(或位元單元),諸如(例如)具有配置成二維(2D)柵格圖案之多個記憶體單元之任何數目個行(Ncolumn)及任何數目個列(Nrows)之一2D記憶體陣列。在各種例項中,可使用包含(例如)標準單元、記憶體單元、正反器、鎖存器、位準移位器等等之任何類型之核心電路。
圖1B繪示根據本文中所描述之各種實施方案之功率序列時序102C之一波形圖100B。
在圖1B中,波形圖100B展示包含IO_P1、Core_P1、 RETON、RETOFF及PAD以及IO_P2及Core_P2之多個信號之功率序列時序102C。在時間Ti0至Ti1之間,信號(IO_P1、Core_P1、RETON、RETOFF及PAD)處於0伏特(0V)。在時間Ti1,IO_P1信號開始斜變,且接著恰在時間Ti2之前,Core_P1信號開始斜變。在時間Ti0至Ti1之間的信號(IO_P1、Core_P1)之此斜變期間,PAD電壓維持0電壓(0V)狀態。在此例項中,IO_P2及Core_P2之洩漏變至0。再者,在時間Ti1至Ti2期間,PAD維持0電壓狀態(0V)。在時間Ti2,隨著Core_P1信號開始斜變且隨著RETOFF信號開始斜變,PAD上升至一邏輯1狀態(邏輯1),且在大於Ti2之時間,PAD電壓可保持邏輯1狀態(邏輯1)。
參考圖1A之PVSense單元108,圖1B中展示功率排序102C期間PVSense單元108之操作。在時間Ti1至Ti2期間,PVSense單元108偵測Core_P1之第一斜坡條件且使PBID-TX單元112能夠將PAD 118A弱下拉至一邏輯0狀態(邏輯0),直至核心供應(Core_P1)開始首次斜升。因此,可避免透過PBID-RX單元114洩漏。此外,一旦核心功率在時間Ti2至Ti4期間斜升,則可自動停用核心斜坡偵測,且亦針對後續功率斜坡接著進行正常PVSense單元108操作。
在一些實施方案中,本文中所描述之各種方案及技術解決核心斜坡洩漏問題。唯一PVSense電路108偵測發生於IO電壓環中之初始或第一核心斜坡條件,且在核心供應(Core_P1)開始首次斜升之前,PVSense電路108輸出SNS=0、RTO=0(參考保留狀態)至第一IO單元112。如本文中所描述,第一IO單元112設計依使得在其輸入處接收輸入SNS/RTO=00時,第一IO單元112啟用弱下拉邏輯電路以將輸出墊118A耦合至接地(Gnd/Vss=0V)而非使輸出墊118A保持一浮動狀態或一未定(X) 狀態之一方式設計。在一些例項中,第一IO單元112可回溯相容,在此意義上,第一IO單元112可與既有電路設計一起使用,因為既有電路設計無法產生SNS/RTO=00條件。
圖2A至圖2D繪示根據本文中所描述之一些實施方案之與核心斜坡偵測相關之電路圖。特定言之,圖2A展示感測電路200A之一圖式,圖2B展示核心斜坡偵測電路200B之一圖式,圖2C展示輸出邏輯電路200C之一圖式,且圖2D展示輸出邏輯電路200D之另一部分之一圖式。
參考圖2A,感測電路200A係指圖1A之感測電路(PVSense 108)。在一些實施方案中,感測電路200A可實施為具有各種電路組件(或區塊)之一系統或裝置,該等電路組件一起配置及耦合為提供核心斜坡偵測之部分之一集合或某一組合。再者,核心斜坡偵測之一方法可涉及使用本文中所描述之各種電路組件來實施提高效能方案及技術。
如圖2A中所展示,感測電路200A(PVSense 108)可包含各種組件,其包含核心偵測電路210、核心斜坡偵測電路212、保持邏輯電路214及輸出邏輯電路228。在一些例項中,輸出邏輯電路228可係指圖1A之第一IO單元(PBID_TX 112)之一弱上拉。
感測電路200A(PVSense 108)可包含提供一IO信號之一輸出墊結構118A。核心斜坡偵測電路212可偵測核心電壓(Core_P1)之斜坡且提供一核心斜坡感測信號(CTR或其部分,諸如(例如)SNS)。輸出邏輯電路228可在接收核心斜坡感測信號(CTR:SNS)之後將輸出墊結構118A耦合至接地(Gnd或Vss)以減少核心電壓(Core_P1)及/或IO電壓(IO_P1)洩漏。在一些例項中,核心斜坡偵測電路212可指稱操作以避免在一第一核心功率斜升期間洩漏核心電壓(Core_P1)及/或IO電壓(IO_P1)之第一核心 斜坡偵測電路。
核心偵測電路210可感測核心電壓(Core_P1)且將一核心偵測信號(Core_P1_DET)提供至核心斜坡偵測電路212。在一些例項中,核心斜坡偵測電路212可接收來自核心偵測210之核心偵測信號(Core_P1_DET),接收一保持信號(RET:RETON/RETOFF),且基於核心偵測信號(Core_P1_DET)及/或保持信號(RET:RETON/RETOFF)將核心斜坡感測信號(CTR:SNS)提供至輸出邏輯電路228。
保持邏輯電路214可接收來自核心偵測電路210之核心偵測信號(Core_P1_DET),接收保持信號(RET:RETON/RETOFF),且將一輸出保持信號(RTO)提供至輸出邏輯電路228。在一些例項中,輸出保持信號(RTO)可為核心斜坡感測信號(CTR)之部分。因而,CTR信號可包含SNS信號及/或RTO信號。輸出邏輯電路228可接收來自核心斜坡偵測電路212之核心斜坡感測信號(CTR:SNS),接收來自保持邏輯電路214之輸出保持信號(CTR:RTO),且在接收核心斜坡感測信號(CTR:SNS)之後及在接收輸出保持信號(CTR:RTO)之後將輸出墊結構118A耦合至接地(Gnd或Vss)以藉此減少核心電壓(Core_P1)及/或IO電壓(IO_P1)洩漏。
輸出邏輯電路228可在接收呈一邏輯0狀態(邏輯0)之核心斜坡感測信號(CTR:SNS)之後及在接收呈邏輯0狀態(邏輯0)之輸出保持信號(CTR:RTO)之後將輸出墊結構118A耦合至接地(Gnd或Vss)以藉此減少核心電壓(Core_P1)及/或IO電壓(IO_P1)洩漏。
參考圖2B,核心斜坡偵測電路200B係指圖2A之核心斜坡偵測電路212。如圖2B中所展示,核心斜坡偵測電路212可包含各種組件,其包含核心斜坡邏輯電路216、反相器電路220及感測(SNS)邏輯電路 224。
如圖2B中所展示,核心斜坡偵測電路212可包含接收來自(圖2A之)核心偵測電路210之核心偵測信號(Core_P1_DET)、接收保持信號(RET:RETON/RETOFF)及將一核心斜坡信號(CORE_RAMP)提供至感測(SNS)邏輯電路224之核心斜坡邏輯電路216。再者,核心斜坡偵測電路212可包含接收來自(圖2A之)核心偵測電路210之核心偵測信號(Core_P1_DET)及提供一反相核心偵測信號(Core_P1_DETB)之反相器電路220。再者,核心斜坡偵測電路212可包含接收來自核心斜坡邏輯電路216之核心斜坡信號(CORE_RAMP)、接收來自反相器電路220之反相核心偵測信號(Core_P1_DETB)及將核心斜坡感測信號(SNS)提供至(圖2A之)輸出邏輯電路228之感測(SNS)邏輯電路224。
參考圖2C,輸出邏輯電路200C係指圖2C之輸出邏輯電路228。如圖2C中所展示,輸出邏輯電路228可包含各種組件,其包含NOR(「反或」)邏輯電路230及開關232。
如圖2C中所展示,輸出邏輯電路228可實施為具有接收來自(圖2A之)核心斜坡偵測電路212之核心斜坡感測信號(SNS)、接收來自(圖2A之)保持邏輯電路214之輸出保持信號(RTO)及提供一啟動信號(OUT)之一邏輯閘(例如NOR邏輯電路230)之弱下拉電路。在一些例項中,啟動信號(OUT)可用於在接收呈一第一邏輯狀態(例如邏輯0狀態)之核心斜坡感測信號(SNS)之後及在接收呈一第二邏輯狀態(例如邏輯0狀態)之輸出保持信號(RTO)之後啟動開關232以將輸出墊結構118A耦合至接地(Gnd或Vss)。
開關232可耦合於輸出墊結構118A與節點(out1)處之接地 (Gnd或Vss)之間。在一些例項中,輸出墊結構118A可具有至少大於10kΩ之一弱下拉電阻(Rwk_pd)(即,Rwk_pd>10kΩ)。再者,輸出墊結構118A可用於提供一輸出IO信號。
在一些實施方案中,啟動信號(OUT)可指稱可將一邏輯1狀態(邏輯1)或一邏輯0狀態(邏輯0)提供至開關232之一weak_pull_enable信號。例如,參考呈一接通狀態之一主動弱下拉,具有邏輯1狀態(OUT=1)之一weak_pull_enable信號可提供一閉合開關232。再者,在此例項中,參考呈一切斷狀態之一主動弱下拉,具有邏輯0狀態(OUT=0)之一weak_pull_enable信號可提供一打開開關232。
參考圖2D,輸出邏輯電路200D係指可在輸出墊結構118A處耦合至圖2C之輸出弱拉邏輯電路228之一輸出邏輯電路248。如圖2D中所展示,輸出邏輯電路248可包含各種組件,其包含電晶體(M1、M2)、前級驅動器電路250及核心邏輯及位準移位器電路252。
如圖2D中所展示,電晶體(M1、M2)可耦合於IO電壓(IO_P1)與接地(Vss)之間。輸出墊結構118A可耦合於節點(out1)與電晶體(M1、M2)之間。在一些例項中,電晶體(M1)可為一PMOS電晶體且電晶體(T2)可為一NMOS電晶體。再者,前級驅動器電路250可耦合於IO電壓(IO_P1)與接地(Vss)之間,且前級驅動器電路250可耦合至電晶體(M1、M2)之閘極。再者,核心邏輯及位準移位器電路252可耦合於IO電壓(IO_P1)與接地(Vss)之間,且核心邏輯及位準移位器電路252可耦合至前級驅動器電路250。再者,核心邏輯及位準移位器電路252可耦合於核心電壓(Core_P1)與接地(Vss)之間。核心邏輯及位準移位器電路252可接收一資料輸入信號(DATA_IN)且將一位準移位資料輸入信號提供至前級驅 動器電路250。
圖3繪示根據本文中所描述之各種實施方案之核心偵測電路300之一圖式。
如圖3中所展示,核心偵測電路300可包含經配置及耦合在一起以接收輸入信號(Core_P1、IO_P1_DET)及提供一輸出信號(Core_P1_DET、Core_P1_DETB)之一或多個電晶體(T1-T2、...、T10)及一或多個電阻器(R1、R2)。
在圖3中,一電阻器(R1)可耦合於一輸入節點(Core_P1)與節點(n1)處之電晶體(T2)之一閘極之間,且電晶體(T1)可耦合於節點(n1)處之電晶體(T2)之閘極與接地(Gnd或Vss)之間。電晶體(T1)可耦合為一閘極接地之NMOS電晶體。再者,一電阻器(R2)可耦合於一電壓供應器(Vdd)與節點(n2)處之電晶體(T2)之間,且電晶體(T2)可耦合於節點(n2)處之電阻器(R2)與接地(Gnd或Vss)之間。電晶體(T3)可耦合於電壓供應器(Vdd)與節點(n2)之間,且輸入信號(IO_P1)可耦合至電晶體(T3)之一閘極。電晶體(T4)可使其源極及汲極一起耦合至電壓供應器(Vdd),且節點(n2)可耦合至電晶體(T4)之一閘極。電晶體(T5、T6)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n2)可耦合至電晶體(T5、T6)之閘極,且節點(n3)可耦合於電晶體(T5、T6)之間。在一些例項中,節點(n3)可具有一節點電壓(Core_P1_DETB),其可指稱核心電壓(Core_P1)之反相核心偵測信號。電晶體(T7)可使其源極及汲極一起耦合至接地(Gnd或Vss),且節點(n3)可耦合至電晶體(T7)之一閘極。電晶體(T8)可耦合於節點(n3)與接地(Gnd或Vss)之間,且電晶體(T8)可耦合為一閘極接地之NMOS電晶體。電晶體(T9、T10)可耦合為IO電壓(IO_P1)與 接地(Gnd或Vss)之間的一反相器。再者,節點(n3)可耦合至電晶體(T9、T10)之閘極,且節點(n4)可耦合於電晶體(T9、T10)之間。在一些例項中,節點(n4)可具有一節點電壓(Core_P1_DET),其可指稱核心電壓(Core_P1)之核心偵測信號。
在一些實施方案中,一或多個電晶體(T1-T2、...、T10)可包含互補金屬氧化物半導體(CMOS)型電晶體之使用。例如,一些電晶體(T1-T2、T5、T7、T8、T9)可包含NMOS電晶體,且一些電晶體(T3、T4、T6、T10)可包含PMOS電晶體。然而,可使用各種其他實施方案。
圖4A至圖4B繪示根據本文中所描述之各種實施方案之核心斜坡偵測電路之圖式。特定言之,圖4A展示(圖2A之)核心斜坡偵測電路212之一第一部分212A之一圖式400A,且圖4B展示在加圈元件A處耦合至第一部分212A之(圖2A之)核心斜坡偵測電路212之一第二部分212B之一圖式400B。
如圖4A中所展示,核心偵測電路212A可包含經配置及耦合在一起以接收輸入信號(Core_P1_DET、IO_P1_DET、RETON)及在節點(n7)(其係指加圈元件A)處提供一輸出信號之一或多個電晶體(T11、T12、...、T27)及一或多個電阻器(R3)。
在圖4A中,電晶體(T11)可耦合於節點(n5)與接地(Gnd或Vss)之間,且電晶體(T11)可耦合為一閘極接地之NMOS電晶體。電晶體(T15)可耦合於節點(n5)與節點(n6)之間,且一電阻器(R3)可耦合於電壓供應器(Vdd)與電晶體(T15)之一閘極之間。電晶體(T12)可耦合於電晶體(T13)之一閘極與接地(Gnd或Vss)之間,且電晶體(T12)可耦合為一閘極接 地之NMOS電晶體。再者,RETOFF信號可耦合至電晶體(T13)之一閘極。電晶體(T13、T14)可串聯耦合於節點(n5)與接地(Gnd或Vss)之間。再者,輸入信號(Core_P1_DET)可耦合至電晶體(T14)之一閘極。電晶體(T16、T17)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n7)可耦合至電晶體(T16、T17)之閘極,且節點(n6)可耦合於電晶體(T16、T17)之間。電晶體(T18)可使其源極及汲極一起耦合至接地(Gnd或Vss),且節點(n6)可耦合至電晶體(T18)之一閘極。電晶體(T19)可耦合於節點(n6)與接地(Gnd或Vss)之間,且電晶體(T19)可耦合為一閘極接地之NMOS電晶體。電晶體(T20、T21)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n6)可耦合至電晶體(T20、T21)之閘極,且節點(n7)可耦合於電晶體(T20、T21)之間。
再者,在圖4A中,電晶體(T22)可耦合於節點(n7)與節點(n8)之間,且輸入信號(IO_P1_DET)可耦合至電晶體(T22)之一閘極。電晶體(T25)可耦合於電晶體(T23)之一閘極與接地(Gnd或Vss)之間,且電晶體(T25)可耦合為一閘極接地之NMOS電晶體。再者,在一些例項中,輸入信號(RETON)可耦合至電晶體(T23)之閘極。電晶體(T23、T24)可串聯耦合於節點(n8)與接地(Gnd或Vss)之間,且輸入信號(Core_P1_DET)可耦合至電晶體(T24)之一閘極。電晶體(T27)可耦合於節點(n8)與接地(Gnd或Vss)之間,且電晶體(T27)可耦合為一閘極接地之NMOS電晶體。電晶體(T26)可耦合於電壓供應器(Vdd)與節點(n7)之間,且輸入信號(IO_P1_DET)可耦合至電晶體(T26)之閘極。電晶體(T28)可使其源極及汲極一起耦合至電壓供應器(Vdd),且節點(n7)可耦合至電晶體(T28)之一閘極。再者,核心斜坡偵測電路212之第一部分212A(如圖2A中所展示)可 在加圈元件A(其係指節點(n7))處耦合至核心斜坡偵測電路212之第二部分212B(如圖2B中所展示)。
在一些實施方案中,一或多個電晶體(T11、T12、...、T28)可包含CMOS型電晶體之使用。例如,一些電晶體(T11、T12、T13、T14、T15、T16、T18、T19、T20、T22、T23、T24、T25、T27)可包含NMOS電晶體,且一些電晶體(T17、T21、T26、T28)可包含PMOS電晶體。然而,可使用各種其他實施方案。
在圖4B中,電晶體(T29)可耦合於節點(n7)與接地(Gnd或Vss)之間,且電晶體(T29)可耦合為一閘極接地之NMOS電晶體。電晶體(T30、T31)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n7)可耦合至電晶體(T30、T31)之閘極,且節點(n9)可耦合於電晶體(T30、T31)之間。電晶體(T32)可使其源極及汲極一起耦合至接地(Gnd或Vss),且節點(n9)可耦合至電晶體(T32)之一閘極。電晶體(T33、T34)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n9)可耦合至電晶體(T33、T34)之閘極,且節點(n10)可耦合於電晶體(T33、T34)之間。在一些例項中,節點(n10)可具有一節點電壓(CORE_RAMP),其可指稱核心電壓(Core_P1)之核心斜坡信號。再者,在一些例項中,一邏輯閘404(例如NAND(「反及」)閘)可耦合於作為一電源供應器輸入之IO電壓(IO_P1)與接地(Gnd或Vss)之間。邏輯閘404(例如NAND閘)可具有包含耦合至輸入電壓(Core_P1_DETB)之一第一輸入及耦合至節點(n10)之一第二輸入之多個輸入。邏輯閘404(例如NAND閘)可提供核心斜坡感測信號(SNS)作為一輸出。在一些例項中,參考圖4B,邏輯閘404(例如NAND閘)可係指圖2B中之感測(SNS)邏輯電路 224。
在一些實施方案中,一或多個電晶體(T29、T30、...、T34)可包含CMOS型電晶體之使用。例如,一些電晶體(T29、T30、T32、T33)可包含NMOS電晶體,且一些電晶體(T31、T34)可包含PMOS電晶體。然而,可使用各種其他實施方案。
圖5A至圖5B繪示根據本文中所描述之各種實施方案之保持邏輯電路之圖式。特定言之,圖5A展示(圖2A之)保持邏輯電路214之一第一部分214A之一圖式500A,且圖5B展示在加圈元件B處耦合至第一部分214A之(圖2A之)保持邏輯電路214之一第二部分214B之一圖式500B。
如圖5A中所展示,核心斜坡偵測電路214A可包含經配置及耦合在一起以接收輸入信號(Core_P1_DET、IO_P1_DET、RETON、RETOFF)及在節點(n13)(其可係指加圈元件B)處提供至少一輸出信號之一或多個電晶體(T40、T41、...、T54)及一或多個電阻器(R4)。
在圖5A中,電晶體(T40)可耦合於節點(n11)處之電晶體(T41)之一閘極與接地(Gnd或Vss)之間,且電晶體(T40)可耦合為一閘極接地之NMOS電晶體。電晶體(T41、T42)可串聯耦合於節點(n12)與接地(Gnd或Vss)之間。再者,輸入信號(Core_P1_DET)可耦合至電晶體(T42)之一閘極,且輸入信號(RETOFF)可耦合至電晶體(T41)之閘極。電晶體(T43)可耦合於電壓供應器(Vdd)與節點(n12)之間,且輸入信號(IO_P1_DET)可耦合至電晶體(T43)之一閘極。電晶體(T44)可使其源極及汲極一起耦合至電壓供應器(Vdd),且節點(n12)可耦合至電晶體(T44)之一閘極。電晶體(T45、T46)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n13)可耦合至電晶體(T45、T46)之閘極, 且節點(n12)可耦合於電晶體(T45、T46)之間。電晶體(T47)可使其源極及汲極一起耦合至接地(Gnd或Vss),且節點(n13)可耦合至電晶體(T47)之一閘極。電晶體(T48)可耦合於節點(n13)與接地(Gnd或Vss)之間,且電晶體(T48)可耦合為一閘極接地之NMOS電晶體。電晶體(T49、T50)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n12)可耦合至電晶體(T49、T50)之閘極,且節點(n13)可耦合於電晶體(T49、T50)之間。
再者,在圖5A中,電晶體(T51)可耦合於節點(n13)與節點(n14)之間,且輸入信號(RETON)可經由電阻器(R4)耦合至電晶體(T51)之一閘極。電晶體(T54)可耦合於電晶體(T52)之一閘極與接地(Gnd或Vss)之間,且電晶體(T54)可耦合為一閘極接地之NMOS電晶體。再者,在一些例項中,輸入信號(RETON)可耦合至電晶體(T52)之閘極。電晶體(T52、T53)可串聯耦合於節點(n14)與接地(Gnd或Vss)之間,且輸入信號(Core_P1_DET)可耦合至電晶體(T53)之一閘極。電晶體(T55)可耦合於節點(n14)與接地(Gnd或Vss)之間,且電晶體(T55)可耦合為一閘極接地之NMOS電晶體。再者,核心斜坡偵測電路214之第一部分214A(如圖2A中所展示)可在加圈元件B(其係指節點(n13))處耦合至核心斜坡偵測電路214之第二部分214B(如圖2B中所展示)。
在一些實施方案中,一或多個電晶體(T40、T41、...、T55)可包含CMOS型電晶體之使用。例如,一些電晶體(T40、T41、T42、T45、T47、T48、T49、T51、T52、T53、T54、T55)可包含NMOS電晶體,且一些電晶體(T43、T44、T46、T50)可包含PMOS電晶體。然而,可使用各種其他實施方案。
在圖5B中,電晶體(T56)可耦合於節點(n13)與接地(Gnd或Vss)之間,且電晶體(T56)可耦合為一閘極接地之NMOS電晶體。電晶體(T57、T58)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n13)可耦合至電晶體(T57、T58)之閘極,且節點(n15)可耦合於電晶體(T57、T58)之間。電晶體(T59)可使其源極及汲極一起耦合至接地(Gnd或Vss),且節點(n15)可耦合至電晶體(T59)之一閘極。電晶體(T60、T61)可耦合為電壓供應器(Vdd)與接地(Gnd或Vss)之間的一反相器。再者,節點(n15)可耦合至電晶體(T60、T61)之閘極,且節點(n16)可耦合於電晶體(T60、T61)之間。電晶體(T62)可使其源極及汲極一起耦合至電壓供應器(Vdd),且節點(n16)可耦合至電晶體(T62)之一閘極。在一些例項中,節點(n15)提供一反相輸出保持信號(RTO_INV),且節點(n16)提供輸出保持信號(RTO)。
在一些實施方案中,一或多個電晶體(T56、T57、...、T62)可包括CMOS型電晶體之使用。例如,一些電晶體(T56、T57、T59、T60)可包含NMOS電晶體,且一些電晶體(T58、T61、T62)可包含PMOS電晶體。然而,可使用各種其他實施方案。
在一些實施方案中,PVSense單元108可併入及組合與圖3之核心偵測電路210、圖2A至圖2B之核心斜坡偵測電路212A、212B及圖5A至圖5B之保持邏輯電路214A、214B相關聯之多個電路之使用。因此,參考圖3至圖5B,PVSense單元108可併入與可操作如下之電路210、212A、212B、214A、214B之組合相關聯之操作特性及行為。
在第一核心功率斜坡期間,Core_P1=0,且因此Core_P1_DET=0及Core_P1_DETB=1。因而,SNS可取決於第一核心斜 坡偵測區塊212A、212B之輸出。當Core_P1_DET係「0」時,NMOS電晶體T14及T24切斷。因此,輸入RETON及RETOFF被停用且對輸出CORE_RAMP無控制。在此條件中,當IO_P1開始斜升時,PMOS電晶體T28將一電荷耦合至提供於第一核心斜坡偵測區塊212A、212B中之鎖存器之一右側。同時,NMOS電晶體T11(其係指如一洩漏裝置般操作之一閘極接地之NMOS)開始使鎖存器之一左節點放電。此操作將鎖存器之一右分支操縱至「1」,且鎖存器之左側接地至「0」。再者,CORE_RAMP設定為「1」且SNS設定為「0」。
保持區塊214A、214B可依一類似方式操作,但一些連接不同。例如,當Core_P1_DET係「0」時,停用NMOS電晶體T42及T53。當IO_P1開始斜升時,額外電荷可由PMOS電晶體T44耦合至保持區塊214A、214B中之鎖存器之左側,且右側可透過洩漏裝置T55放電。因此,鎖存器之左側可操縱至「1」,且鎖存器之右側可操縱至「0」。再者,RTO最終變成「0」。
在此例項中,可將SNS=0及RTO=0傳送至第一IO單元112以啟用第一IO單元112中使PAD=0之弱下拉邏輯。在正常操作條件中,Core_P1=1,且因此Core_P1_DET變成「1」且接著最終SNS變成「1」。在此條件中,SNS可不取決於第一核心斜坡邏輯,或即,當Core_P1穩定且係「1」時,可停用第一核心斜坡偵測區塊212A、212B。在保持區塊214A、214B中,可在Core_P1_DET係「1」時啟用NMOS電晶體T52及T41。因此,分支接受輸入RETON及RETOFF且依據RETON及RETOFF之值操作。
在一些實施方案中,本文中所描述之各種方案及技術提供 涉及IO電壓環之核心斷電模式期間之實質功率節省。本文中所描述之各種方案及技術可用於諸多IoT特定應用(例如可穿戴裝置、常開裝置及其類似者)中,其中通常期望功率節省。本文中所描述之各種方案及技術允許核心基於應用來利用涉及保持或三態化一邏輯狀態之墊操作條件。再者,本文中所描述之各種方案及技術藉由利用額外偵測電路來解決第一核心斜坡保持問題,其中額外偵測電路在其他核心斷電模式中停用,且額外偵測電路在涉及第一核心斜坡例項時變成主動。因此,此等方案及技術無需使用額外電流,其可保留墊操作條件供其使用。
本文中描述一裝置之各種實施方案。該裝置可包含提供來自一IO電源供應器之一輸入/輸出(IO)電壓之一輸出墊。該裝置可包含偵測來自一核心電源供應器之一核心電壓之一第一斜坡且提供一核心斜坡感測信號之核心斜坡偵測電路。該裝置可包含在接收該核心斜坡感測信號之後將該輸出墊耦合至接地以減少該IO電源供應器洩漏之輸出邏輯電路。
本文中描述一系統之各種實施方案。該系統可包含一第一晶片,其具有一感測電路及含一第一輸出墊之一第一輸入/輸出(IO)單元,該第一輸出墊提供來自一IO電源供應器之一輸入/輸出電壓及來自一核心電源供應器之一核心電壓之至少一者。該系統可包含一第二晶片,其具有含一第二輸出墊之一第二IO單元,該第二輸出墊接收來自該第一輸出墊之該IO電壓及該核心電壓之至少一者。該感測電路可偵測該核心電壓之一第一斜坡且將該第一輸出墊耦合至接地直至核心供應開始首次斜升以減少該IO電壓及該核心電壓之至少一者洩漏至該第二輸出墊。
本文中描述一方法之各種實施方案。該方法可包含經由一輸出墊提供一輸入/輸出(IO)電壓。該方法可包含偵測一核心電壓之一第 一斜坡。該方法可包含在偵測該核心電壓之該第一斜坡期間產生一斜坡感測信號。該方法可包含在接收該斜坡感測信號之後將該輸出墊耦合至接地以減少IO電壓及該核心電壓之至少一者洩漏。
申請專利範圍之標的不意欲受限於本文中所提供之實施方案及繪示,而是包含該等實施方案之修改形式,其包含實施方案之部分及根據申請專利範圍之不同實施方案之元件之組合。應暸解,在任何此實施方案之開發中,如同任何工程或設計專案,應作出諸多實施方案特定決策以達成開發者之特定目標,例如符合可隨實施方案變動之系統相關及業務相關約束。此外,應暸解,此一開發工作既複雜又耗時,但將是受益於本發明之一般技術者設計、製作及製造之一例行工作。
已詳細參考其實例繪示於附圖中之各種實施方案。在以下詳細描述中,闡述諸多具體細節以提供本發明之一透徹理解。然而,可在無此等具體細節之情況下實踐本發明。在一些其他例項中,未詳細描述熟知方法、程序、組件、電路及網路以免不必要地模糊實施例之細節。
亦應瞭解,儘管術語「第一」、「第二」等等可在本文中用於描述各種元件,但此等元件不應受限於此等術語。此等術語僅用於使元件彼此區分。例如,一第一元件可稱作一第二元件,且類似地,一第二元件可稱作一第一元件。第一元件及第二元件係兩個各自元件,但其等不被視為相同元件。
本發明之描述中所使用之術語用於描述特定實施方案且不意欲限制本發明。如本發明之描述及隨附申請專利範圍中所使用,單數形式「一」及「該」意欲亦包含複數形式,除非內文另有清楚指示。本文中所使用之術語「及/或」係指且涵蓋一或多個相關聯列項之任何及所有可 能組合。本說明書中所使用之術語「包含」及/或「包括」特指存在所述特徵、整數、步驟、操作、元件及/或組件,但不排除存在或添加一或多個其他特徵、整數、步驟、操作、元件、組件及/或其群組。
如本文中所使用,術語「若...」可被解釋為意謂「當...時」或「在...之後」或「回應於判定」或「回應於偵測到...」,其取決於內文。類似地,片語「若判定...」或「若偵測到[一所述條件或事件]」可被解釋為意謂「在判定...之後」或「回應於判定...」或「在偵測到[所述條件或事件]之後」或「回應於偵測到[所述條件或事件]」,其取決於內文。指示一給定點或元件上方或下方之相對位置之術語「向上」及「向下」、「上」及「下」、「向上地」及「向下地」、「上方」及「下方」及其他類似術語可結合本文中所描述之各種技術之一些實施方案使用。
儘管上文係針對本文中所描述之各種技術之實施方案,但可根據本發明設計可由以下申請專利範圍判定之其他及進一步實施方案。
儘管已用針對結構特徵及/或方法動作之語言描述標的,但應瞭解,隨附申請專利範圍中所界定之標的不必受限於上述具體特徵或動作。確切而言,上述具體特徵及動作經揭示為實施申請專利範圍之實例形式。
100A:核心電路
102A:第一晶片/晶粒
102B:第二晶片/晶粒
104A:第一核心區域
104B:第二核心區域
105A:周邊區域
105B:周邊區域
106A:第一匯流排
106B:第二匯流排
108:PVSense/PVSense電路
112:第一輸入/輸出(IO)單元/PBID-TX
114:第二IO單元/PBID-RX
116A:第一匯流排
116B:第二匯流排
118A:第一輸出墊
118B:第二輸出墊
120:導電路徑

Claims (21)

  1. 一種核心斜坡偵測電路裝置,其包括:一輸出墊(output pad),其提供來自一輸入/輸出(IO)電源供應器之一IO電壓;核心偵測電路,其感測來自一核心電源供應器之一核心電壓且提供一核心偵測信號;核心斜坡(ramp)偵測電路,其偵測來自該核心電源供應器之該核心電壓之一第一斜坡且基於該核心偵測信號提供一核心斜坡感測信號;及輸出邏輯電路,其在接收該核心斜坡感測信號之後將該輸出墊直接耦合至接地以減少該IO電源供應器洩漏。
  2. 如請求項1之裝置,其中:該核心偵測電路將該核心偵測信號提供至該核心斜坡偵測電路,且該核心斜坡偵測電路接收來自該核心偵測電路之該核心偵測信號,接收一保持信號,且基於該核心偵測信號及該保持信號將該核心斜坡感測信號提供至該輸出邏輯電路。
  3. 如請求項2之裝置,其中該核心斜坡偵測電路包括:核心斜坡邏輯電路,其接收來自該核心偵測電路之該核心偵測信號,接收該保持信號,且提供一核心斜坡信號;一反相器,其接收來自該核心偵測電路之該核心偵測信號且提供一反相核心偵測信號;及感測邏輯電路,其接收來自該核心斜坡邏輯電路之該核心斜坡信 號,接收來自該反相器之該反相核心偵測信號,且將該核心斜坡感測信號提供至該輸出邏輯電路。
  4. 如請求項2之裝置,其進一步包括:保持邏輯電路,其接收來自該核心偵測電路之該核心偵測信號,接收該保持信號,且將一輸出保持信號提供至該輸出邏輯電路,其中該輸出邏輯電路接收來自該核心斜坡偵測電路之該核心斜坡感測信號,接收來自該保持邏輯電路之該輸出保持信號,且在接收該核心斜坡感測信號之後及在接收該輸出保持信號之後將該輸出墊耦合至接地以藉此減少該核心電源供應器及該IO電源供應器之至少一者洩漏。
  5. 如請求項4之裝置,其中在該核心電源供應器之斜坡期間,該輸出邏輯電路在接收呈一第一邏輯狀態之該核心斜坡感測信號之後及在接收呈一第二邏輯狀態之該輸出保持信號之後將該輸出墊耦合至接地以藉此減少該核心電源供應器及該IO電源供應器之至少一者洩漏。
  6. 如請求項5之裝置,其中該輸出邏輯電路包括具有一邏輯閘之弱下拉電路,該邏輯閘接收來自該核心斜坡偵測電路之該核心斜坡感測信號,接收來自該保持邏輯電路之該輸出保持信號,且提供一啟動信號以啟動一開關,該開關在接收呈該第一邏輯狀態之該核心斜坡感測信號之後及在接收呈該第二邏輯狀態之該輸出保持信號之後將該輸出墊耦合至接地。
  7. 如請求項6之裝置,其中該第一狀態係指一0邏輯狀態,且其中該第 二狀態係指該0邏輯狀態。
  8. 如請求項1之裝置,其中該輸出墊包括由多個裝置共用之一共用結構。
  9. 如請求項1之裝置,其進一步包括:一核心電源供應器,其提供一核心電壓域中之該核心電壓。
  10. 如請求項9之裝置,其進一步包括:一輸入/輸出(IO)電源供應器,其提供不同於該核心電壓域之一IO電壓域中之一IO電壓,其中該輸出邏輯電路耦合至該IO電源供應器。
  11. 如請求項10之裝置,其中歸因於低功率應用中之該核心電壓及該IO電壓之獨立功率排序,該裝置抑制該核心電壓及該IO電壓洩漏。
  12. 一種核心斜坡偵測電路系統,其包括:一第一晶片,其具有一感測電路及含一第一輸出墊之一第一輸入/輸出(IO)單元,該第一輸出墊提供來自一IO電源供應器之一輸入/輸出電壓及來自一核心電源供應器之一核心電壓之至少一者;及一第二晶片,其具有含一第二輸出墊之一第二IO單元,該第二輸出墊接收來自該第一輸出墊之該IO電壓及該核心電壓之至少一者,其中該感測電路具有核心斜坡偵測電路,該核心斜坡偵測電路偵測 該核心電壓之一第一斜坡且提供一核心斜坡感測信號,且其中該第一IO單元具有輸出邏輯電路,其在接收該核心斜坡感測信號之後將該第一輸出墊直接耦合至接地直至該核心電壓開始首次斜升以減少該IO電壓及該核心電壓之至少一者洩漏至該第二輸出墊。
  13. 如請求項12之系統,其中該感測電路包括:核心偵測電路,其感測該核心電壓且將一核心偵測信號提供至該核心斜坡偵測電路,其中該核心斜坡偵測電路接收來自該核心斜坡偵測電路之該核心偵測信號,接收一保持信號,且基於該核心偵測信號及該保持信號將該核心斜坡感測信號提供至該輸出邏輯電路。
  14. 如請求項13之系統,其中該感測電路包括:保持邏輯電路,其接收來自該核心偵測電路之該核心偵測信號,接收該保持信號,且將一輸出保持信號提供至該輸出邏輯電路,其中該輸出邏輯電路接收來自該核心斜坡偵測電路之該核心斜坡感測信號,接收來自該保持邏輯電路之該輸出保持信號,且在接收該核心斜坡感測信號之後及在接收該輸出保持信號之後將該輸出墊耦合至接地以藉此減少該IO電壓及該核心電壓之至少一者洩漏。
  15. 如請求項14之系統,其中該輸出邏輯電路包括:弱下拉電路,其具有一邏輯閘,該邏輯閘接收來自該核心斜坡偵測電路之該核心斜坡感測信號,接收來自該保持邏輯電路之該輸出保持信 號,且提供一啟動信號以啟動一開關,該開關在接收呈一第一邏輯狀態之該核心斜坡感測信號之後及在接收呈一第二邏輯狀態之該輸出保持信號之後將該第一輸出墊耦合至接地。
  16. 如請求項15之系統,其中該第一狀態係指一0邏輯狀態,且其中該第二狀態係指該0邏輯狀態。
  17. 如請求項12之系統,其中該第一晶片及該第二晶片之各者包括:一核心電源供應器,其提供一核心電壓域中之該核心電壓;及一IO電源供應器,其提供不同於該核心電壓域之一IO電壓域中之一IO電壓,其中歸因於低功率應用中之該核心電壓及該IO電壓之獨立功率排序,該裝置抑制該核心電壓及該IO電壓洩漏。
  18. 一種偵測核心斜坡之方法,其包括:經由一輸出墊提供一輸入/輸出(IO)電壓;接收一保持信號(retention signal);偵測一核心電壓之一第一斜坡;在偵測該核心電壓之該第一斜坡期間產生一斜坡感測信號;及在接收該保持信號之後及在接收該斜坡感測信號之後將該輸出墊直接耦合至接地以藉此減少IO電壓及該核心電壓之至少一者洩漏。
  19. 如請求項18之方法,其進一步包含: 在接收呈一第一邏輯狀態之該斜坡感測信號之後及在接收呈一第二邏輯狀態之該輸出保持信號之後將該輸出墊耦合至接地以藉此減少該IO電壓及該核心電壓之至少一者洩漏。
  20. 如請求項19之方法,其中該第一狀態係指一0邏輯狀態,且其中該第二狀態係指該0邏輯狀態。
  21. 如請求項19之方法,其進一步包括:在接收呈該邏輯0狀態之該斜坡感測信號之後及在接收呈該邏輯0狀態之該保持信號之後產生一啟動信號以啟動一開關以將該輸出墊耦合至接地。
TW109123672A 2019-07-19 2020-07-14 核心斜坡偵測電路裝置及系統,以及偵測核心斜坡之方法 TWI837395B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/517,216 2019-07-19
US16/517,216 US11169590B2 (en) 2019-07-19 2019-07-19 Core ramp detection circuitry

Publications (2)

Publication Number Publication Date
TW202129464A TW202129464A (zh) 2021-08-01
TWI837395B true TWI837395B (zh) 2024-04-01

Family

ID=

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190068182A1 (en) 2017-08-29 2019-02-28 Taiwan Semiconductor Manufacturing Co., Ltd. Glitch preventing input/output circuits

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190068182A1 (en) 2017-08-29 2019-02-28 Taiwan Semiconductor Manufacturing Co., Ltd. Glitch preventing input/output circuits

Similar Documents

Publication Publication Date Title
US9647644B2 (en) Low-power, small-area, high-speed master-slave flip-flop circuits and devices including same
US10636457B2 (en) Overvoltage protection for a fine grained negative wordline scheme
US7859310B2 (en) Semiconductor integrated circuit
US20140169076A1 (en) Power management sram write bit line drive circuit
TWI826457B (zh) 位準移位閂鎖電路
US8750014B2 (en) Tri-state driver circuits having automatic high-impedance enabling
TWI797125B (zh) 具有旁路之位準位移器及用於製造其之方法
US7649385B2 (en) Logic with state retentive sleep mode
TWI837395B (zh) 核心斜坡偵測電路裝置及系統,以及偵測核心斜坡之方法
TWI828629B (zh) 具有旁路控制之位準位移器
US7495493B2 (en) Circuitry for latching
TW202129464A (zh) 核心斜坡偵測電路
US7383370B1 (en) Arbiter circuit and signal arbitration method
JP4160088B2 (ja) 半導体装置
US9691495B2 (en) Memory array with RAM and embedded ROM
Kumar DESIGN AND ANALYSIS OF LOW POWER AND STABLE 7T CELL BASED SRAM