TWI834885B - 整合裝置之射頻損失抑減 - Google Patents

整合裝置之射頻損失抑減 Download PDF

Info

Publication number
TWI834885B
TWI834885B TW109120146A TW109120146A TWI834885B TW I834885 B TWI834885 B TW I834885B TW 109120146 A TW109120146 A TW 109120146A TW 109120146 A TW109120146 A TW 109120146A TW I834885 B TWI834885 B TW I834885B
Authority
TW
Taiwan
Prior art keywords
semiconductor device
layer
device layer
semiconductor
metallization
Prior art date
Application number
TW109120146A
Other languages
English (en)
Other versions
TW202143390A (zh
Inventor
約翰 松庫利
艾利克 裘漢 諾柏格
Original Assignee
美商無蓋燈光電公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商無蓋燈光電公司 filed Critical 美商無蓋燈光電公司
Publication of TW202143390A publication Critical patent/TW202143390A/zh
Application granted granted Critical
Publication of TWI834885B publication Critical patent/TWI834885B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/21Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  by interference
    • G02F1/225Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  by interference in an optical waveguide structure
    • G02F1/2255Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  by interference in an optical waveguide structure controlled by a high-frequency electromagnetic component in an electric waveguide structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/015Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction
    • G02F1/025Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on semiconductor elements having potential barriers, e.g. having a PN or PIN junction in an optical waveguide structure
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/21Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  by interference
    • G02F1/225Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  by interference in an optical waveguide structure
    • G02F1/2257Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  by interference in an optical waveguide structure the optical waveguides being made of semiconducting material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76289Lateral isolation by air gap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/1443Devices controlled by radiation with at least one potential jump or surface barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/184Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof the active layers comprising only AIIIBV compounds, e.g. GaAs, InP

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Nonlinear Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Optical Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Optical Modulation, Optical Deflection, Nonlinear Optics, Optical Demodulation, Optical Logic Elements (AREA)

Abstract

在經整合於絕緣體上半導體(例如,矽基)基板上之射頻(RF)裝置中,可藉由增加在該RF裝置之金屬化結構附近(例如,在該等金屬化結構下方,及/或完全或部分包圍該等金屬化結構)之半導體裝置層的電阻率來抑減RF損失,該等金屬化結構係(舉例而言)諸如傳輸線、接觸件或接合墊。可(例如)藉由離子植入或藉由圖案化該裝置層以產生不連續半導體島來達成增加的電阻率。

Description

整合裝置之射頻損失抑減
本發明係關於射頻(RF)裝置(舉例而言,諸如高速光子裝置及互連件)中之RF損失抑減。
高速矽光子裝置(舉例而言,諸如光學調變器及光電二極體)包含光學元件及電子元件兩者。許多光學元件形成於一埋藏氧化物(BOX)或其他絕緣層之頂部上之矽裝置層中。歸因於增加的RF損失及額外寄生元件,此矽層(例如,保留在矽裝置結構周圍之區域中之矽板(silicon slab))之導電性可能負面地影響裝置之RF效能。雖然在一些情況中,可藉由移除RF金屬墊及金屬線下方之矽板而解決此問題,但在許多例項中,製造考量及光學裝置組態排除此解決方案。例如,在一些裝置中,形成於矽層中之光波導或其他光學結構佔據金屬墊及金屬線附近之面積(real estate),從而顯著限制可自其移除矽之區域。此外,甚至在無裝置之區中,跨大量區域之矽移除仍因其趨於破壞基板之結構完整性而為不可行的。因此,需要簡單地移除金屬線及金屬墊下方之矽之替代方案。
本文中描述藉由增加至少在整合RF裝置之金屬化結構(諸如金屬線及金屬墊)附近之裝置層,及在一些情況中跨整個裝置層(惟界定半導體裝置結構之區域中除外)的平均電阻率(即,降低平均導電性)而抑減與該等裝置相關聯之RF損失的方法。在一些實施例中,藉由例如氫(H)、氦(He)、硼(B)、鋰(Li)、碳(C)或其他適合材料之離子植入來達成增加的電阻率。在其他實施例中,裝置層經圖案化以形成由非導電(例如,介電質填充之)通道分離之不連續島,該等非導電通道用於中斷裝置層中所誘發之渦電流。朝向金屬化結構之邊緣,此等島之大小可減小且密度可增加,在該等邊緣處,渦流趨於最強。
在下文中,特定地關於在絕緣體上矽(SOI)基板中實施之光子裝置描述RF損失抑減。然而,如一般技術者將瞭解,所揭示之RF損失抑減方法不限於光子裝置,而是同樣適用於在一絕緣體上半導體基板中實施之任何RF裝置,包含RF電子裝置及感測器。此外,儘管整合裝置通常實施於SOI基板上,但除矽以外之半導體材料(例如,鍺、磷化銦、砷化鎵等)亦可用於裝置層及形成於其中之裝置結構(諸如波導)。
圖1以一示意性橫截面視圖繪示根據各項實施例之一例示性RF光子結構100。結構100包含光學裝置及電子裝置組件,該等組件形成於包含一處置層102 (其例如由矽、金剛石或另一適合材料製成)之一SOI基板上,且藉由一埋藏氧化物(BOX)或其他介電層(在本文中亦通稱為「絕緣層」) 104、矽裝置層106與處置層102分離。矽波導及/或其他矽裝置結構108可形成於矽裝置層106中。如所示,矽裝置結構108可由矽裝置層106之一部分蝕刻產生,該部分蝕刻跨基板之部分留下厚度小於原始矽裝置層106之矽板110。替代地,矽裝置結構108之輪廓可由蝕刻至矽裝置層106中直至絕緣層104之通道界定。替代或補充矽裝置層中之任何(若干)矽裝置結構108,RF光子結構100亦可包含安置於矽裝置層106上方之例如由III-V族或其他化合物半導體材料製成之其他半導體裝置結構(未展示)。例如,許多雷射二極體、光電二極體、光學放大器及光學調變器包含由III-V族材料製成之主動裝置層或p-i-n分層結構。矽裝置層106連同形成於矽裝置層106中或上之任何半導體裝置結構可被覆蓋在例如氧化物或其他介電質之一頂部包覆層112中。為了實現一RF信號之施加或讀出,RF光子結構100包含嵌入於頂部包覆層112中(或替代地安置於其上)之一或多個金屬化結構114。如所示,金屬化結構114可包含在矽裝置層106上方之多個層級處且藉由垂直金屬導通體118連接之金屬層116。
圖2提供根據各項實施例之一例示性RF光子結構200 (舉例而言,諸如圖1之結構100)之一示意性俯視圖,其進一步繪示各種類型之金屬化結構(例如,114)。如所示,作為一個類型,金屬化結構可包含裝置敷金屬202,即,直接安置於RF光子裝置之一或多個半導體裝置結構上之金屬。另一類型之金屬化結構係一傳輸線,其包含連接至一RF電壓源之兩個端子之一對電極204。電極204之長度之至少一部分可沿著形成於矽裝置層中或上之一半導體裝置(例如,如所示,沿著一波導206之兩側)延行。此外,RF光子結構200大體上包含用於將導線(wire lead)接合至光子晶片之金屬接合墊208,以及可形成一裝置內之金屬化結構之間之電連接或跨晶片延行以形成多個裝置之間或一裝置與接合墊之間(例如,如所示,在傳輸線電極204與接合墊208之間)之互連的一般金屬線或跡線210。
作為具有裝置敷金屬之一RF光子結構之一實例,圖3展示如可在諸如雷射二極體、光電二極體或電吸收調變器之RF光子裝置中使用之一p-i-n二極體結構300。如一橫截面視圖中所示,p-i-n二極體可採取具有一較窄台面302之一分層結構之形式,較窄台面302包含堆疊於一較寬n型材料條帶308之頂部上之本徵層304及p型層306。為了建立與二極體之p型層306及n型層308之電連接,可跨頂部p型層306安置一p側金屬接觸導通體310,且可向台面302之兩側在n型層308上方安置n側金屬層312,其中垂直接觸導通體314繼而從n側金屬層312延伸。接觸導通體310、314可延伸至頂部包覆層之頂部,其等可在該頂部處直接或經由金屬線連接至構成光子晶片之電端子之金屬接合墊(未展示)。
作為包含一傳輸線之一RF光子結構之一實例,圖4A及4B展示一基於波導之馬赫-陳爾德調變器400。如圖4A在一俯視圖中展示,馬赫-陳爾德調變器400包含一入射波導402,入射波導402分歧成兩個干涉波導臂404、406,干涉波導臂404、406接著重組成一出射波導408。具相反極性之電極410、412安置至干涉波導臂404、406之兩側,且各自經由接觸跡線414連接至干涉波導臂404、406之一者。施加於此等電極410、412之間之一RF信號可用於電光調變沿著兩個波導臂404、406傳播之光之間的相對光學相位,藉此調變出射波導408中之光信號振幅。如圖4B中之橫截面視圖中所示,各干涉儀臂404、406可實施為一複合波導,該複合波導包含形成於矽裝置層418中之矽肋波導(silicon rib waveguide) 416,及安置於肋波導416上方之III-V族波導420。接觸跡線414可連接至在III-V族波導420上之裝置敷金屬422。
在RF光子裝置中,半導體裝置結構之光學性質(諸如一波導之折射率或一本徵二極體層之吸收邊緣)之所要電光調變一般伴隨著不希望的寄生電流,包含矽裝置層中由RF信號之變化磁場誘發之渦電流。此等寄生電流產生能量損失,此例如因降低一光學調變器之調變振幅、一光電二極體之信號強度等而降低裝置效能。根據各項實施例,藉由修改矽裝置層以降低其導電性及因此減小寄生電流而抑減RF損失,且因此提高裝置之RF效能。
圖5係根據各項實施例之原本如圖1中所描繪之一例示性RF光子結構500之一示意性橫截面視圖,其中矽(或其他半導體)裝置層106經圖案化具有電流中斷絕緣通道502 (被描繪為垂直線,僅標記少數)。此等通道502可被蝕刻至矽裝置層106中,且取決於程序細節而具有在介於0.5 μm與2 μm之間之範圍內,例如約1 μm之一寬度。例如,作為將頂部包覆層112沈積於經圖案化矽裝置層106之頂部上的結果,通道502可由一介電材料填充。如圖6及圖7中之俯視圖中所示,通道可以多個方向定向(在矽裝置層106之一平面中)以彼此相交或交會,且因此形成一個二維通道網格或網路,而在通道中間留下不連續的矽區,即本文中的「矽島」(或更廣泛而言,「半導體島」)。在一些實施例中,矽島具有在介於約1 μm與約50 μm之間之範圍內,或在介於約4 μm與約20 μm之間之更窄範圍內的尺寸。藉由以此方式「切開」矽裝置層106,中斷跨矽裝置層106的渦電流,且因此避免大規模電流迴路。再次參考圖5,通道502宜徑直地延伸貫穿矽裝置層106直至絕緣(例如,BOX)層104,使得將矽島彼此電隔離,從而消除島之間的電流,且將渦電流局限於各島內小得多的區。然而,甚至是部分蝕刻的通道亦將趨於減小跨矽裝置層106的總渦電流。
圖6係根據一項實施例之一例示性RF光子結構600之一示意性俯視圖,其繪示相對於圖2之金屬化結構202、204、208、210及波導206之位置之矽裝置層中之一矩形網格通道圖案。在此實例中,矽裝置層包含兩組平行的筆直通道602、604 (僅標記各組之少數通道),兩個組彼此相交以形成一個四邊形網格。更明確言之,在所示之實例中,一個組之通道602經定向成平行於波導206,且另一組之通道604經定向成垂直於波導206,使得通道602、604形成具有矩形矽島606 (僅標記少數)之一矩形網格。然而,通道602、604不需要以直角相交,且可代替性地界定平行四邊形之矽島。此外,一第三組之平行通道可在第一組及第二組之相交點處與其等相交以形成一個三角形網格。一般技術者可想到網格線之額外組態。
如圖6中所示,由相交之通道602、604形成的網格不需要是均勻的,而是通道之間的間距可變化,從而導致跨矽裝置層之變化大小的矽島606。通道602、604可在金屬化結構202、204、208、210正下方之區中或直接包圍區中被特別密集地隔開,且形成最小的矽島606。朝向距金屬化結構202、204、208、210之更大距離,相鄰通道602、604之間的間距可增加,或通道甚至可完全消失,如針對遠離接合墊、傳輸線及裝置敷金屬之區608所大體指示。此隨著距金屬化結構之距離之增加而降低的通道密度首先反映出所誘發之渦電流在較大距離處的大小降低。此外,甚至在金屬化結構附近,仍可從界定矽裝置結構或包含經安置於矽上方之其他(例如,III-V族)半導體裝置結構之矽裝置層的區省略通道,以避免干擾裝置功能。例如,圖6展示包圍波導206之一條帶610,其中矽板保持無通道。
圖7係根據一項實施例之一例示性RF光子結構700之一示意性俯視圖,其繪示相對於圖2之金屬化結構202、204、208、210及波導206之位置之矽裝置層中之一個三角剖分通道圖案化。在此實例中,通道702在各種定向上形成短段,在將矽裝置層之區域三角剖分之一通道網路之頂點處以三個或更多個通道之群組交會。類似於具有一矩形網格通道圖案之RF光子結構600,在金屬化結構附近,通道密度可較高,且矽島對應地較小。在一些實施例中,島在一金屬化結構之邊緣下方之區中可為最小的,如圖7中針對金屬接合墊208及相關聯接觸跡線210最清楚地展示。正如在圖6中,波導206在兩側上由未圖案化之無通道矽之一條帶側接。
當然,圖6及圖7中所描繪之兩個通道圖案僅為實例,且一般技術者將想到將矽裝置層細分為複數個不連續矽島之其他通道組態。一般而言,矽島定位於或在數量及密度上集中於RF電流最強且因此絕緣通道達成最大效能改良之區中。此等區大體上包含在金屬化結構下方及/或完全或部分(橫向)包圍金屬化結構之矽裝置層之部分,及尤其是沿著金屬化結構之邊緣之區。由於附近的半導體裝置組件,可能無法始終完全包圍一金屬化結構。例如,在一傳輸線之電極之間之區中的矽波導可排除圖案化在電極之內邊緣下方或在該等內邊緣之間之區域,但在此情況中,在電極之外邊緣下方及周圍圖案化仍可實現RF損失之顯著抑減。
圖案化矽裝置層使其具有界定不連續矽島之電絕緣通道(如圖5至圖7中所示)可中斷RF誘發之渦流之自由流動,且因而降低矽裝置層之平均導電性。有利地,藉由移除矽裝置層中之矽材料之僅一小部分(例如,在一些實施例中,少於10%)而維持由此層提供之大部分結構支撐,而達成此導電性降低(或電阻率增加)。在一些情況中,將材料移除限於一小部分亦可用於滿足製程所施加之層密度平衡要求。
增加矽裝置層之電阻率(在金屬化結構下方及/或完全或部分包圍金屬化結構之區中)之一替代方法係藉由離子植入。在此程序中,運用經選取以引起矽裝置層之導電性之降低之離子植入參數,使一適合材料(舉例而言,諸如H、He、B、Li或C)之離子加速朝向SOI基板且至SOI基板中(一般在對矽裝置層進行任何圖案化之前)。一般而言,離子植入可導致矽晶格中之具電活性之結晶缺陷,且可增加矽層之電阻率。在一些實施例中,達成兩到三個數量級之電阻率增加。可調整以達成所要電阻率增加之離子植入參數除離子類型之外亦包含離子能量(因為其等即將出現在基板上)、離子劑量及各種退火參數(例如,退火持續時間,溫度,溫度斜率及環境氣體)。離子植入參數之適合組合為一般技術者已知。僅舉一個實例,氫離子植入可依介於每平方釐米1014 個離子至2·1016 個離子之間之一劑量使用100 KeV H+ 離子,且H+ 植入之後可接著兩個階段之熱退火:快速熱退火(例如,在約一分鐘之一時期內,其具有為50°C/s之一陡峭溫度斜率及約900°C之一平頂區),及此後之習知熱退火(例如,持續時間在介於幾分鐘與兩小時之間之一範圍內,溫度為約1200°C)。根據各項實施例,當使用離子植入增加矽層之電阻率時,一般在植入之前遮罩具有功能作用(例如,包含半導體裝置結構)之層區域。
圖8係根據各項實施例之製造RF光子結構之一方法800之一流程圖,方法800併有用於增加至少在金屬化結構附近之矽裝置層之電阻率的步驟。方法800開始於在步驟802提供一(普通)SOI基板(或更一般而言,絕緣體上半導體基板)。在一些實施例中,藉由離子植入來增加矽(或其他半導體)裝置層之電阻率。在此情況中,首先將一遮罩層沈積於矽裝置層上,且進行圖案化以至少遮罩裝置層之將放置敏感結構(諸如半導體裝置結構)之區域(803)。接著,藉由離子植入處置矽裝置之曝露區域,特定言之包含將定位金屬化結構之區,以增加電阻率(804)。接著,在一或多個步驟中對矽裝置層進行光微影圖案化及蝕刻(在本文中統稱為「圖案化」),以形成矽裝置結構及/或絕緣通道,該等矽裝置結構及/或絕緣通道將在(若干)裝置結構外部且在將放置金屬化結構之位置附近的區細分為複數個不連續矽島(806)。(就具有植入於矽裝置層中之增加電阻率之離子的一基板而言,產生絕緣通道係選用的。)取決於(若干)矽裝置結構之特定結構及蝕刻深度,可同時或在各別步驟中產生此等結構(或其之部分)及絕緣通道。例如,可在與絕緣通道相同之步驟中界定及蝕刻一脊形波導,該脊形波導之側壁一直向下延伸至基板之絕緣層。另一方面,可在對剩餘矽板進行光微影圖案化且將其完全蝕刻以形成絕緣通道之前,藉由對矽裝置層進行一部分蝕刻而產生從一下層矽板延伸之一肋波導。
在矽裝置層之圖案化之後,可在矽裝置層之頂部上產生額外半導體裝置結構(808)。例如,在一些實施例中,沈積另一半導體材料(例如,氮化矽)之一層且進行圖案化以形成額外裝置結構(例如,氮化矽波導)。在其他實施例中,將化合物半導體(例如,III-V族)晶粒接合至矽裝置層,且接著進行圖案化以(例如)形成台面結構。在一些實施例中,金屬化一些半導體裝置結構之表面以(例如)形成電接觸層(810)。接著,可將一頂部介電包層安置於基板及半導體裝置結構上方(812)。可藉由光微影圖案化及蝕刻包層以形成通孔,此後用金屬填充該等通孔以形成垂直金屬導通體(814),及/或藉由沈積及圖案化金屬層以產生水平金屬結構(816),而在頂部介電包層中及上產生金屬化結構。可交替地重複介電層及金屬層之沈積及圖案化,以在多個層級處形成金屬化結構(包含(例如)頂部處之金屬接合墊),其中金屬導通體垂直地連接不同層級。方法800以一PIC內之一完整RF光子結構(在818)結束,而準備好與電子電路晶片整合及封裝。
已參考隨附圖式來描述用於整合裝置中之RF損失抑減之一般方法,下文編號清單描述各項實例實施例。
1.一種射頻(RF)結構,其包括:一基板,其包括經安置於一絕緣層上之一半導體裝置層;一整合RF裝置之一半導體裝置結構,其經形成於該半導體裝置層中或上;及至少一個金屬化結構,其經安置於該半導體裝置層上方,該至少一個金屬化結構用於將一RF信號載送至該整合RF裝置,或自該整合RF裝置載送該RF信號,其中該半導體裝置層經圖案化以形成複數個不連續半導體島,該等不連續半導體島至少在至少部分包圍該至少一個金屬化結構之一區上方延伸。
2.如實例1之RF結構,其中該等不連續半導體島至少在完全包圍該至少一個金屬化結構之一區上方延伸。
3.如實例1或實例2之RF結構,其中該等不連續半導體島在該半導體裝置層上方延伸,惟在包含且直接包圍該半導體裝置結構之區中除外。
4.如實例1至3中任一項之RF結構,其中該複數個不連續半導體島係形成於經蝕刻至該半導體裝置層中的通道之間。
5.如實例4之RF結構,其中該等通道形成一矩形網格。
6.如實例4之RF結構,其中該等通道將經圖案化區三角剖分。
7.如實例4至6中任一項之RF結構,其中該等通道具有在0.5 μm與2 μm之間之一寬度。
8.如實例1至7中任一項之RF結構,其中該等不連續島之大小係非均勻的,其之大小隨著距該至少一個金屬化結構之一邊緣之距離更大而增加。
9.如實例1至8中任一項之RF結構,其中該等半導體島具有在約1 μm與約50 μm之間之尺寸。
10.如實例1至9中任一項之RF結構,其中該至少一個金屬化結構包括裝置敷金屬、電極、接觸跡線或接合墊之至少一者。
11.如實例1至10中任一項之RF結構,其中該半導體裝置結構包括形成於該半導體裝置層中之一半導體裝置結構或安置於該半導體裝置層上方之一半導體裝置結構之至少一者。
12.如實例1至11中任一項之RF結構,其中該整合RF裝置係一光子裝置。
13.如實例1至12中任一項之RF結構,其中該整合RF裝置包括一雷射二極體、一光學調變器、一光偵測器或一光學開關之至少一者。
14.一種製造一射頻(RF)結構之方法,該方法包括:圖案化及蝕刻一絕緣體上半導體基板之一半導體裝置層以在該半導體裝置層中產生複數個不連續半導體島;在該半導體裝置層中或上形成一整合RF裝置之一半導體裝置結構;及將至少一個金屬化結構安置於該半導體裝置層上方,該至少一個金屬化結構可操作地將一RF信號載送至該整合RF裝置或自該整合RF裝置載送該RF信號,其中該等半導體島至少形成於至少部分包圍該至少一個金屬化結構之一區上方。
15.如實例14之方法,其中該半導體裝置結構包括藉由圖案化及蝕刻與該等不連續半導體島同時形成於該半導體裝置層中之一半導體裝置結構。
16.一種射頻(RF)結構,其包括:一基板,其包括安置於一絕緣層上之一半導體裝置層;一整合RF裝置之一半導體裝置結構,其形成於該半導體裝置層中或上;及至少一個金屬化結構,其安置於該半導體裝置層上方,該至少一個金屬化結構用於將一RF信號載送至該整合RF裝置或自該整合RF裝置載送該RF信號,其中該半導體裝置層至少在至少部分包圍該至少一個金屬化結構之一區上方包括經植入離子,該等離子增加該半導體裝置層之一電阻率。
17.如實例16之RF結構,其中該等經植入離子包括氫、氦、硼、鋰或碳之至少一者。
18.如實例16或實例17之RF結構,其中該金屬化結構包括裝置敷金屬、電極、接觸跡線或接合墊之至少一者。
19.如實例16至18中任一項之RF結構,其中該半導體裝置結構包括形成於該半導體裝置層中之一半導體裝置結構或安置於該半導體裝置層上方之一半導體裝置結構之至少一者。
20.如實例16至19中任一項之RF結構,其中該整合RF裝置係一光子裝置。
21.如實例16至20中任一項之RF結構,其中該整合RF裝置包括一雷射二極體、一光學調變器、一光偵測器或一光學開關之至少一者。
22.一種製造一射頻(RF)結構之方法,該方法包括:藉由離子植入來增加一絕緣體上半導體基板之一半導體裝置層之一部分之一電阻率;在該半導體裝置層中或上形成一RF裝置之一半導體裝置結構;及將至少一個金屬化結構安置於該半導體裝置層上方,該至少一個金屬化結構可操作地將一RF信號載送至RF光子裝置或自該RF光子裝置載送該RF信號,其中該半導體裝置層之該部分在至少部分包圍該至少一個金屬化結構之一區上方延伸。
23.如實例22之方法,其進一步包括,在該離子植入之前:至少在包含該半導體裝置結構之一區中遮罩該半導體裝置層。
24.如實例1至13或實例16至21中任一項之結構,其中該半導體裝置層係矽層。
25.如實例14、15、22或23中任一項之方法,其中該半導體裝置層係矽層。
儘管已參考特定實例實施例描述本發明標的物,但顯而易見的是,可對此等實施例進行各種修改及改變,而不脫離本發明標的物之更廣範疇。因此,說明書及圖式應被視為闡釋性的而非限制意義。
100:射頻(RF)光子結構 102:處置層 104:介電層/絕緣層 106:矽裝置層 108:矽裝置結構 110:矽板 112:頂部包覆層 114:金屬化結構 116:金屬層 118:垂直金屬導通體 200:射頻(RF)光子結構 202:裝置敷金屬/金屬化結構 204:電極/金屬化結構 206:波導 208:金屬接合墊/金屬化結構 210:金屬線/金屬跡線/金屬化結構/接觸跡線 300:p-i-n二極體結構 302:台面 304:本徵層 306:p型層 308:n型材料條帶/n型層 310:p側金屬接觸導通體 312:n側金屬層 314:垂直接觸導通體 400:馬赫-陳爾德調變器 402:入射波導 404:干涉波導臂/干涉儀臂 406:干涉波導臂/干涉儀臂 408:出射波導 410:電極 412:電極 414:接觸跡線 416:矽肋波導 418:矽裝置層 420:III-V族波導 422:裝置敷金屬 500:射頻(RF)光子結構 502:絕緣通道 600:射頻(RF)光子結構 602:通道 604:通道 606:矽島 608:域 610:條帶 700:射頻(RF)光子結構 702:通道 800:方法 802:步驟 803:將遮罩層沈積於矽裝置層上,且進行圖案化以至少遮罩裝置層之將放置敏感結構的區域 804:藉由離子植入來處置矽裝置之曝露區域以增加電阻率 806:對矽裝置層進行光微影圖案化及蝕刻以形成矽裝置結構及/或絕緣通道 808:在矽裝置層之頂部上產生額外半導體裝置結構 810:金屬化半導體裝置結構之表面以形成電接觸層 812:將頂部介電包層安置於基板及半導體裝置結構上方 814:光微影圖案化及蝕刻包層以形成通孔,此後用金屬填充通孔以形成垂直金屬導通體 816:沈積及圖案化金屬層以產生水平金屬結構 820:完整射頻(RF)光子結構
圖1係根據各項實施例之包含光學元件及電子元件之一例示性RF光子結構之一示意性橫截面視圖。
圖2係根據各項實施例之包含光學元件及電子元件之一例示性RF光子結構之一示意性俯視圖。
圖3係根據一項實施例之繪示裝置敷金屬之一例示性p-i-n二極體結構之一示意性橫截面視圖。
圖4A及4B分別為根據一項實施例之繪示一傳輸線之一例示性馬赫-陳爾德(Mach-Zehnder)調變器之示意性俯視圖及一橫截面視圖。
圖5係根據各項實施例之繪示矽裝置層之圖案化之如圖1中所描繪之一例示性RF光子結構之一示意性橫截面視圖。
圖6係根據一項實施例之一例示性RF光子結構之一示意性俯視圖,其繪示相對於圖2之光學元件及電子元件之位置之矽裝置層中之一矩形網格通道圖案。
圖7係根據一項實施例之一例示性RF光子結構之一示意性俯視圖,其繪示相對於圖2之光學元件及電子元件之位置之矽裝置層中之一三角剖分通道圖案。
圖8係根據各項實施例之製造RF光子結構之一方法之一流程圖。
700:射頻(RF)光子結構
702:通道

Claims (23)

  1. 一種射頻(RF)結構,其包括: 一基板,其包括經安置於一絕緣層上之一半導體裝置層; 一整合RF裝置之一半導體裝置結構,其經形成於該半導體裝置層中或上;及 至少一個金屬化結構,其經安置於該半導體裝置層上方,該至少一個金屬化結構用於將一RF信號載送至該整合RF裝置,或自該整合RF裝置載送該RF信號, 其中該半導體裝置層經圖案化以形成複數個不連續半導體島,該等不連續半導體島至少在至少部分包圍該至少一個金屬化結構之一區上方延伸。
  2. 如請求項1之RF結構,其中該等不連續半導體島至少在完全包圍該至少一個金屬化結構之一區上方延伸。
  3. 如請求項1之RF結構,其中該等不連續半導體島在該半導體裝置層上方延伸,惟在包含且直接包圍該半導體裝置結構之區中除外。
  4. 如請求項1之RF結構,其中該複數個不連續半導體島係形成於經蝕刻至該半導體裝置層中的通道之間。
  5. 如請求項4之RF結構,其中該等通道形成一矩形網格。
  6. 如請求項4之RF結構,其中該等通道將經圖案化區三角剖分。
  7. 如請求項4之RF結構,其中該等通道具有在0.5 μm與2 μm之間之一寬度。
  8. 如請求項1之RF結構,其中該等不連續島之大小係非均勻的,其之大小隨著距該至少一個金屬化結構之一邊緣的距離變大而增加。
  9. 如請求項1之RF結構,其中該等半導體島具有在約1 μm與約50 μm之間的尺寸。
  10. 如請求項1之RF結構,其中該至少一個金屬化結構包括裝置敷金屬、電極、接觸跡線或接合墊之至少一者。
  11. 如請求項1之RF結構,其中該半導體裝置結構包括經形成於該半導體裝置層中之一半導體裝置結構或經安置於該半導體裝置層上方之一半導體裝置結構之至少一者。
  12. 如請求項1之RF結構,其中該整合RF裝置係一光子裝置。
  13. 如請求項1之RF結構,其中該整合RF裝置包括一雷射二極體、一光學調變器、一光偵測器或一光學開關之至少一者。
  14. 一種製造一射頻(RF)結構之方法,該方法包括: 圖案化及蝕刻一絕緣體上半導體基板之一半導體裝置層,以在該半導體裝置層中產生複數個不連續半導體島; 在該半導體裝置層中或上,形成一整合RF裝置之一半導體裝置結構;及 將至少一個金屬化結構安置於該半導體裝置層上方,該至少一個金屬化結構可操作地將一RF信號載送至該整合RF裝置,或自該整合RF裝置載送該RF信號, 其中該等半導體島係至少形成於至少部分包圍該至少一個金屬化結構之一區上方。
  15. 如請求項14之方法,其中該半導體裝置結構包括藉由圖案化及蝕刻與該等不連續半導體島同時經形成於該半導體裝置層中之一半導體裝置結構。
  16. 一種射頻(RF)結構,其包括: 一基板,其包括經安置於一絕緣層上之一半導體裝置層; 一整合RF裝置之一半導體裝置結構,其經形成於該半導體裝置層中或上;及 至少一個金屬化結構,其經安置於該半導體裝置層上方,該至少一個金屬化結構用於將一RF信號載送至該整合RF裝置,或自該整合RF裝置載送該RF信號, 其中該半導體裝置層至少在至少部分包圍該至少一個金屬化結構之一區上方包括經植入離子,該等離子增加該半導體裝置層之一電阻率。
  17. 如請求項16之RF結構,其中該等經植入離子包括氫、氦、硼、鋰或碳之至少一者。
  18. 如請求項16之RF結構,其中該金屬化結構包括裝置敷金屬、電極、接觸跡線或接合墊之至少一者。
  19. 如請求項16之RF結構,其中該半導體裝置結構包括經形成於該半導體裝置層中之一半導體裝置結構或經安置於該半導體裝置層上方之一半導體裝置結構之至少一者。
  20. 如請求項16之RF結構,其中該整合RF裝置係一光子裝置。
  21. 如請求項16之RF結構,其中該整合RF裝置包括一雷射二極體、一光學調變器、一光偵測器或一光學開關之至少一者。
  22. 一種製造一射頻(RF)結構之方法,該方法包括: 藉由離子植入來增加一絕緣體上半導體基板之一半導體裝置層之一部分之一電阻率; 在該半導體裝置層中或上,形成一RF裝置之一半導體裝置結構;及 將至少一個金屬化結構安置於該半導體裝置層上方,該至少一個金屬化結構可操作地將一RF信號載送至RF光子裝置,或自該RF光子裝置載送該RF信號, 其中該半導體裝置層之該部分在至少部分包圍該至少一個金屬化結構之一區上方延伸。
  23. 如請求項22之方法,進一步包括,在該離子植入之前: 至少在包含該半導體裝置結構之一區中遮罩該半導體裝置層。
TW109120146A 2020-04-30 2020-06-16 整合裝置之射頻損失抑減 TWI834885B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/863,223 US11164893B1 (en) 2020-04-30 2020-04-30 Radio-frequency loss reduction for integrated devices
US16/863,223 2020-04-30

Publications (2)

Publication Number Publication Date
TW202143390A TW202143390A (zh) 2021-11-16
TWI834885B true TWI834885B (zh) 2024-03-11

Family

ID=71451977

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109120146A TWI834885B (zh) 2020-04-30 2020-06-16 整合裝置之射頻損失抑減

Country Status (6)

Country Link
US (2) US11164893B1 (zh)
EP (1) EP3905306A1 (zh)
KR (1) KR20210134200A (zh)
CN (1) CN113594188A (zh)
SG (1) SG10202005148YA (zh)
TW (1) TWI834885B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11164893B1 (en) 2020-04-30 2021-11-02 Juniper Networks, Inc. Radio-frequency loss reduction for integrated devices

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190171084A1 (en) * 2015-04-16 2019-06-06 Aurrion, Inc. Radio-frequency loss reduction in photonic circuits

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6310387B1 (en) 1999-05-03 2001-10-30 Silicon Wave, Inc. Integrated circuit inductor with high self-resonance frequency
US7327913B2 (en) * 2001-09-26 2008-02-05 Celight, Inc. Coherent optical detector and coherent communication system and method
CN103022054B (zh) 2012-12-21 2016-12-28 上海华虹宏力半导体制造有限公司 绝缘体上硅射频器件及绝缘体上硅衬底
US10651110B1 (en) 2018-12-31 2020-05-12 Juniper Networks, Inc. Efficient heat-sinking in PIN diode
JP2021026155A (ja) * 2019-08-07 2021-02-22 住友電気工業株式会社 半導体光素子およびその製造方法
US11164893B1 (en) 2020-04-30 2021-11-02 Juniper Networks, Inc. Radio-frequency loss reduction for integrated devices

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190171084A1 (en) * 2015-04-16 2019-06-06 Aurrion, Inc. Radio-frequency loss reduction in photonic circuits

Also Published As

Publication number Publication date
TW202143390A (zh) 2021-11-16
US20220005832A1 (en) 2022-01-06
US11791341B2 (en) 2023-10-17
US11164893B1 (en) 2021-11-02
KR20210134200A (ko) 2021-11-09
SG10202005148YA (en) 2021-11-29
CN113594188A (zh) 2021-11-02
US20210343745A1 (en) 2021-11-04
EP3905306A1 (en) 2021-11-03

Similar Documents

Publication Publication Date Title
US10133098B2 (en) MOS capacitor optical modulator with transparent conductive and low-refractive-index gate
US7408693B2 (en) Electro-optic device
US7324257B2 (en) Low bias drift modulator with buffer layer
TWI638464B (zh) 半導體光調變元件
US10241379B1 (en) Radio-frequency loss reduction in photonic circuits
AU2014375262B2 (en) Structure for optical waveguide and contact wire intersection
KR20060096051A (ko) 도전성 반도체 기판 상의 전극 패드
JP3946144B2 (ja) 進行波ガイド電気光学モジュレータ
TWI834885B (zh) 整合裝置之射頻損失抑減
KR20160087960A (ko) 전계흡수 광변조 소자 및 그 제조 방법
JP2004520614A5 (zh)
TW201937222A (zh) 半導體裝置
WO2022042229A1 (zh) 一种行波电极调制器及光子集成芯片
WO2022001566A1 (zh) 硅基行波电极调制器及其制作方法
US20030118267A1 (en) Isolation of microwave transmission lines
US11435645B2 (en) Semiconductor device and method of manufacturing the same
CN114035348B (zh) 微环调制器
US20090074368A1 (en) Electrical contact apparatus for optical waveguides
CN113552735B (zh) 一种基于双层传输线结构的硅基电光调制器行波电极及其制备方法
CN114217460A (zh) 微盘调制器
CN114217459A (zh) 微环调制器及其制备方法
JP2014174306A (ja) 光導波路構造