TWI831142B - 半導體裝置結構及其形成方法 - Google Patents

半導體裝置結構及其形成方法 Download PDF

Info

Publication number
TWI831142B
TWI831142B TW111108335A TW111108335A TWI831142B TW I831142 B TWI831142 B TW I831142B TW 111108335 A TW111108335 A TW 111108335A TW 111108335 A TW111108335 A TW 111108335A TW I831142 B TWI831142 B TW I831142B
Authority
TW
Taiwan
Prior art keywords
layer
source
drain
gate
filling layer
Prior art date
Application number
TW111108335A
Other languages
English (en)
Other versions
TW202249090A (zh
Inventor
黃麟淯
王聖璁
游力蓁
蘇煥傑
莊正吉
王志豪
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202249090A publication Critical patent/TW202249090A/zh
Application granted granted Critical
Publication of TWI831142B publication Critical patent/TWI831142B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41791Source or drain electrodes for field effect devices for transistors with a horizontal current flow in a vertical sidewall, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66553Unipolar field-effect transistors with an insulated gate, i.e. MISFET using inside spacers, permanent or not
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66636Lateral single gate silicon transistors with source or drain recessed by etching or first recessed by etching and then refilled
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)

Abstract

本文提供半導體裝置結構,半導體裝置結構包含鰭結構,形成於基底上方;以及閘極結構,形成於鰭結構上方。半導體裝置結構包含第一源極/汲極結構,形成相鄰於閘極結構;以及第一源極/汲極接觸結構,形成於第一源極/汲極結構上方。半導體裝置結構包含第一填充層,形成於第一源極/汲極結構上方,且第一填充層圍繞第一源極/汲極接觸結構。半導體裝置結構包含介電層,形成相鄰於閘極結構和第一填充層,且介電層和第一填充層由不同材料製成。介電層圍繞第一填充層。

Description

半導體裝置結構及其形成方法
本發明實施例係有關於半導體技術,且特別是有關於半導體裝置結構及其形成方法。
半導體裝置用於各式各樣的電子應用中,例如個人電腦、手機、數位相機和其他電子設備。半導體裝置一般透過在半導體基底上方依序地沉積絕緣層或介電層、導電層和半導體層材料層,並使用微影技術將各種材料層圖案化,以形成電路組件和元件於其上來製造。許多積體電路一般製造於單一半導體晶圓上,且透過沿切割線在積體電路之間切割,以單切晶圓上的個別晶粒。個別晶粒通常單獨封裝,例如在多晶片模組中,或在其他類型的封裝中。
隨著半導體產業進展至奈米技術製程節點以追求更高的裝置密度、更高的效能和更低的成本,來自製造和設計問題的挑戰導致了三維設計的發展,例如鰭式場效電晶體(fin field effect transistor,FinFET)。鰭式場效電晶體被製造為具有從基底延伸的薄垂直“鰭”(或鰭結構)。鰭式場效電晶體的通道形成於此垂直鰭中。在基底上方提供閘極。鰭式場效電晶體的優點可包含減少短通道效應以及提供較大的電流。
雖然現有的鰭式場效電晶體裝置及其製造方法一般對於其預期目的為足夠的,但是這些鰭式場效電晶體裝置及其製造方法並非在所有方面都完全令人滿意。
在一些實施例中,提供半導體裝置結構,半導體裝置結構包含鰭結構,形成於基底上方;閘極結構,形成於鰭結構上方;第一源極/汲極結構,形成相鄰於閘極結構;第一源極/汲極接觸結構,形成於第一源極/汲極結構上方;第一填充層,形成於第一源極/汲極結構上方,其中第一填充層圍繞第一源極/汲極接觸結構;以及介電層,形成相鄰於閘極結構和第一填充層,其中介電層和第一填充層由不同材料製成,且介電層圍繞第一填充層。
在一些其他實施例中,提供半導體裝置結構,半導體裝置結構包含鰭結構,形成於基底上方,其中基底包含第一區和第二區;第一源極/汲極結構,形成於第一區上方;第二源極/汲極結構,形成於第二區上方,其中第一源極/汲極結構的寬度大於第二源極/汲極結構的寬度;第一源極/汲極接觸結構,形成於第一源極/汲極結構上方;第一填充層,圍繞第一源極/汲極接觸結構;第二填充層,形成於第二源極/汲極結構上方;以及介電層,圍繞第一填充層,其中第一填充層與介電層之間具有界面,且在俯視圖中,界面平行於鰭結構的方向。
在另外一些實施例中,提供半導體裝置結構的形成方法,此方法包含在基底上方形成鰭結構;在鰭結構上方形成閘極結構;形成源極/汲極結構相鄰於閘極結構;在閘極結構和源極/汲極結構上方形成介電層;移除介電層的第一部分,以在源極/汲極結構上方形成凹口;在凹口中形成填充層;移除介電層的第二部分,以暴露溝槽,其中填充層圍繞溝槽;以及在溝槽中形成源極/汲極接觸結構,其中填充層圍繞源極/汲極接觸結構。
要瞭解的是以下的揭露內容提供許多不同的實施例或範例,以實施提供之主體的不同部件。以下敘述各個構件及其排列方式的特定範例,以求簡化揭露內容的說明。當然,這些僅為範例並非用以限定本發明。例如,以下的揭露內容敘述了將一第一部件形成於一第二部件之上或上方,即表示其包含了所形成的上述第一部件與上述第二部件是直接接觸的實施例,亦包含了尚可將附加的部件形成於上述第一部件與上述第二部件之間,而使上述第一部件與上述第二部件可能未直接接觸的實施例。此外,揭露內容中不同範例可能使用重複的參考符號及/或用字。這些重複符號或用字係為了簡化與清晰的目的,並非用以限定各個實施例及/或所述外觀結構之間的關係。
本文描述了本發明實施例的一些變化型。在各個視圖和顯示的實施例中,使用相似的參考符號標註相似的元件。應當理解的是,可在方法之前、期間及之後提供額外的實施例,且對於方法的其他實施例,可取代或消除描述的一些操作。
鰭可透過合適的方法圖案化。舉例來說,鰭可透過使用一個或多個光微影製程(包含雙重圖案化或多重圖案化製程)來圖案化。一般來說,雙重圖案化或多重圖案化製程結合了光微影和自對準製程,以創造具有較小間距的圖案,舉例來說,此圖案具有比使用單一直接光微影製程可獲得的間距更小的圖案。舉例來說,在一實施例中,犧牲層形成於基底上方,並透過使用光微影製程圖案化。間隔物透過使用自對準製程形成於圖案化犧牲層旁邊。接著,移除犧牲層,且可接著使用剩下的間隔物將鰭圖案化。
本文提供用以形成半導體裝置結構的實施例。形成填充層,以圍繞源極/汲極接觸結構,且層間介電層圍繞填充層。填充層不同於層間介電層,以提供較高的蝕刻選擇性。因此,防止了硬遮罩耗損,並減少了漏電流問題。本發明實施例的填充層可用於鰭式場效電晶體裝置結構或全繞式閘極(gate-all-around,GAA)結構中。
第1A-1I圖顯示依據本發明一些實施例,形成鰭式場效電晶體裝置結構100a的各階段的透視圖。
請參照第1A圖,提供基底102。基底102可由矽或其他半導體材料製成。替代地或額外地,基底102可包含其他元素半導體材料,例如鍺。在一些實施例中,基底102由化合物半導體製成,例如碳化矽、砷化鎵、砷化銦或磷化銦。在一些實施例中,基底102由合金半導體材料製成,例如矽鍺、碳化矽鍺、磷化砷鎵或磷化鎵銦。在一些實施例中,基底102包含磊晶層。舉例來說,基底102具有覆蓋塊狀半導體的磊晶層。
之後,介電層104和遮罩層106形成於基底102上方,且光阻層108形成於遮罩層106上方。光阻層108透過圖案化製程來圖案化。圖案化製程包含光微影製程和蝕刻製程。光微影製程包含光阻塗佈(例如旋塗)、軟烤、遮罩對準、曝光、曝光後烘烤、將光阻顯影、洗淨和乾燥(例如硬烤)。蝕刻製程可包含乾蝕刻製程或濕蝕刻製程。
介電層104為基底102與遮罩層106之間的緩衝層。此外,在移除遮罩層106時,介電層104用作停止層。介電層104可由氧化矽製成。遮罩層106可由氧化矽、氮化矽、氮氧化矽或其他可應用的材料製成。在一些其他實施例中,多於一個遮罩層106形成於介電層104上方。
介電層104和遮罩層106透過使用沉積製程形成,例如化學氣相沉積(chemical vapor deposition,CVD)製程、高密度電漿化學氣相沉積(high-density plasma CVD,HDPCVD)製程、旋塗製程、濺鍍製程或其他可應用的製程。
依據一些實施例,如第1B圖所示,在將光阻層108圖案化之後,介電層104和遮罩層106透過使用圖案化的光阻層108作為遮罩來圖案化。因此,得到了圖案化的介電層104和圖案化的遮罩層106。之後,移除圖案化的光阻層108。
接著,透過使用圖案化的介電層104和圖案化的遮罩層106作為遮罩,對基底102進行蝕刻製程,以形成鰭結構110。蝕刻製程可為乾蝕刻製程或濕蝕刻製程。
在一些實施例中,使用乾蝕刻製程來蝕刻基底102。乾蝕刻製程包含使用氟基蝕刻劑氣體,例如SF 6、C xF y、NF 3或前述之組合。蝕刻製程可為時間控制製程,且持續蝕刻製程直到鰭結構110達到預定高度。在一些其他實施例中,鰭結構110具有從頂部至下部逐漸增加的寬度。
依據一些實施例,如第1C圖所示,在形成鰭結構110之後,形成絕緣層112,以覆蓋基底102上方的鰭結構110 。
在一些實施例中,絕緣層112由氧化矽、氮化矽、氮氧化矽、氟摻雜矽酸鹽玻璃(fluoride-doped silicate glass,FSG)、低介電常數介電材料或其他可應用的材料製成。絕緣層112可透過化學氣相沉積(CVD)製程、旋塗玻璃製程或其他可應用製程來沉積。
之後,將絕緣層112薄化或平坦化,以暴露圖案化的遮罩層106的頂表面。在一些實施例中,絕緣層112透過化學機械研磨(chemical mechanical polishing,CMP)製程來薄化。
之後,依據一些實施例,如第1D圖所示,透過蝕刻製程移除圖案化的介電層104、圖案化的遮罩層106以及絕緣層112的一部分。因此,得到隔離結構114。隔離結構114可為圍繞鰭結構110的淺溝槽隔離(shallow trench isolation,STI)結構。隔離結構114圍繞鰭結構110的下部,且鰭結構110的上部從隔離結構114突出。換句話說,鰭結構110的一部分埋置於隔離結構114中。隔離結構114防止電性干擾及串擾。
之後,依據一些實施例,如第1E圖所示,虛設閘極結構120形成橫跨鰭結構110,並延伸至隔離結構114上方。在一些實施例中,虛設閘極結構120包含虛設閘極介電層116及設置於虛設閘極介電層116上方的虛設閘極電極層118。在一些實施例中,虛設閘極介電層116包含氧化矽,且虛設閘極電極層118包含多晶矽。在形成虛設閘極結構120之後,閘極間隔層122形成於虛設閘極結構120的兩側側壁表面上。閘極間隔層122可為單一層或多層。
為了改善鰭式場效電晶體裝置結構100a的速率,閘極間隔層122由低介電常數介電材料製成。在一些實施例中,低介電常數介電材料具有介電常數(k值)小於4。低介電常數介電材料的範例包含氟化石英玻璃(fluorinated silica glass,FSG)、非晶氟化碳、聚對二甲苯、雙苯並環丁烯(bis-benzocyclobutenes,BCB)或聚醯亞胺,但不限於此。
在一些其他實施例中,閘極間隔層122由具有介電常數(k)小於約2.5的極低介電常數(extreme low-k,ELK)介電材料製成。在一些實施例中,極低介電常數介電材料包含碳摻雜氧化矽、非晶氟化碳、聚對二甲苯、雙苯並環丁烯(BCB)、聚四氟乙烯(polytetrafluoroethylene,PTFE)(鐵氟龍)或碳氧化矽聚合物(SiOC)。在一些實施例中,極低介電常數介電材料包含現有介電材料的多孔版本,例如氫倍半矽氧烷(hydrogen silsesquioxane,HSQ)、多孔甲基矽氧烷(methyl silsesquioxane,MSQ)、多孔聚芳醚(polyarylether,PAE)或多孔氧化矽(SiO 2)。
之後,依據一些實施例,如第1F圖所示,源極/汲極(source/drain,S/D)結構124形成於鰭結構110上方。在一些實施例中,將鰭結構110相鄰於虛設閘極結構120的部分凹陷,以在鰭結構110的兩側形成凹口,並透過磊晶(epi)製程在凹口中成長應變材料,以形成源極/汲極結構124。此外,應變材料的晶格常數可不同於基底102的晶格常數。在一些實施例中,源極/汲極結構124包含Ge、SiGe、InAs、InGaAs、InSb、GaAs、GaSb、InAlP、InP或類似物。
之後,依據一些實施例,如第1G圖所示,接觸蝕刻停止層(contact etch stop layer,CESL)126形成於基底102上方,且第一層間介電(inter-layer dielectric,ILD)層128形成於接觸蝕刻停止層126上方。在一些其他實施例中,接觸蝕刻停止層126由氮化矽、氮氧化矽及/或其他可應用的材料。接觸蝕刻停止層126可透過使用電漿輔助化學氣相沉積、低壓化學氣相沉積、原子層沉積或其他可應用的製程形成。在一些實施例中,接觸蝕刻停止層126具有厚度在約2nm至約10nm的範圍中。
第一層間介電層128可包含由多種介電材料製成的多層,這些介電材料例如氧化矽、氮化矽、氮氧化矽、四乙氧基矽烷(tetraethylorthosilicate,TEOS)、磷矽酸鹽玻璃(phosphosilicate glass,PSG)、硼磷矽酸鹽玻璃(borophosphosilicate glass,BPSG)、低介電常數介電材料及/或其他可應用的介電材料。低介電常數介電材料的範例包含氟化石英玻璃(FSG)、碳摻雜氧化矽、非晶氟化碳、聚對二甲苯、雙苯並環丁烯(BCB)或聚醯亞胺,但不限於此。第一層間介電層128可透過化學氣相沉積(CVD)、物理氣相沉積(physical vapor deposition,PVD)、原子層沉積(atomic layer deposition,ALD)、旋塗或其他可應用製程來形成。
之後,對第一層間介電層128進行研磨製程,直到暴露虛設閘極結構120的頂表面。在一些實施例中,第一層間介電層128透過化學機械研磨(chemical mechanical polishing,CMP)製程來平坦化。
之後,依據一些實施例,如第1H圖所示,移除虛設閘極結構120,以在第一層間介電層128中形成溝槽130。虛設閘極介電層116和虛設閘極電極層118透過蝕刻製程移除,例如乾蝕刻製程或濕蝕刻製程。
之後,依據一些實施例,如第1I圖所示,閘極結構140形成於溝槽130中。閘極結構140包含閘極介電層134和閘極電極層138。
閘極介電層134可為單一層或多層。閘極介電層134由氧化矽(SiO x)、氮化矽(Si xN y)、氮氧化矽(SiON)、有著高介電常數(high-k)的介電材料或前述之組合製成。高介電常數(high-k)材料可為氧化鉿(HfO 2)、氧化鋯(ZrO 2)、氧化鑭(La 2O 3)、氧化釔(Y 2O 3)、氧化鋁(Al 2O 3)、氧化鈦(TiO 2)或其他可應用的材料。在一些實施例中,閘極介電層134透過電漿輔助化學氣相沉積(plasma enhanced CVD,PECVD)製程或旋塗製程沉積。
閘極電極層138由導電材料製成,例如鋁(Al)、銅(Cu)、鎢(W)、鈦(Ti)、鉭(Ta)或其他可應用的材料。
在一些實施例中,閘極結構140更包含功函數層。功函數層由金屬材料製成,且金屬材料可包含N型功函數金屬或P型功函數金屬。N型功函數金屬包含鎢(W)、銅(Cu)、鈦(Ti)、銀(Ag)、鋁(Al)、鈦鋁合金(TiAl)、氮化鈦鋁(TiAlN)、碳化鉭(TaC)、氮碳化鉭(TaCN)、氮化鉭矽(TaSiN)、錳(Mn)、鋯(Zr)或前述之組合。P型功函數金屬包含氮化鈦(TiN)、氮化鎢(WN)、氮化鉭(TaN)、釕(Ru)或前述之組合。
閘極電極層138透過使用沉積製程形成,例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、高密電電漿化學氣相沉積(HDPCVD)、金屬有機化學氣相沉積(metal organic CVD,MOCVD)或電漿輔助化學氣相沉積(PECVD)。
第2A-2E圖顯示依據本發明一些實施例,在第1I圖的結構之後,形成鰭式場效電晶體裝置結構100a的各階段的剖面示意圖。第2A圖為沿第1I圖的線AA’截取的剖面示意圖。
如第2A圖所示,包含閘極介電層134和閘極電極層138的閘極結構140形成於鰭結構110上方。閘極間隔層122形成於閘極結構140的兩側側壁上。接觸蝕刻停止層126形成相鄰於閘極間隔層122。
之後,依據一些實施例,如第2B圖所示,移除閘極結構140的一部分和閘極間隔層122的一部分。因此,溝槽141形成於閘極結構140和閘極間隔層122上方。溝槽141暴露接觸蝕刻停止層126的側壁、閘極結構140的頂表面以及閘極間隔層122的頂表面。
接著,依據一些實施例,如第2C圖所示,移除閘極結構140的閘極介電層134的一部分和閘極電極層138的一部分。之後,移除閘極電極層138的頂部的一部分,以在閘極電極層138上方形成凹口143。閘極結構140的閘極電極層138的頂表面低於閘極間隔層122的頂表面和閘極介電層134的頂表面。
接著,依據一些實施例,如第2D圖所示,保護層144形成於閘極結構140的頂表面上及凹口143中。保護層144用於保護下方層免於被汙染或損壞。在一些實施例中,保護層144選擇性形成於閘極電極層138的頂表面上,但是不形成於閘極介電層134上。保護層144的頂表面與閘極介電層134的頂表面大致共平面。保護層144的頂表面低於閘極間隔層122的頂表面。
在一些實施例中,保護層144不形成於閘極介電層134上。在一些其他實施例中,當保護層144沉積大於預定量時,保護層144從閘極電極層138的頂表面延伸至閘極介電層134的頂表面。在一些實施例中,保護層144具有厚度在約1nm至約10nm的範圍中。
在一些實施例中,保護層144透過使用沉積製程形成,且沉積製程包含在第一閘極結構140a和第二閘極結構140b的頂表面上供應前驅物。在沉積製程之前,使用表面處理製程,以將閘極電極層138的頂表面活化。在一些實施例中,表面處理製程包含使用氫(H 2)氣。當使用氫氣時,氫自由基形成於閘極電極層138的頂表面上。氫自由基選擇性形成於閘極電極層138的頂表面上,以促進保護層144形成。
沉積製程使用的前驅物可包含含鎢(W)材料,例如六氟化鎢(WF 6)或六氯化鎢(WCl 6)。前驅物與氫自由基反應,以在閘極電極層138上形成保護層144。在一些實施例中,保護層144由導電材料製成,例如鎢(W)。保護層144電性連接至閘極結構140的閘極電極層138。
應注意的是,保護層144選擇性形成於閘極結構140上,沒有使用額外遮罩層來定義保護層144的位置,且保護層144的對準變得更容易。保護層144不在光微影製程中形成。因此,減少了製造時間和成本。
之後,依據一些實施例,如第2E圖所示,硬遮罩層146形成於保護層144、接觸蝕刻停止層126和第一層間介電層128上。在一些實施例中,硬遮罩層146具有T形結構。
硬遮罩層146和第一層間介電層128由不同材料製成。在一些實施例中,硬遮罩層146相對於第一層間介電層128具有較高的蝕刻選擇性,以保護下方的閘極結構140。
在一些實施例中,硬遮罩層146具有介電常數大於第一層間介電層128的介電常數。在一些實施例中,硬遮罩層146由氮化矽、氮氧化矽、非晶碳材料、碳化矽、LaO、 AlO、 YO、 TaCN、 ZrSi、 SiOCN、 SiOC、 SiCN、 ZrN、 ZrAlO、 TiO、 TaO、 ZrO、 HfO、SiN、HfSi、AlON、ZnO、其他合適的含氮材料、其他合適的介電材料及/或前述之組合製成。在一些實施例中,硬遮罩層146透過使用沉積製程形成,例如原子層沉積(ALD)製程、化學氣相沉積(CVD)製程、物理氣相沉積(PVD)製程或其他可應用的製程。
第3圖顯示依據一些實施例,鰭式場效電晶體裝置結構100a的俯視圖。
第3圖顯示形成於鰭結構110a和110b上方的兩個第一閘極結構140a和三個第二閘極結構140b。第一閘極結構140a形成於第一區10中,且第二閘極結構140b形成於第二區20中。第一閘極結構140a的寬度大於第二閘極結構140b的寬度。接觸蝕刻停止層126(未顯示於第3圖中)和第一層間介電層128(未顯示於第3圖中)圍繞第一閘極結構140a和第二閘極結構140b。
第4A-4H圖顯示依據本發明一些實施例,形成鰭式場效電晶體裝置結構100b的各階段的俯視圖。第5A-5H圖顯示依據本發明一些實施例,沿第4A-4H圖的線BB’截取的剖面示意圖。
如第4A和5A圖所示,基底102包含第一區10和第二區20。第一閘極結構140a形成於第一區10上方,且第二閘極結構140b形成於第二區20上方。第一硬遮罩層146a形成於第一閘極結構140a上方,且第二硬遮罩層146b形成於第二閘極結構140b上方。第一硬遮罩層146a的寬度大於第二硬遮罩層146b的寬度。第一硬遮罩層146a和第二硬遮罩層146b皆具有T形結構。
第一源極/汲極結構124a形成於第一區10上方,且第二源極/汲極結構124b形成於第二區20上方。第一源極/汲極結構124a的寬度大於第二源極/汲極結構124b的寬度。將第一源極/汲極結構124a的頂表面凹陷,且第一源極/汲極結構124a的頂表面低於第二源極/汲極結構124b的頂表面。
閘極間隔層122的頂表面高於第一閘極結構140a的頂表面和第二閘極結構140b的頂表面。此外,閘極間隔層122的頂表面高於保護層144的頂表面。接觸蝕刻停止層126的頂表面高於第一閘極結構140a的頂表面和第二閘極結構140b的頂表面。再者,接觸蝕刻停止層126的頂表面高於保護層144的頂表面。
接著,依據一些實施例,如第4B和5B圖所示,光阻材料形成於第一層間介電層128、第一硬遮罩層146a和第二硬遮罩層146b上,接著將光阻材料圖案化,以形成圖案化光阻層149。圖案化光阻層149具有複數個開口,以暴露第一層間介電層128的一部分。應注意的是,圖案化光阻層149的開口並不暴露接觸蝕刻停止層126。如第4B圖所示,暴露的第一層間介電層128在第一區10中從俯視圖來看為圍住矩形的圖案。暴露的第一層間介電層128在第二區20中從俯視圖來看為矩形。
之後,依據一些實施例,如第4C和5C圖所示,暴露的第一層間介電層128透過使用圖案化光阻層149作為遮罩來移除,以在第一區10中形成第一凹口151a,並在第二區20中形成第二凹口151b。應注意的是,不移除接觸蝕刻停止層126在暴露的第一層間介電層128正下方的部分,因為接觸蝕刻停止層126相對於第一層間介電層128具有相對較高的蝕刻選擇性。因此,第一凹口151a和第二凹口151b暴露接觸蝕刻停止層126。
如第4C圖所示,在第一區10中,第一凹口151a圍繞第一層間介電層128,且第一凹口151a具有圍住矩形的圖案。在第二區20中,第一層間介電層128透過第二凹口151b分為多個部分。第一凹口151a和第二凹口151b不限於矩形,第一凹口151a和第二凹口151b可為其他形狀,例如圓形或多邊形。
在一些實施例中,暴露的第一層間介電層128透過蝕刻製程移除,例如乾蝕刻製程或濕蝕刻製程。在一些實施例中,暴露的第一層間介電層128透過具有灰化製程的非等向性蝕刻製程移除。在一些實施例中,用於非等向性蝕刻製程的蝕刻氣體包含CH xF y。在一些實施例中,灰化製程包含使用氮氣(N 2)和氫氣(H 2)。此外,非等向性蝕刻製程可包含使用電漿蝕刻,例如氬離子轟擊製程。
接著,依據一些實施例,如第4D和5D圖所示,第一填充層156a形成於第一區10中的第一凹口151a中,且第二填充層156b成於第二區20中的第二凹口151b中。填充材料形成於第一凹口151a和第二凹口151b中,並進行研磨製程,以移除填充材料的一部分,以形成第一填充層156a和第二填充層156b。閘極間隔層122的頂表面低於第一填充層156a的頂表面和第二填充層156b的頂表面。
如第4D圖所示,在第一區10中,當從俯視圖來看,第一填充層156a圍繞剩下的第一層間介電層128,且當從俯視圖來看,接觸蝕刻停止層126和第一層間介電層128圍繞第一填充層156a。第一填充層156a具有環狀結構,但是接觸蝕刻停止層126不具有環狀結構。當從俯視圖來看,接觸蝕刻停止層126形成於第一填充層156a的兩側側壁上,但是不形成於第一填充層156a的四個側壁上。在第二區20中,第一層間介電層128被分為多個部分,且第一層間介電層128的相鄰部分透過第二填充層156b彼此隔開。第二區20中的第二填充層156b用作切割圖案。
第一區10中的第一填充層156a和第二區20中的第二填充層156b分別由不同於第一層間介電層128的材料製成。第一填充層156a和第二填充層156b相對於第一層間介電層128皆具有較高的蝕刻選擇性。在一些實施例中,第一填充層156a由介電層製成,例如LaO、 AlO、 YO、 TaCN、 ZrSi、 SiOCN、 SiOC、 SiCN、 ZrN、 ZrAlO、 TiO、 TaO、 ZrO、 HfO、SiN、HfSi、AlON、SiC、ZnO。在一些實施例中,第二填充層156b由介電層製成,例如LaO、 AlO、 YO、 TaCN、 ZrSi、 SiOCN、 SiOC、 SiCN、 ZrN、 ZrAlO、 TiO、 TaO、 ZrO、 HfO、SiN、HfSi、AlON、SiC、ZnO。在一些實施例中,第一填充層156a和第二填充層156b由相同材料製成。
如第4D圖所示,第二填充層156b沿第二閘極結構140b的方向具有第一距離D 1。第二區20中的第二填充層156b用作切割圖案。在一些實施例中,第一距離D 1在約6nm至約50nm的範圍中。如第4D圖所示,第一填充層156a沿鰭結構110a的方向具有第一寬度W 1。在一些實施例中,第一寬度W 1在約2nm至約50nm的範圍中。
之後,依據一些實施例,如第4E和5E圖所示,光阻材料形成於第一層間介電層128及第一硬遮罩層146a和第二硬遮罩層146b上,接著將光阻材料圖案化,以形成圖案化光阻層159。圖案化光阻層159具有複數個開口,以暴露第一層間介電層128的一部分、第一填充層156a的一部分、第二填充層156b的一部分、接觸蝕刻停止層126的一部分。應注意的是,第5E圖中圖案化光阻層159的開口大於第5B圖中圖案化光阻層149的開口。
接著,依據一些實施例,如第4F和5F圖所示,移除第一層間介電層128的一部分,以在第一區10中形成第一溝槽161a,並在第二區20中形成第二溝槽161b。
應注意的是,由於第一填充層156a和第二填充層156b相對於第一層間介電層128具有較高的蝕刻選擇性,因此移除了第一層間介電層128,但是不移除第一填充層156a和第二填充層156b。此外,由於第一硬遮罩層146a和第二硬遮罩層146b相對於第一層間介電層128具有較高的蝕刻選擇性,因此移除了第一層間介電層128,但是不移除第一硬遮罩層146a和第二硬遮罩層146b。再者,由於接觸蝕刻停止層126相對於第一層間介電層128具有較高的蝕刻選擇性,因此移除了第一層間介電層128,但是不移除接觸蝕刻停止層126。
第一層間介電層128的此部分透過等向性蝕刻製程移除。等向性蝕刻製程的工具類型可為感應耦合電漿(inductively-coupled plasma,ICP)或電容耦合電漿(capacitively coupled plasma,CCP)蝕刻製程。在一些實施例中,等向性蝕刻製程中使用的蝕刻劑包含NF 3、 H 2、 O 2、 He、 HBr、 HCl、 H 2O、 CF 4、 CH 3F或其他可應用材料。在一些實施例中,等向性蝕刻製程在壓力為約500mtorr至約10torr的範圍中進行。當等向性蝕刻製程的壓力在上述範圍中進行時,蝕刻效率高且留下很少的不期望副產物。在一些實施例中,等向性蝕刻製程在溫度約5°C至約120°C的範圍中進行。當等向性蝕刻製程的溫度在上述範圍中進行時,第一層間介電層128與第一填充層156a之間的蝕刻選擇性足夠高。
在一對比實施例中,第一層間介電層128的此部分透過非等向性蝕刻製程移除。應注意的是,由於當進行非等向性蝕刻製程時,第一硬遮罩層146a和第二硬遮罩層146b相對於第一層間介電層128不具有足夠的蝕刻選擇性,因此可一起移除第一硬遮罩層146a和第二硬遮罩層146b以及第一層間介電層128的此部分。當一起移除第一硬遮罩層146a和第二硬遮罩層146b以及第一層間介電層128的此部分,由於第一硬遮罩層146a和第二硬遮罩層146b的耗損的緣故,可移除或損壞第一閘極結構140a和第二閘極結構140b。應注意的是,在這些實施例中,第4F和5F圖中的第一層間介電層128的此部分不透過非等向性蝕刻製成移除。
之後,依據一些實施例,如第4G和5G圖所示,移除圖案化光阻層159。在一些實施例中,圖案化光阻層159透過灰化製程移除,且灰化製程的溫度在約25°C至約125°C的範圍中操作,且灰化製程中使用的氣體包含N 2、H 2或其他可應用的氣體。
接著,依據一些實施例,如第4H和5H圖所示,第一金屬矽化物層162a形成於第一源極/汲極結構124a上,且第一源極/汲極接觸結構166a形成於第一金屬矽化物層162a上;第二金屬矽化物層162b形成於第二源極/汲極結構124b上,且第二源極/汲極接觸結構166b形成於第二金屬矽化物層162b上。第一區10中的第一源極/汲極接觸結構166a的寬度大於第二區20中的第二源極/汲極接觸結構166b的寬度。當從俯視圖來看,第一區10中的第一填充層156a完全圍繞第一源極/汲極接觸結構166a。
第一金屬矽化物層162a和第二金屬矽化物層162b皆用於減少第一源極/汲極接觸結構166a與第一源極/汲極結構124a之間以及第二源極/汲極接觸結構166b與第二源極/汲極結構124b之間的接觸電阻(R csd)。在一些其他實施例中,第一金屬矽化物層162a和第二金屬矽化物層162b分別包含矽化鎳(NiSi x)、矽化鈦(TiSi x)、矽化鈷(CoSi)、矽化鎢(WSi)、矽化鉭(TaSi x)或其他可應用材料。
第一源極/汲極接觸結構166a包含第一黏著層164a及形成於第一黏著層164a上的第一導電層165a。第二源極/汲極接觸結構166b包含第二黏著層164b及形成於第二黏著層164b上的第二導電層165b。在一些實施例中,第一源極/汲極接觸結構166a的一部分低於第二源極/汲極結構124b的頂表面。
在一些實施例中,第一黏著層164a和第二黏著層164b分別具有U形形狀。在一些實施例中,第一黏著層164a包含一層或多層。在一些實施例中,第一黏著層164a和第二黏著層164b分別包含鉭(Ta)、氮化鉭(TaN)、鈦(Ti)、氮化鈦(TiN)、鈷鎢(CoW)或其他可應用的材料。在一些實施例中,第一黏著層164a透過使用沉積製程形成,例如化學氣相沉積(CVD)製程、物理氣相沉積(PVD)製程、原子層沉積(ALD)製程、鍍覆製程或其他可應用的製程。用以形成第二黏著層164b的製程可為相同或相似的。
在一些實施例中,第一導電層165a和第二導電層165b分別包含鎢(W)、鈷(Co)、鈦(Ti)、鋁(Al)、銅(Cu)、鉭(Ta)、鉑(Pt)、鉬(Mo)、銀(Ag)、錳(Mn)、鋯(Zr)、釕(Ru)、TiN、TiSi、CoSi、NiSi、TaN、或其他可應用的材料。在一些實施例中,第一導電層165a透過使用沉積製程形成,例如化學氣相沉積(CVD)製程、物理氣相沉積(PVD)製程、原子層沉積(ALD)製程、鍍覆製程或其他可應用的製程。
如第4H和5H圖所示,接觸蝕刻停止層126和閘極間隔層122圍繞第一填充層156a。第一填充層156a位於第一硬遮罩層146a與第一源極/汲極接觸結構166a之間。第一填充層156a直接接觸接觸蝕刻停止層126,且第二填充層156b直接接觸接觸蝕刻停止層126。
如第4H圖所示,當從俯視圖來看,第一區10中的第一填充層156a與第一層間介電層128之間具有第一界面,且第一界面平行於鰭結構110a的方向。當從俯視圖來看,第一源極/汲極接觸結構166a與第一填充層156a之間具有第二界面,且第一界面平行於第二界面。當從俯視圖來看,第一區10中的第一硬遮罩層146a與第一層間介電層128之間具有第三界面,且第三界面平行於鰭結構110a的方向,且第一界面對準第三界面。
在第二區20中,許多第二源極/汲極接觸結構166b透過第二填充層156b隔開。在一些實施例中,第二源極/汲極接觸結構166b和第三源極/汲極接觸結構166c(顯示於第4H圖中)形成於第二填充層156b的兩側側壁上,且第二源極/汲極接觸結構166b透過第二填充層156b與第三源極/汲極接觸結構166c隔開。
由於第一源極/汲極結構124a的頂表面低於第一閘極結構140a的底表面,因此第一填充層156a的一部分低於第一閘極結構140a的底表面。第一填充層156a的底表面低於第二填充層156b的底表面,且第一源極/汲極接觸結構166a的底表面低於第二源極/汲極接觸結構166b的底表面。
第一源極/汲極接觸結構166a沿鰭結構110a的方向具有第二寬度W 2。在一些實施例中,第二寬度W 2在約0nm至約50nm的範圍中。
應注意的是,第一層間介電層128的第一部分被第一填充層156a取代,且第一層間介電層128的第二部分被第一源極/汲極接觸結構166a取代。第一填充層156a和第一層間介電層128由不同材料製成,且第一填充層156a相對於第一層間介電層128具有較高的蝕刻選擇性,且因此當移除第一層間介電層128時,留下第一填充層156a,以形成第一溝槽161a。第一層間介電層128的第二部分透過等向性蝕刻製程移除,而不是非等向性蝕刻製程。在等向性蝕刻製程中,第一填充層156a相對於第一層間介電層128具有較高的蝕刻選擇性,因此不移除第一填充層156a。此外,在等向性蝕刻製程中,第一硬遮罩層146a相對於第一層間介電層128也具有較高的蝕刻選擇性,因此第一硬遮罩層146a保留在第一閘極結構140a上,以保護第一閘極結構140a。因此,防止第一硬遮罩層146a的耗損,並減少第一閘極結構140a損壞的風險。
第6圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100c的剖面示意圖。第6圖的鰭式場效電晶體裝置結構100c相似於或相同於第5H圖的鰭式場效電晶體裝置結構100b,第6圖與第5H圖之間的差異為第6圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100c的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100b的材料和方法,故不贅述於此。如第6圖所示,閘極間隔層122的頂表面直接接觸第一硬遮罩層146a的底表面和第二硬遮罩層146b的底表面。
第7圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100d的剖面示意圖。第7圖的鰭式場效電晶體裝置結構100d相似於或相同於第5H圖的鰭式場效電晶體裝置結構100b,第7圖與第5H圖之間的差異為第7圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100d的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100b的材料和方法,故不贅述於此。如第7圖所示,閘極間隔層122的頂表面高於第一硬遮罩層146a和第二硬遮罩層146b的底表面。第一硬遮罩層146a的頂表面、第二硬遮罩層146b的頂表面以及閘極間隔層122的頂表面大致齊平。
第8A-8B圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100e的剖面示意圖。第8A圖的鰭式場效電晶體裝置結構100e相似於或相同於第5H圖的鰭式場效電晶體裝置結構100b,第8A圖與第5H圖之間的差異為第8A圖中移除第一源極/汲極結構124a的一部分。第一溝槽161a的底表面低於第二溝槽161b的底表面。用以形成鰭式場效電晶體裝置結構100e的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100b的材料和方法,故不贅述於此。
之後,如第8B圖所示,第一金屬矽化物層162a形成於第一源極/汲極結構124a上,且第一源極/汲極接觸結構166a形成於第一金屬矽化物層162a上。第二金屬矽化物層162b形成於第二源極/汲極結構124b上,且第二源極/汲極接觸結構166b形成於第二金屬矽化物層162b上。
第9圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100f的剖面示意圖。第9圖的鰭式場效電晶體裝置結構100f相似於或相同於第5H圖的鰭式場效電晶體裝置結構100b,第9圖與第5H圖之間的差異為第9圖中的第一硬遮罩層146a和第二硬遮罩層146b中形成一些空隙145。用以形成鰭式場效電晶體裝置結構100f的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100b的材料和方法,故不贅述於此。
第10圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100g的剖面示意圖。第10圖的鰭式場效電晶體裝置結構100g相似於或相同於第9圖的鰭式場效電晶體裝置結構100f,第10圖與第9圖之間的差異為第10圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100g的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100f的材料和方法,故不贅述於此。
第11圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100h的剖面示意圖。第11圖的鰭式場效電晶體裝置結構100h相似於或相同於第9圖的鰭式場效電晶體裝置結構100f,第11圖與第9圖之間的差異為第11圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100h的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100f的材料和方法,故不贅述於此。
第12圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100i的剖面示意圖。第12圖的鰭式場效電晶體裝置結構100h相似於或相同於第5H圖的鰭式場效電晶體裝置結構100b,第12圖與第5H圖之間的差異為第12圖中的第一填充層156a和第二填充層156b中形成一些空隙155。
第13圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100j的剖面示意圖。第13圖的鰭式場效電晶體裝置結構100j相似於或相同於第12圖的鰭式場效電晶體裝置結構100i,第13圖與第12圖之間的差異為第13圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100j的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100i的材料和方法,故不贅述於此。
第14圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100k的剖面示意圖。第14圖的鰭式場效電晶體裝置結構100k相似於或相同於第12圖的鰭式場效電晶體裝置結構100i,第14圖與第12圖之間的差異為第14圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100k的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100i的材料和方法,故不贅述於此。
第15圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100l的剖面示意圖。第15圖的鰭式場效電晶體裝置結構100l相似於或相同於第5H圖的鰭式場效電晶體裝置結構100b,第15圖與第5H圖之間的差異為第15圖中的第一硬遮罩層146a和第二硬遮罩層146b中形成一些空隙145,且第一填充層156a和第二填充層156b中形成一些空隙155。
第16圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100m的剖面示意圖。第16圖的鰭式場效電晶體裝置結構100m相似於或相同於第15圖的鰭式場效電晶體裝置結構100l,第16圖與第15圖之間的差異為第16圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100m的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100l的材料和方法,故不贅述於此。
第17圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構100n的剖面示意圖。第17圖的鰭式場效電晶體裝置結構100n相似於或相同於第15圖的鰭式場效電晶體裝置結構100l,第17圖與第15圖之間的差異為第17圖中的第一硬遮罩層146a和第二硬遮罩層146b皆為矩形。用以形成鰭式場效電晶體裝置結構100n的材料和方法相似於或相同於用以形成鰭式場效電晶體裝置結構100l的材料和方法,故不贅述於此。
本文提供半導體裝置結構及其形成方法的實施例。閘極結構形成於鰭結構上方,且源極/汲極結構形成相鄰於閘極結構。介電層形成於閘極結構和源極/汲極結構上方。移除介電層的一部分,以在源極/汲極結構上方形成凹口,並在凹口中形成填充層。接著,移除介電層的第二部分,以形成溝槽,填充層圍繞溝槽。源極/汲極接觸結構形成於溝槽中。介電層的第二部分透過等向性蝕刻製程移除。在等向性蝕刻製程中,填充層相對於介電層具有較高的蝕刻選擇性,因此未移除填充層。此外,在閘極結構上方的硬遮罩層相對於介電層具有較高的蝕刻選擇性,因此未移除硬遮罩層。因此,防止了硬遮罩層的耗損,並減少了閘極結構的漏電。因此,改善了半導體裝置結構的效能。
在一些實施例中,提供半導體裝置結構。半導體裝置結構包含鰭結構,形成於基底上方;以及閘極結構,形成於鰭結構上方。半導體裝置結構包含第一源極/汲極(S/D)結構,形成相鄰於閘極結構;以及第一源極/汲極接觸結構,形成於第一源極/汲極結構上方。半導體裝置結構包含第一填充層,形成於第一源極/汲極結構上方,且第一填充層圍繞第一源極/汲極接觸結構。半導體裝置結構包含介電層,形成相鄰於閘極結構和第一填充層,且介電層和第一填充層由不同材料製成。介電層圍繞第一填充層。
在一些其他實施例中,上述半導體裝置結構更包含閘極間隔層,形成於閘極結構的側壁上,其中閘極間隔層圍繞第一填充層。
在一些其他實施例中,第一填充層完全圍繞第一源極/汲極接觸結構。
在一些其他實施例中,上述半導體裝置結構更包含閘極間隔層,形成於閘極結構的側壁上;以及保護層,形成於閘極結構上方,其中保護層的底表面低於閘極間隔層的頂表面。
在一些其他實施例中,其中閘極結構包含閘極介電層,其中保護層不形成於閘極介電層上。
在一些其他實施例中,其中第一填充層與介電層之間具有第一界面,且在俯視圖中,第一界面平行於鰭結構的方向。
在一些其他實施例中,其中第一源極/汲極接觸結構與第一填充層之間具有第二界面,且在俯視圖中,第一界面平行於第二界面。
在一些其他實施例中,上述半導體裝置結構更包含第二源極/汲極結構,形成於基底上方;以及第二填充層,形成於第二源極/汲極結構上方;第二源極/汲極接觸結構及形成相鄰於第二源極/汲極接觸結構的第三源極/汲極接觸結構,其中第三源極/汲極接觸結構透過第二填充層與第二源極/汲極接觸結構隔離。
在一些其他實施例中,上述半導體裝置結構更包含蝕刻停止層,形成於第一源極/汲極結構上方,其中第一填充層直接接觸蝕刻停止層。
在一些其他實施例中,其中第一填充層的一部分低於閘極結構的底表面。
在一些實施例中,提供半導體裝置結構。半導體裝置結構包含鰭結構,形成於基底上方,且基底包含第一區和第二區。半導體裝置結構包含第一源極/汲極(S/D)結構,形成於第一區上方;以及第二源極/汲極結構,形成於第二區上方,第一源極/汲極結構的寬度大於第二源極/汲極結構的寬度。半導體裝置結構包含第一源極/汲極接觸結構,形成於第一源極/汲極結構上方;以及第一填充層,圍繞第一源極/汲極接觸結構。半導體裝置結構包含第二填充層,形成於第二源極/汲極結構上方;以及介電層,圍繞第一填充層。第一填充層與介電層之間具有界面,且在俯視圖中,界面平行於鰭結構的方向。
在一些其他實施例中,其中第一源極/汲極結構的頂表面低於第二源極/汲極結構的頂表面。
在一些其他實施例中,其中第一源極/汲極接觸結構的一部分低於第二源極/汲極結構的頂表面。
在一些其他實施例中,上述半導體裝置結構更包含第二源極/汲極接觸結構和第三源極/汲極接觸結構,形成於第二填充層的兩側側壁上,且第二源極/汲極接觸結構透過第二填充層與第三源極/汲極接觸結構隔開。
在一些其他實施例中,上述半導體裝置結構更包含閘極結構,形成於基底上方;以及硬遮罩層,形成於閘極結構上方,其中第一填充層位於硬遮罩層與第一源極/汲極接觸結構之間。
在一些其他實施例中,其中空隙形成於第一填充層中。
在一些實施例中,提供半導體裝置結構的形成方法,此方法包含在基底上方形成鰭結構;以及在鰭結構上方形成閘極結構。此方法包含形成源極/汲極(S/D)結構相鄰於閘極結構;以及在閘極結構和源極/汲極結構上方形成介電層。此方法包含移除介電層的第一部分,以在源極/汲極結構上方形成凹口;以及在凹口中形成填充層。此方法也包含移除介電層的第二部分,以暴露溝槽,且填充層圍繞溝槽。此方法也包含在溝槽中形成源極/汲極接觸結構,且填充層圍繞源極/汲極接觸結構。
在一些其他實施例中,上述方法更包含移除閘極結構的頂部;以及在移除介電層的第一部分之前,在閘極結構上方形成硬遮罩層。
在一些其他實施例中,上述方法更包含在形成介電層之前,形成蝕刻停止層,其中在移除介電層的第一部分之後,暴露蝕刻停止層。
在一些其他實施例中,上述方法更包含形成閘極間隔層相鄰於閘極結構,其中閘極間隔層的頂表面低於填充層的頂表面。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更加了解本發明實施例。本技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本發明的發明精神與範圍。在不背離本發明的發明精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改。
10:第一區 20:第二區 100a,100b,100c,100d,100e,100f,100g,100h,100i,100j,100k,100l,100m,100n:鰭式場效電晶體裝置結構 102:基底 104:介電層 106:遮罩層 108:光阻層 110,110a,110b:鰭結構 112:絕緣層 114:隔離結構 116:虛設閘極介電層 118:虛設閘極電極層 120:虛設閘極結構 122:閘極間隔層 124:源極/汲極結構 124a:第一源極/汲極結構 124b:第二源極/汲極結構 126:接觸蝕刻停止層 128:第一層間介電層 130,141:溝槽 134:閘極介電層 138:閘極電極層 140:閘極結構 140a:第一閘極結構 140b:第二閘極結構 143:凹口 144:保護層 145,155:空隙 146:硬遮罩層 146a:第一硬遮罩層 146b:第二硬遮罩層 149,159:圖案化光阻層 151a:第一凹口 151b:第二凹口 156a:第一填充層 156b:第二填充層 161a:第一溝槽 161b:第二溝槽 162a:第一金屬矽化物層 162b:第二金屬矽化物層 164a:第一黏著層 164b:第二黏著層 165a:第一導電層 165b:第二導電層 166a:第一源極/汲極接觸結構 166b:第二源極/汲極接觸結構 166c:第三源極/汲極接觸結構 D 1:第一距離 W 1:第一寬度 W 2:第二寬度
根據以下的詳細說明並配合所附圖式可以更加理解本發明實施例。應注意的是,根據本產業的標準慣例,圖示中的各種部件(feature)並未必按照比例繪製。事實上,可能任意的放大或縮小各種部件的尺寸,以做清楚的說明。 第1A-1I圖顯示依據本發明一些實施例,形成鰭式場效電晶體裝置結構的各階段的透視圖。 第2A-2E圖顯示依據本發明一些實施例,在第1I圖的結構之後,形成鰭式場效電晶體裝置結構的各階段的剖面示意圖。 第3圖顯示依據一些實施例,鰭式場效電晶體裝置結構的俯視圖。 第4A-4H圖顯示依據本發明一些實施例,形成鰭式場效電晶體裝置結構的各階段的俯視圖。 第5A-5H圖顯示依據本發明一些實施例,沿第4A-4H圖的線BB’截取的剖面示意圖。 第6圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第7圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第8A-8B圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第9圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第10圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第11圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第12圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第13圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第14圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第15圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第16圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。 第17圖顯示依據本發明一些實施例,修改的鰭式場效電晶體裝置結構的剖面示意圖。
10:第一區
20:第二區
100b:鰭式場效電晶體裝置結構
110a:鰭結構
122:閘極間隔層
124a:第一源極/汲極結構
124b:第二源極/汲極結構
126:接觸蝕刻停止層
134:閘極介電層
138:閘極電極層
140a:第一閘極結構
140b:第二閘極結構
144:保護層
146a:第一硬遮罩層
146b:第二硬遮罩層
156a:第一填充層
156b:第二填充層
162a:第一金屬矽化物層
162b:第二金屬矽化物層
164a:第一黏著層
164b:第二黏著層
165a:第一導電層
165b:第二導電層
166a:第一源極/汲極接觸結構
166b:第二源極/汲極接觸結構
W2:第二寬度

Claims (15)

  1. 一種半導體裝置結構,包括:一鰭結構,形成於一基底上方;一閘極結構,形成於該鰭結構上方;一第一源極/汲極結構,形成相鄰於該閘極結構;一第一源極/汲極接觸結構,形成於該第一源極/汲極結構上方;一第一填充層,形成於該第一源極/汲極結構上方,其中該第一填充層圍繞該第一源極/汲極接觸結構;以及一介電層,形成相鄰於該閘極結構和該第一填充層,其中該介電層和該第一填充層由不同材料製成,且該介電層圍繞該第一填充層,其中該介電層直接接觸該第一源極/汲極結構的頂表面。
  2. 如請求項1之半導體裝置結構,更包括:一閘極間隔層,形成於該閘極結構的側壁上,其中該閘極間隔層圍繞該第一填充層。
  3. 如請求項1之半導體裝置結構,其中該第一填充層完全圍繞該第一源極/汲極接觸結構。
  4. 如請求項1至3中任一項之半導體裝置結構,更包括:一閘極間隔層,形成於該閘極結構的側壁上;以及一保護層,形成於該閘極結構上方,其中該保護層的底表面低於該閘極間隔層的頂表面。
  5. 如請求項4之半導體裝置結構,其中該閘極結構包括一閘極介電層,其中該保護層不形成於該閘極介電層上。
  6. 如請求項1至3中任一項之半導體裝置結構,更包括:一第二源極/汲極結構,形成於該基底上方;以及一第二填充層,形成於該第二源極/汲極結構上方;一第二源極/汲極接觸結構及形成相鄰於該第二源極/汲極接觸結構的一第三源極/汲極接觸結構,其中該第三源極/汲極接觸結構透過該第二填充層與該第二源極/汲極接觸結構隔離。
  7. 如請求項1至3中任一項之半導體裝置結構,更包括:一蝕刻停止層,形成於該第一源極/汲極結構上方,其中該第一填充層直接接觸該蝕刻停止層。
  8. 如請求項1至3中任一項之半導體裝置結構,其中該第一填充層的一部分低於該閘極結構的底表面。
  9. 一種半導體裝置結構,包括:一鰭結構,形成於一基底上方,其中該基底包括一第一區和一第二區;一第一源極/汲極結構,形成於該第一區上方;一第二源極/汲極結構,形成於該第二區上方,其中該第一源極/汲極結構的寬度大於該第二源極/汲極結構的寬度;一第一源極/汲極接觸結構,形成於該第一源極/汲極結構上方;一第一填充層,圍繞該第一源極/汲極接觸結構;一第二填充層,形成於該第二源極/汲極結構上方;以及一介電層,圍繞該第一填充層,其中該第一填充層與該介電層之間具有一界面,且在一俯視圖中,該界面平行於該鰭結構的方向。
  10. 如請求項9之半導體裝置結構,其中該第一源極/汲極結構的頂 表面低於該第二源極/汲極結構的頂表面。
  11. 如請求項9或10之半導體裝置結構,更包括:一第二源極/汲極接觸結構和一第三源極/汲極接觸結構,形成於該第二填充層的兩側側壁上,且該第二源極/汲極接觸結構透過該第二填充層與該第三源極/汲極接觸結構隔開。
  12. 如請求項11之半導體裝置結構,更包括:一閘極結構,形成於該基底上方;以及一硬遮罩層,形成於該閘極結構上方,其中該第一填充層位於該硬遮罩層與該第一源極/汲極接觸結構之間。
  13. 如請求項12之半導體裝置結構,其中一空隙形成於該第一填充層中。
  14. 一種半導體裝置結構的形成方法,包括:在一基底上方形成一鰭結構;在該鰭結構上方形成一閘極結構;形成一源極/汲極結構相鄰於該閘極結構;在該閘極結構和該源極/汲極結構上方形成一介電層,其中該介電層直接接觸該源極/汲極結構的頂表面;移除該介電層的一第一部分,以在該源極/汲極結構上方形成一凹口;在該凹口中形成一填充層;移除該介電層的一第二部分,以暴露一溝槽,其中該填充層圍繞該溝槽;以及在該溝槽中形成一源極/汲極接觸結構,其中該填充層圍繞該源極/汲極接觸 結構。
  15. 如請求項14之半導體裝置結構的形成方法,更包括:形成一閘極間隔層相鄰於該閘極結構,其中該閘極間隔層的頂表面低於該填充層的頂表面。
TW111108335A 2021-06-11 2022-03-08 半導體裝置結構及其形成方法 TWI831142B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163209559P 2021-06-11 2021-06-11
US63/209,559 2021-06-11
US17/469,499 2021-09-08
US17/469,499 US20220399461A1 (en) 2021-06-11 2021-09-08 Semiconductor device structure and method for forming the same

Publications (2)

Publication Number Publication Date
TW202249090A TW202249090A (zh) 2022-12-16
TWI831142B true TWI831142B (zh) 2024-02-01

Family

ID=83405246

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111108335A TWI831142B (zh) 2021-06-11 2022-03-08 半導體裝置結構及其形成方法

Country Status (5)

Country Link
US (1) US20220399461A1 (zh)
KR (1) KR20220167197A (zh)
CN (1) CN115148668A (zh)
DE (1) DE102022100721A1 (zh)
TW (1) TWI831142B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210175119A1 (en) * 2019-06-28 2021-06-10 Taiwan Semiconductor Manufacturing Co., Ltd. Low-Resistance Interconnect

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210175119A1 (en) * 2019-06-28 2021-06-10 Taiwan Semiconductor Manufacturing Co., Ltd. Low-Resistance Interconnect

Also Published As

Publication number Publication date
CN115148668A (zh) 2022-10-04
KR20220167197A (ko) 2022-12-20
DE102022100721A1 (de) 2022-12-15
US20220399461A1 (en) 2022-12-15
TW202249090A (zh) 2022-12-16

Similar Documents

Publication Publication Date Title
US10825918B2 (en) Semiconductor device structure and method for forming the same
US11296198B2 (en) Semiconductor structure with barrier layer and method for forming the same
US11626402B2 (en) Semiconductor device structure
US11011636B2 (en) Fin field effect transistor (FinFET) device structure with hard mask layer over gate structure and method for forming the same
US11158512B2 (en) Fin field effect transistor (FinFET) device structure
US20230395686A1 (en) Semiconductor device with gate isolation features and fabrication method of the same
TWI806103B (zh) 形成半導體裝置的方法
TWI831142B (zh) 半導體裝置結構及其形成方法
US11942478B2 (en) Semiconductor device structure and methods of forming the same
TWI817408B (zh) 半導體裝置結構及其形成方法
US20240021711A1 (en) Semiconductor structure and method for forming the same
US11616146B2 (en) Semiconductor device structure and method for forming the same
US11996321B2 (en) Semiconductor structure and method for forming the same
US20240186417A1 (en) Semiconductor device structure and method for forming the same
US20240030138A1 (en) Semiconductor device structure and method for forming the same
US20230033570A1 (en) Structure and formation method of semiconductor device with contact structures
US20230369201A1 (en) Semiconductor device and method for manufacturing the same
US20230035791A1 (en) Semiconductor device structure and method for forming the same
CN112750817A (zh) 半导体装置结构