TWI826658B - 時脈閘控系統 - Google Patents

時脈閘控系統 Download PDF

Info

Publication number
TWI826658B
TWI826658B TW109107155A TW109107155A TWI826658B TW I826658 B TWI826658 B TW I826658B TW 109107155 A TW109107155 A TW 109107155A TW 109107155 A TW109107155 A TW 109107155A TW I826658 B TWI826658 B TW I826658B
Authority
TW
Taiwan
Prior art keywords
clock
signal
clock signal
output
circuit
Prior art date
Application number
TW109107155A
Other languages
English (en)
Other versions
TW202105116A (zh
Inventor
馬太 別爾津斯
里特庫瑪 莫塔奇拉
斯雅恩 亞加瓦爾
Original Assignee
南韓商三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電子股份有限公司 filed Critical 南韓商三星電子股份有限公司
Publication of TW202105116A publication Critical patent/TW202105116A/zh
Application granted granted Critical
Publication of TWI826658B publication Critical patent/TWI826658B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • H03K19/0016Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3237Power saving characterised by the action undertaken by disabling clock generation or distribution
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/0966Modifications of modulator for regulating the mean frequency using a phase locked loop modulating the reference clock
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356165Bistable circuits using complementary field-effect transistors using additional transistors in the feedback circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

根據一個一般態樣,一種設備可包括鎖存電路,所述鎖 存電路被配置以部分地依據狀態或至少一個賦能訊號將時脈訊號傳遞至輸出訊號。鎖存電路可包括由時脈訊號及賦能訊號控制的輸入級。鎖存電路可包括被配置以生成輸出訊號的輸出級。輸入級及輸出級可共享由時脈訊號控制的公共電晶體。

Description

時脈閘控系統 [相關申請案的交叉參考]
本申請案依據35 U.S.C.§119主張於2019年3月13日提出申請且名稱為「低功率整合時脈閘控系統及方法(LOW POWER INTEGRATED CLOCK GATING SYSTEM AND METHOD)」的臨時專利申請案第62/818,094號的優先權。此較早提出申請的申請案的標的併入本文中供參考。
本說明是有關於時脈管理,且更具體而言,是有關於一種低功率整合時脈閘控系統及方法。
時脈閘控(clock gating)是在許多同步電路中用於降低動態功率耗散的通用技術。時脈閘控藉由向電路添加更多邏輯以修剪時脈樹而節省功率。修剪時脈會將電路系統的部分去能(disable),以使其中的正反器(flip-flop)不必切換狀態。切換狀態會消耗功率。當不切換時,切換功率消耗變為零,且僅引發洩漏電流。
在電子學中,正反器是一種具有二個穩定狀態且可用於儲存狀態資訊的電路。正反器是雙穩態複振器(bi-stable multi-vibrator)。可藉由施加至一或多個控制輸入的訊號來使所述電路改變狀態,且所述電路將具有一或二個輸出。正反器是順序邏輯(sequential logic)中的基本儲存元件。正反器及鎖存器是電腦、通訊及許多其他類型系統中使用的數位電子系統的基本構造區塊(fundamental building block)。
根據一個一般態樣,一種設備可包括鎖存電路,所述鎖存電路被配置以部分地依據狀態或至少一個賦能訊號(enable signal)將時脈訊號傳遞至輸出訊號。所述鎖存電路可包括由時脈訊號及賦能訊號控制的輸入級。所述鎖存電路可包括被配置以生成輸出訊號的輸出級。所述輸入級及所述輸出級可共享由時脈訊號控制的公共電晶體。
根據另一一般態樣,一種設備可包括鎖存電路,所述鎖存電路被配置以部分地依據狀態或至少一個賦能訊號將時脈訊號傳遞至輸出訊號。所述鎖存電路可包括被配置以保持輸出訊號的回饋電路。所述回饋電路可包括由輸出訊號供電的反相器。
根據另一一般態樣,一種系統可包括被配置以產生第一時脈訊號的時脈產生器電路。所述系統可包括時脈閘控器電路,所述時脈閘控器電路被配置以接收第一時脈訊號及至少一個賦能訊號作為輸入並產生第二時脈訊號。所述系統可包括邏輯電路,所述邏輯電路被配置以實行至少部分地由第二時脈訊號同步的邏輯功能。所述時脈閘控器電路可包括由第一時脈訊號及賦能訊號 控制的輸入級。所述時脈閘控器電路可包括被配置以生成第二時脈訊號的輸出級。所述輸入級及所述輸出級可共享由第一時脈訊號控制的公共電晶體。
在附圖及以下說明中陳述一或多個實施方案的細節。依據說明及圖式並依據申請專利範圍,其他特徵將顯而易見。
本發明是有關於實質上如結合各圖中的至少一者所示及/或所述且在申請專利範圍中更全面地陳述的一種用於時脈管理的系統及/或方法且更具體而言一種低功率整合時脈閘控系統及方法。
100:系統
102、499:時脈產生器電路
104A、104B、104C、106A、106B、106C:電路
200、300、400、401、402、403:電路/系統
202:輸入級
204:輸出級
206:回饋電路
210、211、214、216、219、220、417C、420D:P型金屬氧化物半導體(PMOS)電晶體/電晶體
212、213、215、217、218、221、415D、417D、420C:N型金屬氧化物半導體(NMOS)電晶體/電晶體
294:回饋節點或訊號/回饋節點FB/FB/經賦能時脈訊號ECK/經賦能時脈ECK/經賦能時脈訊號
294N:反相的回饋訊號FBN/FBN
295:反相的經賦能時脈訊號ECKN/ECKN/經賦能時脈ECKN/反相的經賦能時脈/ECKN訊號/輸出ECKN/經賦能輸出時脈ECKN/經賦能時脈訊號ECKN/反相的經賦能時脈ECKN
296:賦能訊號EN/輸入賦能EN/EN
297:時脈訊號CLK/CLK訊號/CLK/時脈CLK/時脈/時脈訊號
298:電力軌VSS/VSS/地
299:電力軌VDD/VDD
302:賦能電路
304:反相器
395:賦能訊號SE/第二賦能訊號SE
396:賦能訊號E/第一賦能訊號E
496B:賦能訊號EN/賦能訊號/第二賦能訊號
500:資訊處理系統
505:系統匯流排
510:處理器
515:組合邏輯區塊(CLB)
520:揮發性記憶體
530:非揮發性記憶體
540:網路介面
550:使用者介面單元
560:硬體組件
570:軟體組件
圖1是根據所揭露標的的系統的示例性實施例的方塊圖。
圖2A、圖2B及圖2C是根據所揭露標的的系統的示例性實施例的電路圖。
圖3是根據所揭露標的的系統的示例性實施例的電路圖。
圖4A、圖4B、圖4C及圖4D是根據所揭露標的的系統的示例性實施例的電路圖。
圖5是可包括根據所揭露標的的原理形成的裝置的資訊處理系統的示意性方塊圖。
在各圖式中,相同的參考符號指示相同的元件。
將在下文中參照其中示出一些示例性實施例的附圖來更 全面地闡述各種示例性實施例。然而,本發明所揭露標的可實施為諸多不同形式而不應被理解為僅限於本文中所陳述的示例性實施例。而是,提供該些示例性實施例是為了使本發明透徹及完整,且將向熟習此項技術者全面地傳達本發明所揭露標的的範圍。在圖式中,為清晰起見,各層及各區的大小及相對大小可被擴大。
應理解,當將元件或層稱作位於另一元件或層「上」、「連接至」或「耦合至」另一元件或層時,所述元件或層可直接位於所述另一元件或層上、直接連接至或直接耦合至所述另一元件或層,或者可存在中間元件或層。相較而言,當將元件稱作「直接」位於另一元件或層「上」、「直接連接至」或「直接耦合至」另一元件或層時,不存在中間元件或層。在通篇中,相同的編號指代相同的元件。本文中所使用的用語「及/或(and/or)」包括相關聯所列各項中的一或多者的任意及所有組合。
應理解,雖然本文中可使用用語「第一」、「第二」、「第三」等來闡述各種元件、組件、區、層及/或區段,但該些元件、組件、區、層及/或區段不應受該些用語限制。該些用語僅用於將一個元件、組件、區、層、或區段與另一區、層、或區段區分開。因此,在不背離本發明所揭露標的的教示內容的條件下,下文所論述的「第一元件」、「第一組件」、「第一區」、「第一層」、或「第一區段」可被稱為第二元件、第二組件、第二區、第二層、或第二區段。
為易於說明,本文中可能使用例如「在...下方 (beneath)」、「在...下面(below)」、「下部的(lower)」、「上方(above)」、「上部的(upper)」等空間相對性用語來闡述圖中所示出的一個元件或特徵與另一(些)元件或特徵的關係。應理解,所述空間相對性用語旨在除圖中所繪示的定向外亦囊括裝置在使用或操作中的不同定向。舉例而言,若將各圖中所示的裝置翻轉,則闡述為位於其他元件或特徵「下面」或「下方」的元件將被定向成位於其他元件或特徵「上方」。因此,示例性用語「在...下面」可囊括在...上方及在...下面兩種定向。裝置可具有其他定向(旋轉90度或其他定向),且本文中所使用的空間相對性描述語可相應地進行解釋。
同樣地,為易於說明,本文中可能使用例如「高態(high)」、「低態(low)」、「上拉(pull up)」、「下拉(pull down)」、「1」、「0」等電性用語來闡述如圖中所示的電壓位準或電流相對於其他電壓位準或另一(些)元件或特徵的關係。應理解,所述電性相對用語旨在除圖中所繪示的電壓或電流以外亦囊括裝置在使用或操作中的不同參考電壓。舉例而言,若圖中的裝置或訊號被反轉或使用其他參考電壓、電流、或電荷,則與新的參考電壓或電流相較,被闡述為「高態」或「被上拉」的元件將為「低態」或「被下拉」。因此,示例性用語「高態」可囊括相對低或高的電壓或電流。裝置可另外基於不同的電性參考系,且本文中所使用的電性相對描述語可相應地進行解釋。
本文中所使用的術語僅用於闡述特定示例性實施例而非 旨在限制本發明所揭露標的。除非上下文另有清晰指示,否則本文中所使用的單數形式「一(a、an)」及「所述(the)」均旨在亦包括複數形式。更應理解,當在本說明書中使用用語「包括(comprise及/或comprising)」時,是指明所陳述特徵、整數、步驟、操作、元件、及/或組件的存在,但並不排除一或多個其他特徵、整數、步驟、操作、元件、組件、及/或其群組的存在或添加。
本文中參照作為理想化示例性實施例(及中間結構)的示意圖的剖視圖來闡述各示例性實施例。因此,預期會因例如製造技術及/或容差而與各圖所示的形狀有所變化。因此,各示例性實施例不應被理解為僅限於本文所示的特定區形狀,而是將包括例如因製造所致的形狀偏差。舉例而言,被示出為矩形的經植入區通常將具有圓形或彎曲特徵,及/或在其邊緣處具有植入濃度梯度而非自經植入區至未植入區具有二元變化(binary change)。同樣,藉由植入而形成的掩埋區可能會在所述掩埋區與進行植入所經由的表面之間的區中引起某種程度的植入。因此,各圖中所示出的區本質上是示意性的,且其形狀並非旨在示出裝置的區的實際形狀且並非旨在限制本發明所揭露標的的範圍。
除非另有定義,否則本文中所使用的所有用語(包括技術用語及科學用語)均具有與本發明所揭露標的所屬領域中具有通常知識者通常所理解的含義相同的含義。更應理解,例如常用字典中所定義的用語等用語應被解釋為具有與其在相關技術背景中的含義相一致的含義,而不應被解釋為具有理想化或過度形式 化意義,除非本文中明確如此定義。
在下文中,將參照附圖詳細地闡釋各示例性實施例。
圖1是根據所揭露標的的系統100的示例性實施例的方塊圖。在各種實施例中,系統100可包括計算裝置,例如處理器、系統晶片(system-on-a-chip,SoC)、膝上型電腦、桌上型電腦、工作站、個人數位助理、智慧型電話、平板電腦、以及其他適當的電腦或其虛擬機或虛擬計算裝置。
在所示實施例中,系統100可包括被配置以產生時脈訊號的時脈產生器電路102。所述時脈訊號然後可遍及系統100而分配。在各種實施例中,此可涉及網格(mesh)或樹結構(tree structure)。
在所示實施例中,系統100可包括數個整合時脈閘控器(integrated clock gater,ICG)或時脈閘控器電路104(例如,電路104A、104B及104C)。在各種實施例中,該些ICG 104可被配置以基於一或多個賦能訊號(未示出)而停止或暫停所述時脈訊號。
在所示實施例中,系統100可包括被配置以實行任務的一或多個邏輯電路106(例如,電路106A、106B及106C)。在各種實施例中,該些邏輯電路106可包括執行單元(例如,載入/儲存單元、算術邏輯單元、浮點單元等)、功能單元區塊(function unit block,FUB)、組合邏輯區塊(combinatorial logic block,CLB)或其子部分。
如上所述,在各種實施例中,ICG 104可被配置以關斷邏輯電路106的時脈(並因此關斷切換及功率消耗)。在各種實施例中,該些ICG 104可整合至相應邏輯電路106中或者作為相應邏輯電路106的一部分。
在各種實施例中,ICG 104亦可被配置以對時脈訊號進行成形以及閘控。傳統上,ICG結構在關鍵定時路徑中使用附加閘來達成所期望的定時調整。如稍後的各圖所示,在所示實施例中,ICG 104並不在關鍵定時路徑中包括附加閘。
圖2A、圖2B及圖2C是根據所揭露標的的電路或系統200的示例性實施例的電路圖。圖2A、圖2B及圖2C突出顯示系統200的不同態樣,乃因該些態樣的單個圖可能被證明為過於混亂的。在各種實施例中,系統200可包括整合時脈閘控器(ICG),如上所述。
在各種實施例中,系統200可被配置以基於(反相的)賦能訊號EN 296將時脈訊號CLK 297傳遞至經賦能時脈訊號ECK或反相的經賦能時脈訊號ECKN 295。在此種實施例中,當賦能訊號EN 296為現用(active)(例如,低態)的時,CLK訊號297可自由地傳遞(以反相形式)至ECKN 295。相反地,當賦能訊號EN 296為非現用(inactive)(例如,高態)的時,經賦能時脈ECKN 295可保持於穩定值(例如,高態)下。如上所述,此可具有將依賴於經賦能時脈ECKN 295進行同步的任何邏輯電路切斷電源的效果。
在所示實施例中,系統200可由電力軌VDD 299及VSS 298供電。在各種實施例中,系統200可利用互補金屬氧化物半導體(complementary metal-oxide-semiconductor,CMOS)技術,所述技術使用二個電源:高電壓(VDD 299)及低電壓或地(VSS 298)。
在所示實施例中,電路200可包括P型金屬氧化物半導體(P-type metal-oxide-semiconductor,PMOS)電晶體210、211、214、216、219、220。電路200可包括N型金屬氧化物半導體(N-type metal-oxide-semiconductor,NMOS)電晶體212、213、215、217、218及221。在各種實施例中,金屬氧化物半導體(MOS)電晶體可包括源極端子、汲極端子及閘極端子。
在所示實施例中,電晶體210、211、212及213可包括輸入級202(在圖2B中突出顯示)。該些電晶體可串聯耦合於VDD 299與VSS 298之間。電晶體210可由CLK訊號297控制或者藉由其閘極端子與CLK訊號297耦合。電晶體211及212可由賦能訊號EN 296控制。電晶體213可由輸出訊號或反相的經賦能時脈295控制。
在所示實施例中,電晶體210、219、216、217及218可包括輸出級204(在圖2B中突出顯示)。該些電晶體可串聯耦合於VDD 299與VSS 298之間。電晶體210及219可由CLK訊號297控制或藉由其閘極端子與CLK訊號297耦合。電晶體216及217可由回饋節點或訊號294控制。電晶體219、217及218可至 少部分地生成輸出訊號或反相的經賦能時脈295。
在所示實施例中,電晶體214、215、218、220及221可包括回饋電路206(在圖2C中突出顯示)。電晶體214、215及218可串聯耦合於VDD 299與VSS 298之間。同樣地,電晶體220及221可串聯耦合於反相的經賦能時脈295與VSS 298之間。
電晶體220及221可形成耦合於輸出訊號或反相的經賦能時脈295與VSS 298之間的反相器。電晶體220及221可由回饋節點或訊號294控制。電晶體220及221可輸出反相的回饋訊號FBN 294N。
電晶體216、210、219、217及218可形成耦合於VDD 299與VSS 298之間的反及(NAND)閘。電晶體216及217可由回饋節點或訊號294控制。電晶體210、219及218可由CLK訊號297控制。
電晶體216及217可耦合於VDD 299與由CLK 297控制的電晶體218之間。電晶體214可由輸出訊號或反相的經賦能時脈295控制。電晶體215可由反相的回饋訊號FBN 294N控制。電晶體214及215可至少部分地生成回饋訊號294。
在所示實施例中,當輸入時脈訊號CLK 297為低態且輸入(反相的)賦能訊號EN 296為低態時,回饋節點294被PMOS電晶體211及210拉高。此外,每當CLK 297為低態時,PMOS電晶體210及219將ECKN訊號295預充電至高態。
在此種實施例中,在CLK 297自低態轉變為高態時,若 (反相的)賦能訊號EN 296在CLK 297為高態的同時是現用或低態的,則NMOS電晶體217及218將ECKN 295拉低。電晶體214使回饋節點FB 294保持為高態,因此(藉由電晶體217及218)確保ECKN 295保持為低態。
相反地,在所示實施例中,若輸入賦能EN 296為非現用或高態的,則NMOS電晶體212及213將回饋節點294拉低。當時脈CLK 297自低態轉變為高態時,由於FB 294為低態的,因此輸出ECKN 295由PMOS電晶體216保持為高態。同時,電晶體220及221形成反相器,其中ECKN 295作為電源供應或高電源供應。反相器的輸出是反相的回饋訊號FBN 294N,在回饋節點FB 294為低態的時,反相的回饋訊號FBN 294N為高態的。若輸入賦能EN 296在CLK 297為高態的同時改變成現用或低態的,則電晶體215及218使回饋節點FB 294保持為低態且使ECKN 295保持為高態或非現用的。
在此種實施例中,當輸入賦能EN 296為非現用的時,ECKN 295被阻止切換或被閘控。相反地,當輸入賦能EN 296為現用時,ECKN 295遵循CLK 297(並將其反相),或者可以說CLK 297(以反相的形式)被傳遞至ECKN 295。
在此種實施例中,電晶體210可在輸入級202與輸出級204之間共享。此外,在各種實施例中,電晶體210及219可被配置以起到雙重作用,即減少輸出級204中的洩漏電流以及使經賦能輸出時脈ECKN 295的上升延遲及下降延遲平衡。在各種實施 例中,PMOS堆疊210及219可幾乎等效於NMOS堆疊217及218。
在各種實施例中,如上所述,由電晶體220及221形成的反相器利用來自ECKN 295的電壓供應。在此種實施例中,確保不存在不必要的轉變或切換。由於CMOS技術需要電壓差來工作,因此當ECKN 295為低態(或與VSS 298實質上相同)時,反相器可能不允許切換或可能本質上斷電。在此種實施例中,系統200被配置以當賦能訊號EN 296指示經賦能時脈訊號ECKN 295應被去能時,不進行自高態電力軌(VDD 299)至低態電力軌(VSS 298)的完全轉變。
在所示實施例中,僅當EN 296為現用且CLK 297為高態時,反相器的輸出(反相的回饋訊號FBN 294N)才需要為高態的。此意味著ECKN 295原本將為高態的,且需要保持為高態。NMOS電晶體215及218藉由FBN 294N及高態CLK 297幫助將FB 294保持為低態的,此又確保ECKN 295為高態的。此意味著在接通模式及關斷模式中(EN 296為現用及非現用的),功率均降低。
在所示實施例中,自發或非閘控(free-running or ungated)的時脈CLK 297可連接至僅三個電晶體:電晶體210、219及218。在此種實施例中,若賦能訊號EN 296在長時間週期內為非現用的,則CLK 297網路的負載降低(與傳統設計相較),此意味著關斷或未賦能時的功率消耗是相對低的。此外,如上所述,當賦能訊號EN 296在時脈CLK 297的多次轉變內為非現用的時,電路200不進行內部全軌轉變。
在所示實施例中,應注意,系統200僅取單個時脈訊號CLK 297作為輸入。此外,時脈訊號CLK 297在內部未被延遲。此外,時脈訊號CLK 297與電晶體210、218及219的閘極端子直接耦合。此與傳統的ICG設計形成對比,在傳統的ICG設計中,接受多個自發的時脈訊號作為輸入,或者在內部將時脈訊號延遲/反相以為通閘(pass-gate)或其他電晶體生成控制訊號。如上所述,此種對時脈訊號CLK 297的最少或減少的使用意味著時脈網路上的電容更小,且因此功率消耗更小。應理解,上文僅為幾個說明性實例,所揭露標的並非僅限於所述實例。
圖3是根據所揭露標的的電路或系統300的示例性實施例的電路圖。在各種實施例中,系統300可包括整合時脈閘控器(ICG),如上所述。
類似於參照圖2A所述的系統,系統300可被配置以基於賦能訊號E 396及SE 395而將時脈訊號CLK 297傳遞至經賦能時脈訊號ECK 294。
在所示實施例中,系統300可由電力軌VDD 299及VSS 298供電。在各種實施例中,系統300可利用互補金屬氧化物半導體(CMOS)技術,所述技術使用二個電源:高電壓(VDD 299)及低電壓或地(VSS 298)。
在所示實施例中,電路300可包括P型金屬氧化物半導體(PMOS)電晶體210、211、214、216、219、220。電路300可包括N型金屬氧化物半導體(NMOS)電晶體212、213、215、 217、218及221。在各種實施例中,MOS電晶體可包括源極端子、汲極端子及閘極端子。
在所示實施例中,系統300可包括輸出反相器304。反相器304可被配置以將反相的經賦能時脈ECKN 295反相為未反相經賦能時脈ECK 294。
在所示實施例中,系統300可被配置以輸入多個賦能訊號。在此種實施例中,若賦能訊號中的任一者是現用(或高態)的,則系統300可將自發的時脈CLK 297傳遞至經賦能時脈訊號294。在所示實施例中,系統300可包括賦能電路302,賦能電路302對賦能訊號實行或(OR)布林運算或者反或(NOR)布林運算(進而生成EN 296)。在另一實施例中,對所述多個賦能訊號的其他邏輯組合可生成各種操作狀態或模式。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
在所示實施例中,所述多個賦能訊號可包括第一賦能訊號E 396,第一賦能訊號E 396被配置以作為電力模式或其他正常操作模式的一部分來接通/關斷時脈297。在所示實施例中,所述多個賦能訊號可包括第二賦能訊號SE 395,第二賦能訊號SE 395被配置以當電路300處於測試模式(例如掃描模式)時接通/關斷時脈297。應理解,上文僅為幾個說明性實例,所揭露標的並非僅限於所述實例。
在各種實施例中,系統300可包括反相器304或賦能電路302中的一者或二者。此外,應理解,熟習此項技術者將認識 到,可更改電晶體的次序、分組及甚至數目,以生成類似的效果。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
圖4A是根據所揭露標的的系統400的示例性實施例的電路圖。在各種實施例中,系統400可包括整合時脈閘控器(ICG),如上所述。類似於參照圖3所述的系統,系統400可被配置以基於賦能訊號E 396及SE 395而將時脈訊號CLK 297傳遞至經賦能時脈訊號ECK 294。
在所示實施例中,系統400可由電力軌VDD 299及VSS 298供電。在所示實施例中,電路400可包括P型金屬氧化物半導體(PMOS)電晶體210、211、214、216、219及220。電路400可包括N型金屬氧化物半導體(NMOS)電晶體212、213、215、217、218及221。在各種實施例中,MOS電晶體可包括源極端子、汲極端子及閘極端子。
在所示實施例中,電晶體215可在汲極端子處與電晶體212的汲極端子耦合。在所示實施例中,電晶體212可耦合於地298與電晶體213之間。然而,電晶體213可耦合於電晶體212與電晶體211之間。
如上所述,在各種實施例中,可更改電晶體的定位、次序、分組及甚至數目,以生成類似的效果。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
圖4B是根據所揭露標的的系統401的示例性實施例的電 路圖。在各種實施例中,系統401可包括整合時脈閘控器(ICG),如上所述。類似於參照圖3所述的系統,系統401可被配置以基於賦能訊號EN 496B將時脈訊號CLK 297傳遞至經賦能時脈訊號ECK 294。
在所示實施例中,系統401可由電力軌VDD 299及VSS 298供電。在所示實施例中,電路401可包括P型金屬氧化物半導體(PMOS)電晶體210、211、214、216、219及220。電路401可包括N型金屬氧化物半導體(NMOS)電晶體212、213、215、217、218及221。在各種實施例中,MOS電晶體可包括源極端子、汲極端子及閘極端子。
在所示實施例中,賦能訊號496B可由賦能產生器電路499產生。在各種實施例中,賦能產生器電路499可包括先前示出的反或閘或類似的反或閘,且將多個賦能輸入組合成單個訊號496B。在另一實施例中,可使用其他形式的邏輯(可能更複雜)來生成賦能訊號496B。在又一實施例中,在不存在賦能產生器電路499的情況下,賦能訊號496B可為直接輸入。在一些實施例中,可根本不使用第二賦能訊號496B。
在所示實施例中,電晶體210可不在系統401的輸入級與輸出級之間共享。而是,電晶體219而非電晶體210可與VDD 299耦合。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
如上所述,在各種實施例中,可更改電晶體的定位、次 序、分組及甚至數目,以生成類似的效果。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
圖4C是根據所揭露標的的系統402的示例性實施例的電路圖。在各種實施例中,系統402可包括整合時脈閘控器(ICG),如上所述。類似於參照圖3所述的系統,系統402可被配置以基於賦能訊號E 396及SE 395而將時脈訊號CLK 297傳遞至經賦能時脈訊號ECK 294。
在所示實施例中,系統402可由電力軌VDD 299及VSS 298供電。在所示實施例中,電路402可包括P型金屬氧化物半導體(PMOS)電晶體210、211、214、216、219及417C。電路402可包括N型金屬氧化物半導體(NMOS)電晶體212、213、215、218、221及420C。在各種實施例中,MOS電晶體可包括源極端子、汲極端子及閘極端子。
在所示實施例中,電晶體420C可耦合於電晶體219與221之間。在此種實施例中,可利用回饋節點FB 294來控制電晶體420C(經由閘極端子)。
在所示實施例中,電晶體417C可耦合於電晶體216與218之間。在此種實施例中,可利用回饋節點FB 294來控制電晶體417C(經由閘極端子)。
在所示實施例中,電晶體210可不在系統402的輸入級與輸出級之間共享。而是,電晶體219而非電晶體210可與VDD 299耦合。應理解,上文僅為一個說明性實例,所揭露標的並非僅 限於所述實例。
如上所述,在各種實施例中,可更改電晶體的定位、次序、分組及甚至數目,以生成類似的效果。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
圖4D是根據所揭露標的的系統403的示例性實施例的電路圖。在各種實施例中,系統403可包括整合時脈閘控器(ICG),如上所述。類似於參照圖3所述的系統,系統403可被配置以基於賦能訊號E 396及SE 395而將時脈訊號CLK 297傳遞至經賦能時脈訊號ECK 294。
在所示實施例中,系統403可由電力軌VDD 299及VSS 298供電。在所示實施例中,電路403可包括P型金屬氧化物半導體(PMOS)電晶體210、211、214、216、219及420D。電路403可包括N型金屬氧化物半導體(NMOS)電晶體212、213、215、218、415D及417D。在各種實施例中,MOS電晶體可包括源極端子、汲極端子及閘極端子。
在所示實施例中,電晶體420D可與電晶體219及215耦合。在此種實施例中,電晶體420D的汲極端子可與電晶體215的閘極端子耦合。在此種實施例中,可利用回饋節點FB 294來控制電晶體420D(經由閘極端子)。
在所示實施例中,電晶體415D可耦合於電晶體214與215之間。在此種實施例中,電晶體417D可由時脈訊號297控制(經由閘極端子)。
在所示實施例中,電晶體210可不在系統403的輸入級與輸出級之間共享。而是,電晶體219而非電晶體210可與VDD 299耦合。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
如上所述,在各種實施例中,可更改電晶體的定位、次序、分組及甚至數目,以生成類似的效果。應理解,上文僅為一個說明性實例,所揭露標的並非僅限於所述實例。
圖5是可包括根據所揭露標的的原理形成的半導體裝置的資訊處理系統500的示意性方塊圖。
參照圖5,資訊處理系統500可包括根據所揭露標的的原理構造的裝置中的一或多者。在另一實施例中,資訊處理系統500可採用或執行根據所揭露標的的原理的一或多種技術。
在各種實施例中,資訊處理系統500可包括計算裝置,例如膝上型電腦、桌上型電腦、工作站、伺服器、刀鋒型伺服器、個人數位助理、智慧型電話、平板電腦、及其他適當電腦、或者其虛擬機器或虛擬計算裝置。在各種實施例中,資訊處理系統500可由使用者(圖中未示出)使用。
根據所揭露標的的資訊處理系統500可更包括中央處理單元(central processing unit,CPU)、邏輯、或處理器510。在一些實施例中,處理器510可包括一或多個功能單元區塊(functional unit block,FUB)或者組合邏輯區塊(combinational logic block,CLB)515。在此種實施例中,組合邏輯區塊可包括各種布林邏輯 運算(例如,反及(NAND)、反或(NOR)、反(NOT)、互斥或(XOR))、穩定化邏輯裝置(例如,正反器、鎖存器)、其他邏輯裝置、或其組合。該些組合邏輯運算可以簡單或複雜的方式被配置以處理輸入訊號以達成所需結果。應理解,儘管闡述了同步組合邏輯運算的幾個說明性實例,然而所揭露標的並非受此限制且可包括非同步運算或其混合運算。在一個實施例中,組合邏輯運算可包括多個互補金屬氧化物半導體(CMOS)電晶體。在各種實施例中,該些CMOS電晶體可被配置至實行邏輯運算的閘中;然而應理解,其他技術可被使用且處於所揭露標的的範圍內。
根據所揭露標的的資訊處理系統500可更包括揮發性記憶體520(例如,隨機存取記憶體(Random Access Memory,RAM))。根據所揭露標的的資訊處理系統500可更包括非揮發性記憶體530(例如,硬碟機、光學記憶體、反及記憶體、或快閃記憶體)。在一些實施例中,揮發性記憶體520、非揮發性記憶體530、或者其組合或部分可被稱為「儲存媒體」。在各種實施例中,揮發性記憶體520及/或非揮發性記憶體530可被配置以以半永久或實質上永久形式來儲存資料。
在各種實施例中,資訊處理系統500可包括一或多個網路介面540,所述一或多個網路介面540被配置以使得資訊處理系統500能夠成為通訊網路的一部分及經由通訊網路進行通訊。無線相容認證(Wi-Fi)協定的實例可包括但不限於電機電子工程師學會(IEEE)802.11g、IEEE 802.11n。蜂巢式協定的實例可包括 但不限於:IEEE 802.16m(亦稱進階無線都會區域網路(Metropolitan Area Network,MAN)、進階長期演進(Long Term Evolution,LTE)、全球行動通訊系統(Global System for Mobile Communications,GSM)增強資料速率演進(Enhanced Data rates for GSM Evolution,EDGE)、演進型高速封包存取(Evolved High-Speed Packet Access,HSPA+)。有線協定的實例可包括但不限於IEEE 802.3(亦稱乙太網路)、光纖頻道(Fibre Channel)、電力線通訊(例如,HomePlug、IEEE 1901)。應理解,上文僅為幾個說明性實例,所揭露標的並非僅限於所述實例。
根據所揭露標的的資訊處理系統500可更包括使用者介面單元550(例如,顯示器配接器、觸感介面、人類介面裝置)。在各種實施例中,此使用者介面單元550可被配置以自使用者接收輸入及/或將輸出提供至使用者。亦可使用其他種類的裝置來達成與使用者的互動;舉例而言,提供至使用者的回饋可為任何形式的感覺回饋,例如,視覺回饋、聽覺回饋、或觸覺回饋;且來自使用者的輸入可以任何形式(包括聲學輸入、語音輸入、或觸覺輸入)被接收。
在各種實施例中,資訊處理系統500可包括一或多個其他裝置或者硬體組件560(例如,顯示器或監視器、鍵盤、滑鼠、照相機、指紋讀取器、視訊處理器)。應理解,上文僅為幾個說明性實例,所揭露標的並非僅限於所述實例。
根據所揭露標的的資訊處理系統500可更包括一或多個 系統匯流排505。在此種實施例中,系統匯流排505可被配置以以通訊方式耦合處理器510、揮發性記憶體520、非揮發性記憶體530、網路介面540、使用者介面單元550、及一或多個硬體組件560。由處理器510處理的資料或自非揮發性記憶體530外部輸入的資料可儲存於非揮發性記憶體530或揮發性記憶體520中。
在各種實施例中,資訊處理系統500可包括或執行一或多個軟體組件570。在一些實施例中,軟體組件570可包括作業系統(operating system,OS)及/或應用程式。在一些實施例中,OS可被配置以為應用程式提供一或多個服務並作為媒介在應用程式與資訊處理系統500的各種硬體組件(例如,處理器510、網路介面540)之間進行管理或發揮作用。在此種實施例中,資訊處理系統500可包括一或多個原生應用程式,所述一或多個原生應用程式可安裝於本端(例如,非揮發性記憶體530內)且被配置以由處理器510直接執行並與OS直接互動。在此種實施例中,原生應用程式可包括預編譯的機器可執行碼。在一些實施例中,原生應用程式可包括指令碼解譯器(例如,C殼(C shell,csh)、AppleScript、AutoHotkey)或虛擬執行機器(virtual execution machine,VM)(例如,Java虛擬機器、微軟通用語言執行環境(Microsoft Common Language Runtime)),所述指令碼解譯器或虛擬執行機器被配置以將原始碼(source code)或目的碼(object code)轉譯成然後由處理器510執行的可執行碼。
上文所述的半導體裝置可使用各種封裝技術來進行包 封。舉例而言,根據所揭露標的的原理構造的半導體裝置可使用以下技術中的任一者來進行包封:疊層封裝(package on package,POP)技術、球柵陣列(ball grid array,BGA)技術、晶片尺度封裝(chip scale package,CSP)技術、塑膠引線晶片載體(plastic leaded chip carrier,PLCC)技術、塑膠雙列直插式封裝(plastic dual in-line package,PDIP)技術、窩伏爾組件中晶粒封裝(die in waffle pack)技術、盤內晶粒封裝(die in wafer form)技術、板上晶片封裝(chip on board,COB)技術、雙列直插式陶瓷封裝(ceramic dual in-line package,CERDIP)技術、塑膠公制四方扁平封裝(plastic metric quad flat package,PMQFP)技術、塑膠四方扁平封裝(plastic quad flat package,PQFP)技術、小輪廓封裝(small outline package,SOIC)技術、收縮型小輪廓封裝(shrink small outline package,SSOP)技術、薄型小輪廓封裝(thin small outline package,TSOP)技術、薄型四方扁平封裝(thin quad flat package,TQFP)技術、系統級封裝(system in package,SIP)技術、多晶片封裝(multi-chip package,MCP)技術、晶圓級製作封裝(wafer-level fabricated package,WFP)技術、晶圓級加工堆疊封裝(wafer-level processed stack package,WSP)技術、或熟習此項技術者將知曉的其他技術。
各方法步驟可由一或多個可程式化處理器實行,所述一或多個可程式化處理器實行電腦程式以藉由對輸入資料進行操作並產生輸出來執行功能。各方法步驟亦可由特殊用途邏輯電路系 統(例如,現場可程式化閘陣列(field programmable gate array,FPGA)或應用特定積體電路(application-specific integrated circuit,ASIC))來實行,且設備可被實作為所述特殊用途邏輯電路系統。
在各種實施例中,電腦可讀取媒體可包括當被執行時使裝置實行各方法步驟的至少一部分的指令。在一些實施例中,電腦可讀取媒體可包含於磁性媒體、光學媒體、其他媒體、或其組合(例如,光碟-唯讀記憶體(Compact Disc-Read Only Memory,CD-ROM)、硬碟機、唯讀記憶體、快閃磁碟機)中。在此種實施例中,電腦可讀取媒體可為有形且非暫時性地實施的製品。
儘管已參照示例性實施例闡述了所揭露標的的原理,然而對於熟習此項技術者將顯而易見,可在不背離該些所揭露概念的範圍的條件下對所述實施例作出各種改變及潤飾。因此,應理解,上述實施例並非是限制的,而僅是說明性的。因此,所揭露概念的範圍應由對以下申請專利範圍及其等效內容的最廣泛的所允許解釋來決定,而不應由上述說明限定或限制。因此,應理解,隨附申請專利範圍旨在涵蓋歸屬於各實施例的範圍內的所有此種潤飾及改變。
100:系統
102:時脈產生器電路
104A、104B、104C、106A、106B、106C:電路

Claims (9)

  1. 一種時脈閘控系統,包括:鎖存電路,被配置以部分地依據至少一個賦能訊號的狀態將時脈訊號傳遞至輸出訊號,其中所述鎖存電路包括:具有反相器的回饋電路,其中所述反相器由所述輸出訊號供電;輸入級,由所述時脈訊號及所述至少一個賦能訊號控制,以及輸出級,被配置以生成所述輸出訊號,且其中所述輸入級及所述輸出級共享由所述時脈訊號控制的公共電晶體。
  2. 如請求項1所述的時脈閘控系統,其中所述輸出級包括所述公共電晶體及第二電晶體,所述公共電晶體及所述第二電晶體均由所述時脈訊號控制且串聯耦合,以減少來自所述輸出級的洩漏電流。
  3. 如請求項1所述的時脈閘控系統,其中所述反相器的輸出被配置以僅當所述時脈訊號及所述至少一個賦能訊號均實質上處於高電壓時才為所述高電壓。
  4. 如請求項1所述的時脈閘控系統,其中所述反相器被配置以至少部分地基於所述至少一個賦能訊號而斷電。
  5. 如請求項1所述的時脈閘控系統,其中所述輸出級包括由所述時脈訊號控制的預充電電路。
  6. 如請求項1所述的時脈閘控系統,其中所述鎖存電路被配置以當所述至少一個賦能訊號指示所述輸出訊號應被去能時,不進行自高電力軌至低電力軌的完全轉變。
  7. 如請求項1所述的時脈閘控系統,其中所述反相器的輸出被配置以僅當所述時脈訊號及所述至少一個賦能訊號均實質上處於第一電壓時才為所述第一電壓。
  8. 一種時脈閘控系統,包括:時脈產生器電路,被配置以產生第一時脈訊號;時脈閘控器電路,被配置以接收所述第一時脈訊號及至少一個賦能訊號作為輸入,並產生第二時脈訊號;以及邏輯電路,被配置以實行至少部分地由所述第二時脈訊號同步的邏輯功能;且其中所述時脈閘控器電路包括:具有反相器的回饋電路,其中所述反相器由所述第二時脈訊號供電;輸入級,由所述第一時脈訊號及所述至少一個賦能訊號控制,以及輸出級,被配置以生成所述第二時脈訊號,且其中所述輸入級及所述輸出級共享由所述第一時脈訊號控制的公共電晶體。
  9. 如請求項8所述的時脈閘控系統,其中所述時脈閘控器電路被配置以當所述至少一個賦能訊號指示所述第二時脈訊 號應被去能時,不進行自高電力軌至低電力軌的完全轉變。
TW109107155A 2019-03-13 2020-03-05 時脈閘控系統 TWI826658B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962818094P 2019-03-13 2019-03-13
US62/818,094 2019-03-13
US16/533,738 US10784864B1 (en) 2019-03-13 2019-08-06 Low power integrated clock gating system and method
US16/533,738 2019-08-06

Publications (2)

Publication Number Publication Date
TW202105116A TW202105116A (zh) 2021-02-01
TWI826658B true TWI826658B (zh) 2023-12-21

Family

ID=72423774

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109107155A TWI826658B (zh) 2019-03-13 2020-03-05 時脈閘控系統

Country Status (4)

Country Link
US (1) US10784864B1 (zh)
KR (1) KR20200110161A (zh)
CN (1) CN111697961A (zh)
TW (1) TWI826658B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11543849B2 (en) * 2019-04-22 2023-01-03 Samsung Electronics Co., Ltd. Integrated clock gater latch structures with adjustable output reset
US11658656B2 (en) * 2020-11-26 2023-05-23 Samsung Electronics Co., Ltd. Low power clock gating cell and an integrated circuit including the same

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI525992B (zh) * 2013-07-24 2016-03-11 輝達公司 低功率主從正反器
US20160365845A1 (en) * 2012-03-16 2016-12-15 Samsung Electronics Co., Ltd. Semiconductor circuit and method of operating the circuit
TW201714409A (zh) * 2015-10-06 2017-04-16 三星電子股份有限公司 積體時脈閘控單元
CN107112993A (zh) * 2015-01-15 2017-08-29 高通股份有限公司 具有低面积、低功率和低设立时间的时钟门控单元
US20180287610A1 (en) * 2017-04-02 2018-10-04 Samsung Electronics Co., Ltd. Low power integrated clock gating cell using controlled inverted clock

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7902878B2 (en) 2008-04-29 2011-03-08 Qualcomm Incorporated Clock gating system and method
US8030982B2 (en) 2008-10-30 2011-10-04 Qualcomm Incorporated Systems and methods using improved clock gating cells
US7808279B2 (en) 2008-11-03 2010-10-05 Freescale Semiconductor, Inc. Low power, self-gated, pulse triggered clock gating cell
GB2486003B (en) 2010-12-01 2016-09-14 Advanced Risc Mach Ltd Intergrated circuit, clock gating circuit, and method
US8975949B2 (en) 2013-03-14 2015-03-10 Samsung Electronics Co., Ltd. Integrated clock gater (ICG) using clock cascode complimentary switch logic
US10230373B2 (en) 2015-04-27 2019-03-12 Samsung Electronics Co., Ltd. Clock gating circuit
KR102261300B1 (ko) 2015-06-22 2021-06-09 삼성전자주식회사 고속으로 동작하는 클록 게이팅 회로
US9887698B2 (en) 2015-12-14 2018-02-06 Taiwan Semiconductor Manufacturing Co., Ltd. Internal clock gated cell
US20180167058A1 (en) 2016-12-08 2018-06-14 Qualcomm Incorporated Clock gating cell for low setup time for high frequency designs

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160365845A1 (en) * 2012-03-16 2016-12-15 Samsung Electronics Co., Ltd. Semiconductor circuit and method of operating the circuit
TWI525992B (zh) * 2013-07-24 2016-03-11 輝達公司 低功率主從正反器
CN107112993A (zh) * 2015-01-15 2017-08-29 高通股份有限公司 具有低面积、低功率和低设立时间的时钟门控单元
TW201714409A (zh) * 2015-10-06 2017-04-16 三星電子股份有限公司 積體時脈閘控單元
US20180287610A1 (en) * 2017-04-02 2018-10-04 Samsung Electronics Co., Ltd. Low power integrated clock gating cell using controlled inverted clock

Also Published As

Publication number Publication date
CN111697961A (zh) 2020-09-22
US10784864B1 (en) 2020-09-22
TW202105116A (zh) 2021-02-01
US20200295758A1 (en) 2020-09-17
KR20200110161A (ko) 2020-09-23

Similar Documents

Publication Publication Date Title
TWI702485B (zh) 電子裝置及其驅動方法
CN108933582B (zh) 用于时序电路的设备
TWI826658B (zh) 時脈閘控系統
CN111693858B (zh) 一种用于减少无附加电路的可扫描触发器中的功耗的方法
TWI834856B (zh) 時脈閘控鎖存設備以及時脈閘控鎖存系統
TWI749225B (zh) 記憶體區塊設備、靜態隨機存取記憶體設備及隨機存取記憶體設備
KR102427825B1 (ko) 분배된 커패시티브 지연 추적 부스트-지원 회로
US10003325B2 (en) System and method for providing an area efficient and design rule check (DRC) friendly power sequencer for digital circuits