TWI808970B - 影像訊號轉換裝置 - Google Patents

影像訊號轉換裝置 Download PDF

Info

Publication number
TWI808970B
TWI808970B TW107114650A TW107114650A TWI808970B TW I808970 B TWI808970 B TW I808970B TW 107114650 A TW107114650 A TW 107114650A TW 107114650 A TW107114650 A TW 107114650A TW I808970 B TWI808970 B TW I808970B
Authority
TW
Taiwan
Prior art keywords
image
output signal
signal
video
receiving device
Prior art date
Application number
TW107114650A
Other languages
English (en)
Other versions
TW201946440A (zh
Inventor
程思銘
劉宏偉
吳振享
林士傑
姚燕正
王志生
Original Assignee
圓剛科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 圓剛科技股份有限公司 filed Critical 圓剛科技股份有限公司
Priority to TW107114650A priority Critical patent/TWI808970B/zh
Priority to US16/395,393 priority patent/US10868998B2/en
Priority to CN201910349796.4A priority patent/CN110418079A/zh
Publication of TW201946440A publication Critical patent/TW201946440A/zh
Priority to US17/095,779 priority patent/US11343466B2/en
Priority to US17/729,736 priority patent/US20220256113A1/en
Application granted granted Critical
Publication of TWI808970B publication Critical patent/TWI808970B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/70Circuitry for compensating brightness variation in the scene
    • H04N23/741Circuitry for compensating brightness variation in the scene by increasing the dynamic range of the image compared to the dynamic range of the electronic image sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/57Control of the dynamic range
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0125Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards being a high definition standard
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

影像訊號轉換裝置包含一前端介面電路、一現場可程式化閘陣列(FPGA)的影像處理器與一後端介面電路。前端介面接收自影像發送裝置的一符合高動態範圍顯示格式的影像輸入訊號,FPGA的影像處理器依據該影像輸入訊號以輸出一符合標準範圍顯示的格式的第一影像輸出訊號。後端介面電路的影像橋接控制器係符合快捷外設互聯標準匯流排(PCI-E BUS)的格式,影像接收裝置透過影像橋接控制器,以符合快捷外設互聯標準匯流排的格式,接收來自FPGA的影像處理器的第一影像輸出訊號。

Description

影像訊號轉換裝置
本案涉及一種轉換裝置,尤為一種應用於影像訊號轉換裝置。
在目前,具有高動態範圍(High Dynamic Range,HDR)顯示格式的影像內容已經越來越被前端的影像來源設備所接受,例如,目前電玩遊戲主機PS4已經可以輸出支援高動態範圍(HDR)顯示格式的遊戲影像,然而目前後端影像廠商在設計影像產品時並未考慮後端的影像接收端在進行例如錄影,顯示或其他影像應用時是否支援高動態範圍(HDR)顯示格式的情況。如此一來,舉例來說,當前端輸入至後端(影像接收端)的訊號係為HDR格式的影像訊號,但後端(影像接收端)卻不支援HDR格式時,後端(影像接收端)所顯示的畫面,使用者將可輕易地察覺影像格式不符所產生的色彩異常。
因此,顯然現行的影像設備仍有關於上述問題的不足,亟需加以改良。
本發明揭露一種影像訊號轉換裝置係與一影像發送裝置與一影像接收裝置搭配使用,影像訊號轉換裝置包含一前端介面電路、一現場可程式化閘陣列(FPGA)的影像處理器及一後端介面電路。前端介面電路電性連接於影像發送裝置,以接收自影像發送裝置的一影像輸入訊號,其中影像輸入訊號符合高動態範圍顯示格式。現場可程式化閘陣列(FPGA)的影像處理器電性連接於前端介面電路,現場可程式化閘陣列的影像處理器依據影像輸入訊號,以輸出一第一影像輸出訊號,第一影像輸出訊號符合標準範圍顯示的格式。後端介面電路分別電性連接於現場可程式化閘陣列的影像處理器及影像接收裝置,其中,後端介面電路包含一影像橋接控制器,其中影像橋接控制器符合快捷外設互聯標準匯流排(PCI-E BUS)的格式,影像接收裝置透過影像橋接控制器以符合快捷外設互聯標準匯流排的格式,接收來自現場可程式化閘陣列的影像處理器的第一影像輸出訊號。
因此,根據本案之技術內容,提供一種影像訊號轉換裝置,藉以可以更全面的適用若當後端影像接收端不支援高動態範圍顯示格式或者後端影像接收端需標準範圍顯示格式時的問題。
11、21、31、41、51:影像訊號轉換裝置
111、211、511:前端介面
311、411:前端介面電路
1112:HDMI分流器
1111:HDMI接收器
112、212、512:影像處理模組
312:現場可程式化閘陣列的影像處理器
412:影像處理硬體電路
113、213、513:後端介面
313、413:後端介面電路
5131:影像橋接控制器
12、22、32、42、52:影像發送裝置
13、23、33、43、53:影像接收裝置
14:另一影像接收裝置
V11、V21、V31、V41、V51:第一影像輸出訊號
V12、V22、V32、V42、V52:第二影像輸出訊號
M10:影像元資料
第1圖為基於本案第一實施例所繪示的影像訊號轉換裝置示意圖;第2圖為基於本案第一實施例中,前端介面舉例說明的影像訊號轉換裝置示意圖;第3圖為基於本案第二實施例所繪示的影像訊號轉換裝置示意圖;第4圖為基於本案第三實施例所繪示的影像訊號轉換裝置示意圖;第5圖為基於本案第四實施例所繪示的影像訊號轉換裝置示意圖;以及第6圖為基於本案第五實施例所繪示的影像訊號轉換裝置示意圖。
以下將以圖式及詳細敘述清楚說明本案之精神,任何所屬技術領域中具有通常知識者在瞭解本案之實施例後,當可由本案所教示之技術,加以改變及修飾,其並不脫離本案之精神與範圍。
本文之用語只為描述特定實施例,而無意為本案之限制。單數形式如“一”、“這”、“此”、“本”以及“該”,如本文所用,同樣也包含複數形式。
關於本文中所使用之『第一』、『第二』、...等,並非特別指稱次序或順位的意思,亦非用以限定本案,其僅為了區別以相同技術用語描述的元件或操作。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件或裝置相互直接作實體接觸,或是相互間接作實體接觸,亦可指二或多個元件或裝置相互操作或動作,亦可指電性(電或電信號)之間直接或者間接的連接。
關於本文中所使用之『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指包含但不限於。
關於本文中所使用之『及/或』,係包括所述事物的任一或全部組合。
關於本文中所使用之方向用語,例如:上、下、左、右、前或後等,僅是參考附加圖式的方向。因此,使用的方向用語是用來說明並非用來限制本案。
關於本文中所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在本案之內容中與特殊內容中的平常意義。某些用以描述本案之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本案之描述上額外的引導。
關於本文中所提及的『影像輸入訊號』、『影像輸出訊號』,是指至少包含影像資訊的訊號,當然亦可以是影音訊號,在此不設限。
本案實施例揭露了一種影像訊號轉換裝置可以搭配一影像發送裝置與一影像接收裝置來使用,影像訊號轉換裝置可包含一前端介面、一影像處理模組及一後端介面。前端介面耦接於影像發送裝置,以接收自影像發送裝置的一影像輸入訊號,其中,影像輸入訊號符合高動態範圍顯示格式。以下將『高動態範圍顯示』簡稱為『HDR』。影像處理模組耦接於前端介面,影像處理模組依據影像輸入訊號輸出一第一影像輸出訊號,其中,第一影像輸出訊號符合標準範圍顯示的格式。以下將『符合標準範圍顯示』簡稱為『SDR』。後端介面分別耦接於影像處理模組及影像接收裝置,其中影像接收裝置透過後端介面接收來自影像處理模組所輸出的第一影像輸出訊號。
影像發送裝置至少可以是發送HDR格式的影像輸入訊號,例如可以是僅發送HDR格式的影像輸入訊號,又或者是可以發送HDR及/或SDR格式及/或其它格式的影像輸入訊號。前端介面可依據實際需求而有不同的設計,例如,影像處理模組可以透過前端介面的運作,接收到來自影像發送裝置的影像輸入訊號的影像資訊以做後續處理,前端介面例如可以是前端介面電路。另外,前端介面可以例如包含影像接收器及或影像分流器,前述接收器分流器可以是支援HDMI格式或其他影像格式。影像處理模組可以例如依據一轉換資訊將影像輸入訊號的影像資訊轉換為可以適用於SDR的影像資訊,而產生符合SDR的第一影像輸出訊號。轉換資訊可以是比對表或者是即時運算所得知。上述的『轉換』,實際可以是例如經由轉換資訊的影像轉換公式調整影像資訊而得到SDR的影像資訊,此僅為例舉,不受此限。影像處理模組可以是軟體或者硬體電路來實施,例如是處理器(processor)、主控制單元(MCU)、系統單晶片(SoC)、現場可程式化閘陣列(FPGA)等。影像接收裝置可以是指顯示/儲存/串流/直播或影像編/導等可執行影像功能的裝置等等,可以被實現在電腦上或者單一影像功能的裝置。影像接收裝置可以是支援HDR或不支援HDR的裝置。後端介面電路可以包含一影像橋接控制器,其中影像橋接控制器可以依據實際需求設計成符合快捷外設互聯標準匯流排(PCI-E BUS)的格式或者符合通用序列匯流排的格式等等。影像接收裝置可以透過影像橋接控制器,使得影像處理模組,將符合HDR格式的影像輸入訊號轉換為符合SDR格式的第一影像輸出訊號,例如,影像接收裝置可以傳送相關的命令或者訊息至影像橋接控制器,以透過影像橋接控制器來控制影像處理模組進行對應影像處理工作。
另外,影像接收裝置亦可透過後端介面接收來自影像處理模組所輸出的第一影像輸出訊號及或第二影像輸出訊號,其中第二影像輸出訊號符合HDR格式。實際運作上,影像處理模組可以是依據HDR的影像輸入訊號,採取訊號通過(pass through)來輸出HDR的第二影像輸出訊號,當然,影像處理模組可以是依據HDR的影像輸入訊號經過一些影像運算後產生HDR的第二影像輸出訊號,這些影像運算可以例如是改變解析度/幀率或其他影像參數。另外,影像處理模組可以例如是實質上同步輸出SDR的第一影像輸出訊號及HDR的第二影像輸出訊號,亦可以是選擇性的輸出SDR的第一影像輸出訊號或者HDR的第二影像輸出訊號。以下為了更詳細說明,例舉數個實施例。
第1圖為基於本案第一實施例所繪示的影像訊號轉換裝置示意圖。如第1圖所示,在本實施例中,影像訊號轉換裝置11,與一影像發送裝置12與一影像接收裝置13搭配使用,影像訊號轉換裝置11包含一前端介面111、一影像處理模組112及一後端介面113。前端介面111耦接於影像發送裝置12,以接收自影像發送裝置12的一影像輸入訊號,其中影像輸入訊號符合HDR格式。影像處理模組112耦接於前端介面111,影像處理模組112依據影像輸入訊號輸出一第一影像輸出訊號V11,其中,第一影像輸出訊號V11符合SDR的格式。後端介面113分別耦接於影像處理模組112及影像接收裝置13,其中,影像接收裝置13透過後端介面113接收來自影像處理模組112所輸出的第一影像輸出訊號V11以及一第二影像輸出訊號V12,其中第二影像輸出訊號V12符合HDR格式。
由於影像處理模組112可以依據影像輸入訊號,輸出SDR第一影像輸出訊號V11以及HDR第二影像輸出訊號V12,而給影像接收裝置13做後續使用。因此,影像接收裝置就可以更適用多種支援或不支援HDR的影像功能。在此例子中,例如SDR第一影像輸出訊號V11可以用在不支援HDR的螢幕顯示,而HDR的第二影像輸出訊號V12可以儲存下來後續利用,當然又或者,HDR的第二影像輸出訊號V12可以用在支援HDR的螢幕顯示,而SDR第一影像輸出訊號V11可以儲存下來後續提供給不支援HDR螢幕顯示用。
在本實施例中,影像處理模組112可以依據影像輸入訊號輸出HDR的第二影像輸出訊號V12。實際運作上,影像處理模組112可以是依據HDR的影像輸入訊號,採取訊號通過(pass through)來輸出HDR的第二影像輸出訊號V12,當然,影像處理模組112可以是依據HDR的影像輸入訊號經過一些影像運算後產生HDR的第二影像輸出訊號V12,這些影像運算可以例如是改變解析度/幀率或其他影像參數。另外,影像處理模組112可以例如是實質上同步輸出SDR的第一影像輸出訊號V11及HDR的第二影像輸出訊號V12,這裡指的實質上同步可以是指在合理容許範圍內仍有些微時間差仍在這裡所解釋的實質同步的範圍內。在另外的例中,影像處理模組112可以分別輸出SDR的第一影像輸出訊號V11及HDR的第二影像輸出訊號V12。而後端介面113可以是分別或者實質上同步輸出SDR的第一影像輸出訊號V11及HDR的第二影像輸出訊號V12至影像接收裝置13。
前端介面可依據實際需求包含接收器與分流器,舉例來說,請參照圖2所示,前端介面111包含高畫質多媒體介面(HDMI)接收器1111,並以符合HDMI格式的方式接收自影像發送裝置12的影像輸入訊號。影像訊號轉換裝置11可與一另一影像接收裝置14搭配使用,其中,前端介面111更包含一高畫質多媒體介面(HDMI)分流器1112,其中,HDMI分流器1112分別與HDMI接收器1111以及影像發送裝置12耦接,並將影像輸入訊號分別分流輸出至HDMI接收器與另一影像接收裝置14。實際運作上,HDMI分流器1112可以是採取訊號通過(pass through)的方式來輸出,又或者可以進行例如是改變解析度/幀率或其他影像參數後再輸出,在此不設限。
影像接收裝置13可以透過後端介面113,使得影像處理模組112,將符合HDR格式的影像輸入訊號轉換為符合SDR格式的第一影像輸出 訊號V11,例如,影像接收裝置13可以傳送相關的命令或者訊息至後端介面113,以透過後端介面113來控制影像處理模組112進行對應影像處理工作。此外,影像接收裝置13亦可以透過後端介面113,使得影像處理模組112是否實值同步輸出或分別輸出SDR的第一影像輸出訊號V11及HDR的第二影像輸出訊號V12。
第3圖為基於本案第二實施例所繪示的影像訊號轉換裝置示意圖。如第3圖所示,在本實施例中,影像訊號轉換裝置31與一影像發送裝置32與一影像接收裝置33搭配使用,影像訊號轉換裝置31包含一前端介面電路311、一現場可程式化閘陣列(FPGA)的影像處理器312以及一後端介面電路313。前端介面電路311電性連接於影像發送裝置32,以接收自影像發送裝置32的一影像輸入訊號,其中影像輸入訊號符合HDR格式。FPGA的影像處理器312電性連接於前端介面電路311,FPGA的影像處理器312依據影像輸入訊號輸出一第一影像輸出訊號V31,第一影像輸出訊號V31符合SDR的格式。後端介面電路313分別電性連接於FPGA的影像處理器312及影像接收裝置33,其中,後端介面電路313包含一影像橋接控制器,其中影像橋接控制器符合快捷外設互聯標準匯流排(PCI-E BUS)的格式,影像接收裝置33透過影像橋接控制器,以符合快捷外設互聯標準匯流排的格式,接收來自FPGA的影像處理器的第一影像輸出訊號V31。
承上,透過FPGA的影像處理器312依據HDR的影像輸入訊號來輸出SDR的第一影像輸出訊號V31以供影像接收裝置33後續使用,例如儲存、顯示或串流等功能,可以更全面適用不支援HDR格式時的問題。
在本實施例中,FPGA的影像處理器312可以是選擇性的輸 出第一影像輸出訊號V31或一第二影像輸出訊號V32,第二影像輸出訊號V32符合HDR格式。另外,FPGA的影像處理器312依據影像輸入訊號輸出HDR的第二影像輸出訊號V32。實際運作上,FPGA的影像處理器312可以是依據HDR的影像輸入訊號,採取訊號通過(pass through)來輸出HDR的第二影像輸出訊號V32,當然,FPGA的影像處理器312可以是依據HDR的影像輸入訊號經過一些影像運算後產生HDR的第二影像輸出訊號V32,這些影像運算可以例如是改變解析度/幀率或其他影像參數。後端介面電路313可以是選擇性的輸出SDR第一影像輸出訊號V31或HDR的第二影像輸出訊號V32至影像接收裝置33。當然亦可以是後端介面電路313內具有暫存器,即使是FPGA的影像處理器312選擇性輸出訊號V31/V32,但可以透過後端介面電路313的暫存器暫存後,再分別或者實質上同步輸出SDR的第一影像輸出訊號V31及HDR的第二影像輸出訊號V32至影像接收裝置33。
在本實施例中,前端介面電路311可依據實際需求而有不同設計,例如包含一高畫質多媒體介面(HDMI)接收器及高畫質多媒體介面(HDMI)分流器。有關接收器與分流器已在前述實施例中說明,在此不贅述。
影像接收裝置33可以透過後端介面電路313的影像橋接控制器,使得FPGA的影像處理器312,將符合HDR格式的影像輸入訊號轉換為符合SDR格式的第一影像輸出訊號V31,例如,影像接收裝置33可以傳送相關的命令或者訊息至後端介面電路313的影像橋接控制器,以透過後端介面電路313的影像橋接控制器來控制FPGA的影像處理器312進行對應影像處理工作。此外,影像接收裝置33亦可以透過後端介面電路313的影像橋接控制器的控制,使得FPGA的影像處理器312選擇性的輸出SDR的第一影像輸出訊號V31或HDR的第二影像輸出訊號V32。
第4圖為基於本案第三實施例所繪示的影像訊號轉換裝置示意圖。如第4圖所示,在本實施例中,影像訊號轉換裝置41與一影像發送裝置42與一影像接收裝置43搭配使用,影像訊號轉換裝置41包含一前端介面電路411、一影像處理硬體電路412及一後端介面電路413。前端介面電路電性連接於影像發送裝置42,以接收自影像發送裝置42的一影像輸入訊號,其中影像輸入訊號符合HDR格式。影像處理硬體電路412電性連接於前端介面電路411,影像處理硬體電路412依據影像輸入訊號,輸出一第一影像輸出訊號V41,第一影像輸出訊號V41符合SDR的格式。後端介面電路413分別電性連接於影像處理硬體電路412及影像接收裝置43,其中,後端介面電路413包含一通用序列匯流排的影像橋接控制器,影像接收裝置43係透過該通用序列匯流排的影像橋接控制器接收來自影像處理硬體電路412的第一影像輸出訊號V41。
承上,透過影像處理硬體電路412依據HDR的影像輸入訊號來輸出SDR的第一影像輸出訊號V41以供影像接收裝置43後續使用,例如儲存、顯示或串流等功能,可以更全面適用不支援HDR格式時的問題。
在本實施例中,影像處理硬體電路412可以是選擇性的輸出第一影像輸出訊號V41或一第二影像輸出訊號V42,第二影像輸出訊號V42符合HDR格式。另外,影像處理硬體電路412依據影像輸入訊號輸出HDR的第二影像輸出訊號V42。實際運作上,影像處理硬體電路412可以是依據HDR的影像輸入訊號,採取訊號通過(pass through)來輸出HDR的第二影像輸出訊號V42,當然,影像處理硬體電路412可以是依據HDR的影像輸入訊號經過一些影像運算後產生HDR的第二影像輸出訊號V42,這些影像運算可以例如 是改變解析度/幀率或其他影像參數。後端介面電路413可以是選擇性的輸出SDR第一影像輸出訊號V41或HDR的第二影像輸出訊號V42至影像接收裝置43。當然亦可以是後端介面電路413內具有暫存器,即使是影像處理硬體電路412選擇性輸出訊號V41/V42,但可以透過後端介面電路413的暫存器暫存後,再分別或者實質上同步輸出SDR的第一影像輸出訊號V41及HDR的第二影像輸出訊號V42至影像接收裝置43。
在本實施例中,前端介面電路411可依據實際需求而有不同設計,例如包含一高畫質多媒體介面(HDMI)接收器及高畫質多媒體介面(HDMI)分流器。有關接收器與分流器已在前述實施例中說明,在此不贅述。
影像接收裝置43可以透過後端介面電路413的通用序列匯流排影像橋接控制器,使得影像處理硬體電路412,將符合HDR格式的影像輸入訊號轉換為符合SDR格式的第一影像輸出訊號V41,例如,影像接收裝置43可以傳送相關的命令或者訊息至後端介面電路413的通用序列匯流排影像橋接控制器,以透過後端介面電路413的通用序列匯流排影像橋接控制器來控制影像處理硬體電路412進行對應影像處理工作。此外,影像接收裝置43亦可以透過後端介面電路413的通用序列匯流排影像橋接控制器的控制,使得影像處理硬體電路412選擇性的輸出SDR的第一影像輸出訊號V41或HDR的第二影像輸出訊號V42。
第5圖為基於本案第四實施例所繪示的影像訊號轉換裝置示意圖。如第5圖所示,在本實施例中,影像訊號轉換裝置51與一影像發送裝置52與一影像接收裝置53搭配使用,影像訊號轉換裝置51包含一前端介面511、一影像處理模組512以及一後端介面513。前端介面511耦接於影像發 送裝置52,以接收自影像發送裝置52的一影像輸入訊號,其中影像輸入訊號符合HDR的格式。影像處理模組512耦接於前端介面511,影像處理模組512依據影像輸入訊號,輸出一第一影像輸出訊號V51,第一影像輸出訊號V51符合SDR的格式。後端介面513分別耦接於該影像處理模組512及影像接收裝置53,後端介面513包含一影像橋接控制器5131,影像接收裝置53透過影像橋接控制器5131接收來自影像處理模組512的第一影像輸出訊號,其中影像橋接控制器5131更耦接於前端介面511,以自前端介面511,接收與影像輸入訊號對應的一影像元資料(metadata)M10,以供影像接收裝置53使用。
承上,透過影像處理模組512依據HDR的影像輸入訊號來輸出SDR的第一影像輸出訊號V51以供影像接收裝置53後續使用,例如儲存、顯示或串流等功能,可以更全面適用不支援HDR格式時的問題。
在本實施例中,影像元資料M10可以包含HDR的影像輸入訊號的高動態範圍顯示(HDR)資訊。
影像橋接控制器5131可以是一通用序列匯流排的影像橋接控制器,通用序列匯流排的影像橋接控制器5131可以透過通用序列的格式來傳輸影像元資料M10至影像接收裝置53。在本實施例中,通用序列匯流排影像級別延展單元(UVC-Extension Unit)或來通用序列匯流排人類介面單元(USB-HID)傳輸影像元資料M10至影像接收裝置53。此外,亦可以依據實際需求可在影像接收裝置53設計可在USB格式架構下,可由後端介面513傳輸影像元資料M10至影像接收裝置53的通道,而不設限僅為UVC-Extension Unit或者USB-HID。
影像處理模組512可依據一轉換資訊,將符合HDR格式的影 像輸入訊號轉換為符合SDR的第一影像輸出訊號,轉換資訊與影像元資料之HDR資訊係相關連。在實際運作上,轉換資訊可以是影像元資料之HDR資訊與HDR轉換SDR的轉換函式所得出。轉換資訊可以是比對表或者是即時運算所得知。上述的『轉換』,實際可以是例如經由轉換資訊的影像轉換公式調整影像資訊而得到SDR的影像資訊。
在本實施例中,影像處理模組512可以是選擇性的輸出第一影像輸出訊號V51或一第二影像輸出訊號V52,第二影像輸出訊號V52符合HDR格式。另外,影像處理模組512依據影像輸入訊號輸出HDR的第二影像輸出訊號V52。實際運作上,影像處理模組512可以是依據HDR的影像輸入訊號,採取訊號通過(pass through)來輸出HDR的第二影像輸出訊號V52,當然,影像處理模組512可以是依據HDR的影像輸入訊號經過一些影像運算後產生HDR的第二影像輸出訊號V52,這些影像運算可以例如是改變解析度/幀率或其他影像參數。後端介面513可以是選擇性的輸出SDR第一影像輸出訊號V51或HDR的第二影像輸出訊號V52至影像接收裝置53。當然亦可以是後端介面513內具有暫存器,即使是影像處理模組512選擇性輸出訊號V51/V52,但可以透過後端介面513的暫存器暫存後,再分別或者實質上同步輸出SDR的第一影像輸出訊號V51及HDR的第二影像輸出訊號V52至影像接收裝置53。
影像接收裝置53可以透過後端介面513的影像橋接控制器5131,使得影像處理模組512,將符合HDR格式的影像輸入訊號轉換為符合SDR格式的第一影像輸出訊號V51,例如,轉換資訊可儲存在影像橋接控制器5131。當影像接收裝置53傳送相關的命令或者訊息至後端介面513的通用 序列匯流排的影像橋接控制器5131時,通用序列匯流排的影像橋接控制器5131將傳送轉換資訊至影像處理模組512,以控制影像處理模組512進行對應影像處理工作。此外,影像接收裝置53亦可以透過後端介面513的通用序列匯流排影像橋接控制器的控制,使得影像處理模組512選擇性的輸出SDR的第一影像輸出訊號V51或HDR的第二影像輸出訊號V52。
在本實施例中,前端介面511可依據實際需求而有不同設計,例如包含一高畫質多媒體介面(HDMI)接收器及高畫質多媒體介面(HDMI)分流器。有關接收器與分流器已在前述實施例中說明,在此不贅述。另外,影像橋接控制器5131可以是耦接於前端介面511中的接收器,以自前端介面511的接收器,接收與影像輸入訊號對應的影像元資料M10。
第6圖為基於本案第五實施例所繪示的影像訊號轉換裝置示意圖。如第6圖所示,在本實施例中,影像訊號轉換裝置21與影像發送裝置22與影像接收裝置23。影像訊號轉換裝置21包含一前端介面211、一影像處理模組212及一後端介面213。前端介面211耦接於影像發送裝置22,以接收自影像發送裝置22的一影像輸入訊號,其中影像輸入訊號符合一第一幀率(frame rate)的格式。影像處理模組212耦接於前端介面211,影像處理模組212依據影像輸入訊號,輸出一第一影像輸出訊號V21,第一影像輸出訊號V21符合一第二幀率的格式。後端介面213分別耦接於影像處理模組212及影像接收裝置23,其中影像接收裝置23透過後端介面213接收來自影像處理模組212的第一影像輸出訊號V21以及一第二影像輸出訊號V22,其中第二影像輸出訊號V22符合第一幀率的格式。
由於影像處理模組212可以依據影像輸入訊號,輸出第二幀 率的第一影像輸出訊號V21以及第一幀率的第二影像輸出訊號V22,而給影像接收裝置23做後續使用。因此,影像接收裝置就可以更適用更多同時運作的影像功能。在此例子中,例如第二幀率(例如低幀率)第一影像輸出訊號V21可以用來串流節省頻寬。而第一幀率(例如高幀率)的第二影像輸出訊號V22可以儲存下來,以後給使用者對高幀率影像的利用。
第一幀率可以是大於該第二幀率,但不以此設限。本實施例中,第一幀率可以是大於或等於60幀/秒(FPS),其中而第二幀率可以是小於或等於60幀/秒(FPS)。
在本實施例中,影像處理模組212可以依據影像輸入訊號,輸出第一幀率的第二影像輸出訊號V22。實際運作上,影像處理模組212可以是依據第一幀率的影像輸入訊號,採取訊號通過(pass through)來輸出第一幀率的第二影像輸出訊號V22,當然,影像處理模組212可以是依據第一幀率的影像輸入訊號經過一些影像運算後產生第一幀率的第二影像輸出訊號V22,這些影像運算可以例如是改變解析度/或者HDR轉SDR或其他影像參數。另外,影像處理模組212可以例如是實質上同步輸出第二幀率的第一影像輸出訊號V21及第一幀率的第二影像輸出訊號V22,這裡指的實質上同步可以是指在合理容許範圍內仍有些微時間差仍在這裡所解釋的實質同步的範圍內。在另外的例中,影像處理模組212可以分別輸出第二幀率的第一影像輸出訊號V21及第一幀率的第二影像輸出訊號V22。而後端介面213可以是分別或者實質上同步輸出第二幀率的第一影像輸出訊號V21及第一幀率的第二影像輸出訊號V22至影像接收裝置23。
影像接收裝置23可以透過後端介面213,使得影像處理模組 212,將符合第一幀率的影像輸入訊號轉換為符合第二幀率的第一影像輸出訊號V21,例如,影像接收裝置23可以傳送相關的命令或者訊息至後端介面213,以透過後端介面213來控制影像處理模組212進行對應影像處理工作。此外,影像接收裝置23亦可以透過後端介面213,使得影像處理模組212是否實值同步輸出或分別輸出第二幀率的第一影像輸出訊號V21及第一幀率的第二影像輸出訊號V22。
綜上所述,本案之技術內容提供一種影像訊號轉換裝置,藉以可以更全面的適用若當後端影像接收端不支援高動態範圍顯示格式或者後端影像接收端需標準範圍顯示格式時的問題。
雖然本案以實施例揭露如上,然其並非用以限定本案,任何熟習此技藝者,在不脫離本案之精神和範圍內,當可作各種之更動與潤飾,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
31‧‧‧影像訊號轉換裝置
311‧‧‧前端介面電路
312‧‧‧現場可程式化閘陣列的影像處理器
313‧‧‧後端介面電路
32‧‧‧影像發送裝置
33‧‧‧影像接收裝置
V31‧‧‧第一影像輸出訊號
V32‧‧‧第二影像輸出訊號

Claims (9)

  1. 一種影像訊號轉換裝置,係與一影像發送裝置、一第一影像接收裝置及一第二影像接收裝置搭配使用,包含:一前端介面電路,電性連接於該影像發送裝置,以接收自該影像發送裝置的一影像輸入訊號,其中該影像輸入訊號符合高動態範圍顯示格式,該前端介面電路具有一高畫質多媒體介面(HDMI)分流器,其電性連接於該第二影像接收裝置,並將該影像輸入訊號分流輸出至該第二影像接收裝置;一影像處理硬體電路,電性連接於該前端介面電路,以依據該影像輸入訊號而輸出一第一影像輸出訊號,該第一影像輸出訊號符合標準範圍顯示的格式;以及一後端介面電路,分別電性連接於該影像處理硬體電路及該第一影像接收裝置,其中,該後端介面電路包含一影像橋接控制器,其中該影像橋接控制器係符合快捷外設互聯標準匯流排(PCI-E BUS)的格式或通用序列匯流排(USB)的格式,該第一影像接收裝置係透過該影像橋接控制器,以符合快捷外設互聯標準匯流排的格式或通用序列匯流排的格式,接收來自該影像處理硬體電路的該第一影像輸出訊號。
  2. 如請求項1所述之影像訊號轉換裝置,其中該影像處理硬體電路輸出該第一影像輸出訊號或一第二影像輸出訊號,該第二影像輸出訊號符合高動態範圍顯示格式,其中該影像處理硬體電路是一系統單晶片(SoC)、或一現場可程式化閘陣列(FPGA)的影像處理器。
  3. 如請求項2所述之影像訊號轉換裝置,其中該影像處理硬體電路採取訊號通過(pass through)的方式,依據該影像輸入訊號輸出該第二影像輸出訊號。
  4. 如請求項1所述之影像訊號轉換裝置,其中該前端介面電路包含一高畫質多媒體介面(HDMI)接收器,並以符合高畫質多媒體介面格式的方式接收自該影像發送裝置的該影像輸入訊號。
  5. 如請求項4所述之影像訊號轉換裝置,其中該高畫質多媒體介面(HDMI)分流器分別與該高畫質多媒體介面接收器與該影像發送裝置電性連接,並將該影像輸入訊號分流輸出至該高畫質多媒體介面接收器。
  6. 如請求項2所述之影像訊號轉換裝置,其中該影像接收裝置透過該影像橋接控制器,使得該影像處理硬體電路將符合高動態範圍顯示格式的該影像輸入訊號轉換為符合標準範圍顯示格式的該第一影像輸出訊號。
  7. 如請求項2所述之影像訊號轉換裝置,其中該影像接收裝置透過該影像橋接控制器,使得該影像處理硬體電路輸出該第一影像輸出訊號或一第二影像輸出訊號,該第二影像輸出訊號符合高動態範圍顯示格式。
  8. 如請求項2所述之影像訊號轉換裝置,該影像接收裝置透過該後端介面電路,使得該影像處理硬體電路實質上同步輸出該第一影像輸出訊號及該第二影像輸出訊號。
  9. 如請求項8所述之影像訊號轉換裝置,其中該第一影像輸出訊號及該第二影像輸出訊號係透過該後端介面電路之一暫存器暫存後而實質上同步輸出。
TW107114650A 2018-04-30 2018-04-30 影像訊號轉換裝置 TWI808970B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
TW107114650A TWI808970B (zh) 2018-04-30 2018-04-30 影像訊號轉換裝置
US16/395,393 US10868998B2 (en) 2018-04-30 2019-04-26 Video signal conversion device
CN201910349796.4A CN110418079A (zh) 2018-04-30 2019-04-28 影像讯号转换装置
US17/095,779 US11343466B2 (en) 2018-04-30 2020-11-12 Video signal conversion device
US17/729,736 US20220256113A1 (en) 2018-04-30 2022-04-26 Video signal conversion device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107114650A TWI808970B (zh) 2018-04-30 2018-04-30 影像訊號轉換裝置

Publications (2)

Publication Number Publication Date
TW201946440A TW201946440A (zh) 2019-12-01
TWI808970B true TWI808970B (zh) 2023-07-21

Family

ID=68291386

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107114650A TWI808970B (zh) 2018-04-30 2018-04-30 影像訊號轉換裝置

Country Status (3)

Country Link
US (3) US10868998B2 (zh)
CN (1) CN110418079A (zh)
TW (1) TWI808970B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI808970B (zh) * 2018-04-30 2023-07-21 圓剛科技股份有限公司 影像訊號轉換裝置
CN113467164B (zh) * 2020-03-31 2022-07-22 苏州佳世达光电有限公司 投影机及投影方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130093845A1 (en) * 2011-10-18 2013-04-18 Sony Computer Entertainment Europe Limited Image transfer apparatus and method
US20150245044A1 (en) * 2014-02-25 2015-08-27 Apple Inc. Backward-compatible video capture and distribution
US20170085894A1 (en) * 2015-09-21 2017-03-23 Qualcomm Incorporated Fixed point implementation of range adjustment of components in video coding
US20170104973A1 (en) * 2014-06-30 2017-04-13 Panasonic Intellectual Property Management Co., Ltd. Playback method according to function of playback device

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3720812B2 (ja) * 2003-02-24 2005-11-30 松下電器産業株式会社 テレビジョンカメラ
US20070156942A1 (en) * 2005-12-30 2007-07-05 Robert Gough Method and apparatus for independently managing a chipset-integrated bus controller
US7484029B2 (en) * 2006-02-09 2009-01-27 International Business Machines Corporation Method, apparatus, and computer usable program code for migrating virtual adapters from source physical adapters to destination physical adapters
US8134640B2 (en) 2006-12-26 2012-03-13 Broadcom Corporation Video processor architecture and method for frame rate conversion
GB2473615A (en) * 2009-09-16 2011-03-23 Sharp Kk Display privacy image processing method with main image compression depending on off-axis luminance
US11049473B2 (en) * 2011-03-24 2021-06-29 Koninklijke Philips N.V. Apparatuses and methods for analyzing image gradings
US8743291B2 (en) * 2011-04-12 2014-06-03 Dolby Laboratories Licensing Corporation Quality assessment for images that have extended dynamic ranges or wide color gamuts
US8736756B2 (en) * 2011-09-24 2014-05-27 Nueteq Technology, Inc. Video signal sending device, receiving device, and transmission system
CN103827956B (zh) * 2011-09-27 2017-06-13 皇家飞利浦有限公司 用于图像的动态范围变换的装置和方法
KR20130108882A (ko) * 2012-03-26 2013-10-07 삼성전자주식회사 복수의 트랜스코딩 수행시 로드 밸런싱을 위한 스케줄링 장치 및 방법
US9026865B2 (en) * 2012-06-11 2015-05-05 Unisys Corporation Software handling of hardware error handling in hypervisor-based systems
MX353125B (es) * 2013-06-20 2017-12-20 Sony Corp Dispositivo de reproducción, método de reproducción, y medio de registro.
JP2015005878A (ja) * 2013-06-20 2015-01-08 ソニー株式会社 再生装置、再生方法、および記録媒体
JP6202330B2 (ja) * 2013-10-15 2017-09-27 ソニー株式会社 復号装置および復号方法、並びに符号化装置および符号化方法
JP6443346B2 (ja) * 2014-01-09 2018-12-26 ソニー株式会社 映像信号処理装置、映像信号処理方法およびカメラ装置
EP3157242B1 (en) * 2014-06-10 2019-07-03 Panasonic Intellectual Property Management Co., Ltd. Display system, display method, and display device
JP5914901B1 (ja) * 2014-06-16 2016-05-11 パナソニックIpマネジメント株式会社 再生方法および再生装置
EP3739894A1 (en) * 2014-06-27 2020-11-18 Panasonic Intellectual Property Management Co., Ltd. Data output device, data output method, and data generation method
CN107004395B (zh) 2014-12-08 2020-08-04 夏普株式会社 显示控制装置、显示控制方法以及记录介质
TW201633779A (zh) 2014-12-16 2016-09-16 湯姆生特許公司 將圖像之高動態範圍版本轉換至該圖像之標準動態範圍版本之方法及裝置
KR102423434B1 (ko) * 2015-02-17 2022-07-22 소니그룹주식회사 송신 장치, 송신 방법, 수신 장치 및 수신 방법
US10140694B2 (en) 2015-08-31 2018-11-27 Lg Electronics Inc. Image display apparatus
CN105611213A (zh) 2016-01-04 2016-05-25 京东方科技集团股份有限公司 一种图像处理方法、播放方法及相关的装置和系统
JP2017175459A (ja) * 2016-03-24 2017-09-28 シャープ株式会社 信号変換装置、信号変換方法、テレビジョン受像機、プログラム、および記録媒体
CN105979192A (zh) 2016-05-16 2016-09-28 福州瑞芯微电子股份有限公司 一种视频显示方法和装置
TWI631505B (zh) * 2016-08-26 2018-08-01 晨星半導體股份有限公司 應用於播放裝置的影像處理方法及相關的電路
US10200732B1 (en) * 2016-11-03 2019-02-05 Amazon Technologies, Inc. Output-aligned avail blanking for video streams
US10623634B2 (en) * 2017-04-17 2020-04-14 Intel Corporation Systems and methods for 360 video capture and display based on eye tracking including gaze based warnings and eye accommodation matching
CN107277399B (zh) 2017-06-09 2020-10-20 深圳Tcl新技术有限公司 电视终端及hdr图像转为sdr的方法和计算机可读存储介质
KR101809644B1 (ko) * 2017-10-19 2018-01-18 (주) 케이투이 Sdr 및 hdr 신호 처리가 가능한 4k 기반 마스터 스위처 장치
TWI808970B (zh) * 2018-04-30 2023-07-21 圓剛科技股份有限公司 影像訊號轉換裝置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130093845A1 (en) * 2011-10-18 2013-04-18 Sony Computer Entertainment Europe Limited Image transfer apparatus and method
US20150245044A1 (en) * 2014-02-25 2015-08-27 Apple Inc. Backward-compatible video capture and distribution
US20170104973A1 (en) * 2014-06-30 2017-04-13 Panasonic Intellectual Property Management Co., Ltd. Playback method according to function of playback device
US20170085894A1 (en) * 2015-09-21 2017-03-23 Qualcomm Incorporated Fixed point implementation of range adjustment of components in video coding

Also Published As

Publication number Publication date
CN110418079A (zh) 2019-11-05
US20220256113A1 (en) 2022-08-11
US20190335138A1 (en) 2019-10-31
US10868998B2 (en) 2020-12-15
US20210067736A1 (en) 2021-03-04
US11343466B2 (en) 2022-05-24
TW201946440A (zh) 2019-12-01

Similar Documents

Publication Publication Date Title
US8736695B2 (en) Parallel image processing using multiple processors
WO2017032081A1 (zh) 一种音视频播放设备、数据显示方法与存储介质
TWI465919B (zh) 採用雷霆介面之電子裝置、其連接方法及底座設備
US20120314777A1 (en) Method and apparatus for generating a display data stream for transmission to a remote display
US20090153574A1 (en) Method and system for updating firmware
WO2017190468A1 (zh) 视频处理系统及具有其的多媒体播放设备
TWI808970B (zh) 影像訊號轉換裝置
TWI808971B (zh) 影像訊號轉換裝置
TWI386041B (zh) 用以俘獲並儲存多個即時圖像之裝置
US20190335082A1 (en) Video signal conversion device and method thereof
CN205005201U (zh) 一种音视频播放设备
TWM568010U (zh) 影像訊號轉換裝置
TWI805581B (zh) 影像訊號轉換裝置
TWM568005U (zh) 影像訊號轉換裝置
TWI811217B (zh) 影像訊號轉換裝置
TWI822677B (zh) 影像訊號轉換裝置
WO2017084260A1 (zh) 一种音视频播放设备及方法
TWM568008U (zh) 影像訊號轉換裝置
TWI486055B (zh) 影像訊號傳送裝置、接收裝置、傳輸系統及其方法
TWM568007U (zh) 影像訊號轉換裝置
TWM568006U (zh) 影像訊號轉換裝置
KR20150133465A (ko) Avn 시스템의 영상 출력 제어 장치 및 방법
Lysakov et al. Implementation of FPGA algorithms for identification of image distortion due to compression
US20140132712A1 (en) Three-dimension image format converter and three-dimension image format conversion method thereof
US20230344963A1 (en) Docking device and method with video capturing function