TWI806140B - 用於選擇性乾式蝕刻氧化鎵的方法 - Google Patents

用於選擇性乾式蝕刻氧化鎵的方法 Download PDF

Info

Publication number
TWI806140B
TWI806140B TW110131995A TW110131995A TWI806140B TW I806140 B TWI806140 B TW I806140B TW 110131995 A TW110131995 A TW 110131995A TW 110131995 A TW110131995 A TW 110131995A TW I806140 B TWI806140 B TW I806140B
Authority
TW
Taiwan
Prior art keywords
gallium oxide
gallium
reagent
chloride
substrate
Prior art date
Application number
TW110131995A
Other languages
English (en)
Other versions
TW202217967A (zh
Inventor
鳳全 劉
莉莎J 恩曼
蘭卡摩C 卡路塔瑞奇
馬克J 薩利
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202217967A publication Critical patent/TW202217967A/zh
Application granted granted Critical
Publication of TWI806140B publication Critical patent/TWI806140B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • H01L21/31122Etching inorganic layers by chemical means by dry-etching of layers not containing Si, e.g. PZT, Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/46Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428
    • H01L21/461Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/465Chemical or electrical treatment, e.g. electrolytic etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

從半導體基板蝕刻氧化鎵的範例方法可包括相對於氮化鎵選擇性蝕刻氧化鎵。此方法可包括將試劑流入容納半導體基板的基板處理區中。此試劑可包括氯化物與溴化物的至少一者。此方法可進一步包括使氧化鎵的暴露區與來自此試劑的氯化物與溴化物的至少一者接觸以形成含鎵氣體。藉由以惰性氣體淨化此基板處理區可移除此含鎵氣體。此方法包括使此氧化鎵的表面凹陷。此方法可包括重覆的循環以達成期望深度。

Description

用於選擇性乾式蝕刻氧化鎵的方法
本案請求於2020年9月8日所提出標題為「METHODS FOR SELECTIVE DRY ETCHING GALLIUM OXIDE」之的美國專利申請案第17/014,251號的優先權權益,其全文在此以引用方式併入。
本發明關於半導體處理與設備。更明確地,本發明關於相對於其他材料乾式蝕刻材料。
通常期望具有相較於一種材料而更快地蝕刻另一種材料的蝕刻處理,以促進例如圖案轉移處理。此種蝕刻處理稱為對於第一材料為選擇性的。由於材料、電路與處理的多樣性,已經發展出對於各種材料的選擇性的蝕刻處理。
乾式蝕刻處理通常被期望用於從半導體基板選擇性移除材料。此期望性源自具有最小的物理干擾之從微型結構和緩地移除材料的能力。乾式蝕刻處理也容許藉由移除氣相試劑來突然地停止蝕刻速率。某些乾式蝕刻處理涉及基板暴露至由一或多個前驅物所形成的遠端電漿副產物。然而,仍然需要乾式蝕刻處理,其精細地移除具有受限的或無事先已知的化學揮發路徑的氧化物或是無電漿的氧化物。
因此,有著對於可用以最小化表面缺陷及改善部件的量子效率與效能的改善系統與方法的需求。藉由本發明來解決這些與其他的需求。
蝕刻氧化鎵材料的範例方法可包括流動一或多個試劑以接觸氧化鎵的暴露區。此方法可包括乾式蝕刻。此方法可包括相對於氮化鎵而選擇性蝕刻氧化鎵。有利地,基板處理區可為無電漿的。
本發明的一些實施例可包括從半導體基板蝕刻氧化鎵的方法。此方法可包括將試劑流入容納半導體基板的基板處理區中。試劑可包括氯化物與溴化物的至少一者。半導體基板可為或包括氧化鎵的暴露區。此方法可包括使氧化鎵的暴露區接觸來自試劑的氯化物與溴化物的至少一者以形成含鎵氣體。此方法可包括以惰性氣體淨化基板處理區以移除含鎵氣體。此方法可包括使氧化鎵的表面凹陷。
在一些實施例中,此方法可被重覆至少兩個循環以達成期望蝕刻深度。此方法可進一步包括在第一時間期間之後停止含氯化物試劑或含溴化物試劑的流動。此方法可進一步包括以惰性氣體淨化基板處理區持續第二時間期間。處理區可維持為無電漿。試劑可包括四氯化鈦、四溴化鈦、四氯化矽、四溴化矽、氯化釩(V)、五氯化鈮、五氯化鉭、氯化鎢(V)、氯化鉬(V)、四氯化鋯、四氯氧化鉬、四氯氧化鎢(VI)、或前述物的組合中的至少一者。在一些實施例中,試劑可為四氯化鈦。氧化鎵的暴露區可為或可包括覆蓋氮化鎵。此方法可顯現氧化鎵與氮化鎵之間的蝕刻選擇性為大於或約10:1。處理區中的溫度可維持在約150 °C與約650 °C之間。處理區中的壓力可維持在小於或約250托。
本發明的一些實施例可包括從半導體基板蝕刻氧化鎵的另一種方法。此方法可包括將第一試劑流入容納半導體基板的基板處理區中。第一試劑可包括HX或MeX,其中X是氟、氯、與溴的至少一者。半導體基板可為或包括氧化鎵的暴露區。此方法可包括將氧化鎵的暴露區氟化以活化表面以形成鎵鹵化物與H 2O。此方法可包括將第二試劑流入基板處理區中。第二試劑可為三甲基鋁、三甲基鎵、氯化鋁、四氯化錫、乙醯丙酮錫、四甲基矽烷、氯化三甲錫、及三溴化硼的至少一者。第二試劑可促進配位基交換,其中一甲基團被轉移至鎵鹵化物以形成揮發Me 2GaY或Me 3Ga,其中Y是氟、氯、與溴的至少一者。此方法可包括使氧化鎵的表面凹陷。
在一些實施例中,此方法可包括:流動第一試劑與流動第二試劑的至少一者包括持續約3秒的脈衝。此方法可包括:在流動第一試劑與流動第二試劑的至少一者之後包括以惰性氣體淨化基板處理區。此方法可包括:在流動第一試劑之後,可以惰性氣體淨化基板處理區以移除H 2O。惰性氣體可包括He或Ar。在一些實施例中,此方法可進一步包括將第三試劑流入基板處理區。第三試劑可為氯、溴、三氯化硼、與三溴化硼的至少一者。此方法可包括被重覆至少兩個循環以達成期望蝕刻深度。此方法可顯現每個循環約0.1 Å至約6 Å的蝕刻速率。處理區可維持為無電漿。氧化鎵的暴露區可為或可包括覆蓋氮化鎵。此方法可顯現氧化鎵與氮化鎵之間的蝕刻選擇性為大於或約10:1。
本發明相較於習知系統與技術可提供許多益處。例如,此方法可選擇性蝕刻半導體結構內的氧化鎵。此外,此方法可保護下方的氮化鎵及/或提供可為無表面缺陷的氮化鎵。這些與其他實施例,及它們的許多優點與特徵,將結合之後的說明書與隨附圖示而更詳細地說明。
微型LED顯示器擁有諸如高對比、快速反應、及相對廣色域、低耗能、及長壽命的潛在優點。微型LED的廣範圍應用的前景已經吸引大量的製造者、新創者、及學術研究者在本領域中創立計畫。然而,新技術挑戰隨著縮減晶片尺寸結合擴展晶片密度而出現。關鍵挑戰來自於磊晶與微晶片處理。微型LED的尺寸與裝置之間的間隔的縮減會致使在晶片處理中的問題及劣化LED效能。
氧化鎵具有4.8 eV的廣能隙,相較於習知的小能隙矽基晶片能夠操作在高上許多的溫度與功率下,氧化鎵已經被注意作為未來半導體裝置的主動層的令人激動的候選。因此,氧化鎵現在已被發展用於光學裝置,諸如氮化鎵(GaN)系LED上的透明磊晶層。一種重要的問題為由於側壁效應的量子效率及同質性的退化,其會是藉由在裝置處理期間所形成的高密度的表面缺陷所致使的,造成p-GaN中的劣化電氣注射。在結構邊緣的缺陷會是關於形成至GaN上的氧化鎵,其中氧化鎵接著需要被移除而造成GaN的表面上的凹痕。作為非輻射中心,表面缺陷顯著地劣化微型LED的內部量子效率。在一實例中,對於微型LED,從超過500 μm × 500 μm至10 μm × 10 μm的晶片尺寸的縮減已經報告出在最大外部量子效率(EQE)中從~10%至~5%的減少。
蝕刻氧化鎵的已知方法包括溼式蝕刻、反應性離子蝕刻(REI)、電感耦合電漿(ICP)、及以Cl 2、BCl 3、 SF 6之活化Cl蝕刻及類似方法。然而,由於這些方法提供氧化鎵相對於氮化鎵的較小選擇性,因而致使氮化鎵上的缺阻,所以這些方法是不利的。
許多習知技術利用溼式蝕刻或電漿蝕刻用以蝕刻氧化鎵。然而,這些方法包括諸如具有氧化鎵相對於氮化鎵的較小選擇性的缺點,因而致使氮化鎵上的缺陷。雖然溼式蝕刻相較於其他蝕刻技術可為更加穩健,溼式蝕刻會相較於必要或期望地而進一步蝕刻佔位或基板材料。例如,溼式蝕刻會過度蝕刻某些特徵。使用溼式蝕刻也會創造後續操作的需求以移除形成在溝槽或孔洞內的殘留物。由於暴露至電漿流出物會損害下方材料的表面,電漿蝕刻技術也是不利的。
本發明藉由執行乾式蝕刻處理以蝕刻氧化鎵來克服這些問題。此可包括相對於氮化鎵而選擇性蝕刻氧化鎵且不損害氮化鎵表面。藉由使用特定試劑或試劑組合/順序在無電漿處理區環境中,在蝕刻處理移除氧化鎵的期間,氮化鎵的暴露表面會是無損的。以此方式,將執行的蝕刻操作可不移除或可僅最小地移除下方的結構材料,諸如氮化鎵。
雖然剩餘說明書將例行地辨明利用所揭示技術的特定蝕刻處理,但將輕易地理解到此系統與方法可同樣地應用於可發生在所述腔室中的各種其他沉積與清洗處理。因此,本發明不應當作如此侷限作為單獨地用於所述的處理及清洗製程。再者,雖然說明範例腔室以提供用於本發明的基礎,將理解到本發明可應用於可容許所揭示的單一腔室操作的實際上任何半導體處理腔室。
第1圖繪示範例電漿處理腔室100的剖面圖解視圖,處理腔室100顯示為設置作為蝕刻腔室,具有基板支撐組件101。基板支撐組件101可使用在其他類型的電漿處理腔室中,例如,電漿處理腔室、退火腔室、物理氣相沉積腔室、化學氣相沉積腔室、及離子佈植腔室、除此之外的其他腔室、及可將表面或基板(諸如,基板124)均勻地維持在特定溫度的其他系統。在一些實施中,腔室100可設置用以低溫(cryogenic)處理,然而可類似地涵蓋任何其他處理條件。例如,反應性離子蝕刻維持在低溫(cryogenic)溫度的基板可改善上方所說明的蝕刻處理的異向性面向。
電漿處理腔室100可包括腔室主體102,腔室主體102具有側壁104、基底106、及蓋108,側壁104、基底106、及蓋108可包圍處理區110。注射設備112可與腔室主體102的側壁104及/或蓋108耦接。氣體分配盤114可流體地耦接注射設備112以容許處理氣體被提供進入處理區110。注射設備112可為一或多個噴嘴或入口埠,或者是噴淋頭。處理氣體及任何處理副產物可藉由形成在腔室主體102的側壁104或基底106中的排氣埠116從處理區110移除。排氣埠116可與泵系統140耦接,泵系統140可包括節流閥、泵、或用以控制處理區110內的真空程度的其他材料。
處理氣體可被賦能以在處理區110內形成電漿。例如,可藉由至處理氣體的電容或電感耦合RF功率來賦能處理氣體。在圖示中繪示的實施例中,用於電感耦合電漿產生的複數個線圈118可安置在電漿處理腔室100的蓋108之上及可藉由匹配電路120耦接至RF電源122。在一些實施例中,處理區110維持為無電漿。
基板支撐組件101可安置在處理區110中的注射設備112之上。基板支撐組件101可包括靜電卡盤103與基底組件105。基底組件可與靜電卡盤103與設施板107耦接。設施板107可被接地板111支撐,及可設置以促進與基板支撐組件101的電氣、冷卻、加熱、與氣體連接。接地板111可被處理腔室的基底106支撐,然而在一些實施例中,此組件可與軸件耦接,軸件可在腔室的處理區內垂直地移動。絕緣板109可將設施板107自接地板111絕緣,及可提供部件之間的熱及/或電氣絕緣。
基底組件105可包括或界定與流體輸送系統117耦接的冷媒通道。在一些實施例中,流體輸送系統117可為低溫(cryogenic)冷卻器,然而本發明並不侷限於將在之後進一步說明的低溫(cryogenic)應用。流體輸送系統117可經由冷媒入口導管123及冷媒出口導管125與冷媒通道流體耦接,冷媒入口導管123連接至冷媒通道的入口,冷媒出口導管125連接至冷媒通道的出口,使得基底組件105可維持在預定溫度,諸如第一溫度。在一些實施例中,流體輸送系統117可與界面箱耦接以控制冷媒的流率。冷媒可包括可維持在任何溫度的材料,包括低溫(cryogenic)溫度,其可低於或約0 °C、低於或約-50 °C、低於或約-80 °C、低於或約-100 °C、低於或約-125 °C、低於或約-150 °C、或更低的溫度。
又,將理解到本發明所涵蓋的其他基板支撐件也可設置以操作在各種其他處理溫度,包括高於或約0 °C、大於或約100 °C、大於或約250 °C、大於或約400 °C、或更大的溫度。流體輸送系統117可提供冷媒,冷媒可藉由基底組件105的冷媒通道循環。流動通過冷媒通道的冷媒可使得基底組件105能夠被維持在處理溫度,其可助於控制靜電卡盤103的橫向溫度分佈,使得安置在靜電卡盤103上的基板124可均勻地維持在低溫(cryogenic)處理溫度。
設施板107可包括或界定與冷卻器119耦接的冷卻劑通道。冷卻器119可經由冷卻劑入口導管127與冷卻劑出口導管129與冷卻劑通道流動耦連通,冷卻劑入口導管127連接至冷卻劑通道的入口,冷卻劑出口導管129連接至冷卻劑通道的出口,使得設施板107可維持在第二溫度,第二溫度在一些實施例中可大於第一溫度。在一些實施例中,可使用單一共同的冷卻器以用於流體輸送至基底組件與設施板兩者。因此,在一些實施例中,流體輸送系統117與冷卻器119可為單一冷卻器或流體輸送系統。在一些實施例中,冷卻器119可與界面箱耦接以控制冷卻劑的流率。冷卻劑可包括可將溫度維持大於或約0 °C的材料,及可將溫度維持大於或約20 °C、大於或約30 °C、大於或約40 °C、大於或約50 °C、或更大的溫度。在一些實施例中,可利用的替代加熱機構包括電阻加熱器,其可分佈在設施板、靜電卡盤、或基底組件中。在一些實施例中,設施板可不包括加熱部件。冷卻器119可提供冷卻劑,冷卻劑可通過設施板107的冷卻劑通道循環。流動通過冷卻劑通道的冷卻劑可使得設施板107能夠被維持在預定溫度,其例如可助於將絕緣板109維持在高於第一溫度的溫度。
靜電卡盤103可包括支撐表面,基板124可安置在支撐表面上,及靜電卡盤103也可包括與支撐表面相對的底表面132。在一些實施例中,靜電卡盤103可為或包括陶瓷材料,諸如氧化鋁、氮化鋁、或其他合適材料。此外,靜電卡盤103可為或包括聚合物,諸如聚醯亞胺、聚醚醚酮、聚芳基醚酮、或可操作作為處理腔室內的靜電卡盤的任何其他聚合物。
靜電卡盤103可包括併入卡盤主體的卡緊電極126。卡緊電極126可設置作為單極或雙極電極,或用於靜電地夾緊基板的任何其他合適佈置。卡緊電極126可藉由RF濾波器耦接至卡緊電源134,卡緊電源134可提供DC功率以將基板124靜電地固定至靜電卡盤103的支撐表面。RF濾波器可防止用以在電漿處理腔室100內形成電漿的RF功率損害電氣設備或呈現腔室之外的電氣危險。在一些實施例中,處理區110維持為無電漿。
靜電卡盤103可包括併入卡盤主體內的一或多個電阻加熱器128。電阻加熱器128可用以將靜電卡盤103的溫度提升至適於處理安置在支撐表面上的基板124的處理溫度。電阻加熱器128可藉由設置板107耦接至加熱器電源136。加熱器電源136可提供功率(其可為數百瓦特或更大)至電阻加熱器128。加熱器電源136可包括用以控制加熱器電源136的操作的控制器,加熱器電源136通常可設定以加熱基板124至預定處理溫度。在一些實施例中,電阻加熱器128可包括複數個橫向分開的加熱區域,及控制器可使得電阻加熱器128的至少一區域相對於位在其他區域中的一或多者的電阻加熱器128能夠被優先地加熱。例如,電阻加熱器128可同心地佈置在複數個分開的加熱區中。電阻加熱器128可將基板124維持在適用於處理的處理溫度。
基板支撐組件101可包括安置在其中的一或多個探針。在一些實施例中,一或多個低溫光學探針組件可耦接探針控制器138。溫度探針可安置在靜電卡盤103中以測定靜電卡盤103的各種區的溫度。在一些實施例中,每個探針可對應於電阻加熱器128的複數個橫向分開的加熱區域的一個加熱區。探針可測量靜電卡盤103的每個區域的溫度。探針控制器138可耦接加熱器電源136,使得電阻加熱器128的每個區域可被獨立地加熱。此可容許靜電卡盤103的橫向溫度分佈基於溫度量測被維持為實質上均勻,其可容許安置在靜電卡盤103上的基板124被均淨地維持在處理溫度。
可使用先前論述的腔室以執行包括選擇性蝕刻方法的範例方法。轉到第2圖,第2圖顯示根據本發明的一些實施例之方法200中的範例操作。在此方法的第一操作之前,在基板放置在可執行方法200的腔室的處理區內之前,基板可以一或多個方式處理。例如,可產生特徵,及通孔或溝槽可形成或界定在基板內。通孔或溝槽可具有深寬比或其高度對寬度的比率為大於或約2、大於或約5、大於或約10、大於或約20、大於或約30、大於或約50、或在實施例中為更大。雖然剩餘的說明書將論述氧化鎵與氮化鎵,使用在這兩層中的任何其他已知材料可被取代為一或多個層。一些或所有的這些操作可執行在前述的腔室或系統中,或可執行在相同系統工具上的不同腔室中,系統工具可包括執行本文所述的方法的操作的腔室。
方法200可包括將試劑流入容納半導體基板的基板處理區中。試劑可包括氯化物與溴化物的至少一者。半導體基板可包括氧化鎵的暴露區。範例腔室可為前述的腔室100。試劑在操作205可流動至腔室的處理區。在一些實施例中,試劑可基於熱活化與處理區中的基板交互作用,及在一些實施例中無電漿活化可發生。基板可包括任何數目的包括氧化物、氮化物、或任何其他材料的材料層。在一些實施例中,氧化鎵層可形成覆蓋氮化鎵層,及可暴露此等層的一者或兩者。
移除氧化鎵的蝕刻處理可具有對於氮化鎵的相對高選擇性,諸如大於或約10:1或更大的選擇性。然而,在一些實施例中,將被移除的氧化鎵的量會是數奈米至高達一微米的分數或更大。例如,在一些實施例中,將被凹陷的氧化鎵的量可為幾十奈米至高達幾百奈米。此種將被蝕刻的材料量可發生在相對較長的蝕刻時間期間或在重覆的循環上。部分地基於對於試劑的氧化物親和性可操作氧化物移除處理的對於氮化鎵的選擇性,創造會移除氧化鎵材料的揮發材料。氧化鎵的暴露區與來自試劑的氯化物與溴化物的至少一者的接觸在操作215可形成含鎵氣體,及移除進入貢獻氯或溴的試劑的氧。此處理可包括在操作225的淨化循環,其中揮發物被釋放以提供更多的蝕刻控制。
所形成的含鎵氣體為高度揮發性及在操作225可藉由使用惰性氣體之淨化處理區而從處理區移除。氮化鎵的任何暴露表面可不受到影響,或可受到含鎵氣體的最小影響,同時氧化鎵可被等向地蝕利。此外,藉由利用特定含氯化物或含溴化物試劑,氧化鎵的蝕刻可被達成及控制至每個循環小於或約30 Å的蝕刻厚度,及可被控制至每個循環小於或約20 Å、每個循環小於或約10 Å、每個循環小於或約5 Å、每個循環小於或約1 Å、每個循環小於或約0.5 Å、每個循環小於或約0.1 Å、或更小。在一些實施例中,循環被重覆至少兩個循環以達成期望蝕刻深度。
蝕刻處理在一些實施例中可繼續持續第一時間期間。在第一時間期間之後,含氯化物試劑或含溴化物試劑的流動可停止。可藉由在第一時間期間之後停止在操作205之含氯化物試劑或含溴化物試劑的流動,控制在操作215之試劑與氧化鎵的交互作用的程度。
藉由任選地以惰性氣體淨化基板處理區持續第二時間期間,可進一步控制試劑與氧化鎵的交互作用的程度。在操作225可執行任選的淨化,其可移除殘留蝕刻劑材料、蝕刻副產物、或除了在操作215形成的含鎵氣體的移除之外的來自腔室的其他材料。此淨化可以可為化學惰性的任何數目的材料來執行,諸如氮或諸如氦及/或氬的惰性氣體,其可用以淨化腔室的處理區。此淨化處理藉由促進副產物及揮發含氯化物試劑或含溴化物試劑的移除可改善蝕刻選擇性,及此淨化處理降低處理區內這些材料的停留時間。此例如可促進氧化鎵的等向蝕刻,同時降低氮化鎵的暴露與影響。
第一時間期間可足以產生氧化鎵的蝕刻,同時限制會開始影響氮化物表面的停留時間。例如,在一些實施例中,第一時間期間可大於或約5秒,及可大於或約10秒、大於或約15秒、大於或約20秒、大於或約25秒、大於或約30秒、大於或約35秒、大於或約40秒、大於或約45秒、大於或約50秒、大於或約55秒、大於或約60秒、大於或約2分鐘、或更長。然而,為了限制額外效應,在一些實施例中,第一時間期間可小於或約5分鐘、小於或約4分鐘、小於或約3分鐘、小於或約2分鐘、或更小。
關於任選的淨化的第二時間期間可足以停止氧化鎵的蝕刻。例如,在一些實施例中,第二時間期間可大於或約5秒,及可大於或約10秒、大於或約15秒、大於或約20秒、大於或約25秒、大於或約30秒、或更長。此外,任何或所有的操作可維持為無電漿。在一些實施例中,僅有熱蝕刻試劑用以蝕刻氧化鎵。本發明中使用的含氯化物試劑或含溴化物試劑可包括四氯化鈦(TiCl 4)、四溴化鈦(TiBr 4)、四氯化矽(SiCl 4)、四溴化矽(SiBr 4)、氯化釩(V)(VCl 5)、五氯化鈮(NbCl 5)、五氯化鉭(TaCl 5)、氯化鎢(V)(WCl 5)、氯化鉬(V)(MoCl 5)、四氯化鋯(ZrCl 4)、四氯氧化鉬(MoOCl 4)、四氯氧化鎢(VI)(WOCl 4)、或前述物的組合中的至少一者。範例含氯化物試劑可為四氯化鈦,其可流入處理區中。氯化物或溴化物的其他來源可結合使用或作為四氯化鈦的替代物。
在一些實施例中,含氯化物試劑或含溴化物試劑的流率可維持在至少約1 sccm與約100 sccm之間。不受任何特定理論所侷限,相信著含氯化物試劑作用以移送氯化物,或含溴化物試劑作用以移送溴化物,至蝕刻目標氧化鎵的鎵。同樣地,含氯化物試劑作用以接收蝕刻目標氧化鎵的氧。例如,利用四氯化鈦作為方法200中的含氯化物試劑,四氯化鈦的氯化物被移送至氧化鎵的鎵,及氧化鎵的氧被移送至氯化鈦結構。在此實例中,藉由Ti與O之間的強烈鍵結能量及藉由在操作215形成的氯化鎵氣體的高揮發性可驅動反應機制。基於成分的鍵結能量,諸如Ti-Cl、Ti-O、Ti-N、Ga-O、與Ga-N之間的鍵結能量,可達成相對於氮化鎵之蝕刻氧化鎵的高選擇性,氧化鎵可具有較少偏好的鍵結或轉移。例如,方法200是與諸如電漿處理之包括自由基氯的處理相比較為溫和的熱處理,及因此方法200有利地造成較少損害至下方氮化鎵的表面。例如,電漿增強的氯會更加容易地與氮化鎵交互反應,然而熱轉移的氯會更加容易地置換氧。
處理條件也會影響在方法200中執行的操作。方法200的每個操作在實施例中可執行在定溫期間,然而在一些實施例中,在不同操作期間可調整溫度。例如,基板、基座、或氧化物蝕刻期間的腔室溫度可維持在大於或約150 °C的溫度,及在一些實施例中,溫度可維持在大於或約200 °C、大於或約250 °C、大於或約300 °C、大於或約350 °C、大於或約400 °C、大於或約450 °C、大於或約500 °C、大於或約550 °C、大於或約600 °C、大於或約650 °C、或更高。然而,在較高的溫度,會發生含氯化物試劑或含溴化物試劑的進一步分解,其會產生進一步蝕刻。隨著蝕刻劑的量增加,氮化物會開始更容易地蝕刻。因此,在一些實施例中,溫度可維持在低於或約700 °C,及可維持在低於或約650 °C、低於或約600 °C、低於或約550 °C、低於或約500 °C、或更小。在一些實施例中,根據方法200的處理區中的溫度維持在約150 °C與約650 °C之間。
在一些實施例中,處理可發生在各種壓力下,其可促進任何數目的處理腔室中的操作。例如,處理可執行在能夠提供低於或約10毫托、或更低的壓力之腔室內,諸如使用渦輪分子泵的腔室。此外,腔室內的壓力可維持在較高壓力,其可增加相關的蝕刻速率,及處理腔室內的壓力可維持在大於或約1托,及可維持在大於或約2托、大於或約5托、大於或約10托、大於或約50托、大於或約100托、大於或約200托、或更高。
藉由執行蝕刻一數量,接著淨化一數量,可執行氧化鎵的受控等向蝕刻。為了進一步促進蝕刻,本發明可執行若干循環以刷新氮化鎵,氮化鎵可在氧化鎵下方,及刷新氮化鎵可容許移除蝕刻副產物,及促進蝕刻劑輸送進入氧化鎵的橫向凹部。在一些實施例中,包括任選的淨化的此處理可被執行大於或約2個循環、大於或約3個循環、大於或約4個循環、大於或約5個循環、大於或約10個循環、大於或約20個循環、大於或約50個循環、大於或約100個循環、大於或約200個循環、或更多循環,取決於諸如將執行蝕刻氧化鎵的程度,或處理的其他效果的因素。
執行額外循環的益處可包括緩和在含氯化物試劑或含溴化物試劑可開始與氮化物結構交互作用及延伸進入氮化物結構的一培養期間或接觸期間之後的氮化鎵最終可與移除氧化鎵的處理反應的效果。然而,雖然含氯化物試劑或含溴化物試劑可僅最小地與氮化鎵交互作用,此等試劑可接觸氮化鎵層的任何暴露表面。藉由執行前述的淨化,藉由將氧化鎵與試劑接觸而形成的反應後鎵鹵化物氣體可接著被有效地從腔室排除。此可至少某程度地刷新培養期間,及藉由每個循環從氮化鎵移除殘留蝕刻劑,可增加相對於氮化鎵之氧化鎵蝕刻處理的整體選擇性。藉由執行前述的處理,氧化鎵相對於氮化鎵的蝕刻選擇性可維持在大於或約10:1,及可產生選擇性為大於或約15:1、大於或約20:1、大於或約30:1、大於或約50:1、大於或約70:1、大於或約100:1、大於或約200:1、大於或約300:1、大於或約400:1、大於或約500:1、或更高。
轉到第3A~3D圖,第3A~3D圖顯示根據本發明的一些實施例處理之結構300的剖面視圖。此結構可繪示併入半導體結構的多層,此等層可包括任何數目的層或暴露材料。例如,此結構可包括覆蓋基板305的氧化鎵315,基板305可包括氮化鎵310的暴露區,如第3A圖所示。
在第3B圖中繪示在根據本發明的方法(諸如上方關於第2圖所論述的)已經開始執行之後的結構。含氯化物試劑或含溴化物試劑325流動以接觸氧化鎵315。含氯化物試劑或含溴化物試劑可輸送至基板處理區(諸如第1圖的區110),其中試劑可與暴露的氧化鎵材料315交互作用。如上所論述,根據本發明的實施例之蝕刻氧化鎵可提供試劑與氧化鎵之間的轉移機制以形成產物335,產物335可包括多個揮發材料。產物335可包括鎵鹵化物氣體及併入氧的含金屬氣體,諸如可已經接收氧原子的氯化鈦。含金屬蝕刻劑可仍為氣體,及包括氧的經取代含金屬蝕刻劑及揮發的鎵鹵化物可全部從腔室淨化。
第3D圖繪示在根據本發明的進一步方法或操作(諸如關於上方第2圖所論述的)已經執行之後的結構。例如,隨著蝕刻處理繼續,此處理區被淨化及產物335被移除以提供無氧化鎵315的基板305,同時具有最小或無暴露的氮化鎵310的蝕刻。藉由利用本發明各處所論述的試劑,可從基板或氮化鎵蝕刻氧化鎵,同時限制氮化鎵的損害或移除。
如上所論述,先前論述的腔室可用以執行包括選擇性蝕刻方法的範例方法。轉到第4圖,第4圖顯示根據本發明的一些實施例的方法400中的範例操作。在此方法的第一操作之前,類似於上方所論述的方法200,在基板被放置在其中可執行方法400的腔室的處理區內之前,基板可以一或多種方式處理。一些或所有的這些操作可執行在先前所述的腔室或系統工具中,或可執行在相同系統工具的不同腔室中,系統工具可包括其中執行本文所述的方法的操作的腔室。
方法400可包括將第一試劑流入容納半導體基板的基板處理區中。第一試劑可包括HX或MeX,其中X為氟、氯、及溴的至少一者,包括大於或約1、2、3、4、5、或6個耦接氟原子。用於Me的範例金屬可為或包括鈦、鈮、鉭、鉬、鎢、或硫,其也可包括鍵結氧,諸如帶有亞硫醯溴(thionyl bromide)或亞硫醯氯(thionyl chloride)。半導體基板可包括氧化鎵的暴露區。氧化鎵的暴露區可併入在具有氮化鎵的暴露區的基板上,或可覆蓋氮化鎵的區。範例腔室可為前述的腔室100。在操作405,第一試劑可流動至腔室的處理區。方法400可為原子層蝕刻處理,其包括依序自限表面反應,以原子層控制移除含溴化物的氧化鎵的薄膜。方法400可包括依序地第一試劑的脈衝輸送及/或第二試劑的脈衝輸送。在一些實施例中,流動第一試劑與流動第二試劑的至少一者包括脈衝操作,脈衝操作可發生持續小於或約5秒,及可發生持續小於或約4秒、小於或約3秒、小於或約2秒、或更小。方法400可提供氟化及配位基交換反應。例如,與可包括形成氯化鎵氣體的方法200相比較,方法400可形成氟化鎵,氟化鎵相較於氯化鎵氣體可為揮發小上100倍的程度。在一些實施例中,方法400的第一試劑可與處理區中的基板交互作用以產生氟化鎵及水蒸氣。
移除氧化鎵的蝕刻方法400可具有對於氮化鎵的相對高選擇性,諸如大於或約10:1或更大的選擇性。然而,在一些結構中,將被移除的氧化鎵的數量可為數奈米至高達一微米的分數或更多。例如。在一些實施例中,將被凹陷的氧化鎵的數量可為幾十奈米至高達幾百奈米。此種將被蝕刻的材料量可以任選地在重覆循環上的脈衝時間期間發生。部分地基於對於第一試劑的氧化物親和性可操作氧化物移除處理的選擇性,第一試劑的氧化物親和性活化氧化鎵材料的暴露區以在操作415形成鎵鹵化物與水(H 2O)。蝕刻處理在上述的一些實施例中可繼續持續第一脈衝時間期間,及再次地可控制此時間以限制或防止與氮化鎵的任何反應。在第一脈衝時間期間之後,可停止第一試劑流動。
藉由在操作405脈衝第一試劑的流動及任選地在操作420淨化處理區,可控制在操作415之試劑與氧化鎵的交互作用的程度。藉由以惰性氣體淨化基板處理區持續第二時間期間,可進一步控制第一試劑與氧化鎵的交互作用的程度。此淨化可以可為化學惰性的任何數目的材料來執行,諸如氮或諸如氦及/或氬的惰性氣體,其可用以淨化腔室的處理區。在第一試劑的流動之後,使用惰性氣體的淨化可作用以移除水。
在任選的淨化之後,第二試劑在操作425可流入處理區中。第二試劑可操作以與鹵化鎵交互作用以從殘留的氧化鎵移除鹵化鎵。此轉移也可如上所述以熱執行於前述的任何溫度及/或壓力體系。在一非限制性實例中,三甲基胺可將一或多個甲基團轉移至鹵化鎵,其可產生揮發的及可後續從腔室淨化的甲基化副產物,諸如(CH 3) 2GaF。第二試劑可具有與氧化鎵或氮化鎵的受限交互作用,及因此第二交互作用為自限的,及當完全移除已經從第一暴露操作而鹵化的氧化鎵的部分時可停止。在前述的任何時間期間上也可脈衝第二試劑。
一些實施例任選地包括在操作430的淨化循環,其中甲基化副產物與殘留試劑材料從腔室移除。氮化鎵的任何暴露表面可不受影響,或可受到第一與第二試劑的最小影響,同時可蝕刻氧化鎵。因為諸如氟化的此鹵化物處理可僅發生在氧化鎵的表面處,及第二試劑可具有在鹵化區上方的受限交互作用及可為自限的,可提供蝕刻處理上的改善控制作為在轉化及移除晶格的頂部層之後會自我終止的處理。因此,可控制氧化鎵的蝕刻至蝕刻厚度為每個循環小於或約6 Å,及可限制至厚度為每個循環小於或約5 Å、每個循環小於或約4 Å、每個循環小於或約3 Å、每個循環小於或約2 Å、每個循環小於或約1 Å、每個循環小於或約0.5 Å、每個循環小於或約0.2 Å、或更小。在一些實施例中,此循環被重覆至少兩個循環以達成期望蝕刻深度,及此處理可被重覆上述的任何數目的循環。此外,任何或所有的操作可維持為無電漿。在一些實施例中,可僅使用熱活化以蝕刻氧化鎵。
如上所論述,使用在本發明中根據方法400在操作405的第一試劑可包括HX,其中X是氟、氯、溴、或前述物的組合中的至少一者。範例第一試劑可為氫氟酸(HF),或上方所論述的金屬氟化物,其可流入處理區中。其他來源的氟、氯、或溴可與HF一起使用或取代HF。使用在本發明中根據方法400在操作425的第二試劑可包括三甲基鋁(TMA)、三甲基鎵(TMG,Ga(CH 3) 3)、氯化鋁(AlCl 3)、四氯化錫(SnCl 4)、乙醯丙酮錫(Sn(acac),Sn(CH 3COCHCOCH 3) 2)、四甲基矽烷(TMS,Si(CH 3) 4)、及可以氯及/或氫取代一或多個甲基部分(moiety)的任何其他家族成員、氯化三甲錫((CH 3) 3SnCl)、及可以氯取代一或多個額外部分(moiety)的任何家族成員、氯(Cl 2)、溴(Br 2)、三氯化硼(BCl 3)、三溴化硼(BBr 3)、或前述物的組合。雖然可使用任何的前驅物,含有甲基團部分(moiety)的前驅物可促進先前鹵化鎵的揮發副產物的形成,同時具有與氮化鎵的受限或沒有交互作用。所說明的其他第二試劑可與TMA一道使用或取代TMA。
藉由執行蝕刻一數量,接著淨化一數量,可執行方法400中的氧化鎵的受控等向蝕刻。為了進一步促進蝕刻,本發明可執行若干循環以刷新氮化鎵,氮化鎵可在氧化鎵下方或者在基板上暴露,以容許移除蝕刻副產物,及促進蝕刻劑輸送進入氧化鎵的橫向凹部。在一些實施例中,包括任選的淨化的此處理可被執行大於或約2個循環、大於或約3個循環、大於或約4個循環、大於或約5個循環、大於或約10個循環、大於或約20個循環、大於或約50個循環、大於或約100個循環、大於或約200個循環、或更多循環,取決於諸如將執行蝕刻氧化鎵的程度,或處理的其他效果的因素。
執行額外循環的益處可包括緩和任何下方的氮化鎵會最終與移除氧化鎵的處理反應的效果。藉由執行前述的處理,氧化鎵相對於氮化鎵的蝕刻選擇性可維持在大於或約10:1,及可產生選擇性為大於或約15:1、大於或約20:1、大於或約30:1、大於或約50:1、或更高。
轉到第5A~5D圖,顯示根據本發明的一些實施例處理的結構500的剖面視圖。此結構可包括如第5A圖所示的具有表面515a的氧化鎵515。氧化鎵515也可覆蓋氮化鎵或另一基板材料,另一基板材料也可包括前述的氮化鎵的暴露表面。流動第一試劑525以接觸氧化鎵515。第一試劑525可輸送至基板處理區,諸如第1圖的區110,其中試劑可與暴露的氧化鎵材料515交互作用。
在第5B圖中繪示在根據本發明的方法(諸如關於上方第4圖所論述的)已經開始執行之後的結構。如上所述,根據本發明的實施例之蝕刻氧化鎵可活化氧化鎵515的表面515a以形成氧化鎵的活化層535中與第一試劑反應的產物。活化層535可包括鎵鹵化物與水545,其可為蒸氣且可從結構淨化,如第5B圖所示。第5C圖繪示結構,其中第二試劑引導至活化層535。來自第二試劑555的甲基團或上述的其他試劑成分至活化層535的鎵鹵化物的轉移可經歷配位基交換以形成副產物565,其可為GaY(CH 3) 2、Ga(CH 3) 3、或取決於第二試劑的另一副產物,其也可為揮發且被移除以形成如第5D圖中的凹陷的氧化鎵。Y可來自第二試劑或第一試劑且可為來自任一試劑或每一試劑的材料的組合的任何的氟、氯、或溴。方法400的蝕刻處理如圖示地移除厚度575,使得氧化鎵515的厚度減少,及其可為前述的任何厚度。可執行重覆的循環以達成期望蝕刻厚度或以移除(若期望)所有的氧化鎵。藉由利用本發明中各處所論述的試劑,例如,氧化鎵可從包括氮化鎵的暴露區的基板蝕刻,同時限制或防止氮化鎵的損害或移除。
在前面的說明書中,為了闡明目的,已說明各種細節以提供理解本發明的各種實施例。然而,對於本領域的通常知識者而言,在沒有一些的這些細節或帶有額外的細節下可實行特定實施例是顯而易見。
已經揭示數個實施例,本領域的通常知識者將認知到在不背離實施例的精神下可使用各種修改、替代架構、及等效物。此外,為了避免不必要地混淆本發明,不說明若干的廣為人知的處理與元件。因此,上方的說明書不應作為限制本發明的範疇。
當提供數值的範圍時,除非上下文清楚地指明並非如此,理解到範圍的上限值與下限值之間的每一個中介值,至下限值的單位的最小分數,也被明確地揭示。在敘明範圍中的任何敘明值或未敘明中介值之間的任何較窄範圍及敘明範圍中的任何其他敘明或中介值也被涵蓋。這些較小範圍的上限值與下限值可獨立地被包括或排除在範圍中,及每個範圍中的任一限值、沒有任一限值、或兩個限值被包括在此較小範圍中也被涵蓋在本發明中,取決於敘明範圍中的任何明確地排除限值。當敘明範圍包括限值的一者或兩者時,也包括排除這些包括的限值的任一者或兩者。
在本文及隨附申請專利範圍中使用時,除非上下文清楚地指明並非如此,單數形式「一(a)」、「一(an)」、及「該」包括複數參照。因此,例如,關於「一層」包括複數個此層,及關於「一前驅物」包括關於一或多個前驅物及本領域的通常知識者所知的等效物,以此類推。
又,當使用在本說明書與之後的申請專利範圍中時,字詞「包含(comprise(s))」、「包含(comprising)」、「含有(contain(s))」、「含有(containing)」、「包括(include(s))」、及「包括(including)」,意於指明所敘明特徵、整體、部件、或操作的存在,但它們並不排除一或多個其他特徵、整體、部件、操作、動作、或群組的存在或添加。
100:處理腔室 101:基板支撐組件 102:腔室主體 103:靜電卡盤 104:側壁 105:基底組件 106:基底 107:設施板 108:蓋 109:絕緣板 110:處理區 111:接地板 112:注射設備 114:氣體分配盤 116:排氣埠 117:流體輸送系統 118:線圈 119:冷卻器 120:匹配電路 122:RF電源 123:冷媒入口導管 124:基板 125:冷媒出口導管 126:卡緊電極 127:冷卻劑入口導管 128:電阻加熱器 129:冷卻劑出口導管 132:底表面 134:卡緊電源 136:加熱器電源 138:探針控制器 140:泵系統 200:方法 205,215,225,235:操作 300:結構 305:基板 310:氮化鎵 315:氧化鎵 325:含氯化物試劑或含溴化物試劑 335:產物 400:方法 405,415,420,425,430,435:操作 500:結構 515:氧化鎵 515a:表面 525:第一試劑 535:活化層 545:鎵鹵化物與水 565:副產物 575:厚度
藉由參照本說明書的剩餘部分及圖式,可實現進一步理解所揭示技術的本質與優點。
第1圖顯示根據本發明的一些實施例之範例處理系統的圖解剖面視圖。
第2圖顯示根據本發明的實施例之方法中的範例操作。
第3A~3D圖顯示根據本發明的實施例之經處理的基板的剖面視圖。
第4圖顯示根據本發明的實施例之另一種方法中的範例操作。
第5A~5D圖顯示根據本發明的實施例之經處理的基板的剖面視圖。
數個圖示被包括作為圖表。將理解到圖示係用於說明目的,且除非明確地說明為按比例的,否則不當作按比例的。此外,作為圖表,提供圖示以助於理解且圖示相較於現實代表物可不包括所有的面向或資訊,及圖示可包括誇大材料以用於說明目的。
在隨附圖示中,類似部件及/或特徵可具有相同元件符號。此外,相同類型的各種元件可藉由追隨在參考標記後的字母所區別,追隨在參考標記後的字母區別類似部件。若在本說明書中僅使用第一參考標記,此說明可應用於具有相同第一參考標記的類似部件的任一者,而與之後的字母無關。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
200:方法
205,215,225,235:操作

Claims (12)

  1. 一種從一半導體基板蝕刻氧化鎵的方法,該方法包含以下步驟:將一試劑流入容納該半導體基板的一基板處理區中,其中該試劑包含氯化物與溴化物的至少一者,其中該試劑包含四氯化鈦、四溴化鈦、四氯化矽、四溴化矽、氯化釩(V)、五氯化鈮、五氯化鉭、氯化鎢(V)、氯化鉬(V)、四氯化鋯、四氯氧化鉬、四氯氧化鎢(VI)、或前述物的組合,及其中該半導體基板包含氧化鎵的一暴露區;使氧化鎵的該暴露區接觸來自該試劑的氯化物與溴化物的至少一者,以形成一含鎵氣體;在一第一時間期間之後,停止來自該試劑的氯化物與溴化物的至少一者的流動,其中該第一時間期間少於5分鐘或約為5分鐘;以一惰性氣體淨化該基板處理區持續一第二時間期間,以移除該含鎵氣體;及使該氧化鎵的一表面凹陷。
  2. 如請求項1所述之方法,其中該方法被重覆至少兩個循環以達成一期望深度。
  3. 如請求項2所述之方法,其中使該氧化鎵的該表面凹陷之步驟蝕刻一厚度,該厚度為每個循環小於或約30Å。
  4. 如請求項1所述之方法,其中該基板處理區 維持為無電漿。
  5. 如請求項1所述之方法,其中該試劑包含四氯化鈦。
  6. 如請求項1所述之方法,其中氧化鎵的該暴露區覆蓋氮化鎵。
  7. 如請求項6所述之方法,其中氧化鎵與氮化鎵之間的一蝕刻選擇性大於或約10:1。
  8. 如請求項1所述之方法,其中該基板處理區中的溫度維持在約150℃與約650℃之間。
  9. 如請求項1所述之方法,其中該基板處理區中的壓力維持在小於或約250托。
  10. 如請求項1所述之方法,其中該惰性氣體包括氮、氦、氬、或上述氣體之組合。
  11. 如請求項1所述之方法,其中該第二時間期間為大於或約5秒。
  12. 如請求項1所述之方法,其中來自該試劑的氯化物與該溴化物之至少一者直接接觸氧化鎵的該暴露區。
TW110131995A 2020-09-08 2021-08-30 用於選擇性乾式蝕刻氧化鎵的方法 TWI806140B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/014,251 2020-09-08
US17/014,251 US11398388B2 (en) 2020-09-08 2020-09-08 Methods for selective dry etching gallium oxide

Publications (2)

Publication Number Publication Date
TW202217967A TW202217967A (zh) 2022-05-01
TWI806140B true TWI806140B (zh) 2023-06-21

Family

ID=80469260

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110131995A TWI806140B (zh) 2020-09-08 2021-08-30 用於選擇性乾式蝕刻氧化鎵的方法

Country Status (5)

Country Link
US (2) US11398388B2 (zh)
KR (1) KR20230061549A (zh)
CN (1) CN116250090A (zh)
TW (1) TWI806140B (zh)
WO (1) WO2022055712A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11398388B2 (en) 2020-09-08 2022-07-26 Applied Materials, Inc. Methods for selective dry etching gallium oxide
KR20240062799A (ko) 2022-11-02 2024-05-09 서울대학교산학협력단 촉매 습식식각을 이용한 산화갈륨 식각방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180223437A1 (en) * 2017-02-09 2018-08-09 The Regents Of The University Of Colorado, A Body Corporate Atomic layer etching processes using sequential, self-limiting thermal reactions comprising oxidation and fluorination

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016111063A (ja) * 2014-12-02 2016-06-20 株式会社サクラクレパス 変色層として金属酸化物微粒子を使用したプラズマ処理検知インジケータ
WO2016130795A1 (en) * 2015-02-12 2016-08-18 Massachusetts Institute Of Technology Methods and apparatus for variable selectivity atomic layer etching
KR102227003B1 (ko) 2017-04-27 2021-03-11 고려대학교 산학협력단 산화갈륨 식각방법
US10242885B2 (en) * 2017-05-26 2019-03-26 Applied Materials, Inc. Selective dry etching of metal films comprising multiple metal oxides
CN107993934B (zh) 2017-12-08 2020-09-11 中国科学院微电子研究所 增强氧化镓半导体器件欧姆接触的方法
JP7072064B2 (ja) 2018-03-26 2022-05-19 インテル・コーポレーション デバイス製造のための遷移金属酸化物膜の選択エッチングおよび制御された原子層エッチング
JP2020113637A (ja) 2019-01-11 2020-07-27 ソニーセミコンダクタソリューションズ株式会社 酸化物半導体膜のエッチング方法および酸化物半導体加工物ならびに電子デバイス
US11672133B2 (en) * 2019-06-20 2023-06-06 Intel Corporation Vertically stacked memory elements with air gap
US11398388B2 (en) 2020-09-08 2022-07-26 Applied Materials, Inc. Methods for selective dry etching gallium oxide

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180223437A1 (en) * 2017-02-09 2018-08-09 The Regents Of The University Of Colorado, A Body Corporate Atomic layer etching processes using sequential, self-limiting thermal reactions comprising oxidation and fluorination

Also Published As

Publication number Publication date
US11942330B2 (en) 2024-03-26
WO2022055712A1 (en) 2022-03-17
KR20230061549A (ko) 2023-05-08
CN116250090A (zh) 2023-06-09
US11398388B2 (en) 2022-07-26
US20220076960A1 (en) 2022-03-10
TW202217967A (zh) 2022-05-01
US20220301883A1 (en) 2022-09-22

Similar Documents

Publication Publication Date Title
TWI445081B (zh) 用於含矽薄膜的平滑SiConi蝕刻法
US8435902B2 (en) Invertable pattern loading with dry etch
US9093390B2 (en) Conformal oxide dry etch
KR101931134B1 (ko) 2개의 스테이지들에서의 균일한 건식 에칭
US8951913B2 (en) Method for removing native oxide and associated residue from a substrate
TWI806140B (zh) 用於選擇性乾式蝕刻氧化鎵的方法
US20220028697A1 (en) Directional deposition in etch chamber
JP2008511987A (ja) ソフトデチャックシーケンス
JP2005244244A (ja) ライン製造のフロントエンドのためのインサイチュドライクリーンチャンバ
TW201701331A (zh) 閘極電極材料殘留物移除製程
US20230264238A1 (en) Condition selectable backside gas
TW201528366A (zh) 使用氟自由基乾式蝕刻鈷金屬的方法
TWI781757B (zh) 用於移除含鋁薄膜之系統及方法
CN115485819A (zh) 用于选择性金属化合物移除的系统及方法
US10256112B1 (en) Selective tungsten removal
US11430641B1 (en) Processing systems and methods to control process drift
TW201903841A (zh) 降低鰭式場效電晶體裝置的接觸電阻的方法及結構
US20220415648A1 (en) Selective carbon deposition on top and bottom surfaces of semiconductor substrates