TWI803119B - 資料保持電路和方法 - Google Patents

資料保持電路和方法 Download PDF

Info

Publication number
TWI803119B
TWI803119B TW110149393A TW110149393A TWI803119B TW I803119 B TWI803119 B TW I803119B TW 110149393 A TW110149393 A TW 110149393A TW 110149393 A TW110149393 A TW 110149393A TW I803119 B TWI803119 B TW I803119B
Authority
TW
Taiwan
Prior art keywords
circuit
latch circuit
power
sub
signal
Prior art date
Application number
TW110149393A
Other languages
English (en)
Other versions
TW202326356A (zh
Inventor
黃啟睿
Original Assignee
新唐科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to TW110149393A priority Critical patent/TWI803119B/zh
Priority to CN202211065969.8A priority patent/CN116414207A/zh
Priority to US17/994,227 priority patent/US11984893B2/en
Application granted granted Critical
Publication of TWI803119B publication Critical patent/TWI803119B/zh
Publication of TW202326356A publication Critical patent/TW202326356A/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/3562Bistable circuits of the master-slave type
    • H03K3/35625Bistable circuits of the master-slave type using complementary field-effect transistors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits
    • H03K3/0372Bistable circuits of the master-slave type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356008Bistable circuits ensuring a predetermined initial state when the supply voltage has been applied; storing the actual state when the supply voltage fails
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Communication Control (AREA)
  • Computer Networks & Wireless Communication (AREA)

Abstract

本發明提供了一種資料保持電路。資料保持電路包括一主閂鎖電路、一從屬閂鎖電路和一控制電路。控制電路耦接主閂鎖電路和從屬閂鎖電路。控制電路用以從一時脈電路接收一時脈訊號和從一電源管理單元接收一電源管理信號。當在一正常操作模式時,控制電路將時脈訊號傳送給主閂鎖電路和從屬閂鎖電路。當在一睡眠模式時,主閂鎖電路之電源被關閉,且控制電路將電源管理信號傳送給從屬閂鎖電路,以保存資料。

Description

資料保持電路和方法
本發明之實施例主要係有關於一種電源閘控(power gating)技術,特別係有關於當系統在一睡眠模式時,電流保持電路之控制電路將電源管理信號傳送給電流保持電路之從屬閂鎖電路,以保存資料之電源閘控技術。
電源閘控(power gating)技術為廣泛應用於降低系統漏電流功耗的技術。當系統處於睡眠模式時,會把一部分電路的電源斷開,在電源關閉區域之漏電流會小到可趨近於0。此外,當系統處於睡眠模式時,系統會另有一部分的有電的區域(即電源保留區域)用來存放不得遺失之資料和資訊。因此,系統在睡眠模式時的總漏電流應為電源關閉區域的漏電流加上電源保留區域的漏電流。電源保留區域的漏電流占大多數,因此其將決定系統在睡眠模式時主要的總漏電流。
在傳統上,為了使系統從睡眠模式轉換成正常操作模式後,能夠迅速地執行斷電前的工作,系統中會配置一資料保持正反器 (State Retention Flip Flop),以保存睡眠模式時所要保存之系統資訊和資料。當系統進入睡眠模式時,資料保持正反器之主閂鎖電路 (master latch)的電源來源會被關閉,從屬閂鎖電路(slave latch)則不會。因此,從屬閂鎖電路能保留系統進入睡眠模式前的系統資訊和資料。傳統上在資料保持正反器之設計上為了使從屬閂鎖電路能鎖住儲存值,資料保持正反器的時脈訊號應維持在低準位(邏輯0準位)。因此,在睡眠模式時,系統之時脈電路(例如:時脈樹(clock tree))需要接至有電的電源來源(即時脈電路需要配置在電源保留區域),以維持住時脈信號的準位。
然而,時脈電路是以系統效能為導向的設計。因此,時脈電路會使用到較大尺寸的邏輯閘和多閥值電壓(multi-threshold voltage)的技術來設計,以符合最短時序(timing)的需求。因此,當系統進入睡眠模式時,時脈電路會產生較大的漏電流,因而增加了系統總漏電流功耗。
有鑑於上述先前技術之問題,本發明之實施例提供了一種資料保持電路和方法。
根據本發明之一實施例提供了一種資料保持電路。資料保持電路包括一主閂鎖電路、一從屬閂鎖電路和一控制電路。控制電路耦接主閂鎖電路和從屬閂鎖電路。控制電路用以從一時脈電路接收一時脈訊號和從一電源管理單元接收一電源管理信號。當在一正常操作模式時,控制電路將時脈訊號傳送給主閂鎖電路和從屬閂鎖電路。當在一睡眠模式時,主閂鎖電路之電源被關閉,且控制電路將電源管理信號傳送給從屬閂鎖電路,以保存資料。
根據本發明一實施例,主閂鎖電路和時脈電路配置在一電源關閉區域。此外,根據本發明一實施例,從屬閂鎖電路配置在一電源保留區域。
根據本發明一實施例,控制電路包括一第一子電路和一第二子電路。第一子電路用以控制第二子電路。當第一子電路之一輸入信號係一第一準位時,第二子電路將時脈訊號傳送給主閂鎖電路和從屬閂鎖電路。當第一子電路之一輸入信號係一第二準位時,第二子電路將電源管理信號傳送給從屬閂鎖電路。
根據本發明之一實施例提供了一種資料保持方法。資料保持方法適用一資料保持電路。上述資料保持電路包括一主閂鎖電路、一從屬閂鎖電路和一控制電路,其中控制電路用以從一時脈電路接收一時脈訊號和從一電源管理單元接收一電源管理信號。上述資料保持方法之步驟包括:在一正常操作模式時,藉由上述控制電路將上述時脈訊號傳送給上述主閂鎖電路和上述從屬閂鎖電路;以及在一睡眠模式時,關閉上述主閂鎖電路之電源,以及藉由上述控制電路將上述電源管理信號傳送給上述從屬閂鎖電路,以保存資料。
關於本發明其他附加的特徵與優點,此領域之熟習技術人士,在不脫離本發明之精神和範圍內,當可根據本案實施方法中所揭露之資料保持和方法,做些許的更動與潤飾而得到。
本章節所敘述的是實施本發明之較佳方式,目的在於說明本發明之精神而非用以限定本發明之保護範圍,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
第1圖係顯示根據本發明之一實施例所述之一電源閘控(power gating)系統100之示意圖。如第1圖所示,電源閘控(power gating)系統100至少可包括一資料保持電路110、一時脈電路120和電源管理單元(power management unit,PMU)130。注意地是,在第1圖中所示之示意圖,僅係為了方便說明本發明之實施例,但本發明並不以第1圖為限。此外,本發明所述之電源閘控系統100可應用於電源閘控電路之相關設計。
根據本發明之實施例,資料保持電路110可係一資料保持正反器(State Retention Flip-Flop)。
如第1圖所示,資料保持電路110可包括一主閂鎖(master latch)電路111、一控制電路112以及一從屬閂鎖(slave latch)電路113。此外,如第1圖所示,主閂鎖電路111和時脈電路120係配置在電源閘控系統100之一電源關閉區域(Power ON/OFF domain)A1,以及控制電路112、從屬閂鎖電路113和電源管理單元130係配置在電源閘控系統100之一電源保留區域(always-on domain或retention domain)A2。在本發明之實施例中,當電源閘控系統100在一正常操作模式時,在電源關閉區域A1和電源保留區域A2之裝置都會維持正常的操作;當電源閘控系統100在一睡眠模式時,在電源關閉區域A1之裝置之電源會被關閉(例如:電源閘控系統100中可配置一開關電路來控制提供給電源關閉區域A1之裝置之電源,但本發明不以此為限),且在電源保留區域A2之裝置會維持正常運作,以保存資料和系統資訊。
根據本發明一實施例,控制電路112可用以從時脈電路120接收時脈訊號,以及從電源管理單元130接收電源管理信號。在此實施例中,當電源閘控系統100在正常操作模式時,控制電路112可將時脈訊號傳送給主閂鎖電路111和從屬閂鎖電路113。此外,當電源閘控系統100在睡眠模式時,控制電路112可將電源管理單元130所產生之電源管理信號傳送給從屬閂鎖電路113。也就是說,在本發明之實施例中,當在睡眠模式時,從屬閂鎖電路113之控制和操作將和時脈電路120所產生之時脈訊號無關。此外,電源管理單元130所產生之電源管理信號係一般信號,因此,相較於時脈信號,其對於時間之需求較低。因此,當電源閘控系統100在睡眠模式時,電源閘控系統100使用電源管理信號所產生之漏電流會低於電源閘控系統100使用時脈信號所產生之漏電流。
根據本發明一實施例,電源管理單元130所產生之電源管理信號可經由一緩衝區(buffer chain)提供給控制電路112,以維持電源管理信號在傳遞時的完整性,而不會因為傳遞過長而衰減。
由於控制電路112從時脈電路120所接收到之時脈訊號係來自電源關閉區域A1,時脈訊號之電壓準位可能為隨機且未知。因此,根據本發明一實施例,控制電路112可具有一阻隔(isolation cell)功能,以避免訊號誤動作的影響,以及短路電流所造成之大電流的問題。
第2圖係顯示根據本發明之一實施例所述之一資料保持電路110之電路圖。如第2圖所示,資料保持電路110之控制電路112可包括一第一電路210和一第二電路220。第一電路210可接收來自電源管理單元130所產生之一第一電源管理信號SLP,並輸出一反向第一電源管理信號SLPb。第二電路220可從第一電路210取得第一電源管理信號SLP和反向第一電源管理信號SLPb,從時脈電路120接收時脈訊號CLK,以及接收來自電源管理單元130所產生之第二電源管理信號RETN。第二電路220可輸出控制訊號LAT和反向控制訊號LATb給主閂鎖電路111和從屬閂鎖電路113。此外,如第2圖所示,主閂鎖電路111可接收電源VDDSW,且控制電路112和從屬閂鎖電路113可接收電源VDD。當電源閘控系統100在一正常操作模式時,在電源關閉區域A1之主閂鎖電路111和在電源保留區域A2之控制電路112和從屬閂鎖電路113都會維持正常的操作(即電源VDDSW和電源VDD都維持正常供應)。當電源閘控系統100在一睡眠模式時,在電源關閉區域A1之主閂鎖電路111之電源VDDSW會被關閉,但在電源保留區域A2之從屬閂鎖電路113之電源VDD會維持正常供應,以使得從屬閂鎖電路113可維持正常運作,以保存資料和系統資訊。此外,如第2圖所示,輸入信號D可係資料保持電路110之資料輸入(data-in)信號,輸出信號Q可係資料保持電路110之資料輸出(data-out)信號。
當電源閘控系統100在正常操作模式時,第一子電路210之輸入信號(即第一電源管理信號SLP)係一第一準位(例如:低準位(low),反之,反向第一電源管理信號SLPb係一第二準位(例如:高準位(high)),且第二電源管理信號RETN不會影響到控制電路112之運作。也就是說,在正常操作模式時,第二子電路220輸出給主閂鎖電路111和從屬閂鎖電路113的控制訊號LAT和反向控制訊號LATb係根據時脈訊號CLK所產生(即在正常操作模式時,控制訊號LAT和反向控制訊號LATb係時脈信號)。當主閂鎖電路111和從屬閂鎖電路113可根據接收到之控制訊號LAT和反向控制訊號LATb,維持正常操作。
當電源閘控系統100在睡眠模式時,第一子電路210之輸入信號(即第一電源管理信號SLP)係第二準位(例如:高準位(high) ,反之,反向第一電源管理信號SLPb係第一準位(例如:低準位(low)),時脈訊號CLK不會影響控制電路112之運作。也就是說,在睡眠模式時,第二子電路112輸出給從屬閂鎖電路113的控制訊號LAT和反向控制訊號LATb係根據第二電源管理信號RETN所產生(即在睡眠模式時,控制訊號LAT和反向控制訊號LATb係電源管理信號)。從屬閂鎖電路113可根據接收到之控制訊號LAT和反向控制訊號LATb,維持資料之保存。注意地是,第2圖所示之電路圖僅係用以說明本發明之實施例,但本發明並不以此為限。與第2圖所示之電路等效之電路架構亦可應用在本發明之資料保持電路110之設計。
第3圖係根據本發明之一實施例所述之一資料保持方法之流程圖。資料保持方法可適用電源閘控系統100之資料保持電路110。如第3圖所示,在步驟S310,在電源閘控系統100之正常操作模式時,藉由資料保持電路110之控制電路將來自電源閘控系統100之時脈電路120之時脈訊號傳送給資料保持電路110之主閂鎖電路和從屬閂鎖電路。
在步驟S320,在電源閘控系統100之睡眠模式時,主閂鎖電路之電源被關閉,以及藉由資料保持電路110之控制電路將來自電源閘控系統100之電源管理單元130之電源管理信號傳送給資料保持電路110之從屬閂鎖電路,以保存資料。
根據本發明一實施例,在資料保持方法中,資料保持電路110之主閂鎖電路和電源閘控系統100之時脈電路120係配置在電源閘控系統100之一電源關閉區域。
根據本發明一實施例,在資料保持方法中,資料保持電路110之從屬閂鎖電路和電源閘控系統100之電源管理單元130係配置在電源閘控系統100之一電源保留區域。
根據本發明一實施例,在資料保持方法中,資料保持電路110之控制電路可包括一第一子電路和一第二子電路,其中第一子電路可用以控制上述第二子電路。當第一子電路之一輸入信號係一第一準位時,藉由第二子電路將時脈訊號傳送給資料保持電路110之主閂鎖電路和從屬閂鎖電路。當第一子電路之一輸入信號係一第二準位時,藉由第二子電路將電源管理信號傳送給資料保持電路110之從屬閂鎖電路。
根據本發明提出之資料保存方法,當電源閘控系統在睡眠模式時,電源閘控系統之時脈電路所產生之時脈訊號不會影響資料保持電路之從屬閂鎖電路之運作。因此,電源閘控系統之時脈電路可配置在電源閘控系統之電源關閉區域,以降低當電源閘控系統在睡眠模式時之漏電流。
本說明書中以及申請專利範圍中的序號,例如「第一」、「第二」等等,僅係為了方便說明,彼此之間並沒有順序上的先後關係。
本發明之說明書所揭露之方法和演算法之步驟,可直接透過執行一處理器直接應用在硬體以及軟體模組或兩者之結合上。一軟體模組(包括執行指令和相關數據)和其它數據可儲存在數據記憶體中,像是隨機存取記憶體(RAM)、快閃記憶體(flash memory)、唯讀記憶體(ROM)、可抹除可規化唯讀記憶體(EPROM)、電子可抹除可規劃唯讀記憶體(EEPROM)、暫存器、硬碟、可攜式硬碟、光碟唯讀記憶體(CD-ROM)、DVD或在此領域習之技術中任何其它電腦可讀取之儲存媒體格式。一儲存媒體可耦接至一機器裝置,舉例來說,像是電腦/處理器(爲了說明之方便,在本說明書以處理器來表示),上述處理器可透過來讀取資訊(像是程式碼),以及寫入資訊至儲存媒體。一儲存媒體可整合一處理器。一特殊應用積體電路(ASIC)包括處理器和儲存媒體。一用戶設備則包括一特殊應用積體電路。換句話說,處理器和儲存媒體以不直接連接用戶設備的方式,包含於用戶設備中。此外,在一些實施例中,任何適合電腦程序之產品包括可讀取之儲存媒體,其中可讀取之儲存媒體包括和一或多個所揭露實施例相關之程式碼。在一些實施例中,電腦程序之產品可包括封裝材料。
以上段落使用多種層面描述。顯然的,本文的教示可以多種方式實現,而在範例中揭露之任何特定架構或功能僅為一代表性之狀況。根據本文之教示,任何熟知此技藝之人士應理解在本文揭露之各層面可獨立實作或兩種以上之層面可以合併實作。
雖然本揭露已以實施例揭露如上,然其並非用以限定本揭露,任何熟習此技藝者,在不脫離本揭露之精神和範圍內,當可作些許之更動與潤飾,因此發明之保護範圍當視後附之申請專利範圍所界定者為準。
100:電源閘控系統 110:資料保持電路 111:主閂鎖電路 112:控制電路 113:從屬閂鎖電路 120:時脈電路 130:電源管理單元 210:第一電路 220:第二電路 A1:電源關閉區域 A2:電源保留區域 CLK:時脈訊號 D:輸入訊號 Q:輸出信號 LAT:控制訊號 LATbl:反向控制訊號 RETN:第二電源管理信號 SLP:第一電源管理信號 SLPb:反向第一電源管理信號 S310~S320:步驟 VDD、VDDSW:電源
第1圖係顯示根據本發明之一實施例所述之一電源閘控系統100之示意圖。 第2圖係顯示根據本發明之一實施例所述之一資料保持電路110之電路圖。 第3圖係根據本發明之一實施例所述之資料保持方法之流程圖。
100:電源閘控系統
110:資料保持電路
111:主閂鎖電路
112:控制電路
113:從屬閂鎖電路
120:時脈電路
130:電源管理單元
A1:電源關閉區域
A2:電源保留區域

Claims (10)

  1. 一種資料保持電路,包括:一主閂鎖電路;一從屬閂鎖電路;以及一控制電路,耦接上述主閂鎖電路和上述從屬閂鎖電路,以及用以從一時脈電路接收一時脈訊號和從一電源管理單元接收一電源管理信號;其中在一正常操作模式時,上述控制電路將上述時脈訊號傳送給上述主閂鎖電路和上述從屬閂鎖電路,以及其中在一睡眠模式時,上述主閂鎖電路之電源被關閉,且上述控制電路將上述電源管理信號傳送給上述從屬閂鎖電路,以保存資料。
  2. 如請求項1之資料保持電路,其中上述主閂鎖電路和上述時脈電路配置在一電源關閉區域。
  3. 如請求項1之資料保持電路,其中上述從屬閂鎖電路配置在一電源保留區域。
  4. 如請求項1之資料保持電路,其中上述控制電路包括一第一子電路和一第二子電路,其中上述第一子電路用以控制上述第二子電路。
  5. 如請求項4之資料保持電路,其中當上述第一子電路之一輸入信號係一第一準位時,上述第二子電路將上述時脈訊號傳送給上述主閂鎖電路和上述從屬閂鎖電路,以及當上述第一子電路之一輸入信號係一第二準位時,上述第二子電路將上述電源管理信號傳送給上述從屬閂鎖電路。
  6. 一種資料保持方法,適用一資料保持電路,其中上述資料保持電路包括一主閂鎖電路、一從屬閂鎖電路和一控制電路,其中上述控制電路用以從一時脈電路接收一時脈訊號和從一電源管理單元接收一電源管理信號,上述資料保持方法包括: 在一正常操作模式時,藉由上述控制電路將上述時脈訊號傳送給上述主閂鎖電路和上述從屬閂鎖電路;以及 在一睡眠模式時,關閉上述主閂鎖電路之電源,以及藉由上述控制電路將上述電源管理信號傳送給上述從屬閂鎖電路,以保存資料。
  7. 如請求項6之資料保持方法,其中上述主閂鎖電路和上述時脈電路配置在一電源關閉區域。
  8. 如請求項6之資料保持方法,其中上述從屬閂鎖電路配置在一電源保留區域。
  9. 如請求項6之資料保持方法,其中上述控制電路包括一第一子電路和一第二子電路,其中上述第一子電路用以控制上述第二子電路。
  10. 如請求項9之資料保持方法,更包括: 當上述第一子電路之一輸入信號係一第一準位時,藉由上述第二子電路將上述時脈訊號傳送給上述主閂鎖電路和上述從屬閂鎖電路;以及 當上述第一子電路之一輸入信號係一第二準位時,藉由上述第二子電路將上述電源管理信號傳送給上述從屬閂鎖電路。
TW110149393A 2021-12-29 2021-12-29 資料保持電路和方法 TWI803119B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW110149393A TWI803119B (zh) 2021-12-29 2021-12-29 資料保持電路和方法
CN202211065969.8A CN116414207A (zh) 2021-12-29 2022-09-01 数据保持电路和方法
US17/994,227 US11984893B2 (en) 2021-12-29 2022-11-25 Data retention circuit and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110149393A TWI803119B (zh) 2021-12-29 2021-12-29 資料保持電路和方法

Publications (2)

Publication Number Publication Date
TWI803119B true TWI803119B (zh) 2023-05-21
TW202326356A TW202326356A (zh) 2023-07-01

Family

ID=86896278

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110149393A TWI803119B (zh) 2021-12-29 2021-12-29 資料保持電路和方法

Country Status (3)

Country Link
US (1) US11984893B2 (zh)
CN (1) CN116414207A (zh)
TW (1) TWI803119B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101252349A (zh) * 2008-04-10 2008-08-27 智原科技股份有限公司 多电源区域的数据保存装置
US20080238510A1 (en) * 2007-03-30 2008-10-02 Aksamit Randy J Low leakage state retention circuit
TWI375884B (en) * 2005-03-24 2012-11-01 Advanced Risc Mach Ltd Circuit and method for storing data in operational and sleep modes
US20140075089A1 (en) * 2012-09-10 2014-03-13 Texas Instruments Incorporated Nonvolatile Logic Array With Retention Flip Flops To Reduce Switching Power During Wakeup
TW202131196A (zh) * 2018-04-03 2021-08-16 台灣積體電路製造股份有限公司 資料保持積體電路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7639056B2 (en) * 2005-05-26 2009-12-29 Texas Instruments Incorporated Ultra low area overhead retention flip-flop for power-down applications
US9641160B2 (en) 2015-03-02 2017-05-02 Intel Corporation Common N-well state retention flip-flop
US10608615B2 (en) * 2016-01-28 2020-03-31 Samsung Electronics Co., Ltd. Semiconductor device including retention reset flip-flop
US9665160B1 (en) 2016-05-17 2017-05-30 Qualcomm Incorporated Unified retention flip-flop architecture and control
KR102591208B1 (ko) * 2021-07-12 2023-10-20 주식회사 키파운드리 저전력 리텐션 플립플롭

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI375884B (en) * 2005-03-24 2012-11-01 Advanced Risc Mach Ltd Circuit and method for storing data in operational and sleep modes
US20080238510A1 (en) * 2007-03-30 2008-10-02 Aksamit Randy J Low leakage state retention circuit
CN101252349A (zh) * 2008-04-10 2008-08-27 智原科技股份有限公司 多电源区域的数据保存装置
US20140075089A1 (en) * 2012-09-10 2014-03-13 Texas Instruments Incorporated Nonvolatile Logic Array With Retention Flip Flops To Reduce Switching Power During Wakeup
TW202131196A (zh) * 2018-04-03 2021-08-16 台灣積體電路製造股份有限公司 資料保持積體電路

Also Published As

Publication number Publication date
US20230208406A1 (en) 2023-06-29
TW202326356A (zh) 2023-07-01
CN116414207A (zh) 2023-07-11
US11984893B2 (en) 2024-05-14

Similar Documents

Publication Publication Date Title
US10796738B2 (en) Priority based backup in nonvolatile logic arrays
US7183825B2 (en) State retention within a data processing system
US8242826B2 (en) Retention flip-flop
US8381163B2 (en) Power-gated retention flops
TWI499208B (zh) 狀態保持功率閘控鎖存器及其方法
US20050218943A1 (en) State retention within a data processing system
TWI510881B (zh) 供應時脈訊號及閘時脈訊號至同步元件
US11239830B2 (en) Master-slave D flip-flop
CN111384941A (zh) 增强抗扰性锁存的逻辑状态保留
ITBS20100005A1 (it) Circuito a flip-flop a basso consumo con ritenzione del dato, e relativo metodo
US8892930B2 (en) Systems and methods for power management in electronic devices
KR102653989B1 (ko) 저전력 리텐션 플립 플롭
TWI803119B (zh) 資料保持電路和方法
US20090267638A1 (en) Apparatus, System and Method of Power State Control
US20090010077A1 (en) Shift register latch with embedded dynamic random access memory scan only cell
KR102591208B1 (ko) 저전력 리텐션 플립플롭
US9013218B2 (en) Dual-port negative level sensitive reset data retention latch
US9018976B2 (en) Dual-port positive level sensitive reset preset data retention latch
TWI398099B (zh) A logic circuit stores a pulse latch
US10855257B2 (en) Pulsed latch system with state retention and method of operation
US9270257B2 (en) Dual-port positive level sensitive reset data retention latch
US9520862B2 (en) Dual-port negative level sensitive reset preset data retention latch
US9088271B2 (en) Dual-port positive level sensitive data retention latch
US9007091B2 (en) Dual-port positive level sensitive preset data retention latch
Singh et al. Design & analysis of modified conditional data mapping flip-flop to ultra low power and high-speed applications