TWI799249B - 用於測試多週期路徑電路的測試電路系統 - Google Patents
用於測試多週期路徑電路的測試電路系統 Download PDFInfo
- Publication number
- TWI799249B TWI799249B TW111116458A TW111116458A TWI799249B TW I799249 B TWI799249 B TW I799249B TW 111116458 A TW111116458 A TW 111116458A TW 111116458 A TW111116458 A TW 111116458A TW I799249 B TWI799249 B TW I799249B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- circuit
- test
- clock
- clock signal
- Prior art date
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 111
- 230000004044 response Effects 0.000 claims abstract description 24
- 230000001360 synchronised effect Effects 0.000 claims description 2
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 15
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 15
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 11
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- 230000001960 triggered effect Effects 0.000 description 7
- 238000000034 method Methods 0.000 description 5
- 230000008859 change Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000010998 test method Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318552—Clock circuits details
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31725—Timing aspects, e.g. clock distribution, skew, propagation delay
- G01R31/31726—Synchronization, e.g. of test, clock or strobe signals; Signals in different clock domains; Generation of Vernier signals; Comparison and adjustment of the signals
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Electric Properties And Detecting Electric Faults (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Emergency Protection Circuit Devices (AREA)
Abstract
測試電路系統包含晶片上時脈控制器電路以及第一時脈調整電路。晶片上時脈控制器電路用以響應一參考時脈訊號、一掃描致能訊號、複數個致能位元以及一掃描模式訊號產生一內部時脈訊號,並響應該掃描致能訊號、複數個第一位元與該參考時脈訊號產生一第一控制訊號。第一時脈調整電路用以根據該第一控制訊號與該內部時脈訊號產生一第一測試時脈訊號,以測試一多週期路徑電路。該些第一位元用以設定該第一測試時脈訊號中的一第一脈波,以避免該多週期路徑電路出現一時序違規。
Description
本案是關於測試電路系統,尤其是可用來測試多週期路徑電路的測試電路系統。
為了確保晶片符合設計要求,可藉由對晶片進行時序分析來確保晶片中的多個電路可以正確地運作。當晶片中存在多週期路徑(multicycle path)電路時,為了避免出現時序錯誤,現有的測試方法需將該多週期路徑(multicycle path)電路關閉或是降低時脈訊號的速度,而導致測試覆蓋率下降。在另一些相關技術中,為了得到多週期路徑電路的測試結果,可藉由調整自動測試圖樣產生器(automatic test pattern generator)的測試資料來嘗試推估適合多週期路徑電路的時脈訊號。然而,在實際應用中,上述推估的做法可能導致自動測試圖樣產生器的運行時間過長,或是自動測試圖樣產生器無法產生合適的測試資料而無法進行推估。
於一些實施態樣中,本案的目的之一為(但不限於)提供可利用多個位元來配置測試多週期路徑電路之時脈訊號的測試電路系統。
於一些實施態樣中,測試電路系統包含晶片上時脈控制器電路以及第一時脈調整電路。晶片上時脈控制器電路用以響應一參考時脈訊號、一掃描致能訊號、複數個致能位元以及一掃描模式訊號產生一內部時脈訊號,並響應該掃描致能訊號、複數個第一位元與該參考時脈訊號產生一第一控制訊號。第一時脈調整電路用以根據該第一控制訊號與該內部時脈訊號產生一第一測試時脈訊號,以測試一多週期路徑(multicycle path)電路。該些第一位元用以設定該第一測試時脈訊號中的一第一脈波,以避免該多週期路徑電路出現一時序違規。
有關本案的特徵、實作與功效,茲配合圖式作較佳實施例詳細說明如下。
100:測試電路系統
100A,100C:單週期路徑電路
100B:多週期路徑電路
110:晶片上時脈控制器電路
120:時脈調整電路
121,131:邏輯閘電路
122,132,335:時脈閘控電路
130:時脈調整電路
210:掃描控制電路
220,230:測試時脈控制電路
305,310[0]~310[3],410[0]~410[3],510[0]~510[3]:D型正反器電路
315[0]~315[3],415[0]~415[3],515[0]~515[3]:反相器電路
320[0]~320[3],420[0]~420[3],520[0]~520[3]:邏輯閘電路
325,425,525:邏輯閘電路
330,340:邏輯閘電路
345:多工器電路
B1[0]~B1[3],B1[3:0],B2[0]~B2[3],B2[3:0]:位元
CK:時脈訊號
CLK1,CLK2:測試時脈訊號
CLKR:參考時脈訊號
CLKS:掃描時脈訊號
CLKT:內部時脈訊號
EN[0]~EN[3]:致能位元
EN1,EN2:致能訊號
F1,F2:測試訊號
P0~P3,P0'~P3',P_0~P_3:脈波
S1:訊號
S20[0]~S20[3],S21[0]~S21[3],S22[0]~S22[3]:訊號
S30[0]~S30[3],S31[0]~S31[3],S32[0]~S32[3]:訊號
S40[0]~S40[3],S31[0]~S31[3],S42[0]~S42[3]:訊號
S5,S6:訊號
SC1,SC2:控制訊號
SEN:掃描致能訊號
SM:掃描模式訊號
SS:切換訊號
〔圖1〕為根據本案一些實施例繪製的一種測試電路系統的示意圖;〔圖2〕為根據本案一些實施例繪製圖1中的晶片上時脈控制器電路的示意圖;〔圖3〕為根據本案一些實施例繪製圖2中的掃描控制電路的示意圖;〔圖4〕為根據本案一些實施例繪製圖2中的測試時脈控制電路的示意圖;以及〔圖5〕為根據本案一些實施例繪製圖2中的另一測試時脈控制電路的示意圖。
本文所使用的所有詞彙具有其通常的意涵。上述之詞彙在普遍常用之字典中之定義,在本案的內容中包含任一於此討論的詞彙之使用例子僅為示例,不應限制到本案之範圍與意涵。同樣地,本案亦不僅以於此說明書所示出的各種實施例為限。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互操作或動作。如本文所用,用語『電路系統(circuitry)』可為由至少一電路(circuit)所形成的單一系統,且用語『電路』可為由至少一個電晶體與/或至少一個主被動元件按一定方式連接以處理訊號的裝置。
如本文所用,用語『與/或』包含了列出的關聯項目中的一個或多個的任何組合。在本文中,使用第一、第二與第三等等之詞彙,是用於描述並辨別各個元件。因此,在本文中的第一元件也可被稱為第二元件,而不脫離本案的本意。為易於理解,於各圖式中的類似元件將被指定為相同標號。
圖1為根據本案一些實施例繪製的一種測試電路系統100的示意圖。測試電路系統100可對多週期路徑(multicycle path)電路100B、單週期(single cycle path)路徑電路100A與單週期路徑電路100C進行測試(例如為,但不限於,掃描測試、靜態時序分析等等)。於此例中,單週期路徑電路100A,多週期路徑電路100B與單週期路徑電路100C依序串聯耦接。於一些實施例中,測試電路系統100可與多週期路徑電路100B、單週期路徑電路100A與單週期路徑電路100C整合為單一晶片。
於一些實施例中,在多週期路徑電路100B中的兩個暫存器(或正反器)之間傳遞的訊號(或資料)需要至少兩個週期(cycle)才能穩定。換
言之,多週期路徑電路100B的建立(setup)時間與保持時間之間需要至少兩個週期。例如,多週期路徑電路100B的輸入(例如為單週期路徑電路100A與多週期路徑電路100B之間的訊號路徑)與多週期路徑電路100B的輸出(例如為多週期路徑電路100B與單週期路徑電路100C之間的訊號路徑)之間的傳遞至少需要兩個週期。於一些實施例中,在單週期路徑電路100A(或100C)中的兩個暫存器(或正反器)之間傳遞的訊號(或資料)僅需一個週期就能穩定。於不同實施例中,多週期路徑電路100A、單週期路徑電路100A與單週期路徑電路100C中每一者可由數個數位邏輯電路實施。
測試電路系統100包含晶片上時脈(on-chip clock,OCC)控制器電路110、時脈調整電路120以及時脈調整電路130。OCC控制器電路110可響應參考時脈訊號CLKR、掃描致能訊號SEN、多個致能位元EN[0]~EN[3]以及掃描模式訊號SM產生內部時脈訊號CLKT。於一些實施例中,參考時脈訊號CLKR可由,但不限於,鎖相迴路電路產生。再者,OCC控制器電路110還可響應掃描致能訊號SEN、多個位元B1[0]~B1[3]與參考時脈訊號CLKR產生控制訊號SC1,並可響應掃描致能訊號SEN、多個位元B2[0]~B2[3]與參考時脈訊號CLKR產生控制訊號SC2。
時脈調整電路120用以響應控制訊號SC1與內部時脈訊號CLKT產生測試時脈訊號CLK1,以測試多週期路徑電路100B。時脈調整電路130用以響應控制訊號SC2與內部時脈訊號CLKT產生測試時脈訊號CLK2,以測試單週期路徑電路100A與單週期路徑電路100C。
於一些實施例中,時脈調整電路120包含邏輯閘電路121以及時脈閘控電路122。邏輯閘電路121用以響應控制訊號SC1之一反相產生致能訊號
EN1。舉例而言,邏輯閘電路121可為(但不限於)具有反相輸入端的及閘電路,其中該反相輸入端接收該控制訊號SC1,且另一輸入端可接收測試訊號F1。於一些實施例中,測試訊號F1可為(但不限於)來自自動測試圖樣產生器(automatic test pattern generator)的測試資料。時脈閘控電路122可響應致能訊號EN1以及內部時脈訊號CLKT產生測試時脈訊號CLK1。例如,時脈閘控電路122可為(但不限於)積體時脈閘控單元(integrated clock gating(ICG)cell),其可根據致能訊號EN1決定是否產生輸出測試時脈訊號CLK1的脈波。
於一些實施例中,時脈調整電路120與時脈調整電路130具有相同電路結構。例如,類似於時脈調整電路120,時脈調整電路130可包含邏輯閘電路131以及時脈閘控電路132。邏輯閘電路131用以響應控制訊號SC2之一反相產生致能訊號EN2。舉例而言,邏輯閘電路131可為(但不限於)具有反相輸入端的及閘電路,其中該反相輸入端接收該控制訊號SC2,且另一輸入端(即非反相輸入端)可接收測試訊號F2。於一些實施例中,測試訊號F2可為(但不限於)來自自動測試圖樣產生器的測試資料。時脈閘控電路132可響應致能訊號EN2以及內部時脈訊號CLKT產生測試時脈訊號CLK2。例如,時脈閘控電路132可為(但不限於)積體時脈閘控單元,其可根據致能訊號EN2依序決定是否產生輸出測試時脈訊號CLK2的多個脈波。
藉由上述設置方式,多個位元B1[0]~B1[3]可用於設定測試時脈訊號CLK1的至少一脈波,以避免多週期路徑電路100B出現時序違規(timing violation)。於一些實施例中,時序違規可包含(但不限於)保持時間的時序違規(hold time violation)、建立時間的時序違規(setup time violation)等等。此外,在本例中,多個位元B1[0]~B1[3]與多個位元B2[0]~B2[3]更可用來設定測
試時脈訊號CLK1中的脈波(例如為脈波P1')以及測試時脈訊號CLK2的脈波(例如為脈波P_0~P_3)之間的間隔,以避免前述的時序違規。
以圖1的例子來說,當單週期路徑電路100A經由內部時脈訊號CLKT的脈波P0觸發後,單週期路徑電路100A可在一個週期(對應於1個脈波寬度)產生穩定的輸出至多週期路徑電路100B。因此,多週期路徑電路100B可經由內部時脈訊號CLKT的脈波P1觸發來接收單週期路徑電路100A之輸出,並在兩個週期(對應於2個脈波寬度)後產生穩定的輸出。因此,單週期路徑電路100C可經由內部時脈訊號CLKT的脈波P3觸發來接收多週期路徑電路100B之輸出來進行後續操作。如此,可在未降低內部時脈訊號CLKT的速度下避開所有的時序違規,以正確地測試單週期路徑電路100A、多週期路徑電路100B以及單週期路徑電路100C。
為了實現上述時序,可將多個位元B1[0]~B1[3]依序設定為邏輯值1、邏輯值0、邏輯值1以及邏輯值1(在圖中標示為B1[3:0]=1101),並將多個位元B2[0]~B2[3]依序設定為邏輯值0、邏輯值1、邏輯值1以及邏輯值0(在圖中標示為B2[3:0]=0110)。OCC控制器電路110可產生對應於多個位元B1[0]~B1[3]的控制訊號SC1(其波形由左至右依序具有邏輯值1、邏輯值1、邏輯值0以及邏輯值1)以及對應於多個位元B2[0]~B2[3](其波形由左至右依序具有邏輯值0、邏輯值1、邏輯值1以及邏輯值0)的控制訊號SC2。如此一來,時脈調整電路120可響應控制訊號SC1中的多個位元之反相依序將內部時脈訊號CLKT的脈波P1輸出為測試時脈訊號CLK1的脈波P1'。
例如,由於位元B1[3]具有邏輯值1,位元B1[3]之反相為邏輯值0,使得邏輯閘電路121可輸出具有邏輯值0的致能訊號EN1。於此條件下,時脈
閘控電路122遮蔽(或禁能)內部時脈訊號CLKT的脈波P3,而使得測試時脈訊號CLK1的對應脈波P3'被移除(以虛線繪製)。依此類推,響應於位元B1[0]與位元B1[2],時脈閘控電路122遮蔽(或禁能)內部時脈訊號CLKT的脈波P0與脈波P2,而使得測試時脈訊號CLK1的脈波P0'以及脈波P2'被移除(以虛線繪製)。相對地,由於位元B1[1]具有邏輯值0,位元B1[1]之反相為邏輯值1,使得邏輯閘電路121輸出具有邏輯值1的致能訊號EN1(假設測試訊號F1為邏輯值1)。於此條件下,時脈閘控電路132不遮蔽內部時脈訊號CLKT的脈波P1,並將脈波P1輸出為測試時脈訊號CLK1的脈波P1'。基於類似操作,時脈調整電路130可響應控制訊號SC2中的多個位元之反相依序將內部時脈訊號CLKT的脈波P0與脈波P3輸出為測試時脈訊號CLK2的脈波P_0以及P_3,並移除測試時脈訊號CLK2的脈波P_1以及P_2(以虛線繪製)。等效來說,藉由設置多個位元B1[0]~B1[3]以及多個位元B2[0]~B2[3],可以設定測試時脈訊號CLK1中的脈波P1'與測試時脈訊號CLK2中的脈波P_0與脈波P_3之間的間隔。例如,如圖1所示,脈波P1'、脈波P_0與脈波P_3為不連續的多個脈波。如此,可避免待測電路(例如為多週期路徑電路100B、單週期路徑電路100A與單週期路徑電路100C)出現時序違規。
應當理解,根據不同的實際需求(例如為不同的待測電路架構),OCC控制器電路110所產生的控制訊號(即控制訊號SC1與控制訊號SC2)數量亦會不同。於不同實施例中,OCC控制器電路110所產生的控制訊號數量可為至少一個。例如,若欲測試的電路僅包含多週期路徑電路100B,OCC控制器電路110可僅產生控制訊號SC1,且測試電路系統100可僅包含時脈調整
電路120。因此,本案並不以圖1所示的設置方式為限,且各種數量的時脈調整電路與/或各種數量的控制訊號皆為本案所欲涵蓋的數量。
圖2為根據本案一些實施例繪製圖1中的OCC控制器電路110的示意圖。於此例中,OCC控制器電路110包含掃描控制電路210、測試時脈控制電路220以及測試時脈控制電路230。掃描控制電路210用以響應掃描致能訊號SEN與參考時脈訊號CLKR產生訊號S1,並根據訊號S1、多個致能位元EN[0]~EN[3]以及掃描模式訊號SM產生內部時脈訊號CLKT。測試時脈控制電路220用以響應訊號S1、多個位元B1[0]~B1[3]以及參考時脈訊號CLKR產生控制訊號SC1。類似地,測試時脈控制電路230用以響應訊號S1、多個位元B2[0]~B2[3]以及參考時脈訊號CLKR產生控制訊號SC2。於一些實施例中,掃描控制電路210、測試時脈控制電路220以及測試時脈控制電路230可經由訊號S1進行同步。
應當理解,在其他實施例中,若欲測試的電路僅包含多週期路徑電路100B,OCC控制器電路110可僅產生控制訊號SC1。於此條件下,OCC控制器電路110可不包含測試時脈控制電路230。
圖3為根據本案一些實施例繪製圖2中的掃描控制電路210的示意圖。於一些實施例中,掃描控制電路210包含D型正反器電路305、多個D型正反器電路310[0]~310[3]、多個反相器電路315[0]~315[3]、多個邏輯閘電路320[0]~320[3]、邏輯閘電路325、邏輯閘電路330、時脈閘控電路335、邏輯閘電路340以及多工器電路345。D型正反器電路305根據參考時脈訊號CLKR觸發以將掃描致能訊號SEN傳輸為訊號S1。多個D型正反器電路310[0]~310[3]依序串聯,並經由參考時脈訊號CLKR觸發以根據訊號S1依序輸出多個訊號S20[0]~S20[3]。多個反相器電路315[0]~315[3]中每一者根據訊號S1與多個訊號S20[0]
~S20[2]中之一對應者產生多個訊號S30[0]~S30[3]中之一對應者。例如,反相器電路315[0]根據訊號S1產生訊號S30[0],反相器電路315[1]根據訊號S20[0]產生訊號S30[1]。依此類推,應可理解剩餘的反相器電路315[2]與反相器電路315[3]的設置方式。
多個邏輯閘電路320[0]~320[3]中每一者用以根據多個訊號S30[0]~S30[3]中之一對應者、多個致能位元EN[0]~EN[3]中之一對應者以及多個訊號S20[0]~S20[3]中之一對應者產生多個訊號S40[0]~S40[3]中之一對應者。例如,邏輯閘電路320[0]根據訊號S30[0]、致能位元EN[0]以及訊號S20[0]產生訊號S40[0]。邏輯閘電路320[1]根據訊號S30[1]、致能位元EN[1]以及訊號S20[1]產生訊號S40[1]。依此類推,應可理解剩餘的邏輯閘電路320[2]與邏輯閘電路320[3]的設置方式。於一些實施例中,多個邏輯閘電路320[0]~320[3]中每一者可為(但不限於)及閘電路。
邏輯閘電路325用以根據多個訊號S40[0]~S40[3]產生訊號S5。於一些實施例中,邏輯閘電路325可為(但不限於)或閘電路。邏輯閘電路330用以根據訊號S5以及掃描模式訊號SM產生訊號S6。於一些實施例中,邏輯閘電路330可為(但不限於)具有反相輸入端的或閘電路,其中該反相輸入端接收掃描模式訊號SM,且另一輸入端(即非反相輸入端)接收訊號S5。時脈閘控電路335用以根據訊號S6以及參考時脈訊號CLKR產生時脈訊號CK。邏輯閘電路340根據掃描模式訊號SM以及掃描致能訊號SEN產生切換訊號SS。於一些實施例中,邏輯閘電路340可為(但不限於)具有反相輸入端的或閘電路,多工器電路345用以根據切換訊號SS選擇性地將掃描時脈訊號CLKS或時脈訊號CK輸出為內部時脈訊號CLKT。
圖4為根據本案一些實施例繪製圖2中的測試時脈控制電路220的示意圖。於此例中,測試時脈控制電路220包含多個D型正反器電路410[0]~410[3]、多個反相器電路415[0]~415[3]、多個邏輯閘電路420[0]~420[3]以及邏輯閘電路425。多個D型正反器電路410[0]~410[3]依序串聯,並經由參考時脈訊號CLKR觸發以根據訊號S1依序輸出多個訊號S21[0]~S21[3]。
多個反相器電路415[0]~415[3]根據訊號S1與多個訊號S21[0]~S21[3]中的部分訊號產生多個訊號S31[0]~S31[3]。於一些實施例中,多個訊號S21[0]~S21[3]中的部分訊號不包含最後一個訊號S21[3]。亦即,該部分訊號可為多個訊號S21[0]~S21[2]。詳細而言,多個反相器電路415[0]~415[3]中每一者根據訊號S1與多個訊號S21[0]~S21[2]中之一對應者產生多個訊號S31[0]~S31[3]中之一對應者。例如,反相器電路415[0]根據訊號S1產生訊號S31[0],且反相器電路415[1]根據訊號S21[0]產生訊號S31[1]。依此類推,應可理解剩餘的反相器電路415[2]與反相器電路415[3]的設置方式。
多個邏輯閘電路420[0]~420[3]中每一者用以根據多個訊號S31[0]~S31[3]中之一對應者、多個位元B1[0]~B1[3]中之一對應者以及多個訊號S21[0]~S21[3]中之一對應者產生多個訊號S41[0]~S41[3]中之一對應者。例如,邏輯閘電路420[0]根據訊號S31[0]、位元B1[0]以及訊號S21[0]產生訊號S41[0]。邏輯閘電路420[1]根據訊號S31[1]、位元B1[1]以及訊號S21[1]產生訊號S41[1]。依此類推,應可理解剩餘的邏輯閘電路420[2]與邏輯閘電路420[3]的設置方式。於一些實施例中,多個邏輯閘電路420[0]~420[3]中每一者可為(但不限於)及閘電路。邏輯閘電路425用以根據多個訊號S41[0]~S41[3]產生控制訊號SC1。於一些實施例中,邏輯閘電路425可為(但不限於)或閘電路。
藉由上述設置方式,可藉由多個位元B1[0]~B1[3]配置控制訊號SC1的多個位元。如此,圖1的時脈調整電路120可據此產生對應的測試時脈訊號CLK1。換言之,使用者可根據多週期路徑電路100B的所需時序來設置多個位元B1[0]~B1[3]的邏輯值,以直接調整測試時脈訊號CLK1之時序,進而避免出現時序違規。
圖5為根據本案一些實施例繪製圖2中的測試時脈控制電路230的示意圖。於一些實施例中,測試時脈控制電路220以及測試時脈控制電路230可具有相同電路結構。例如,測試時脈控制電路230包含多個D型正反器電路510[0]~510[3]、多個反相器電路515[0]~515[3]、多個邏輯閘電路520[0]~520[3]以及邏輯閘電路525。多個D型正反器電路510[0]~510[3]依序串聯,並經由參考時脈訊號CLKR觸發以根據訊號S1依序輸出多個訊號S22[0]~S22[3]。
多個反相器電路515[0]~515[3]根據訊號S1與多個訊號S22[0]~S22[3]中的部分訊號產生多個訊號S32[0]~S32[3]。於一些實施例中,多個訊號S22[0]~S22[3]中的部分訊號不包含最後一個訊號S22[3]。亦即,該部分訊號可為多個訊號S22[0]~S22[2]。詳細而言,多個反相器電路515[0]~515[3]中每一者根據訊號S1與多個訊號S22[0]~S22[2]中之一對應者產生多個訊號S32[0]~S32[3]中之一對應者。例如,反相器電路515[0]根據訊號S1產生訊號S32[0],且反相器電路515[1]根據訊號S22[0]產生訊號S32[1]。依此類推,應可理解剩餘的反相器電路515[2]與反相器電路515[3]的設置方式。
多個邏輯閘電路520[0]~520[3]中每一者用以根據多個訊號S32[0]~S32[3]中之一對應者、多個位元B2[0]~B2[3]中之一對應者以及多個訊號S22[0]~S22[3]中之一對應者產生多個訊號S42[0]~S42[3]中之一對應者。例
如,邏輯閘電路520[0]根據訊號S32[0]、位元B2[0]以及訊號S22[0]產生訊號S42[0]。邏輯閘電路520[1]根據訊號S32[1]、位元B2[1]以及訊號S22[1]產生訊號S42[1]。依此類推,應可理解剩餘的邏輯閘電路520[2]與邏輯閘電路520[3]的設置方式。於一些實施例中,多個邏輯閘電路520[0]~520[3]中每一者可為(但不限於)及閘電路。邏輯閘電路525用以根據多個訊號S42[0]~S42[3]產生控制訊號SC2。於一些實施例中,邏輯閘電路525可為(但不限於)或閘電路。
類似地,藉由上述設置方式,可藉由多個位元B2[0]~B2[3]配置控制訊號SC2的多個位元。如此,圖1的時脈調整電路130可據此產生對應的測試時脈訊號CLK2。換言之,若欲測試的電路包含多週期路徑電路(例如為圖1的多週期路徑電路100B)以及單週期路徑電路(例如為圖1的單週期路徑電路100A與單週期路徑電路100C),使用者可根據多週期路徑電路以及單週期路徑電路之間的連接方式以及兩者所需的時序來設置多個位元B1[0]~B1[3]以及多個位元B2[0]~B2[3]的邏輯值,以直接調整測試時脈訊號CLK1以及測試時脈訊號CLK2之時序,進而避免時序違規。如此,可以在不降低內部時脈訊號CLKT的速度或是關閉多週期路徑電路來進行全速測試(at-speed test),以獲得更高的測試覆蓋率。
上述各實施例中所示的電路設置方式僅用於示例,且本案並不以此為限。可實施相同或類似功能的電路設置方式皆為本案所涵蓋的範圍。
綜上所述,在本案一些實施例中的測試電路系統可利用可配置的多個位元來設置測試時脈訊號的時序。如此,可在不降低速度下對多週期路徑電路進行時序分析,以獲得較高的測試覆蓋率。
雖然本案之實施例如上所述,然而該些實施例並非用來限定本案,本技術領域具有通常知識者可依據本案之明示或隱含之內容對本案之技術特徵施以變化,凡此種種變化均可能屬於本案所尋求之專利保護範疇,換言之,本案之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
100:測試電路系統
100A,100C:單週期路徑電路
100B:多週期路徑電路
110:晶片上時脈控制器電路
120:時脈調整電路
121,131:邏輯閘電路
122,132:時脈閘控電路
130:時脈調整電路
B1[0]~B1[3],B1[3:0],B2[0]~B2[3],B2[3:0]:位元
CLK1,CLK2:測試時脈訊號
CLKR:參考時脈訊號
CLKT:內部時脈訊號
EN[0]~EN[3]:致能位元
EN1,EN2:致能訊號
F1,F2:測試訊號
P0~P3,P0'~P3',P_0~P_3:脈波
SC1,SC2:控制訊號
SEN:掃描致能訊號
SM:掃描模式訊號
Claims (10)
- 一種測試電路系統,包含:一晶片上時脈控制器電路,用以響應一參考時脈訊號、一掃描致能訊號、複數個致能位元以及一掃描模式訊號產生一內部時脈訊號,並響應該掃描致能訊號、複數個第一位元與該參考時脈訊號產生一第一控制訊號;以及一第一時脈調整電路,用以根據該第一控制訊號與該內部時脈訊號產生一第一測試時脈訊號,以測試一多週期路徑(multicycle path)電路,其中該些第一位元用以設定該第一測試時脈訊號中的一第一脈波,以避免該多週期路徑電路出現一時序違規。
- 如請求項1之測試電路系統,其中該晶片上時脈控制器電路包含:一掃描控制電路,用以響應該掃描致能訊號與該參考時脈訊號產生一第一訊號,並根據該第一訊號、該些致能位元以及該掃描模式訊號產生該內部時脈訊號;以及一測試時脈控制電路,用以響應該第一訊號、該些第一位元與該參考時脈訊號產生該第一控制訊號。
- 如請求項2之測試電路系統,其中該掃描控制電路與該測試時脈控制電路經由該第一訊號同步。
- 如請求項2之測試電路系統,其中該測試時脈控制電路包含:複數個D型正反器電路,該些D型正反器電路依序串聯耦接,並用以經由該參考時脈訊號觸發並根據該第一訊號依序輸出複數個第二訊號; 複數個反相器電路,用以根據該第一訊號以及該些第二訊號中之部分訊號產生複數個第三訊號;複數個第一邏輯閘電路,其中該些第一邏輯閘電路中之每一者用以根據該些第一位元的一對應者、該些第三訊號中之一對應者以及該些第二訊號中之一對應者產生複數個第五訊號中之一對應者;以及一第二邏輯閘電路,用以根據該些第五訊號產生該第一控制訊號。
- 如請求項4之測試電路系統,其中該些第二訊號中之部分訊號不包含該些第二訊號中之最後一個訊號。
- 如請求項1之測試電路系統,其中該晶片上時脈控制器電路更用以響應該掃描致能訊號、複數個第二位元與該參考時脈訊號產生一第二控制訊號,且該測試電路系統更包含:一第二時脈調整電路,用以根據該第二控制訊號與該內部時脈訊號產生一第二測試時脈訊號,以測試一單週期路徑電路,其中該單週期路徑電路耦接至該多週期路徑電路。
- 如請求項6之測試電路系統,該些第一位元與該些第二位元用以設定該第一脈波與該第二測試時脈訊號中的複數個第二脈波之間的間隔,以避免該時序違規。
- 如請求項7之測試電路系統,其中該第一脈波與該些第二脈波為不連續的多個脈波。
- 如請求項1之測試電路系統,其中該第一時脈調整電路包含:一邏輯閘電路,用以響應該第一控制訊號之一反相產生一致能訊號;以及 一時脈閘控電路,用以響應該致能訊號與該內部時脈訊號產生該第一測試時脈訊號。
- 如請求項9之測試電路系統,其中該邏輯閘電路為具有一反相輸入端的一及閘電路,且該反相輸入端用以接收該第一控制訊號。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111116458A TWI799249B (zh) | 2022-04-29 | 2022-04-29 | 用於測試多週期路徑電路的測試電路系統 |
US18/134,580 US20230349971A1 (en) | 2022-04-29 | 2023-04-14 | Testing circuitry for testing multicycle path circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111116458A TWI799249B (zh) | 2022-04-29 | 2022-04-29 | 用於測試多週期路徑電路的測試電路系統 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI799249B true TWI799249B (zh) | 2023-04-11 |
TW202343462A TW202343462A (zh) | 2023-11-01 |
Family
ID=86948665
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111116458A TWI799249B (zh) | 2022-04-29 | 2022-04-29 | 用於測試多週期路徑電路的測試電路系統 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20230349971A1 (zh) |
TW (1) | TWI799249B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7831854B2 (en) * | 2006-03-21 | 2010-11-09 | Mediatek, Inc. | Embedded system for compensating setup time violation and method thereof |
US20150067623A1 (en) * | 2013-09-05 | 2015-03-05 | Realtek Semiconductor Corp. | Timing analysis method for non-standard cell circuit and associated machine readable medium |
US9122891B2 (en) * | 2013-08-12 | 2015-09-01 | Microsoft Technology Licensing, Llc | Functional timing sensors |
US10332574B2 (en) * | 2017-03-24 | 2019-06-25 | Mediatek Inc. | Embedded memory with setup-hold time controlled internally or externally and associated integrated circuit |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7134061B2 (en) * | 2003-09-08 | 2006-11-07 | Texas Instruments Incorporated | At-speed ATPG testing and apparatus for SoC designs having multiple clock domain using a VLCT test platform |
US7404125B2 (en) * | 2005-02-04 | 2008-07-22 | International Business Machines Corporation | Compilable memory structure and test methodology for both ASIC and foundry test environments |
US7624322B2 (en) * | 2007-11-12 | 2009-11-24 | Texas Instruments Incorporated | Scan based testing of an integrated circuit containing circuit portions operable in different clock domains during functional mode |
JP5256840B2 (ja) * | 2008-04-30 | 2013-08-07 | 富士通セミコンダクター株式会社 | 論理回路 |
TWI477794B (zh) * | 2012-10-02 | 2015-03-21 | Realtek Semiconductor Corp | 積體電路掃描時脈域分配方法以及相關機器可讀媒體 |
US9482719B2 (en) * | 2014-01-10 | 2016-11-01 | Stmicroelectronics International N.V. | On-the-fly test and debug logic for ATPG failures of designs using on-chip clocking |
US9599672B2 (en) * | 2014-12-11 | 2017-03-21 | Nxp Usa, Inc. | Integrated circuit with scan chain having dual-edge triggered scannable flip flops and method of operating thereof |
US9835683B2 (en) * | 2015-12-17 | 2017-12-05 | Nxp Usa, Inc. | Clock gating for X-bounding timing exceptions in IC testing |
JP6702560B2 (ja) * | 2017-02-21 | 2020-06-03 | 株式会社東芝 | 半導体集積回路 |
US10565156B1 (en) * | 2018-11-15 | 2020-02-18 | Nxp B.V. | Wired-data bus transmission using signal transition coding |
US11132991B2 (en) * | 2019-04-23 | 2021-09-28 | Lg Electronics Inc. | Method and apparatus for determining voice enable device |
-
2022
- 2022-04-29 TW TW111116458A patent/TWI799249B/zh active
-
2023
- 2023-04-14 US US18/134,580 patent/US20230349971A1/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7831854B2 (en) * | 2006-03-21 | 2010-11-09 | Mediatek, Inc. | Embedded system for compensating setup time violation and method thereof |
US9122891B2 (en) * | 2013-08-12 | 2015-09-01 | Microsoft Technology Licensing, Llc | Functional timing sensors |
US20150067623A1 (en) * | 2013-09-05 | 2015-03-05 | Realtek Semiconductor Corp. | Timing analysis method for non-standard cell circuit and associated machine readable medium |
US10332574B2 (en) * | 2017-03-24 | 2019-06-25 | Mediatek Inc. | Embedded memory with setup-hold time controlled internally or externally and associated integrated circuit |
Also Published As
Publication number | Publication date |
---|---|
TW202343462A (zh) | 2023-11-01 |
US20230349971A1 (en) | 2023-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5606567A (en) | Delay testing of high-performance digital components by a slow-speed tester | |
Zussa et al. | Power supply glitch induced faults on FPGA: An in-depth analysis of the injection mechanism | |
US7613967B1 (en) | Inversion of scan clock for scan cells | |
US9222979B2 (en) | On-chip controller and a system-on-chip | |
US20090300448A1 (en) | Scan flip-flop device | |
US8627160B2 (en) | System and device for reducing instantaneous voltage droop during a scan shift operation | |
US20180165023A1 (en) | Memory controller for receiving differential data strobe signals and application processor having the memory controller | |
US20140189454A1 (en) | Global low power capture scheme for cores | |
US7913131B2 (en) | Scan chain cell with delay testing capability | |
US6289476B1 (en) | Method and apparatus for testing the timing of integrated circuits | |
US20230358806A1 (en) | Scan chain circuit and corresponding method | |
TWI799249B (zh) | 用於測試多週期路徑電路的測試電路系統 | |
US20040049711A1 (en) | Oscillation based access time measurement | |
US8301943B2 (en) | Pulse flop with enhanced scan implementation | |
US9234942B2 (en) | Transition fault testing of source synchronous interface | |
Giridharan et al. | A MUX based Latch Technique for the detection of HardwareTrojan using Path Delay Analysis | |
CN117074901A (zh) | 用于测试多周期路径电路的测试电路系统 | |
TW202146926A (zh) | 掃描測試裝置與掃描測試方法 | |
KR900008788B1 (ko) | 테이터 회로를 구비한 반도체 집적회로장치 | |
US6748563B1 (en) | Method and apparatus for testing path delays in a high-speed boundary scan implementation | |
US20140203857A1 (en) | Variable delay and setup time flip-flop | |
US20240175921A1 (en) | Chip with clock masking circuit | |
KR20130142744A (ko) | 리셋 신호 생성장치 | |
WO2018048606A1 (en) | Apparatus and method for employing mutually exclusive write and read clock signals in scan capture mode for testing digital interfaces | |
JP2010002345A (ja) | Acテスト容易化回路およびacテスト方法 |