TWI797554B - 系統單晶片及控制方法 - Google Patents
系統單晶片及控制方法 Download PDFInfo
- Publication number
- TWI797554B TWI797554B TW110104508A TW110104508A TWI797554B TW I797554 B TWI797554 B TW I797554B TW 110104508 A TW110104508 A TW 110104508A TW 110104508 A TW110104508 A TW 110104508A TW I797554 B TWI797554 B TW I797554B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- output command
- attribute
- command
- terminal
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Storage Device Security (AREA)
- Semiconductor Integrated Circuits (AREA)
- Measuring Or Testing Involving Enzymes Or Micro-Organisms (AREA)
Abstract
一種系統單晶片,包括一第一終端電路、一第二終端電路以及一分配電路。第一終端電路記錄一第一屬性設定值。第二終端電路記錄一第二屬性設定值。當分配電路分派一輸出指令予第一終端電路時,第一終端電路判斷輸出指令的屬性資訊是否符合第一屬性設定值。當輸出指令的屬性資訊符合第一屬性設定值時,第一終端電路執行輸出指令。當分配電路分派輸出指令予第二終端電路時,第二終端電路判斷輸出指令的屬性資訊是否符合第二屬性設定值。當輸出指令的屬性資訊符合第二屬性設定值時,第二終端電路執行輸出指令。
Description
本發明係有關於一種系統單晶片,特別是有關於一種具有複數終端裝置的系統單晶片,其中每一終端裝置儲存一特定屬性設定值。
由於物聯網(Internet of Things;IOT) 可將許多物件與網際網路連接,以達到物件識別以及智能管理的目的,故物聯網技術逐漸應用於許多領域中。再者,物聯網技術可用以節省能源消耗,改善人們的生活。然而,隨著物聯網的蓬勃發展,安全性(security)是非常重要的需求。
本發明提供一種系統單晶片,包括一第一終端電路、一第二終端電路以及一分配電路。第一終端電路記錄一第一屬性設定值。第二終端電路記錄一第二屬性設定值。分配電路根據一輸出指令的位址資訊,分派輸出指令予該第一或第二終端電路。當分配電路分派輸出指令予第一終端電路時,第一終端電路判斷輸出指令的屬性資訊是否符合第一屬性設定值。當輸出指令的屬性資訊符合第一屬性設定值時,第一終端電路執行輸出指令。當分配電路分派輸出指令予第二終端電路時,第二終端電路判斷輸出指令的屬性資訊是否符合第二屬性設定值。當輸出指令的屬性資訊符合第二屬性設定值時,第二終端電路執行輸出指令。
本發明更提供一種控制方法,適用於一系統單晶片。系統單晶片具有一第一終端電路以及一第二終端電路。本發明之控制方法包括,儲存一第一屬性設定值於第一終端電路中;儲存一第二屬性設定值於第二終端電路中;解碼一第一輸出指令,用以分派第一輸出指令予第一或第二終端電路。當第一輸出指令被分派予第一終端電路時,第一終端電路判斷該第一輸出指令的屬性資訊是否符合第一屬性設定值。當第一輸出指令的屬性資訊符合第一屬性設定值時,第一終端電路執行第一輸出指令。當第一分配電路分派第一輸出指令予第二終端電路時,第二終端電路判斷第一輸出指令的屬性資訊是否符合第二屬性設定值。當第一輸出指令的屬性資訊符合第二屬性設定值時,第二終端電路執行第一輸出指令。
本發明之控制方法可經由本發明之系統單晶片來實作,其為可執行特定功能之硬體或韌體,亦可以透過程式碼方式收錄於一紀錄媒體中,並結合特定硬體來實作。當程式碼被電子裝置、處理器、電腦或機器載入且執行時,電子裝置、處理器、電腦或機器變成用以實行本發明之系統單晶片。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出實施例,並配合所附圖式,做詳細之說明。本發明說明書提供不同的實施例來說明本發明不同實施方式的技術特徵。其中,實施例中的各元件之配置係為說明之用,並非用以限制本發明。另外,實施例中圖式標號之部分重覆,係為了簡化說明,並非意指不同實施例之間的關聯性。
第1圖為本發明之系統單晶片的示意圖。如圖所示,系統單晶片(system on chip;SoC)100包括一主控層(master layer)110、一裝置層(device layer)120以及一週邊層(peripheral layer)130。在本實施例中,主控層110包括一主控電路111。主控電路111用以產生一指令S
CM1。本發明並不限定主控電路111的種類。只要具有資料處理能力的電路,均可作為主控電路111。在一可能實施例中,主控電路111係為一處理器(processor)或是一記憶體控制器(memory transfer controller),如一直接記憶體存取控制器(direct memory access controller)。在另一可能實施例中,主控電路111係為一安全裝置(secure device),用以執行高安全性質的動作,如行動支付。在一些實施例中,主控電路111係為一資料處理單元,如一加解密電路(encryption/ decryption circuit)及一卷積神經網路加速器(convolutional neuro network accelerator)。在其它實施例中,主控層具有更多的主控電路。
在本實施例中,裝置層120包括一分配電路121。在一可能實施例中,分配電路121具有複數解碼裝置。在其它實施例中,分配電路121更包括一匯流排主控受控介面(bus master slave interface)或是週邊裝置的匯流排橋接器(bus bridge)。分配電路121解碼指令S
CM1,用以得到一解碼結果(如位址資訊)。在此例中,分配電路121根據指令S
CM1的位址資訊,將指令S
CM1提供予週邊層130。本發明並不限定分配電路121的架構。在一可能實施例中,分配電路121係為高頻電路與低頻電路之間的橋樑,如一週邊橋接器(peripheral bridge)。在此例中,主控層110的元件的操作頻率可能高於100MHz,甚至大於1GHz,而週邊層130的元件的操作頻率可能在100MHz以下,甚至為KHz。
在本實施例中,週邊層130包括終端電路131及132。終端電路131記錄一屬性設定值(attribute setting)AS
131。在一可能實施例中,終端電路131係為一終端裝置(end device)。如圖所示,終端電路131包括一控制電路133以及一週邊電路135。在此例中,控制電路133判斷發送指令S
CM1的主控電路111是否有權利存取週邊電路135。
本發明並不限定控制電路133如何判斷發送指令S
CM1的主控電路111是否有權利存取週邊電路135。在一可能實施例中,當分配電路121輸出指令S
CM1予終端電路131時,控制電路133判斷指令S
CM1的屬性資訊是否符合屬性設定值AS
131。當指令S
CM1的屬性資訊符合屬性設定值AS
131時,表示主控電路111有權存取週邊電路135。因此,控制電路133致能週邊電路135,使得週邊電路135執行指令S
CM1。
然而,當指令S
CM1的屬性資訊不符合屬性設定值AS
131時,表示主控電路111無權存取週邊電路135。因此,控制電路133不致能週邊電路135。此時,週邊電路135不執行指令S
CM1。在一可能實施例中,當指令S
CM1的屬性資訊不符合屬性設定值AS
131時,表示指令S
CM1並非合法指令,可能是一惡意軟體所發出的指令,試圖竄改週邊電路135的資料。因此,控制電路133可能發出一中斷信號,用以通知系統單晶片100的其它元件,目前受到不合法的存取。在一些實施例中,控制電路133可能執行相關系統安全性設定,如產生一錯誤回報(error response),並透過分配電路121提供予主控電路111。舉例而言,如果指令S
CM1係為一讀取指令時,控制電路133可能回覆一特定資料(複數數值0、複數數值1、或亂碼)予主控電路111。如果指令S
CM1係為一寫入指令時,控制電路133可能忽略主控電路111所提供的寫入資料。
本發明並不限定控制電路133的架構。在一可能實施例中,控制電路133包括一資源域存取控制器(resource domain access controller)。在此例中,資源域存取控制器具有解碼及比較功能。舉例而言,資源域存取控制器解碼指令S
CM1,用以得知指令S
CM1的屬性資訊。接著,資源域存取控制器再判斷指令S
CM1的屬性資訊是否符合屬性設定值AS
131,並根據判斷結果決定是否存取週邊電路135。
本發明並不限定週邊電路135的架構。任何可執行指令的電路,均可作為週邊電路135。舉例而言,假設週邊電路135係為一加解密電路。在此例中,週邊電路135根據指令S
CM1,進行一加/解密動作。在其它實施例中,當週邊電路135係為一通訊電路時,則週邊電路135根據指令S
CM1,進行一通訊動作,如輸出指令S
CM1予系統單晶片100以外的元件,或是接收來自系統單晶片100以外的元件的信號或指令。
終端電路132記錄另一屬性設定AS
132。在一可能實施例中,終端電路132包括一控制電路134以及一週邊電路136。控制電路134用以判斷主控電路111是否有權利存取週邊電路136。當主控電路111有權利存取週邊電路136時,控制電路134致能週邊電路136。因此,週邊電路136根據指令S
CM1而動作。然而,當主控電路111無權利存取週邊電路136時,控制電路134不致能週邊電路136。此時,週邊電路136不根據指令S
CM1而動作。由於控制電路134與週邊電路136的特性與控制電路133與週邊電路135的特性相似,故不再贅述。
在本實施例中,每一週邊電路係根據相對應的控制電路的判斷結果而動作。舉例而言,當控制電路133判斷出指令S
CM1的屬性資訊符合屬性設定值AS
131時,表示主控電路111有權利存取週邊電路135。因此,控制電路133致能週邊電路135。此時,只有週邊電路135根據指令S
CM1而動作。然而,如果控制電路134判斷出指令S
CM1的屬性資訊符合屬性設定值AS
132時,表示主控電路111也有權利存取週邊電路136。在此例中,控制電路134致能週邊電路136。
第2圖為本發明之系統單晶片的另一示意圖。如圖所示,系統單晶片200包括一主控層210、一裝置層220以及一週邊層230。在本實施例中,主控層210包括主控電路211及212。主控電路211及212分別產生指令S
CM1及S
CM2。本發明並不限定主控電路211及212的架構。在一些實施例中,主控電路211與212具有相同的性質。舉例而言,主控電路211與212均為安全裝置、非安全裝置(non-secure device)、特權裝置(privilege device)或是非特權裝置(non-privilege device)。在其它實施例中,主控電路211與212具有不同的性質。舉例而言,主控電路211係為安全裝置、非安全裝置、特權裝置及非特權裝置之一者。在此例中,主控電路212為安全裝置、非安全裝置、特權裝置及非特權裝置之另一者。在一可能實施例中,主控電路211係為一安全裝置,而主控電路212係為一特權裝置。在另一可能實施例中,主控電路211係為一安全裝置,而主控電路212係為一非特權裝置。在一些實施例中,主控電路211係為一非安全裝置,而主控電路212係為一特權裝置,或是主控電路211係為一非安全裝置,而主控電路212係為一非特權裝置。由於主控電路211及212的動作與第1圖的主控電路111的動作相似,故不再贅述。另外,本發明並不限定主控電路的數量。在一些實施例中,主控層210具有更多或更少的主控電路。
在本實施例中,裝置層220包括一路由電路(routing circuit)221以及分配電路222及223。路由電路221根據外部指令(如S
CM1及S
CM2)的位址資訊,產生輸出指令SO
CM1及SO
CM2之至少一者。 舉例而言,當路由電路221接收到指令S
CM1時,如果指令S
CM1的位址資訊係指向終端電路231或232時,路由電路221將指令S
CM1作為輸出指令SO
CM1提供予分配電路222。然而,如果指令S
CM1的位址資訊係指向終端電路233~235之任一者時,路由電路221將指令S
CM1作為輸出指令SO
CM2提供予分配電路223。
同樣地,當路由電路221接收到指令S
CM2時,如果指令S
CM2的位址資訊係指向終端電路231或232時,路由電路221將指令S
CM2作為輸出指令SO
CM1提供予分配電路222。然而,如果指令S
CM2的位址資訊係指向終端電路233~235之任一者時,路由電路221將指令S
CM2作為輸出指令SO
CM2提供予分配電路223。
在其它實施例中,當指令S
CM1及S
CM2的位址資訊指向同一終端電路時,路由電路221根據一優先順序,產生輸出指令SO
CM1或SO
CM2。舉例而言,假設,主控電路211的優先權高於主控電路212。在此例中,當路由電路221同時接收到指令S
CM1及S
CM2時,如果指令S
CM1及S
CM2的位址資訊均指向終端電路231時,路由電路221先將指令S
CM1作為輸出指令SO
CM1提供予分配電路222,再將指令S
CM2作為輸出指令SO
CM1提供予分配電路222。在一可能實施例中,優先順序係事先儲存於路由電路221中。
本發明並不限定路由電路221的架構。在一可能實施例中,路由電路221具有一匯流排矩陣架構(bus matrix architecture)。在另一可能實施例中,路由電路221包括一路由器(router)。
分配電路222及223根據外部指令(如SO
CM1及SO
CM2)的位址資訊,傳送外部指令予相對應的終端電路。由於分配電路222及223的動作與第1圖的分配電路121的動作相似,故不再贅述。在本實施例中,分配電路222連接終端電路231及232,而分配電路223連接終端電路233~235,但並非用以限制本發明。在其它實施例中,分配電路222及223係耦接相同數量的終端電路。此外,本發明並不限定分配電路的數量。在其它實施例中,裝置層220具有更多的分配電路,用以分派指令予更多的終端電路。
週邊層230包括終端電路231~235,但並非用以限制本發明。在其它實施例中,週邊層230具有其它數量的終端電路。本發明並不限定終端電路231~235的架構。在一可能實施例中,終端電路231~235之一者的性質係相同於終端電路231~235之另一者。舉例而言,終端電路231及233都是通訊電路。由於終端電路231~235的特性與第1圖的終端電路131的特性相似,故不再贅述。
在本實施例中,終端電路231~235分別記錄屬性設定值AS
231~AS
235。每一終端電路根據一外部指令(如SO
CM1或SO
CM2)的屬性資訊,決定是否執行外部指令。以終端電路233為例,當輸出指令SO
CM2的屬性資訊相同於屬性設定值AS
233時,終端電路233執行輸出指令SO
CM2。然而,當輸出指令SO
CM2的屬性資訊不同於屬性設定值AS
233時,終端電路233可能可能執行相關安全性動作,如忽略輸出指令SO
CM2,或是發出一中斷信號,用以向系統單晶片200的其它元件告知發生一不合法存取。
在一可能實施例中,終端電路231~235各自具有暫存器,用以儲存屬性設定值AS
231~AS
235。在此例中,當屬性設定值AS
231~AS
235具有相同的資料長度時,便可減少硬體或軟體開發的複雜性。再者,由於屬性設定值AS
231~AS
235係分散地(distribute)記錄在不同的終端電路中,故可簡化系統單晶片200架構,並減少除錯(debug)的時間。
第3圖為本發明之系統單晶片的另一示意圖。第3圖相似第2圖,不同之處在於第3圖的主控層310更包括一主控電路313。主控電路313用以產生一指令S
CM3。由於主控電路311~313的特性與第1圖的主控電路111以及第2圖的主控電路211及212的特性均相似,故不再贅述。在一可能實施例中,主控電路311及312均為安全裝置,而主控電路313為非安全裝置。在其它實施例中,主控電路313係為一直接記憶體存取(direct memory access;DMA)控制器。
在本實施例中,裝置層320包括一路由電路321、分配電路322、323及高階控制電路324、325。由於路由電路321及分配電路322、323的特性與第2圖的路由電路221及分配電路222、223的特性相似,故不再贅述。
高階控制電路324記錄一裝置屬性設定值AS
324。高階控制電路325記錄一裝置屬性設定值AS
325。在一可能實施例中,高階控制電路324及325係為高階裝置(advance device)。在本實施例中,高階控制電路324及325直接連接路由電路321。因此,路由電路321直接提供輸出指令SO
CM3及SO
CM4予高階控制電路324及325。在此例中,高階控制電路324及325也是終端電路,只不過高階控制電路324及325的操作頻率高於終端電路331~335。舉例而言,高階控制電路324及325的操作頻率可能高於100MHz,或高於1GHz。
由於高階控制電路324及325的動作相似,故以下僅說明高階控制電路324的動作。當路由電路321提供輸出指令SO
CM3時,高階控制電路324判斷輸出指令SO
CM3的屬性資訊是否符合於裝置屬性設定值AS
324。當輸出指令SO
CM3的屬性資訊符合裝置屬性設定值AS
324時,高階控制電路324執行輸出指令SO
CM3。本發明並不限定輸出指令SO
CM3的種類。當輸出指令SO
CM3係為一寫入指令時,高階控制電路324執行一寫入操作(write operation)。當輸出指令SO
CM3係為一讀取指令時,高階控制電路324執行一讀取操作(read operation)。
然而,當輸出指令SO
CM3的屬性資訊不符合裝置屬性設定值AS
324時,表示輸出指令SO
CM3係為一不合法指令。因此,高階控制電路324不執行輸出指令SO
CM3。在另一可能實施例中,高階控制電路324發出一中斷信號,用以通知系統單晶片300的另一元件(未顯示)。本發明並不限定高階控制電路的數量。在其它實施例中,裝置層320具有更多或更少的高階控制電路。在此例中,每一高階控制電路儲存一裝置屬性設定值。
本發明並不限定高階控制電路324的架構。在一可能實施例中,高階控制電路324具有一資源域存取控制器(未顯示)以及一裝置電路(未顯示)。資源域存取控制器用以解碼輸出指令SO
CM3,並判斷輸出指令SO
CM3的屬性資訊是否相符於裝置屬性設定值AS
324。當輸出指令SO
CM3的屬性資訊相符於裝置屬性設定值AS
324時,裝置電路執行相對於輸出指令SO
CM3的動作。在一可能實施例中,高階控制電路324係為一加解密電路,用以進行一加/解密動作。在其它實施例中,高階控制電路324的裝置電路係為一超高速乙太網路(giga bit ethenet)或是一區域網路從屬(LANS slave)裝置。
在其它實施例中,高階控制電路324的架構可能相同或不同於高階控制電路325的架構。舉例而言,高階控制電路324可能為一加解密電路,而高階控制電路325係為一匯流排橋接器。另外,週邊層330具有終端電路331~335。由於終端電路331~335的特性與第1圖的終端電路131相似,故不再贅述。
第4圖為本發明之控制方法的流程示意圖。本發明的控制方法適用於一系統單晶片。該系統單晶片具有複數終端電路。首先,儲存複數屬性設定值於該等終端電路中(步驟S411)。本發明並不限定終端電路的種類。在一可能實施例中,該等終端電路之至少一者位於裝置層,並且該等終端電路之另一者位於週邊層。在本實施例中,每一終端電路記錄單一屬性設定值。
解碼一輸出指令,用以分派輸出指令相對應的終端電路(步驟S412)。在一可能實施例中,輸出指令係由一路由電路所提供。在此例中,路由電路根據一輸入指令的位址資訊,產生輸出指令。在此例中,輸入指令係由一主控裝置所提供。
以第2圖的系統單晶片200為例,當主控裝置211所發出的指令S
CM1係指向終端電路231時,路由電路221將指令S
CM1作為輸出指令SO
CM1提供予分配電路222。此時,分配電路222解碼輸出指令SO
CM1,用以得知指令S
CM1指向終端電路231。因此,分配電路222分派輸出指令SO
CM1予終端電路231。
接著,判斷輸出指令的屬性資訊是否相符於對應的終端電路的屬性設定值(步驟S413)。當輸出指令的屬性資訊相符於對應的終端電路的屬性設定值時,終端電路執行輸出指令(步驟S414)。然而,當輸出指令的屬性資訊不相符於對應的終端電路的屬性設定值時,終端電路不執行輸出指令(步驟S415)。在一可能實施例中,當輸出指令的屬性資訊不相符於對應的終端電路的屬性設定值時,終端電路執行一安全性操作。
以第2圖為例,假設,路由電路221將指令S
CM1作為輸出指令SO
CM1。在此例中,當終端電路231接收到輸出指令SO
CM1時,終端電路231判斷輸出指令SO
CM1的屬性資訊是否符合屬性設定值AS
231。當輸出指令SO
CM1的屬性資訊符合屬性設定值AS
231時,表示主控電路211有權存取終端電路231。因此,終端電路231執行輸出指令SO
CM1。同樣地,當分配電路222分派輸出指令SO
CM1予終端電路232時,終端電路232判斷輸出指令SO
CM1的屬性資訊是否符合屬性設定值AS
232。當輸出指令SO
CM1的屬性資訊符合屬性設定值AS
232時,終端電路232執行輸出指令SO
CM1。
然而,當輸出指令SO
CM1的屬性資訊不符合屬性設定值AS
231時,表示主控電路211無權存取終端電路231。因此,終端電路231不執行輸出指令SO
CM1。在一可能實施例中,終端電路231發出一中斷或產生一如錯誤回報。在其它實施例中,如果輸出指令SO
CM1係為一讀取指令時,終端電路231可能回覆一特定資料(如數值均為0、1、或亂碼)予主控電路211。如果輸出指令SO
CM1係為一寫入指令時,終端電路231忽略主控電路211所提供的寫入資料。
在其它實施例中,步驟S411係將屬性設定值(或稱裝置屬性設定值)儲存於一高階控制電路中。在此例中,高階控制電路位於裝置層,並且高階控制電路的操作頻率高於上述終端電路(如231~235)的操作頻率。舉例而言,高階控制電路的操作頻率可能大於100MHz,而終端電路的操作頻率小於100MHz。
當高階控制電路接收到一輸出指令時,高階控制電路判斷該輸出指令的屬性資訊是否符合本身所儲存的裝置屬性設定值。當輸出指令的屬性資訊符合裝置屬性設定值時,高階控制電路執行輸出指令。然而,當輸出指令的屬性資訊不符合裝置屬性設定值時,高階控制電路不執行輸出指令。在一可能實施例中,當輸出指令的屬性資訊不符合裝置屬性設定值時,高階控制電路執行一安全性操作。
由於屬性設定值係分散地儲存於各終端電路(含高階控制電路)中,故可簡化降低電路複雜度,並減少測試人員除錯的時間。再者,只有外部指令的屬性資訊符合相對應的終端電路所儲存的屬性設定值時,相對應的終端電路才會動作,故可避免終端電路受到非法的存取,因而提高系統單晶片的安全性。
本發明之控制方法,或特定型態或其部份,可以以程式碼的型態存在。程式碼可儲存於實體媒體,如軟碟、光碟片、硬碟、或是任何其他機器可讀取(如電腦可讀取)儲存媒體,亦或不限於外在形式之電腦程式產品,其中,當程式碼被機器,如電腦載入且執行時,此機器變成用以參與本發明之系統單晶片。程式碼也可透過一些傳送媒體,如電線或電纜、光纖、或是任何傳輸型態進行傳送,其中,當程式碼被機器,如電腦接收、載入且執行時,此機器變成用以參與本發明之系統單晶片。當在一般用途處理單元實作時,程式碼結合處理單元提供一操作類似於應用特定邏輯電路之獨特裝置。
除非另作定義,在此所有詞彙(包含技術與科學詞彙)均屬本發明所屬技術領域中具有通常知識者之一般理解。此外,除非明白表示,詞彙於一般字典中之定義應解釋為與其相關技術領域之文章中意義一致,而不應解釋為理想狀態或過分正式之語態。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾。舉例來說,本發明實施例所述之系統、裝置或是方法可以硬體、軟體或硬體以及軟體的組合的實體實施例加以實現。因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100, 200, 300:系統單晶片
110, 210, 310:主控層
120, 220, 320:裝置層
130, 230, 330:週邊層
111, 211, 212, 311~313:主控電路
121 222, 223, 322, 323:分配電路
131, 132, 231~235, 331~335:終端電路
133, 134:控制電路
135, 136:週邊電路
221, 321:路由電路
324, 325:高階控制電路
AS
131, AS
132, AS
231~AS
235, AS
324, AS
325:屬性設定值
SO
CM1~SO
CM4:輸出指令
S
CM1~S
CM3:指令
S411~S415:步驟
第1圖為本發明之系統單晶片的示意圖。
第2圖為本發明之系統單晶片的另一示意圖。
第3圖為本發明之系統單晶片的另一示意圖。
第4圖為本發明之控制方法的流程示意圖。
300:系統單晶片
310:主控層
320:裝置層
330:週邊層
311~313:主控電路
322,323:分配電路
331~335:終端電路
321:路由電路
324,325:高階控制電路
AS324,AS325:屬性設定值
SOCM1~SOCM4:輸出指令
SCM1~SCM3:指令
Claims (10)
- 一種系統單晶片,包括:一第一終端電路,記錄一第一屬性設定值;一第二終端電路,記錄一第二屬性設定值;以及一第一分配電路,根據一第一輸出指令的位址資訊,直接地分派該第一輸出指令予該第一或第二終端電路,並根據一第二輸出指令的位址資訊,直接地分派該第二輸出指令予該第一或第二終端電路;其中,當該第一分配電路直接地分派該第一輸出指令予該第一終端電路時,該第一終端電路判斷該第一輸出指令的屬性資訊是否符合該第一屬性設定值,當該第一輸出指令的屬性資訊符合該第一屬性設定值時,該第一終端電路執行該第一輸出指令,當該第一輸出指令的屬性資訊不符合該第一屬性設定值時,該第一終端電路回覆複數第一數值、複數第二數值、或一第一亂碼;其中,當該第一分配電路直接地分派該第一輸出指令予該第二終端電路時,該第二終端電路判斷該第一輸出指令的屬性資訊是否符合該第二屬性設定值,當該第一輸出指令的屬性資訊符合該第二屬性設定值時,該第二終端電路執行該第一輸出指令,當該第一輸出指令的屬性資訊不符合該第二屬性設定值時,該第二終端電路回覆該等第一數值、該等第二數值、或一第二亂碼;其中,當該第一分配電路分派該第二輸出指令予該第一終端電路時,該第一終端電路判斷該第二輸出指令的屬性資訊是否符合該第一屬性設定值,當該第二輸出指令的屬性資訊符合該第一屬性設定 值時,該第一終端電路執行該第二輸出指令;其中,該第一輸出指令係由一第一主控電路提供,該第二輸出指令係由一第二主控電路提供,該第一主控電路不同於該第二主控電路。
- 如請求項1所述之系統單晶片,更包括:一路由電路,根據一第一指令的位址資訊,將該第一指令作為該第一輸出指令提供予該第一分配電路,其中該第一指令係由該第一主控電路提供;一第三終端電路,記錄一第三屬性設定值;一第四終端電路,記錄一第四屬性設定值;一第二分配電路,根據一第二輸出指令的位址資訊,分派該第二輸出指令予該第三或第四終端電路;其中,當該第二分配電路分派該第二輸出指令予該第三終端電路時,該第三終端電路判斷該第二輸出指令的屬性資訊是否符合該第三屬性設定值,當該第二輸出指令的屬性資訊符合該第三屬性設定值時,該第三終端電路執行該第二輸出指令;其中,當該第二分配電路分派該第二輸出指令予該第四終端電路時,該第四終端電路判斷該第二輸出指令的屬性資訊是否符合該第四屬性設定值,當該第二輸出指令的屬性資訊符合該第四屬性設定值時,該第四終端電路執行該第二輸出指令。
- 如請求項2所述之系統單晶片,其中該路由電路根據一第二指令的位址資訊,將該第二指令作為該第二輸出指令提供予 該第二分配電路,該路由電路具有一匯流排矩陣架構,該第二指令係由該第二主控電路提供。
- 如請求項2所述之系統單晶片,更包括:一高階控制電路,記錄一裝置屬性設定值;其中,該高階控制電路判斷一第三輸出指令的屬性資訊是否符合該裝置屬性設定值,當該第三輸出指令的屬性資訊符合該裝置屬性設定值時,該高階控制電路執行該第三輸出指令,該路由電路根據該第一指令的位址資訊,將該第一指令作為該第三輸出指令提供予該高階控制電路。
- 如請求項4所述之系統單晶片,更包括:一直接記憶體存取控制器,用以產生一第三指令;其中該路由電路根據該第三指令的位址資訊,將該第三指令作為該第三輸出指令提供予該高階控制電路。
- 如請求項4所述之系統單晶片,其中該高階控制電路直接耦接該路由電路,該高階控制電路的操作頻率大於該第一及第二終端電路的操作頻率。
- 如請求項1所述之系統單晶片,其中該第一分配電路係為一週邊橋接器,當該第一分配電路分派該第一輸出指令予該第一終端電路,並且該第一輸出指令的屬性資訊不符合該第一屬性設定值時,該第一終端電路忽視該第一輸出指令。
- 如請求項1所述之系統單晶片,其中當該第一分配電路分派該第一輸出指令予該第一終端電路,並且該第一輸出指令的屬 性資訊不符合該第一屬性設定值時,該第一終端電路發出一中斷信號。
- 一種控制方法,適用於一系統單晶片,該系統單晶片具有一第一終端電路以及一第二終端電路,該控制方法包括:儲存一第一屬性設定值於該第一終端電路中;儲存一第二屬性設定值於該第二終端電路中;解碼一第一輸出指令,用以直接地分派該第一輸出指令予該第一或第二終端電路;解碼一第二輸出指令,用以直接地分派該第二輸出指令予該第一或第二終端電路;其中,當該第一輸出指令被直接地分派予該第一終端電路時,該第一終端電路判斷該第一輸出指令的屬性資訊是否符合該第一屬性設定值,當該第一輸出指令的屬性資訊符合該第一屬性設定值時,該第一終端電路執行該第一輸出指令,當該第一輸出指令的屬性資訊不符合該第一屬性設定值時,該第一終端電路回覆複數第一數值、複數第二數值、或一第一亂碼;其中,當該第一輸出指令被直接地分派予該第二終端電路時,該第二終端電路判斷該第一輸出指令的屬性資訊是否符合該第二屬性設定值,當該第一輸出指令的屬性資訊符合該第二屬性設定值時,該第二終端電路執行該第一輸出指令,當該第一輸出指令的屬性資訊不符合該第二屬性設定值時,該第二終端電路回覆該等第一數值、該等第二數值、或一第二亂碼;其中,當該第二輸出指令被分派予該第一終端電路時,該第一終端 電路判斷該第二輸出指令的屬性資訊是否符合該第一屬性設定值,當該第二輸出指令的屬性資訊符合該第一屬性設定值時,該第一終端電路執行該第二輸出指令;其中,該第一輸出指令係由一第一主控電路提供,該第二輸出指令係由一第二主控電路提供,該第一主控電路不同於該第二主控電路。
- 如請求項9所述之控制方法,更包括:儲存一裝置屬性設定值於一高階控制電路中;提供該第一輸出指令予該高階控制電路;其中,該高階控制電路判斷該第一輸出指令的屬性資訊是否符合該裝置屬性設定值,當該第一輸出指令的屬性資訊符合該裝置屬性設定值時,該高階控制電路執行該第一輸出指令。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110104508A TWI797554B (zh) | 2021-02-05 | 2021-02-05 | 系統單晶片及控制方法 |
CN202111643111.0A CN114860646A (zh) | 2021-02-05 | 2021-12-29 | 系统单晶片及控制方法 |
US17/591,260 US20220253400A1 (en) | 2021-02-05 | 2022-02-02 | System on chip and control method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110104508A TWI797554B (zh) | 2021-02-05 | 2021-02-05 | 系統單晶片及控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202232314A TW202232314A (zh) | 2022-08-16 |
TWI797554B true TWI797554B (zh) | 2023-04-01 |
Family
ID=82628148
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110104508A TWI797554B (zh) | 2021-02-05 | 2021-02-05 | 系統單晶片及控制方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20220253400A1 (zh) |
CN (1) | CN114860646A (zh) |
TW (1) | TWI797554B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105093984A (zh) * | 2015-07-21 | 2015-11-25 | 北京爱思汇众科技发展有限公司 | 物联网控制平台、物联网装置、控制设备及控制方法 |
CN107070926A (zh) * | 2017-04-19 | 2017-08-18 | 济南浪潮高新科技投资发展有限公司 | 一种对电子设备进行统一操作的结构及方法 |
TW201826139A (zh) * | 2017-01-11 | 2018-07-16 | 國立中央大學 | 多微控制器系統、物聯網閘道系統、以及基於橋接器的多微控制器系統之控制方法 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5870617A (en) * | 1994-12-22 | 1999-02-09 | Texas Instruments Incorporated | Systems, circuits and methods for mixed voltages and programmable voltage rails on integrated circuits |
US5627962A (en) * | 1994-12-30 | 1997-05-06 | Compaq Computer Corporation | Circuit for reassigning the power-on processor in a multiprocessing system |
US6055619A (en) * | 1997-02-07 | 2000-04-25 | Cirrus Logic, Inc. | Circuits, system, and methods for processing multiple data streams |
US6138183A (en) * | 1998-05-06 | 2000-10-24 | Ess Technolgoy Inc. | Transparent direct memory access |
US6816750B1 (en) * | 2000-06-09 | 2004-11-09 | Cirrus Logic, Inc. | System-on-a-chip |
US7539208B2 (en) * | 2004-05-25 | 2009-05-26 | Cisco Technology, Inc. | Timing system for modular cable modem termination system |
US8205019B2 (en) * | 2005-09-30 | 2012-06-19 | Intel Corporation | DMA transfers of sets of data and an exclusive or (XOR) of the sets of data |
US9432298B1 (en) * | 2011-12-09 | 2016-08-30 | P4tents1, LLC | System, method, and computer program product for improving memory systems |
TWI506540B (zh) * | 2012-07-19 | 2015-11-01 | Nuvoton Technology Corp | 亂數產生電路與方法 |
TWI521935B (zh) * | 2013-08-08 | 2016-02-11 | 新唐科技股份有限公司 | 加解密裝置及其加解密方法 |
US9804877B2 (en) * | 2014-09-16 | 2017-10-31 | Unisys Corporation | Reset of single root PCI manager and physical functions within a fabric |
US9998434B2 (en) * | 2015-01-26 | 2018-06-12 | Listat Ltd. | Secure dynamic communication network and protocol |
US11431681B2 (en) * | 2020-04-07 | 2022-08-30 | Pensando Systems Inc. | Application aware TCP performance tuning on hardware accelerated TCP proxy services |
TWI808328B (zh) * | 2020-06-19 | 2023-07-11 | 新唐科技股份有限公司 | 系統單晶片及控制方法 |
US11513991B2 (en) * | 2020-10-01 | 2022-11-29 | Qualcomm Incorporated | Batch operation across an interface |
US11392740B2 (en) * | 2020-12-18 | 2022-07-19 | SambaNova Systems, Inc. | Dataflow function offload to reconfigurable processors |
TWI826796B (zh) * | 2021-06-17 | 2023-12-21 | 新唐科技股份有限公司 | 資安保護系統及資安保護方法 |
TWI820434B (zh) * | 2021-06-17 | 2023-11-01 | 新唐科技股份有限公司 | 參數檢查系統及參數檢查方法 |
-
2021
- 2021-02-05 TW TW110104508A patent/TWI797554B/zh active
- 2021-12-29 CN CN202111643111.0A patent/CN114860646A/zh active Pending
-
2022
- 2022-02-02 US US17/591,260 patent/US20220253400A1/en active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105093984A (zh) * | 2015-07-21 | 2015-11-25 | 北京爱思汇众科技发展有限公司 | 物联网控制平台、物联网装置、控制设备及控制方法 |
TW201826139A (zh) * | 2017-01-11 | 2018-07-16 | 國立中央大學 | 多微控制器系統、物聯網閘道系統、以及基於橋接器的多微控制器系統之控制方法 |
CN107070926A (zh) * | 2017-04-19 | 2017-08-18 | 济南浪潮高新科技投资发展有限公司 | 一种对电子设备进行统一操作的结构及方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202232314A (zh) | 2022-08-16 |
CN114860646A (zh) | 2022-08-05 |
US20220253400A1 (en) | 2022-08-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8677457B2 (en) | Security for codes running in non-trusted domains in a processor core | |
US20150067287A1 (en) | Distributed dynamic memory management unit (mmu)-based secure inter-processor communication | |
WO2021258748A1 (zh) | I2c总线通信控制方法、装置、系统及可读存储介质 | |
CN107017014B (zh) | 用于低能量mcu的动态集装箱化系统存储器保护 | |
JP2013537347A (ja) | コンピュータシステムにおけるリソースアクセス制御を実行する方法 | |
US11698880B2 (en) | System on chip and device layer | |
US20140189179A1 (en) | System on chip and method for accessing device on bus | |
US11876732B2 (en) | Method for managing the configuration of access to peripherals and their associated resources of a system on chip, and corresponding system on chip | |
US9104472B2 (en) | Write transaction interpretation for interrupt assertion | |
US20190227834A1 (en) | Application memory protection using an extended page table switching virtual machine function | |
JP2017519294A (ja) | フラッシュメモリベースストレージデバイスのマルチホスト電力コントローラ(mhpc) | |
CN210983400U (zh) | 片上系统和微控制器 | |
US20150378944A1 (en) | A method of and circuitry for controlling access by a master to a peripheral, a method of configuring such circuitry, and associated computer program products | |
TWI797554B (zh) | 系統單晶片及控制方法 | |
CN115292764B (zh) | 一种总线的安全防护方法、装置及介质 | |
US9846663B2 (en) | Method of controlling direct memory access of a peripheral memory of a peripheral by a master, an associated circuitry, an associated device and an associated computer program product | |
CN116340243A (zh) | 一种双核可信执行的安全芯片架构 | |
US10339082B2 (en) | Technologies for stable secure channel identifier mapping for static and dynamic devices | |
WO2021077917A1 (zh) | 内存配置方法、装置及存储介质 | |
US20230259463A1 (en) | Processing system, related integrated circuit, device and method | |
EP1862908A1 (en) | Integrated circuit arrangement, a method for monitoring access requests to an integrated circuit arrangement component of an integrated circuit arrangement and a computer program product | |
CN115905108A (zh) | 一种用于risc-v芯片的iopmp架构实现方法 | |
CN116578530A (zh) | 片上系统、中断隔离方法及计算机设备 | |
KR20240010376A (ko) | Rpmb 리셋 기능을 갖는 스토리지 장치 및 그것의 rpmb 관리 방법 | |
CN117592082A (zh) | 一种基于桥接电路设计的安全访问方法 |