TWI771018B - 雙平衡混頻器 - Google Patents

雙平衡混頻器 Download PDF

Info

Publication number
TWI771018B
TWI771018B TW110118857A TW110118857A TWI771018B TW I771018 B TWI771018 B TW I771018B TW 110118857 A TW110118857 A TW 110118857A TW 110118857 A TW110118857 A TW 110118857A TW I771018 B TWI771018 B TW I771018B
Authority
TW
Taiwan
Prior art keywords
signal
voltage
coil
terminal
node
Prior art date
Application number
TW110118857A
Other languages
English (en)
Other versions
TW202247594A (zh
Inventor
顧博智
陳則朋
Original Assignee
立積電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 立積電子股份有限公司 filed Critical 立積電子股份有限公司
Priority to TW110118857A priority Critical patent/TWI771018B/zh
Priority to CN202110738528.9A priority patent/CN115395895A/zh
Priority to US17/372,548 priority patent/US11316474B1/en
Application granted granted Critical
Publication of TWI771018B publication Critical patent/TWI771018B/zh
Publication of TW202247594A publication Critical patent/TW202247594A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/14Balanced arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/14Balanced arrangements
    • H03D7/1408Balanced arrangements with diodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0001Circuit elements of demodulators
    • H03D2200/0011Diodes
    • H03D2200/0013Diodes connected in a ring configuration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0001Circuit elements of demodulators
    • H03D2200/0023Balun circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Superheterodyne Receivers (AREA)
  • Amplitude Modulation (AREA)

Abstract

一種雙平衡混頻器,包括:耦合變壓器、第一及第二二極體串電路以及第一線圈組。耦合變壓器接收第一輸入訊號,並產生至少一組電壓相位相反的訊號。第一二極體串電路耦接至耦合變壓器,並根據第一組偏壓電壓產生第一節點電壓。第二二極體串電路耦接至耦合變壓器,並根據第二組偏壓電壓產生第二節點電壓。第一線圈組耦接至第一及第二二極體串電路,接收第一及第二節點電壓以及第二輸入訊號,並產生輸出訊號。第一節點電壓等於第二節點電壓。

Description

雙平衡混頻器
本發明是有關於一種通訊技術,且特別是有關於一種雙平衡混頻器。
在無線通訊及雷達等通訊領域中,訊號需要進行升頻轉換或降頻轉換才易於進行傳播和處理。因此,混頻器便成為通訊系統中基本的元件。
雙平衡混頻器(Double-Balanced Mixer;DBM)為混頻器的一種。常規雙平衡混頻器通常使用具有低導通電壓的蕭特基二極體(schottky diode)。然而,由於蕭特基二極體的成本較高,因此在通訊領域中,經常改用成本較低的矽二極體。惟,目前使用矽二極體的雙平衡混頻器在輸出端電路需額外加設多個電容以阻隔電壓,此會增大雙平衡混頻器的面積,並且使得雙平衡混頻器僅適用於部分電路架構。
本發明的雙平衡混頻器,包括耦合變壓器、第一二極體串電路、第二二極體串電路及第一線圈組。耦合變壓器接收第一輸入訊號,並產生至少一組電壓相位相反的訊號。第一二極體串電路耦接至耦合變壓器,接收與至少一組電壓相位相反的訊號相關的第一電壓訊號及第二電壓訊號、和與第二輸入訊號相關的第一線圈端訊號以產生第一輸出端訊號,並根據第一組偏壓電壓產生第一節點電壓。第二二極體串電路耦接至耦合變壓器,接收與至少一組電壓相位相反的訊號相關的第三電壓訊號及第四電壓訊號、和與第二輸入訊號相關的第二線圈端訊號以產生第二輸出端訊號,並根據第二組偏壓電壓產生第二節點電壓。第一線圈組耦接至第一二極體串電路以接收第一節點電壓以及耦接至第二二極體串電路以接收第二節點電壓,根據第二輸入訊號產生第一線圈端訊號與第二線圈端訊號,並根據第一輸出端訊號與第二輸出端訊號產生輸出訊號。第一節點電壓等於第二節點電壓。
為讓本發明的上述特徵能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
本發明提供一種使用低成本二極體的雙平衡混頻器,可藉由雙路徑偏壓二極體,在即便是使用較高導通電壓的二極體的情況下提高雙平衡混頻器的靈敏度。此外,本發明的雙平衡混頻器在輸出端電路可省略電容的設置,因而可減小雙平衡混頻器的面積,並且使得雙平衡混頻器可適用於多種電路架構,舉例而言,可適用於外差(heterodyne)架構或同差(homodyne)架構(亦被稱為零中頻(Zero IF)架構)。
圖1繪示本發明一實施例的雙平衡混頻器的方塊圖。請參照圖1,雙平衡混頻器100包括耦合變壓器CT、二極體串電路DC1、二極體串電路DC2以及線圈組TS1。二極體串電路DC1以及二極體串電路DC2耦接至耦合變壓器CT,且線圈組TS1耦接至二極體串電路DC1以及二極體串電路DC2。
在本發明實施例中,耦合變壓器CT接收輸入訊號LO,並產生至少一組電壓相位相反的訊號SS。二極體串電路DC1接收與至少一組電壓相位相反的訊號SS相關的電壓訊號V1及電壓訊號V2、和與輸入訊號RF相關的線圈端訊號RF+以產生輸出端訊號IF1,並根據第一組偏壓電壓產生節點電壓VN1。二極體串電路DC2接收與至少一組電壓相位相反的訊號SS相關的電壓訊號V3及電壓訊號V4、和與輸入訊號RF相關的線圈端訊號RF-以產生輸出端訊號IF2,並根據第二組偏壓電壓產生節點電壓VN2。線圈組TS1耦接至二極體串電路DC1以接收節點電壓VN1、耦接至二極體串電路DC2以接收節點電壓VN2。線圈組TS1根據輸入訊號RF產生線圈端訊號RF+與線圈端訊號RF-,並根據輸出端訊號IF1及IF2產生輸出訊號IF。線圈端訊號RF+及RF-彼此電壓相位相反。在一實施例中,輸入訊號LO、輸出訊號IF、訊號SS、電壓訊號V1、V2、V3及V4、輸入訊號RF、線圈端訊號RF+及RF可為交流訊號;第一組偏壓電壓、第二組偏壓電壓、節點電壓VN1及VN2可為直流電壓。第一組偏壓電壓與第二組偏壓電壓彼此可相同或不同。
值得注意的是,在一實施例中,節點電壓VN1等於節點電壓VN2,因此雙平衡混頻器100在輸出端電路(例如是線圈組TS1)可省略額外電容的設置來阻隔電壓,此可減小雙平衡混頻器100的面積,並且使得雙平衡混頻器100可適用於多種電路架構,特別也適用於同差(homodyne)架構(亦被稱為零中頻(Zero IF)架構)。
在一實施例中,輸出訊號IF的頻率相關於輸入訊號LO的頻率及輸入訊號RF的頻率。舉例來說,輸出訊號IF的頻率等於輸入訊號LO的頻率及輸入訊號RF的頻率兩者的差或和。
在一實施例中,雙平衡混頻器100還可選擇性地包括隔直電路CC(圖1中未繪示),隔直電路CC耦接於耦合變壓器CT與二極體串電路DC1及二極體串電路DC2之間,用以阻隔直流電,而讓交流電通過,以使二極體串電路DC1以及二極體串電路DC2工作在適當的偏壓狀態。具體而言,隔直電路CC接收至少一組電壓相位相反的訊號SS並產生電壓訊號V1、電壓訊號V2、電壓訊號V3及電壓訊號V4。
圖2繪示本發明第一實施例的雙平衡混頻器的電路圖。請參照圖2,圖2的雙平衡混頻器200可實施為圖1的雙平衡混頻器100,雙平衡混頻器200中各元件(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2、線圈組TS1以及隔直電路CC)的詳細電路結構在此進一步論述。
在本發明實施例中,耦合變壓器CT包括線圈組TS2。線圈組TS2接收輸入訊號LO並產生一組電壓相位相反的訊號SS。特別地,一組電壓相位相反的訊號SS包括正向訊號LO+及反向訊號LO-。
詳細來說,在一實施例中,線圈組TS2包括初級線圈H1及次級線圈H2。初級線圈H1的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H2的中心抽頭耦接至參考電壓。線圈組TS2根據初級線圈H1與次級線圈H2的匝數比產生正向訊號LO+及反向訊號LO-(即,在次級線圈H2的一端點處產生正向訊號LO+,另一端點處產生反向訊號LO-)。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
在本發明實施例中,二極體串電路DC1包括端點T1、端點T2以及節點N1。具體而言,端點T1接收高偏壓VBH1及與反向訊號LO-相關的電壓訊號V1,端點T2接收低偏壓VBL1及與正向訊號LO+相關的電壓訊號V2,且節點N1根據高偏壓VBH1及低偏壓VBL1產生節點電壓VN1。具體而言,二極體串電路DC1根據第一組偏壓電壓(高偏壓VBH1與低偏壓VBL1)產生節點電壓VN1,節點電壓VN1等於低偏壓VBL1與高偏壓VBH1的總和的一半。
在一實施例中,二極體串電路DC1更包括二極體D1以及二極體D2。二極體D1耦接於端點T1與節點N1之間,且二極體D1的陽極耦接至端點T1,二極體D1的陰極耦接至節點N1。二極體D2耦接於端點T2與節點N1之間,且二極體D2的陰極耦接至端點T2,二極體D2的陽極耦接至節點N1。也就是說,第一組偏壓電壓用來提供順向導通偏壓以導通二極體D1、D2。在一實施例中,二極體D1及二極體D2可以是矽二極體、多晶矽二極體,本發明並不加以限制。
在本發明實施例中,二極體串電路DC2包括端點T3、端點T4及節點N2。具體而言,端點T3接收高偏壓VBH2及與正向訊號LO+相關的電壓訊號V3,端點T4接收低偏壓VBL2及與反向訊號LO-相關的電壓訊號V4,且節點N2根據高偏壓VBH2及低偏壓VBL2產生節點電壓VN2。具體而言,二極體串電路DC2根據第二組偏壓電壓(高偏壓VBH2與低偏壓VBL2)產生節點電壓VN2,節點電壓VN2等於低偏壓VBL2與高偏壓VBH2的總和的一半。
在一實施例中,二極體串電路DC2更包括二極體D3及二極體D4。二極體D3耦接於端點T3與節點N2之間,且二極體D3的陽極耦接至端點T3,二極體D3的陰極耦接至節點N2。二極體D4耦接於端點T4與節點N2之間,且二極體D4的陰極耦接至端點T4,二極體D4的陽極耦接至節點N2。也就是說,第二組偏壓電壓用來提供順向導通偏壓以導通二極體D3、D4。在一實施例中,二極體D3及二極體D4可以是矽二極體、多晶矽二極體,本發明並不加以限制。
在此進一步說明如何產生與反向訊號LO-相關的電壓訊號V1及電壓訊號V4、與正向訊號LO+相關的電壓訊號V2及電壓訊號V3。在本發明實施例中,隔直器電路CC包括電容C1、電容C2、電容C3及電容C4。電容C1接收正向訊號LO+並產生電壓訊號V3,電容C2接收正向訊號LO+並產生電壓訊號V2,電容C3接收反向訊號LO-並產生電壓訊號V1,以及電容C4接收反向訊號LO-並產生電壓訊號V4。詳細來說,電容C1、電容C2、電容C3及電容C4用以阻隔直流電,而讓交流電通過。
在本發明實施例中,線圈組TS1包括初級線圈H3及次級線圈H4。初級線圈H3的一端點接收輸入訊號RF,另一端點接收參考電壓。次級線圈H4的一端點接收節點電壓VN1,另一端點接收節點電壓VN2。線圈組TS1根據於初級線圈H3輸入的輸入訊號RF在次級線圈H4的一端點產生線圈端訊號RF+,並在次級線圈H4的另一端點產生線圈端訊號RF-。線圈組TS1並根據輸出端訊號IF1及IF2在次級線圈H4的中心抽頭處產生輸出訊號IF。二極體串電路DC1在端點T1接收電壓訊號V1、在端點T2接收電壓訊號V2、以及在節點N1接收線圈端訊號RF+,以產生輸出端訊號IF1。二極體串電路DC2在端點T3接收電壓訊號V3、在端點T4接收電壓訊號V4、以及在節點N2接收線圈端訊號RF-,以產生輸出端訊號IF2。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
需特別注意,在一實施例中,高偏壓VBH1及低偏壓VBL1分別經由電感L1及電感L2輸入至二極體串電路DC1。在一實施例中,高偏壓VBH2及低偏壓VBL2分別經由電感L3及電感L4輸入至二極體串電路DC2。電感L1、電感L2、電感L3及電感L4用以阻隔交流電,而讓直流電通過。在一實施例中,低偏壓VBL1及低偏壓VBL2例如為接地位準,本發明並不加以限制。
在一實施例中,低偏壓VBL1等於低偏壓VBL2,高偏壓VBH1等於高偏壓VBH2。在一實施例中,低偏壓VBL1與高偏壓VBH1的總和相同於低偏壓VBL2與高偏壓VBH2的總和。也因此,節點電壓VN1等於節點電壓VN2,以使二極體串電路DC1、DC2工作在適當的狀態(例如是避免漏電流的發生、或是工作在對稱的導通電壓而減少雜訊的產生),從而使得雙平衡混頻器200在輸出端電路可省略電容的設置來阻隔電壓,此可減小雙平衡混頻器200的面積,並且使得雙平衡混頻器200可適用於多種電路架構。
圖3繪示本發明第二實施例的雙平衡混頻器的電路圖。請參照圖3,圖3的雙平衡混頻器300可實施為圖1的雙平衡混頻器100,雙平衡混頻器300中各元件(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2、線圈組TS1以及隔直電路CC)的詳細電路結構在此進一步論述。
然而,值得注意的是,圖3的二極體串電路DC2及線圈組TS1相同於圖2的二極體串電路DC2及線圈組TS1。因此,以下主要針對不同之處(耦合變壓器CT、二極體串電路DC1以及隔直電路CC)進一步描述。
在本發明實施例中,耦合變壓器CT包括線圈組TS2。線圈組TS2接收輸入訊號LO並產生一組電壓相位相反的訊號SS。特別地,一組電壓相位相反的訊號SS包括正向訊號LO+及反向訊號LO-。
詳細來說,在一實施例中,線圈組TS2包括初級線圈H1及次級線圈H2。初級線圈H1的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H2的中心抽頭耦接至低偏壓VBL1。線圈組TS2根據初級線圈H1與次級線圈H2的匝數比產生正向訊號LO+及反向訊號LO-(即,在次級線圈H2的一端點處產生正向訊號LO+,另一端點處產生反向訊號LO-)。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
在本發明實施例中,二極體串電路DC1包括端點T1、端點T2及節點N1。端點T1接收高偏壓VBH1及與反向訊號LO-相關的電壓訊號V1,端點T2接收與正向訊號LO+相關的電壓訊號V2,且節點N1根據高偏壓VBH1及低偏壓VBL1產生節點電壓VN1。具體而言,電壓訊號V2為正向訊號LO+,二極體串電路DC1根據第一組偏壓電壓(高偏壓VBH1與低偏壓VBL1)產生節點電壓VN1,且節點電壓VN1等於低偏壓VBL1與高偏壓VBH1的總和的一半。
在一實施例中,二極體串電路DC1更包括二極體D1以及二極體D2。二極體D1耦接於端點T1與節點N1之間,且二極體D1的陽極耦接至端點T1,二極體D1的陰極耦接至節點N1。二極體D2耦接於端點T2與節點N1之間,且二極體D2的陰極耦接至端點T2,二極體D2的陽極耦接至節點N1。也就是說,第一組偏壓電壓用來提供順向導通偏壓以導通二極體D1、D2。
在此進一步說明如何產生與反向訊號LO-相關的電壓訊號V1及電壓訊號V4、與正向訊號LO+相關的電壓訊號V3。在本發明實施例中,隔直器電路CC包括電容C1、電容C3及電容C4。電容C1接收正向訊號LO+並產生電壓訊號V3,電容C3接收反向訊號LO-並產生電壓訊號V1,以及電容C4接收反向訊號LO-並產生電壓訊號V4。詳細來說,電容C1、電容C3及電容C4用以阻隔直流電,而讓交流電通過。
需特別注意,在一實施例中,高偏壓VBH1經由電感L1輸入至二極體串電路DC1,電感L1用以阻隔交流電,而讓直流電通過。
在一實施例中,低偏壓VBL1等於低偏壓VBL2,高偏壓VBH1等於高偏壓VBH2。在一實施例中,低偏壓VBL1與高偏壓VBH1的總和相同於低偏壓VBL2與高偏壓VBH2的總和。也因此,節點電壓VN1等於節點電壓VN2,從而使得雙平衡混頻器300在輸出端電路可省略電容的設置來阻隔電壓,此可減小雙平衡混頻器300的面積,並且使得雙平衡混頻器300可適用於多種電路架構。
圖4繪示本發明第三實施例的雙平衡混頻器的電路圖。請參照圖4,圖4的雙平衡混頻器400可實施為圖1的雙平衡混頻器100,雙平衡混頻器400中各元件(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2、線圈組TS1以及隔直電路CC)的詳細電路結構在此進一步論述。
然而,值得注意的是,圖4的二極體串電路DC1相同於圖3的二極體串電路DC1,圖4的線圈組TS1相同於圖2的線圈組TS1。因此,以下主要針對不同之處(耦合變壓器CT、二極體串電路DC2以及隔直電路CC)進一步描述。
在本發明實施例中,耦合變壓器CT包括線圈組TS2。線圈組TS2接收輸入訊號LO並產生一組電壓相位相反的訊號SS。特別地,一組電壓相位相反的訊號SS包括正向訊號LO+及反向訊號LO-。
詳細來說,在一實施例中,線圈組TS2包括初級線圈H1及次級線圈H2。初級線圈H1的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H2包括第一部線圈及第二部線圈,第一部線圈的一端點接收低偏壓VBL1,第二部線圈的一端點接收低偏壓VBL2。線圈組TS2根據初級線圈H1與次級線圈H2的第一部線圈及第二部線圈的匝數比產生正向訊號LO+及反向訊號LO-(即,在次級線圈H2的第一部線圈的另一端點處產生正向訊號LO+,在次級線圈H2的第二部線圈的另一端點處產生反向訊號LO-)。
在本發明實施例中,二極體串電路DC2包括端點T3、端點T4及節點N2。端點T3接收高偏壓VBH2及與正向訊號LO+相關的電壓訊號V3,端點T4接收與反向訊號LO-相關的電壓訊號V4,且節點N2根據高偏壓VBH2及低偏壓VBL2產生節點電壓VN2。具體而言,電壓訊號V4為反向訊號LO-,二極體串電路DC2根據第二組偏壓電壓(高偏壓VBH2與低偏壓VBL2)產生節點電壓VN2,且節點電壓VN2等於低偏壓VBL2與高偏壓VBH2的總和的一半。
在一實施例中,二極體串電路DC2更包括二極體D3及二極體D4。二極體D3耦接於端點T3與節點N2之間,且二極體D3的陽極耦接至端點T3,二極體D3的陰極耦接至節點N2。二極體D4耦接於端點T4與節點N2之間,且二極體D4的陰極耦接至端點T4,二極體D4的陽極耦接至節點N2。也就是說,第二組偏壓電壓用來提供順向導通偏壓以導通二極體D3、D4。
在此進一步說明如何產生與反向訊號LO-相關的電壓訊號V1、與正向訊號LO+相關的電壓訊號V3。在本發明實施例中,隔直器電路CC包括電容C1及電容C3。電容C1接收正向訊號LO+並產生電壓訊號V3,以及電容C3接收反向訊號LO-並產生電壓訊號V1。詳細來說,電容C1及電容C3用以阻隔直流電,而讓交流電通過。
需特別注意,在一實施例中,高偏壓VBH2經由電感L3輸入至二極體串電路DC2,電感L3用以阻隔交流電,而讓直流電通過。
在一實施例中,低偏壓VBL1等於低偏壓VBL2,高偏壓VBH1等於高偏壓VBH2。在一實施例中,低偏壓VBL1與高偏壓VBH1的總和相同於低偏壓VBL2與高偏壓VBH2的總和。也因此,節點電壓VN1等於節點電壓VN2,從而使得雙平衡混頻器400在輸出端電路可省略電容的設置來阻隔電壓,此可減小雙平衡混頻器400的面積,並且使得雙平衡混頻器400可適用於多種電路架構。
圖5繪示本發明第四實施例的雙平衡混頻器的電路圖。請參照圖5,圖5的雙平衡混頻器500可實施為圖1的雙平衡混頻器100,雙平衡混頻器500中各元件(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2、線圈組TS1以及隔直電路CC)的詳細電路結構在此進一步論述。
然而,值得注意的是,圖5的線圈組TS1相同於圖2的線圈組TS1。因此,以下主要針對不同之處(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2以及隔直電路CC)進一步描述。
在本發明實施例中,耦合變壓器CT包括線圈組TS2及線圈組TS3。線圈組TS2接收輸入訊號LO並產生一組電壓相位相反的訊號SS,一組電壓相位相反的訊號SS包括正向訊號LO+及反向訊號LO-。線圈組TS3接收輸入訊號LO並產生另一組電壓相位相反的訊號SS,另一組電壓相位相反的訊號SS包括正向訊號LO1+及反向訊號LO1-。
詳細來說,在一實施例中,線圈組TS2包括初級線圈H1及次級線圈H2。初級線圈H1的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H2的中心抽頭耦接至高偏壓VBH1。線圈組TS2根據初級線圈H1與次級線圈H2的匝數比產生正向訊號LO+及反向訊號LO-(即,在次級線圈H2的一端點處產生正向訊號LO+,另一端點處產生反向訊號LO-)。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
且,在一實施例中,線圈組TS3包括初級線圈H5及次級線圈H6。初級線圈H5的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H6的中心抽頭耦接至低偏壓VBL1。線圈組TS3根據初級線圈H5與次級線圈H6的匝數比產生正向訊號LO1+及反向訊號LO1-(即,在次級線圈H6的另一端點處產生正向訊號LO1+,另一端點處產生反向訊號LO1-)。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
在本發明實施例中,二極體串電路DC1包括端點T1、端點T2及節點N1。端點T1接收與反向訊號LO-相關的電壓訊號V1,端點T2接收與正向訊號LO1+相關的電壓訊號V2,且節點N1根據高偏壓VBH1及低偏壓VBL1產生節點電壓VN1。具體而言,電壓訊號V1為反向訊號LO-,電壓訊號V2為正向訊號LO1+,二極體串電路DC1根據第一組偏壓電壓(高偏壓VBH1與低偏壓VBL1)產生節點電壓VN1,且節點電壓VN1等於低偏壓VBL1與高偏壓VBH1的總和的一半。
在一實施例中,二極體串電路DC1更包括二極體D1以及二極體D2。二極體D1耦接於端點T1與節點N1之間,且二極體D1的陽極耦接至端點T1,二極體D1的陰極耦接至節點N1。二極體D2耦接於端點T2與節點N1之間,且二極體D2的陰極耦接至端點T2,二極體D2的陽極耦接至節點N1。也就是說,第一組偏壓電壓用來提供順向導通偏壓以導通二極體D1、D2。
在本發明實施例中,二極體串電路DC2包括端點T3、端點T4及節點N2。端點T3接收高偏壓VBH2及與正向訊號LO+相關的電壓訊號V3,端點T4接收低偏壓VBL2及與反向訊號LO1-相關的電壓訊號V4,且節點N2根據高偏壓VBH2及低偏壓VBL2產生節點電壓VN2。具體而言,二極體串電路DC2根據第二組偏壓電壓(高偏壓VBH2與低偏壓VBL2)產生節點電壓VN2,節點電壓VN2等於低偏壓VBL2與高偏壓VBH2的總和的一半。
在一實施例中,二極體串電路DC2更包括二極體D3及二極體D4。二極體D3耦接於端點T3與節點N2之間,且二極體D3的陽極耦接至端點T3,二極體D3的陰極耦接至節點N2。二極體D4耦接於端點T4與節點N2之間,且二極體D4的陰極耦接至端點T4,二極體D4的陽極耦接至節點N2。也就是說,第二組偏壓電壓用來提供順向導通偏壓以導通二極體D3、D4。
在此進一步說明如何產生與正向訊號LO+相關的電壓訊號V3、與反向訊號LO1-相關的電壓訊號V4。在本發明實施例中,隔直器電路CC包括電容C1及電容C4。電容C1接收正向訊號LO+並產生電壓訊號V3,以及電容C4接收反向訊號LO1-並產生電壓訊號V4。詳細來說,電容C1及電容C4用以阻隔直流電,而讓交流電通過。
需特別注意,在一實施例中,高偏壓VBH2及低偏壓VBL2分別經由電感L3及電感L4輸入至二極體串電路DC2,電感L3及電感L4用以阻隔交流電,而讓直流電通過。在一實施例中,低偏壓VBL1及低偏壓VBL2例如為接地位準,本發明並不加以限制。
在一實施例中,低偏壓VBL1等於低偏壓VBL2,高偏壓VBH1等於高偏壓VBH2。在一實施例中,低偏壓VBL1與高偏壓VBH1的總和相同於低偏壓VBL2與高偏壓VBH2的總和。也因此,節點電壓VN1等於節點電壓VN2,從而使得雙平衡混頻器500在輸出端電路可省略電容的設置來阻隔電壓,此可減小雙平衡混頻器500的面積,並且使得雙平衡混頻器500可適用於多種電路架構。
圖6繪示本發明第五實施例的雙平衡混頻器的電路圖。請參照圖6,圖6的雙平衡混頻器600可實施為圖1的雙平衡混頻器100,雙平衡混頻器600中各元件(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2以及線圈組TS1)的詳細電路結構在此進一步論述。
然而,值得注意的是,圖6的線圈組TS1相同於圖2的線圈組TS1。因此,以下主要針對不同之處(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2)進一步描述。
在本發明實施例中,耦合變壓器CT包括線圈組TS2及線圈組TS3。線圈組TS2接收輸入訊號LO並產生一組電壓相位相反的訊號SS,一組電壓相位相反的訊號SS包括正向訊號LO+及反向訊號LO-。線圈組TS3接收輸入訊號LO並產生另一組電壓相位相反的訊號SS,另一組電壓相位相反的訊號SS包括正向訊號LO1+及反向訊號LO1-。
詳細來說,在一實施例中,線圈組TS2包括初級線圈H1及次級線圈H2。初級線圈H1的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H2的中心抽頭耦接至高偏壓VBH。線圈組TS2根據初級線圈H1與次級線圈H2的匝數比產生正向訊號LO+及反向訊號LO-(即,在次級線圈H2的一端點處產生正向訊號LO+,另一端點處產生反向訊號LO-)。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
且,在一實施例中,線圈組TS3包括初級線圈H5及次級線圈H6。初級線圈H5的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H6的中心抽頭耦接至低偏壓VBL。線圈組TS3根據初級線圈H5與次級線圈H6的匝數比產生正向訊號LO1+及反向訊號LO1-(即,在次級線圈H6的一端點處產生正向訊號LO1+,另一端點處產生反向訊號LO1-)。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
在本發明實施例中,二極體串電路DC1包括端點T1、端點T2及節點N1。端點T1接收與反向訊號LO-相關的電壓訊號V1,端點T2接收與正向訊號LO1+相關的電壓訊號V2,且節點N1根據高偏壓VBH及低偏壓VBL產生節點電壓VN1。具體而言,電壓訊號V1為反向訊號LO-,電壓訊號V2為正向訊號LO1+,二極體串電路DC1根據第一組偏壓電壓(高偏壓VBH與低偏壓VBL)產生節點電壓VN1,且節點電壓VN1等於低偏壓VBL與高偏壓VBH的總和的一半。
在一實施例中,二極體串電路DC1更包括二極體D1以及二極體D2。二極體D1耦接於端點T1與節點N1之間,且二極體D1的陽極耦接至端點T1,二極體D1的陰極耦接至節點N1。二極體D2耦接於端點T2與節點N1之間,且二極體D2的陰極耦接至端點T2,二極體D2的陽極耦接至節點N1。也就是說,第一組偏壓電壓用來提供順向導通偏壓以導通二極體D1、D2。
在本發明實施例中,二極體串電路DC2包括端點T3、端點T4及節點N2。端點T3接收與正向訊號LO+相關的電壓訊號V3,端點T4接收與反向訊號LO1-相關的電壓訊號V4,且節點N2根據高偏壓VBH及低偏壓VBL產生節點電壓VN2。具體而言,電壓訊號V3為正向訊號LO+,電壓訊號V4為反向訊號LO1-,二極體串電路DC2根據第二組偏壓電壓(高偏壓VBH與低偏壓VBL)產生節點電壓VN2,且節點電壓VN2等於低偏壓VBL與高偏壓VBH的總和的一半。
在一實施例中,二極體串電路DC2更包括二極體D3及二極體D4。二極體D3耦接於端點T3與節點N2之間,且二極體D3的陽極耦接至端點T3,二極體D3的陰極耦接至節點N2。二極體D4耦接於端點T4與節點N2之間,且二極體D4的陰極耦接至端點T4,二極體D4的陽極耦接至節點N2。也就是說,第二組偏壓電壓用來提供順向導通偏壓以導通二極體D3、D4。
基於圖6的雙平衡混頻器600的電路架構,由於節點電壓VN1等於節點電壓VN2,因此雙平衡混頻器600在輸出端電路可省略電容的設置來阻隔電壓,因而可減小雙平衡混頻器600的面積,並且使得雙平衡混頻器600可適用於多種電路架構。
圖7繪示本發明第六實施例的雙平衡混頻器的電路圖。請參照圖7,圖的雙平衡混頻器700可實施為圖1的雙平衡混頻器100,雙平衡混頻器700中各元件(耦合變壓器CT、二極體串電路DC1、二極體串電路DC2以及線圈組TS1)的詳細電路結構在此進一步論述。
然而,值得注意的是,圖7的二極體串電路DC1及二極體串電路DC2相同於圖6的二極體串電路DC1及二極體串電路DC2,且圖7的線圈組TS1相同於圖2的線圈組TS1。因此,以下主要針對不同之處(耦合變壓器CT)進一步描述。
在本發明實施例中,耦合變壓器CT包括線圈組TS2。線圈組TS2接收輸入訊號LO並產生一組電壓相位相反的訊號SS及另一組電壓相位相反的訊號SS。特別地,一組電壓相位相反的訊號SS包括正向訊號LO+及反向訊號LO-,另一組電壓相位相反的訊號SS包括正向訊號LO1+及反向訊號LO1-。
詳細來說,在一實施例中,線圈組TS2包括初級線圈H1、次級線圈H2及次級線圈H7。初級線圈H1的一端點接收輸入訊號LO,另一端點耦接至參考電壓。次級線圈H2的中心抽頭耦接至高偏壓VBH,次級線圈H7的中心抽頭耦接至低偏壓VBL。線圈組TS2根據初級線圈H1與次級線圈H2及次級線圈H7的匝數比產生正向訊號LO+、反向訊號LO-、正向訊號LO1+及反向訊號LO1-(即,在次級線圈H2的一端點處產生正向訊號LO+,另一端點處產生反向訊號LO-;在次級線圈H7的一端點處產生正向訊號LO1+,另一端點處產生反向訊號LO1-)。在一實施例中,參考電壓例如為接地位準,本發明並不加以限制。
基於圖7的雙平衡混頻器700的電路架構,由於節點電壓VN1等於節點電壓VN2,因此雙平衡混頻器700在輸出端電路可省略電容的設置來阻隔電壓,因而可減小雙平衡混頻器700的面積,並且使得雙平衡混頻器700可適用於多種電路架構。
值得一提,在一些情況下,雙平衡混頻器的輸出訊號IF可能不僅包括與頻率相關的輸出電壓Vif,還可能包括其他不需要的直流干擾與交流干擾,例如是包括來自於複數個偏壓所產生的直流共模電壓Vcm以及由來自於複數個偏壓所產生的交流雜訊電壓Vnoise,這對於施加偏壓的雙平衡混頻器來說是一個相當大的設計問題。因此,以下進一步針對上述問題提出改善方案。
圖8繪示本發明第一實施例的具有雜訊抑制功能的混頻電路的電路圖。請參照圖8,圖8的電路800包括混頻器(例如是雙平衡混頻器DBM)、分壓電路DC以及放大器Amp。在一實施例中,雙平衡混頻器DBM可為包括圖2及圖7的雙平衡混頻器200至700中的任一者、或是其他使用至少一組偏壓電壓的雙平衡混頻器。在本發明實施例中,雙平衡混頻器200至700中的任一者及分壓電路DC耦接至放大器Amp。
在本發明實施例中,雙平衡混頻器200至700中的任一者接收至少一組偏壓電壓,例如是高偏壓VBH及低偏壓VBL。詳細來說,在一實施例中,高偏壓VBH及低偏壓VBL提供第一導通偏壓至二極體串電路DC1以及提供第二導通偏壓至二極體串電路DC2。在雙平衡混頻器接收第一組偏壓電壓與第二組偏壓電壓的實施例中,第一組偏壓電壓與第二組偏壓電壓彼此可為相同,也就是高偏壓VBH等於高偏壓VBH1與高偏壓VBH2,及低偏壓VBL等於低偏壓VBL1與低偏壓VBL2。換而言之,雙平衡混頻器所接收的高偏壓VBH1與高偏壓VBH2可由高偏壓VBH所提供,雙平衡混頻器所接收的低偏壓VBL1與低偏壓VBL2可由低偏壓VBL所提供。
在本發明實施例中,分壓電路DC接收前述至少一組偏壓電壓,例如是高偏壓VBH及低偏壓VBL,並於輸出端產生共模訊號CS。特別地,共模訊號CS包括共模電壓Vcm及雜訊電壓Vnoise,以用來抑制輸出訊號IF中的共模電壓Vcm及雜訊電壓Vnoise。
具體來說,在一實施例中,分壓電路DC包括電阻R1及電阻R2。電阻R2串聯耦接至電阻R1,電阻R1的一端點接收高偏壓VBH,電阻R2的一端點接收低偏壓VBL,電阻R1的另一端點及電阻R2的另一端點耦接至分壓電路DC的輸出端,以在分壓電路DC的輸出端處產生共模訊號CS。
在本發明實施例中,放大器Amp具有輸入端IN+及輸入端IN-,輸入端IN+耦接至線圈組TS1的輸出端以接收輸出訊號IF,輸入端IN-耦接分壓電路DC的輸出端以接收共模訊號CS,並於輸出端OUT產生最終輸出訊號FS。
詳細而言,在一實施例中,放大器Amp將輸入端IN+接收的輸出訊號IF與輸入端IN-接收的共模訊號CS的電壓差(Vif)乘以Av倍,以放大雜訊被抑制後的輸出訊號IF(即為最終輸出訊號FS)。在一實施例中,放大器Amp例如是中頻放大器,本發明並不加以限制。
圖9繪示本發明第二實施例的具有雜訊抑制功能的混頻電路的電路圖。請參照圖9,圖9的電路900類似於圖8的電路800,兩者不同之處在於雙平衡混頻器200至700中的任一者、或是其他使用至少一組偏壓電壓的雙平衡混頻器所接收的偏壓數量以及分壓電路DC的電路結構,因此以下僅針對上述差異進行描述。
在本發明實施例中,雙平衡混頻器200至700中的任一者接收至少一組偏壓電壓,例如是兩組偏壓電壓,其包括高偏壓VBH1、高偏壓VBH2、低偏壓VBL1及低偏壓VBL2。詳細來說,在一實施例中,高偏壓VBH1及低偏壓VBL1提供第一導通偏壓至二極體串電路DC1,高偏壓VBH2及低偏壓VBL2提供第二導通偏壓至二極體串電路DC2。
在本發明實施例中,分壓電路DC接收高偏壓VBH1、高偏壓VBH2、低偏壓VBL1及低偏壓VBL2並於輸出端產生共模訊號CS。特別地,共模訊號CS包括共模電壓Vcm及雜訊電壓Vnoise,以用來抑制輸出訊號IF中的共模電壓Vcm及雜訊電壓Vnoise。
具體來說,在一實施例中,分壓電路DC包括電阻R1、電阻R2、電阻R3及電阻R4。電阻R2串聯耦接至電阻R1,電阻R4串聯耦接至電阻R3。電阻R1的一端點接收高偏壓VBH1,電阻R2的一端點接收低偏壓VBL1,電阻R3的一端點接收高偏壓VBH2,電阻R4的一端點接收低偏壓VBL2,電阻R1的另一端點、電阻R2的另一端點、電阻R3的另一端點及電阻R4的另一端點耦接至分壓電路DC的輸出端,以在分壓電路DC的輸出端處產生共模訊號CS。
此外,還需特別注意的是,在一些情況下,混頻器(例如是雙平衡混頻器)的輸出訊號IF可能不僅包括上述的輸出電壓Vif、共模電壓Vcm以及雜訊電壓Vnoise,還可能包括由於自輸入訊號LO端口到輸入訊號RF端口的饋通(有限的RF/LO隔離)而產生的直流偏置電壓Vos。直流偏置電壓Vos通過放大器Amp放大會導致動態範圍降低,因此以下進一步針對上述問題提出改善方案。
圖10繪示本發明第三實施例的具有雜訊抑制功能的混頻電路的電路圖。請參照圖10,圖10的電路1000類似於圖8的電路800,兩者不同之處在於電路1000還包括交流阻抗元件(電阻R)及直流阻抗元件(電容C),因此以下僅針對上述差異進一步描述。特別地,在一實施例中,交流阻抗元件也可以是電感,本發明並不加以限制。
在本發明實施例中,電阻R的一端點耦接至雙平衡混頻器200至700中的任一者的輸出端以接收輸出訊號IF,電容C的一端點耦接至分壓電路DC的輸出端以接收共模訊號CS,電容C的另一端點及電阻R的另一端點共同耦接至放大器Amp的輸入端IN-,以在放大器Amp的輸入端IN-處產生共模訊號CS’。
具體而言,在一實施例中,電阻R將輸出訊號IF的直流偏置電壓Vos濾出並將直流偏置電壓Vos輸入至放大器Amp的輸入端IN-,以消除輸出訊號IF中的直流偏置電壓Vos。在一實施例中,電容C將共模訊號CS(共模電壓Vcm及雜訊電壓Vnoise)輸入至放大器Amp的輸入端IN-,以消除輸出訊號IF中的共模電壓Vcm及雜訊電壓Vnoise。
綜上所述,本發明實施例所提供的雙平衡混頻器藉由雙路徑偏壓二極體,在即便是使用較高導通電壓的二極體的情況下提高雙平衡混頻器的靈敏度,並且在輸出端電路可省略電容的設置,因而可減小雙平衡混頻器的面積,並使得雙平衡混頻器可適用於多種電路架構。此外,本發明實施例所提供的混頻電路,其混頻器(例如是前述的雙平衡混頻器)還耦接至分壓電路以及放大器,放大器利用分壓電路的共模訊號來抑制混頻器的輸出訊號中的雜訊。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200、300、400、500、600、700、DBM:雙平衡混頻器 800、900、1000:混頻電路 Amp:放大器 Av:倍數 C、C1、C2、C3、C4:第一電容 CC:隔直器電路 CS、CS’:共模訊號 CT:耦合變壓器 D1、D2、D3、D4:二極體 DC:分壓電路 DC1、DC2:二極體串電路 FS:最終輸出訊號 H1、H3、H5:初級線圈 H2、H4、H6、H7:次級線圈 IF:輸出訊號 IF1、IF2:輸出端訊號 IN+、IN-:輸入端 L1、L2、L3、L4:電感 LO、RF:輸入訊號 RF+、RF-:線圈端訊號 LO+、LO1+:正向訊號 LO-、LO1-:反向訊號 N1、N2:節點 OUT:輸出端 R、R1、R2、R3、R4:電阻 SS:一組電壓相位相反的訊號 T1、T2、T3、T4:端點 TS1、TS2、TS3:線圈組 V1、V2、V3、V4:電壓訊號 VBH、VBH1、VBH2:高偏壓 VBL、VBL1、VBL2:低偏壓 Vcm:共模電壓 Vif:輸出電壓 VN1、VN2:節點電壓 Vnoise:雜訊電壓 Vos:直流偏置電壓
圖1繪示本發明一實施例的雙平衡混頻器的方塊圖。 圖2繪示本發明第一實施例的雙平衡混頻器的電路圖。 圖3繪示本發明第二實施例的雙平衡混頻器的電路圖。 圖4繪示本發明第三實施例的雙平衡混頻器的電路圖。 圖5繪示本發明第四實施例的雙平衡混頻器的電路圖。 圖6繪示本發明第五實施例的雙平衡混頻器的電路圖。 圖7繪示本發明第六實施例的雙平衡混頻器的電路圖。 圖8繪示本發明第一實施例的具有雜訊抑制功能的混頻電路的電路圖。 圖9繪示本發明第二實施例的具有雜訊抑制功能的混頻電路的電路圖。 圖10繪示本發明第三實施例的具有雜訊抑制功能的混頻電路的電路圖。
100:雙平衡混頻器
CT:耦合變壓器
DC1、DC2:二極體串電路
IF:輸出訊號
IF1、IF2:輸出端訊號
LO、RF:輸入訊號
RF+、RF-:線圈端訊號
SS:一組電壓相位相反的訊號
TS1:線圈組
V1、V2、V3、V4:電壓訊號
VN1、VN2:節點電壓

Claims (20)

  1. 一種雙平衡混頻器,包括:一耦合變壓器,用以接收一第一輸入訊號,並產生至少一組電壓相位相反的訊號;一第一二極體串電路,耦接至該耦合變壓器,用以接收與該至少一組電壓相位相反的訊號相關的一第一電壓訊號及一第二電壓訊號、和與一第二輸入訊號相關的一第一線圈端訊號以產生一第一輸出端訊號,並根據一第一組偏壓電壓產生一第一節點電壓;一第二二極體串電路,耦接至該耦合變壓器,用以接收與該至少一組電壓相位相反的訊號相關的一第三電壓訊號及一第四電壓訊號、和與該第二輸入訊號相關的一第二線圈端訊號以產生一第二輸出端訊號,並根據一第二組偏壓電壓產生一第二節點電壓;以及一第一線圈組,耦接至該第一二極體串電路以接收該第一節點電壓以及耦接至該第二二極體串電路以接收該第二節點電壓,用以根據該第二輸入訊號產生該第一線圈端訊號與該第二線圈端訊號,並根據該第一輸出端訊號與該第二輸出端訊號產生一輸出訊號,其中,該第一節點電壓等於該第二節點電壓,其中,該第一組偏壓電壓包括一第一高偏壓電壓與一第一低偏壓電 壓,該第一高偏壓電壓高於該第一低偏壓電壓,或該第二組偏壓電壓包括一第二高偏壓電壓與一第二低偏壓電壓,該第二高偏壓電壓高於該第二低偏壓電壓。
  2. 如請求項1所述的雙平衡混頻器,還包括:隔直電路,耦接於該耦合變壓器與該第一二極體串電路及該第二二極體串電路之間,用以接收該至少一組電壓相位相反的訊號並產生該第一電壓訊號、該第二電壓訊號、該第三電壓訊號及該第四電壓訊號。
  3. 如請求項2所述的雙平衡混頻器,其中該耦合變壓器包括:一第二線圈組,用以接收該第一輸入訊號並產生該至少一組電壓相位相反的訊號,該至少一組電壓相位相反的訊號包括一第一正向訊號及一第一反向訊號。
  4. 如請求項3所述的雙平衡混頻器,其中該第一二極體串電路包括:一第一端點,用以接收一第一高偏壓及與該第一反向訊號相關的該第一電壓訊號;一第二端點,用以接收一第一低偏壓及與該第一正向訊號相關的該第二電壓訊號;以及一第一節點,用以接收該第一線圈端訊號並產生該第一輸出端訊號,及根據該第一高偏壓及該第一低偏壓產生該第一節點電壓,以及 其中該第一二極體串電路更包括:一第一二極體,耦接於該第一端點與該第一節點之間,其中該第一二極體的陽極耦接至該第一端點,該第一二極體的陰極耦接至該第一節點;以及一第二二極體,耦接於該第二端點與該第一節點之間,其中該第二二極體的陰極耦接至該第二端點,該第二二極體的陽極耦接至該第一節點。
  5. 如請求項3所述的雙平衡混頻器,其中該第二二極體串電路包括:一第三端點,用以接收一第二高偏壓及與該第一正向訊號相關的該第三電壓訊號;一第四端點,用以接收一第二低偏壓及與該第一反向訊號相關的該第四電壓訊號;以及一第二節點,用以接收該第二線圈端訊號並產生該第二輸出端訊號,及根據該第二高偏壓及該第二低偏壓產生該第二節點電壓,以及其中該第二二極體串電路更包括:一第三二極體,耦接於該第三端點與該第二節點之間,其中該第三二極體的陽極耦接至該第三端點,該第三二極體的陰極耦接至該第二節點;以及一第四二極體,耦接於該第四端點與該第二節點之間,其中該第四二極體的陰極耦接至該第四端點,該第四二極體的陽極耦 接至該第二節點。
  6. 如請求項3所述的雙平衡混頻器,其中該第二線圈組包括:一第一初級線圈,其一端點接收該第一輸入訊號,另一端點耦接至一參考電壓;以及一第一次級線圈,其中心抽頭耦接至該參考電壓或一第一低偏壓,其中該第二線圈組根據該第一初級線圈與該第一次級線圈產生該第一正向訊號及該第一反向訊號。
  7. 如請求項3所述的雙平衡混頻器,其中該第一二極體串電路包括:一第一端點,用以接收一第一高偏壓及與該第一反向訊號相關的該第一電壓訊號;一第二端點,用以接收與該第一正向訊號相關的該第二電壓訊號,其中該第二電壓訊號為該第一正向訊號;以及一第一節點,用以接收該第一線圈端訊號並產生該第一輸出端訊號,及根據該第一高偏壓及一第一低偏壓產生該第一節點電壓。
  8. 如請求項3所述的雙平衡混頻器,其中該第二二極體串電路包括:一第三端點,用以接收一第二高偏壓及與該第一正向訊號相關的該第三電壓訊號; 一第四端點,用以接收與該第一反向訊號相關的該第四電壓訊號,其中該第四電壓訊號為該第一反向訊號;以及一第二節點,用以接收該第二線圈端訊號並產生該第二輸出端訊號,及根據該第二高偏壓及一第二低偏壓產生該第二節點電壓。
  9. 如請求項3所述的雙平衡混頻器,其中該第二線圈組包括:一第一初級線圈,其一端點接收該第一輸入訊號,另一端點耦接至一參考電壓;以及一第一次級線圈,包括一第一部線圈及一第二部線圈,該第一部線圈的一端點接收一第一低偏壓,該第二部線圈的一端點接收一第二低偏壓,其中該第二線圈組根據該第一初級線圈與該第一次級線圈的該第一部線圈及該第二部線圈產生該第一正向訊號及該第一反向訊號。
  10. 如請求項2所述的雙平衡混頻器,其中該耦合變壓器包括:一第二線圈組,用以接收該第一輸入訊號並產生第一組電壓相位相反的訊號,該第一組電壓相位相反的訊號包括一第一正向訊號及一第一反向訊號;以及一第三線圈組,用以接收該第一輸入訊號並產生第二組電壓相位相反的訊號,該第二組電壓相位相反的訊號包括一第二正向 訊號及一第二反向訊號。
  11. 如請求項10所述的雙平衡混頻器,其中該第一二極體串電路包括:一第一端點,用以接收與該第一反向訊號相關的該第一電壓訊號,其中該第一電壓訊號為該第一反向訊號;一第二端點,用以接收與該第二正向訊號相關的該第二電壓訊號,其中該第二電壓訊號為該第二正向訊號;以及一第一節點,用以接收該第一線圈端訊號並產生該第一輸出端訊號,及根據一第一高偏壓及一第一低偏壓產生該第一節點電壓,以及其中該第二二極體串電路包括:一第三端點,用以接收一第二高偏壓及與該第一正向訊號相關的該第三電壓訊號;一第四端點,用以接收一第二低偏壓及與該第二反向訊號相關的該第四電壓訊號;以及一第二節點,用以接收該第二線圈端訊號並產生該第二輸出端訊號,及根據該第二高偏壓及該第二低偏壓產生該第二節點電壓。
  12. 如請求項10所述的雙平衡混頻器,其中該第二線圈組包括:一第一初級線圈,其一端點接收該第一輸入訊號,另一端點耦接至一參考電壓;以及 一第一次級線圈,其中心抽頭耦接至一第一高偏壓,其中該第二線圈組根據該第一初級線圈與該第一次級線圈產生該第一正向訊號及該第一反向訊號,該第三線圈組包括:一第二初級線圈,其一端點接收該第一輸入訊號,另一端點耦接至該參考電壓;以及一第二次級線圈,其中心抽頭耦接至一第一低偏壓,其中該第三線圈組根據該第二初級線圈與該第二次級線圈產生該第二正向訊號及該第二反向訊號。
  13. 如請求項1所述的雙平衡混頻器,其中該耦合變壓器包括:一第二線圈組,用以接收該第一輸入訊號並產生第一組電壓相位相反的訊號,該第一組電壓相位相反的訊號包括一第一正向訊號及一第一反向訊號;以及一第三線圈組,用以接收該第一輸入訊號並產生第二組電壓相位相反的訊號,該第二組電壓相位相反的訊號包括一第二正向訊號及一第二反向訊號。
  14. 如請求項13所述的雙平衡混頻器,其中該第一二極體串電路包括:一第一端點,用以接收與該第一反向訊號相關的該第一電壓訊號,其中該第一電壓訊號為該第一反向訊號;一第二端點,用以接收與該第二正向訊號相關的該第二電壓 訊號,其中該第二電壓訊號為該第二正向訊號;以及一第一節點,用以接收該第一線圈端訊號並產生該第一輸出端訊號,及根據一高偏壓及一低偏壓產生該第一節點電壓,以及其中該第二二極體串電路包括:一第三端點,用以接收與該第一正向訊號相關的該第三電壓訊號,其中該第三電壓訊號為該第一正向訊號;一第四端點,用以接收與該第二反向訊號相關的該第四電壓訊號,其中該第四電壓訊號為該第二反向訊號;以及一第二節點,用以接收該第二線圈端訊號並產生該第二輸出端訊號,及根據該高偏壓及該低偏壓產生該第二節點電壓。
  15. 如請求項13所述的雙平衡混頻器,其中該第二線圈組包括:一第一初級線圈,其一端點接收該第一輸入訊號,另一端點耦接至一參考電壓;以及一第一次級線圈,其中心抽頭耦接至一高偏壓,其中該第二線圈組根據該第一初級線圈與該第一次級線圈產生該第一正向訊號及該第一反向訊號,該第三線圈組包括:一第二初級線圈,其一端點接收該第一輸入訊號,另一端點耦接至該參考電壓;以及一第二次級線圈,其中心抽頭耦接至一低偏壓,其中該第三線圈組根據該第二初級線圈與該第二次級線 圈產生該第二正向訊號及該第二反向訊號。
  16. 如請求項1所述的雙平衡混頻器,其中該耦合變壓器包括:一第二線圈組,用以接收該第一輸入訊號並產生第一組電壓相位相反的訊號及第二組電壓相位相反的訊號,該第一組電壓相位相反的訊號包括一第一正向訊號及一第一反向訊號,該第二組電壓相位相反的訊號包括一第二正向訊號及一第二反向訊號。
  17. 如請求項1所述的雙平衡混頻器,其中該第一線圈組包括:一第一初級線圈,其一端點接收該第二輸入訊號,另一端點接收一參考電壓;以及一第一次級線圈,其一端點接收該第一節點電壓,另一端點接收該第二節點電壓,其中該第一線圈組根據該第一初級線圈與該第一次級線圈在該第一次級線圈的一中心抽頭處產生該輸出訊號。
  18. 如請求項1所述的雙平衡混頻器,其中該輸出訊號的頻率相關於該第一輸入訊號的頻率及該第二輸入訊號的頻率。
  19. 如請求項1所述的雙平衡混頻器,更用以耦接至一分壓電路以及一放大器,其中:該分壓電路用以根據該第一組偏壓電壓與該第二組偏壓電壓的至少其中之一於一輸出端產生一共模訊號,以及 該放大器具有一第一輸入端耦接至該第一線圈組以接收該輸出訊號,以及一第二輸入端耦接該分壓電路的該輸出端,用以抑制該輸出訊號中的雜訊,並於一輸出端產生一最終輸出訊號。
  20. 如請求項1所述的雙平衡混頻器,其中該第一組偏壓電壓與該第二組偏壓電壓相同。
TW110118857A 2021-05-25 2021-05-25 雙平衡混頻器 TWI771018B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW110118857A TWI771018B (zh) 2021-05-25 2021-05-25 雙平衡混頻器
CN202110738528.9A CN115395895A (zh) 2021-05-25 2021-06-30 双平衡混频器
US17/372,548 US11316474B1 (en) 2021-05-25 2021-07-12 Double-balanced mixer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110118857A TWI771018B (zh) 2021-05-25 2021-05-25 雙平衡混頻器

Publications (2)

Publication Number Publication Date
TWI771018B true TWI771018B (zh) 2022-07-11
TW202247594A TW202247594A (zh) 2022-12-01

Family

ID=81259852

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110118857A TWI771018B (zh) 2021-05-25 2021-05-25 雙平衡混頻器

Country Status (3)

Country Link
US (1) US11316474B1 (zh)
CN (1) CN115395895A (zh)
TW (1) TWI771018B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20200341133A1 (en) * 2019-04-01 2020-10-29 Richwave Technology Corp. Methods, circuits, and apparatus for motion detection, doppler shift detection, and positioning by self-envelope modulation

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6275689B1 (en) * 1998-09-02 2001-08-14 Robert Bosch Gmbh Double-balanced mixer
US7013122B2 (en) * 2000-10-23 2006-03-14 Scientific Components Corporation Ultra high isolation mixer
CN201113924Y (zh) * 2007-08-06 2008-09-10 成都宏明电子股份有限公司 带直流偏置的二极管双平衡混频器
US8666354B2 (en) * 2010-03-15 2014-03-04 Hittite Microwave Corporation Distributed, diode mixer circuit
US20170302226A1 (en) * 2016-04-13 2017-10-19 Analog Devices Global Mixer with improved linearity

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5428839A (en) * 1993-09-07 1995-06-27 Motorola, Inc. Planar magic-tee double balanced mixer
US5428840A (en) * 1993-12-10 1995-06-27 Itt Corporation Monolithic double balanced microstrip mixer with flat conversion loss
US9780728B1 (en) 2016-03-29 2017-10-03 Peregrine Semiconductor Corporation Double balanced mixer
RU2628209C1 (ru) 2016-07-15 2017-08-15 Федеральное государственное бюджетное образовательное учреждение высшего образования "Калининградский государственный технический университет" Способ повышения чувствительности балансных диодных смесителей и устройство для его осуществления
US9805919B1 (en) 2017-01-13 2017-10-31 Lam Research Corporation RF detector with double balanced linear mixer and corresponding method of operation
US10541651B2 (en) 2017-07-11 2020-01-21 Analog Devices, Inc. Mixers with improved linearity
US11075604B2 (en) 2019-09-26 2021-07-27 Psemi Corporation RF frequency multiplier without balun

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6275689B1 (en) * 1998-09-02 2001-08-14 Robert Bosch Gmbh Double-balanced mixer
US7013122B2 (en) * 2000-10-23 2006-03-14 Scientific Components Corporation Ultra high isolation mixer
CN201113924Y (zh) * 2007-08-06 2008-09-10 成都宏明电子股份有限公司 带直流偏置的二极管双平衡混频器
US8666354B2 (en) * 2010-03-15 2014-03-04 Hittite Microwave Corporation Distributed, diode mixer circuit
US20170302226A1 (en) * 2016-04-13 2017-10-19 Analog Devices Global Mixer with improved linearity

Also Published As

Publication number Publication date
TW202247594A (zh) 2022-12-01
US11316474B1 (en) 2022-04-26
CN115395895A (zh) 2022-11-25

Similar Documents

Publication Publication Date Title
KR101066054B1 (ko) 주파수 변환을 위한 시스템, 방법 및 장치
US6807407B2 (en) Dual double balanced mixer
TWI806057B (zh) 混頻電路
US7646250B2 (en) Signal converter having compensation unit
CA2673043A1 (en) Method and apparatus for receiving radio frequency signals
US10447206B2 (en) Radio frequency (RF) receiver circuit
US7577418B2 (en) Sub-harmonic mixer and down converter with the same
TW200816620A (en) System, methods, and apparatus for frequency conversion
JP5128680B2 (ja) ミキサ回路
TWI771018B (zh) 雙平衡混頻器
US8478219B2 (en) Heterodyne receiver
US9774297B2 (en) Double-balanced field-effect transistor mixer with direct single-ended intermediate frequency outputs
JP5385455B2 (ja) 改善されたミキサ回路
JPH04263503A (ja) ミクサー
US6957055B2 (en) Double balanced FET mixer with high IP3 and IF response down to DC levels
US7672658B2 (en) Frequency-converting circuit and down converter with the same
US7834703B2 (en) Amplifier with single-ended input and differential output
WO2013001743A1 (ja) 半導体受信装置
US10666239B2 (en) Balanced frequency doubler
CN110572131A (zh) 具有高隔离度的低功率高动态范围的基于有源混频器的微波下变频器
JP4383259B2 (ja) 周波数変換器およびそれを用いた無線通信デバイス
KR100650329B1 (ko) 깊은 엔웰 씨모스로 구현된 수직형 바이폴라 접합트랜지스터를 이용한 수신기.
Meaamar et al. A 3.1-8 GHz CMOS UWB front-end receiver
Wang et al. Design of wideband sub-harmonic receiver front-end using 0.18-µm BiCMOS technology
KR20220142811A (ko) 수동 믹서, 이의 동작 방법, 및 이를 포함하는 장치