TWI765359B - 用於多ru操作的具有交織器和音調映射器的聯合編碼方案 - Google Patents
用於多ru操作的具有交織器和音調映射器的聯合編碼方案 Download PDFInfo
- Publication number
- TWI765359B TWI765359B TW109132886A TW109132886A TWI765359B TW I765359 B TWI765359 B TW I765359B TW 109132886 A TW109132886 A TW 109132886A TW 109132886 A TW109132886 A TW 109132886A TW I765359 B TWI765359 B TW I765359B
- Authority
- TW
- Taiwan
- Prior art keywords
- bit sequences
- tone
- interleaver
- processor
- coded bit
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0033—Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2778—Interleaver using block-wise interleaving, e.g. the interleaving matrix is sub-divided into sub-matrices and the permutation is performed in blocks of sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2782—Interleaver implementations, which reduce the amount of required interleaving memory
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2906—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2933—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0009—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2626—Arrangements specific to the transmitter only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0059—Convolutional codes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Mathematical Physics (AREA)
- Error Detection And Correction (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
用於多RU操作的具有交織器和音調映射器的聯合編碼方案的方法涉及執行多個資訊位元的聯合編碼以生成多個編碼位元序列。該方法涉及藉由相對於基於聚合-RU和單個-RU中任一或兩者的多個資源單元(resource unit,簡稱RU)對音調映射該多個編碼位元序列進行交織和音調映射,以對該多個編碼位元序列進行處理,以產生多個處理後的位元序列。然後,該方法進一步涉及在多個RU上發送該多個處理後的位元序列。
Description
本公開涉及無線通訊,更具體地說,本公開涉及用於多資源單元(multi-RU)操作的具有交織器和音調映射器的聯合編碼方案。
除非本文另外指出,否則本節中描述的方法不是下面列出的申請專利範圍的習知技術,並且不因被包括在本節中而被承認為習知技術。
為了在頻譜利用中實現更好的效率以及實現頻率多樣性以改善鏈路品質,在用於極高輸送量(high-throughput,簡稱EHT)無線通訊的電氣和電子工程師協會(IEEE)802.11be標準的下一代無線局域網(wireless local area network,簡稱WLAN)中,用於單站點(station,簡稱STA)的多RU分配被採用。對於多RU,STA被允許使用一個以上RU來進行接收和/或發送。為了實現多RU操作,要解決幾個技術問題,例如,如何編碼資訊以及如何對多個RU進行交織和音調映射。對於多RU操作的二進位卷積碼(binary convolutional code,簡稱BCC)編碼,編碼後的位元將需要經過BCC交織器。另一方面,對於多RU操作的低密度奇偶-校驗(low-density parity-check,簡稱LDPC)編碼,編碼的位元將被調製,然後經過LDPC音調映射器。但是,如何實現BCC交織器和LDPC音調映射器仍有待個別廠商定義或設計。
以下發明內容僅是說明性的,而無意於以任何方式進行限制。即,提供以下概述以介紹本文描述的新穎的和非顯而易見的技術的概念、重點、益處和優點。選擇的實現在下面的詳細描述中進一步描述。因此,以下概述並非旨在標識所要求保護的主題的必要特徵,也不旨在用於確定所要求保護的主題的範圍。
本公開的目的是提供與用於多RU操作的具有交織器和音調映射器的聯合編碼方案有關的方案、概念、設計、技術、方法和裝置。
在一方面,一種方法可包括:對多個資訊位元執行聯合編碼以生成多個編碼位元序列。該方法還可包括:相對於基於聚合-RU和單個-RU中任一或兩者的多個RU,對編碼位元序列進行交織和音調映射(tone mapping)來處理多個編碼位元序列,以產生多個處理後的位元序列。該方法可進一步包括在多個RU上發送多個處理後的位元序列。
在另一方面,一種方法可涉及藉由裝置的處理器對多個資訊位元執行聯合編碼以生成多個編碼位元序列。該方法還可包括處理器藉由以下方式來處理多個編碼位元序列:相對於基於聚合-RU分配給裝置的多個RU,對編碼位元序列進行交織和音調映射,以藉由以下方式生成多個處理後的位元序列:(a)藉由處理器的交織器,相對於多個RU的集合,對多個編碼位元序列進行交織,以提供多個交織的位元序列;(b)藉由處理器的音調映射器,相對於多個RU的集合,對多個交織的位元序列進行音調映射,以提供多個處理後的位元序列;(c)藉由處理器的解析器解析多個處理後的位元序列。
在另一方面,一種方法可涉及藉由裝置的處理器對多個資訊位元執行聯合編碼以生成多個編碼位元序列。該方法還可包括處理器藉由以下方式來處理多個編碼位元序列:相對於基於單個-RU分配給該裝置的多個RU,對該多個編碼位元序列進行交織和音調映射,以藉由以下方式生成多個處理後的位元序列:(a)藉由處理器的解析器將多個編碼位元序列解析到處理器的多個交織器,每個交織器對應於多個RU中的相應一個;(b)藉由該多個交織器中的每個對該多個編碼位元序列中的相應編碼位元序列進行交織,以將相應的交織位元序列提供給處理器的多個音調映射器中的相應一個,每個音調映射器對應於多個RU中的相應一個;(c)由多個音調映射器中的每個對相應交織的位元序列進行音調映射,以提供多個處理後的位元序列中的相應處理後的位元序列。
值得注意的是,儘管本文提供的描述可能是在特定無線存取技術,網路和網路拓撲(例如Wi-Fi)的環境中,所提出的概念、方案以及任一(多種)變體/衍生物的上下文中可在其他類型的無線電接入技術、網路和網路拓撲中,並藉由其他類型的無線電接入技術、網路和網路拓撲來實現,例如但不限於藍牙,ZigBee,第五代(5th
Generation,簡稱 5G/新無線電(New Radio,簡稱NR),長期演進(Long-Term Evolution,簡稱LTE),高級LTE,高級LTE Pro,物聯網(Internet-of-Things,簡稱IoT),工業物聯網(Industrial IoT,簡稱IIoT)和窄帶物聯網(narrowband IoT,簡稱NB-IoT)。因此,本公開的範圍不限於本文描述的示例。
下文描述了本公開所要求保護的主題的詳細實施例和實施方式。然而,應該理解的是,所公開的實施例和實施方式僅僅是對要求保護的主題的説明,其可以以各種形式體現。然而,本公開可以以許多不同形式實施,并且不應該被解釋為限於本公開闡述的示例性實施例和實施方式。而是,這些示例性實施例和實施方式的提供,使得本公開的描述是徹底和完整的,並且將向本領域技術人員充分傳達本公開的範圍。在以下描述中,可以省略公知特徵和技術的細節以避免不必要地模糊所呈現的實施例和實施方式。概述
根據本公開的實施方式涉及無線通訊中用於多RU操作的具有交織器和音調映射器的聯合編碼方案有關的各種技術、方法、方案和/或解決方案。根據本公開,多種可能的解決方案可單獨地或聯合地實現。即,儘管該些可能的解決方案可以在下面分別描述,但是該些可能的解決方案中的兩個或更多個可以以一種或另一種組合實現。
第1圖示出了其中可實施根據本公開的各種解決方案和方案的示例網路環境100。第2圖-第12圖示出了根據本公開的在網路環境100中的各種提出的方案的實現的示例。參考第1圖-第12圖,以下提供對各種提出的方案的描述。
參照第1圖,網路環境100可包括至少一個STA110,根據一個或多個IEEE802.11標準(例如,IEEE802.11ax,IEEE802.11be和未來開發的標準),該至少一個STA110與基本服務集合(basic service set,簡稱BSS)130中的接入點(access point,簡稱AP)120相關聯並且與之無線通訊。STA110可由AP120分配多個RU用於多RU操作,因為STA110可使用分配的多個RU來接收和發送。在根據本公開的各種提出的方案下,根據下文描述的各種提出的方案,STA110和AP120可被配置為執行無線通訊中用於多RU操作的具有交織器和音調映射器的聯合編碼方案。
對於多RU操作,多種方法中的任何一種可被使用,包括每個RU的獨立編碼,跨多個RU的聯合編碼以及涉及每個RU的獨立編碼和跨多個RU的聯合編碼的組合的混合編碼。對於聯合和/或混合編碼方法,“聚合-RU”(此處可互換地稱為“虛擬-RU”)的新概念可在前-前向糾錯(pre-FEC)填充,後-FEC填充和編碼過程中使用,用於根據本公開的各種所提出的方案下的多RU操作。例如,對於多個RU的BCC編碼(假設虛擬-RU的大小小於或等於242),編碼位元將由BCC交織器處理,交織可藉由交織器基於單個-RU(在本文中可互換地稱為“實體-RU”) 或聚合-RU(本文中可互換地稱為“虛擬-RU”)執行。類似地,對於多個RU的LDPC編碼,已編碼的位元由LDPC音調映射器進行調製和處理,音調映射可藉由該音調映射器基於單個-RU(或實體-RU)或聚合-RU(或虛擬-RU)執行。本文中的術語“聚合-RU”(或“虛擬-RU”)是指兩個或多個實體-RU(例如,具有共78個音調(tone)的26-音調RU和52-音調RU)的集合或組合,而本文中的術語“單個-RU”(或“實體-RU”)是指具有一個或多個音調(例如,如IEEE 802.11ax所定義)的單個-RU。
第2圖示出了根據本公開的示例設計200。設計200可以是STA110中用於多RU操作的電子電路的設計或配置,其中基於單個-RU(或實體-RU)對位元序列進行處理。參考第2圖,設計200可包括聯合編碼階段和後-聯合編碼階段。後-聯合編碼階段可在單個-RU(或實體-RU)的基礎上處理多個RU。聯合編碼階段可能涉及一系列功能塊,例如,包括迴圈冗餘校驗(Cyclic Redundancy Check,簡稱CRC32)功能,該功能將可變長度的字串轉換為32位元二進位元序列,然後依次是加擾器,前-FEC填充塊,FEC編碼塊,後-FEC填充塊,流解析器,段解析器,RU解析器。聯合編碼階段可接收多個或一串資訊位元以進行傳輸(transmission,簡稱TX),並在其上執行聯合編碼以生成多個或一串編碼位元序列。聯合編碼階段還可包括額外功能塊,例如多RU配置塊和聚合-RU參數選擇塊。多RU配置塊可將配置資訊提供給聚合-RU參數選擇塊以及RU解析器。基於配置資訊,聚合-RU參數選擇塊可從多個可能的參數集合中選擇相應的參數集合,並將所選擇的參數集合提供給前-FEC填充塊,FEC編碼塊,後-FEC填充塊和RU解析器。
後-聯合編碼階段可包括n
個單個-RU處理集合,其中n
是大於1的正整數,代表分配給STA110的多個RU(例如RU 1
〜RU n
)中RU的數量。每個單個-RU處理集合可能包括Ru i
交織器,後面是Ru i
調製器,然後是Ru i
音調映射器,其中1≤i≤n。n個單個-RU處理集合可處理由聯合編碼階段生成的多個編碼位元序列。具體地,n
個單個-RU處理集合可藉由基於在單個-RU(實體-RU)的基礎上相對於分配給STA110的n個RU的編碼位元序列進行交織和音調映射來處理多個編碼位元序列,以生成多個處理後的位元序列。具體地,RU解析器可將多個編碼位元序列解析到RU 1
〜RU n
交織器,RU 1
〜RU n
交織器中的每個可以依次經由所述RU 1
〜RU n
調製器中的相應一個對相應的編碼位元序列進行交織以提供相應的已交織的位元序列到RU 1
〜RU n
音調映射器中的相應一個。RU 1
〜RU n
音調映射器中的每個可以音調映射相應的已交織的位元序列,以提供多個處理後的位元序列中的相應處理後的位元序列。然後,處理後的位元序列可由RU映射器來映射,並被提供給快速傅裡葉逆變換(inverse fast Fourier transform,簡稱IFFT)功能塊,該功能塊將由處理後的位元序列表示的一個或多個訊號從頻域轉換為時域,以藉由比如射頻(radio frequency,簡稱RF)波的一個或多個天線進行傳輸。
在根據本公開提出的方案下,每個RU 1
〜RU n
交織器可以是BCC交織器,並且每個RU 1
〜RU n
音調映射器可以是LDPC音調映射器。在提出的方案下, 藉由RU 1
〜RU n
交織器中的每個,IEEE 802.11ax標準(例如,表27-34)中定義的交織器參數可被用來基於單個-RU(或實體-RU)對相應編碼位元序列進行交織。類似地,藉由RU 1
〜RU n
音調映射器中的每個,IEEE 802.11ax標準(例如,表27-35)中定義的音調映射器參數可被用來基於單個-RU(或實體-RU)對相應編碼位元序列進行音調映射。
第3圖示出了根據本公開的示例場景300。參考第3圖,藉由設計200的RU 1
〜RU n
交織器中的每個,IEEE 802.11ax標準的表27-34中定義的交織器參數可被用來基於單個-RU(或實體-RU)對相應編碼位元序列進行交織。同樣,藉由設計200的RU 1
〜RU n
音調映射器中的每個,IEEE 802.11ax標準表27-35中定義的音訊映射器參數被用來基於單個-RU(或實體-RU)對相應編碼位元序列進行音訊映射。
第4圖示出了根據本公開的示例設計400。設計400可以是STA110中的用於多RU操作的電子電路的設計或配置,其中多RU操作具有基於聚合-RU(或虛擬-RU)的位元序列的處理。
參照第4圖,設計400可包括聯合編碼階段和後-聯合編碼階段。後-聯合編碼階段可在聚合-RU(或虛擬-RU)的基礎上處理多個RU。聯合編碼階段可能涉及一系列功能塊,例如,包括CRC32函數,該函數將可變長度字串轉換為32位元二進位元序列,然後是加擾器,然後是前-FEC填充塊,然後是FEC編碼塊,後-FEC填充塊,流解析器,段解析器。聯合編碼階段可接收多個或一串資訊位元以進行傳輸(TX),並在其上執行聯合編碼以生成多個或一串編碼位元序列。聯合編碼階段還可以包括額外功能塊,例如多RU配置塊和聚合-RU參數選擇塊。多RU配置塊可將配置資訊提供給聚合-RU參數選擇塊以及RU解析器。基於配置資訊,聚合-RU參數選擇塊可從多個可能的參數集合中選擇相應的參數集合,並將所選擇的參數集合提供給前-FEC填充塊,FEC編碼塊,後-FEC填充塊和後-聯合編碼階段的各種功能塊。
後-聯合編碼階段可包括虛擬RU(vRU)交織器,然後依次是vRU調製器,vRU音調映射器,和RU解析器。後-聯合編碼階段可藉由相對於基於聚合-RU(虛擬-RU)分配給STA 110的多個RU(例如,n個RU)對多個編碼位元序列進行交織和音調映射來處理多個編碼位元序列,以產生多個處理後的位元序列。具體地,vRU交織器可以相對於多個RU的聚合對多個編碼位元序列進行交織以提供多個交織的位元序列,然後經由vRU調製器,提供給vRU音調映射器。vRU音調映射器可以相對於多個RU的聚合對多個交織的位元序列進行音調映射,以將多個處理後的位元序列提供給RU解析器。RU解析器可解析多個處理後的位元序列。然後,藉由RU映射器,處理後的位元序列被映射,並被提供給IFFT功能塊,該IFFT功能塊將由處理後的位元序列表示的一個或多個訊號從頻域轉換到時域,以藉由比如RF波的一個或多個天線進行傳輸。
在根據本公開提出的方案下,vRU交織器可以是BCC交織器,並且vRU音調映射器可以是LDPC音調映射器。在所提出的方案下,vRU交織器可藉由使用第5-9圖所示的多個交織器參數集合中的任一交織器參數集合,基於聚合-RU(或虛擬-RU)來交織多個編碼位元序列。例如,vRU交織器可將與26-音調RU和106-音調RU相對應的參數集合用於總共132個資料子載波(例如,Nsd = 132),其中交織器矩陣列(column)的數目為21(例如,Ncol = 21),並且交織器矩陣行(row)的數目為6的倍數(例如,Nrow = 6 *每個空間流的每個單載波的編碼位元數目(Nbpscs))。類似地,vRU音調映射器可藉由使用第5圖和第10-12圖所示的多個音調映射器參數集合中的任一音調映射器參數集合,基於聚合-RU(或虛擬-RU)的對多個交織的位元序列進行音調映射。例如,vRU音調映射器可利用與106音調RU和26音調RU相對應的參數集合,音調之間的距離為6(例如,DTM
=6)。替代地,作為另一示例,vRU音調映射器可利用與484音調RU和242音調RU相對應的參數集合,音調之間的距離為18(例如,DTM
=18)。
第5圖示出了根據本公開的示例場景500。參考第5圖,方案500示出了設計400的vRU交織器和vRU音調映射器可分別使用的交織器參數的一些可能集合和音調映射器參數的一些可能集合。值得注意的是,對於較小尺寸的RU(例如,小於242個音調),RU可以在頻域中彼此連續的,而較大尺寸的RU在頻域中可不必連續。
第6圖示出了根據本公開的示例場景600。參考第6圖,場景600示出了沒有雙載波調製(dual carrier modulation,簡稱DCM)或DCM=0的交織器參數的一些可能集合。第7圖示出了根據本公開的示例場景700。參考第7圖,場景700示出了具有DCM或DCM=1的交織器參數的一些可能集合。第8圖示出了根據本公開的示例場景800。參考第8圖,場景800示出了在沒有DCM或DCM=0的情況下交織器參數的一些可能集合。第9圖示出了根據本公開的示例場景900。參考第9圖,場景900示出了具有DCM或DCM=1的交織器參數的一些可能集合。第10圖示出了根據本公開的示例場景1000。參考第10圖,場景1000示出了在沒有DCM或DCM=0的情況下一些音調映射器參數的可能集合。第11圖示出了根據本公開的示例場景1100。參考第11圖,場景1100示出了在沒有DCM或DCM = 0的情況下音調映射器參數的一些可能集合。第12圖示出了根據本公開的示例場景1200。參考第12圖,方案1200示出了具有DCM或DCM=1時的一些可能的音調映射器參數集合。説明性實施
第13圖示出了根據本公開的實施方式的具有至少示例裝置1310和示例裝置1320的示例系統1。裝置1310和裝置1320中的每個可執行各種功能以實現本文所描述的關於無線通訊中的多RU操作的具有交織器和音調映射器的聯合編碼方案的方案、技術、過程和方法,包括以上關於各種提議的設計、概念、方案、系統和方法以及下面描述的過程的各種方案。例如,裝置1310可以在STA110中實現,而裝置1320可以在AP120中實現,反之亦然。
裝置1310和裝置1320中的每個可以是電子裝置的一部分,該電子裝置可以是STA或AP,例如可擕式或移動裝置,可穿戴裝置,無線通訊裝置或計算裝置。當在STA中實現時,裝置1310和裝置1320中的每個可以在智慧型電話,智慧手錶,個人數位助理,數位照相機或諸如平板電腦,膝上型電腦或筆記本電腦的計算設備中實施。裝置1310和裝置1320中的每個也可以是機器類型設備的一部分,該機器類型設備可以是諸如不動或固定設備,家用設備,有線通訊設備或計算設備的IoT設備。例如,裝置1310和裝置1320中的每個都可以在智慧恒溫器,智慧冰箱,智慧門鎖,無線揚聲器或家庭控制中心中實現。當在網路設備中實現或作為網路設備實現時,裝置1310和/或裝置1320可以在諸如WLAN中的AP的網路節點中實現。
在一些實施方式中,裝置1310和裝置1320中的每個可以一個或多個積體電路(integrated-circuit,簡稱IC)晶片的形式實現,例如但不限於,一個或多個單核處理器,一個或多個多核處理器,一個或多個精簡指令集計算(reduced-instruction set computing,簡稱RISC)處理器,或一個或多個複雜指令集計算(complex-instruction-set-computing,簡稱CISC)處理器。在上述各種方案中,裝置1310和裝置1320中的每個可被實現為STA或AP或被實現為STA或AP。裝置1310和裝置1320中的每個可包括第13圖中所示的諸如處理器1312和處理器1322之類元件中的至少一些。裝置1310和裝置1320中的每個可進一步包括與本公開的所提出的方案不相關的一個或多個其他元件(例如,內部電源,顯示裝置和/或使用者介面設備),並且因此,為了簡單和簡潔起見,裝置1310和裝置1320的這些元件未在第13圖中示出,也未在下文描述。
在一方面,處理器1312和處理器1322中的每個可以一個或多個單核處理器,一個或多個多核處理器,一個或多個RISC處理器或一個或多個CISC處理器的形式實現。也就是說,即使在本文中使用單數術語“處理器”來指代處理器1312和處理器1322,根據本公開,處理器1312和處理器1322中的每個在一些實施方式中可以包括多個處理器,而在其他實施方式中可以包括單個處理器。在另一方面,處理器1312和處理器1322中的每個可以以具有電子部件的硬體(以及可選地,韌體)的形式實現,該電子部件包括例如但不限於一個或多個電晶體,一個或多個二極體,一個或多個電容器,一個或多個電阻器,一個或多個電感器,一個或多個憶阻器和/或一個或多個變容二極體,其被配置和佈置為實現根據本公開的特定目的。換句話說,在至少一些實施方式中,處理器1312和處理器1322中的每個是專門設計、佈置和配置為執行特定任務的專用機器,所述特定任務包括根據本公開的各種實施方式的無線通訊中與用於多RU操作的具有交織器和音調映射器的聯合編碼方案有關的任務。例如,處理器1312和處理器1322中的每個可以被配置有佈置在設計200和設計400中的硬體,電子元件和/或電路(例如,根據設計200的電路的一個或多個編碼/處理管線和根據設計400的電路的一個或多個編碼/處理管線)。
在一些實施方式中,裝置1310還可包括耦合至處理器1312的收發器1316。收發器1316可包括能夠無線發送的發射器和能夠無線接收資料的接收器。在一些實施方式中,裝置1320還可包括耦合至處理器1322的收發器1326。收發器1326可以包括能夠無線發送的發送器和能夠無線接收資料的接收器。值得注意的是,儘管收發器1316和收發器1326分別被圖示為在處理器1312和處理器1322外部並且與處理器1312和處理器1322分離,但是在一些實施方式中,收發器1316可以作為晶片上系統(system on chip,簡稱SoC)成為處理器1312的組成部分。收發器1326和/或收發器1326可以是作為SoC的處理器1322的組成部分。
在一些實施方式中,裝置1310可進一步包括記憶體1314,該記憶體1314耦合至處理器1312並且能夠被處理器1312訪問並且在其中存儲資料。在一些實施方式中,裝置1320可進一步包括記憶體1324,該記憶體1324耦合到處理器1322並且能夠被處理器1322訪問並且在其中存儲資料。記憶體1314和記憶體1324中的每個可以包括一種隨機存取記憶體(random-access memory,簡稱RAM),諸如動態RAM(dynamic random-access memory,簡稱DRAM),靜態RAM(static random-access memory,簡稱SRAM),晶閘管RAM(thyristor RAM,簡稱T-RAM)和/或零電容器RAM(zero-capacitor,簡稱Z-RAM)。替代地或額外地,記憶體1314和記憶體1324中的每個可包括一種類型的唯讀記憶體(read-only memory,簡稱ROM),諸如掩模ROM,可程式設計ROM(programmable ROM,簡稱PROM),可擦除可程式設計ROM(erasable programmable ROM,簡稱EPROM)和/或電可擦除可程式設計ROM(electrically erasable programmable ROM,簡稱EEPROM)。替代地或額外地,記憶體1314和記憶體1324中的每個可包括一種非易失性隨機存取記憶體(non-volatile random-access memory,簡稱NVRAM),諸如快閃記憶體,固態記憶體,鐵電RAM(ferroelectric RAM,簡稱FeRAM),磁阻RAM(magnetoresistive RAM,簡稱MRAM)和/或相變記憶體。
裝置1310和裝置1320中的每個可以是能夠使用根據本公開的各種提出的方案彼此通訊的通訊實體。出於說明性目的而非限制,以下提供了對作為STA110的裝置1310和作為AP120的裝置1320的能力的描述。值得注意的是,儘管下面提供了裝置1310的功能,功能和/或技術特徵的詳細描述,但是可以將其同樣地應用於裝置1320,儘管出於簡潔的目的而其詳細描述未被提供。還值得注意的是,儘管以下描述的示例實現在WLAN的上下文中提供,但是在其他類型的網路中也可實現。
在根據本公開的涉及與用於多RU操作的交織器和音調映射器的聯合編碼方案的提出方案下,裝置1310在STA110中或作為STA110實現,裝置1320在STA110中或作為AP120實現,該AP120與根據一個或多個IEEE 802.11標準在網路環境100中的諸如WLAN的無線網路的BSS(例如,BSS 130)相關聯,裝置1310的處理器1312可以對多個資訊位元執行聯合編碼以生成多個編碼位元序列。另外,處理器1312可藉由相對於基於聚合-RU(虛擬-RU)和單個-RU(實體-RU)的一個或兩個的多個RU(例如,由作為AP120的裝置1320分配給裝置1310),對多個編碼位元序列進行交織和音調映射來處理多個編碼位元序列,來生成多個處理後的位元序列。此外,處理器1312可以藉由收發器1316在多個RU上將多個處理後的位元序列發送至裝置1320。
在一些實現中,在處理多個編碼位元序列中,處理器1312可藉由執行特定操作基於聚合-RU(或虛擬-RU)對多個編碼位元序列進行交織和音調映射。例如,處理器1312可藉由處理器1312的交織器(例如,設計400中的vRU交織器)對多個RU的集合交織多個編碼位元序列,以提供多個交織的位元序列。另外,處理器1312可藉由處理器1312的音調映射器(例如,設計400中的vRU音調映射器)對多個交織的位元序列相對於多個RU的集合進行音調映射,以提供多個處理後的位元序列。此外,處理器1312可藉由處理器1312的解析器(例如,設計400中的RU解析器)來解析多個處理後的位元序列。
在一些實施方式中,在對多個編碼位元序列進行交織時,處理器1312可藉由處理器1312的BCC交織器(例如,設計400中的vRU交織器),相對於具有相應的一個或多個交織器參數的一個或多個RU大小,交織多個編碼位元序列。
在一些實施方案中,一個或多個RU大小可包含用於總共132個資料子載波(例如,Nsd = 132)的26音調RU和106音調RU。在這種情況下,一個或多個交織器參數可包括交織器矩陣列的數量為21(例如,Ncol = 21)和交織器矩陣行的數量為6的倍數(例如,Nrow = 6 *每個空間流的每個單載波的已編碼位元的數量(Nbpscs))。
在一些實現中,在對多個交織的位元序列進行音調映射時,處理器1312可藉由處理器1312的LDPC音調映射器(例如,設計400中的vRU音調映射器),相對於具有相應的一個或多個音調映射器參數的一個或多個RU大小,對多個交織的位元序列進行音調映射。
在一些實施方案中,一個或多個RU大小可包括106-音調RU和26-音調RU。在這種情況下,一個或多個音調映射器參數包括音調之間的距離為6(DTM
=6)。
在一些實施方式中,一個或多個RU大小可包括484-音調的RU和242-音調的RU。在這種情況下,一個或多個音調映射器參數包括音調之間的距離為18(DTM
=18)。
在一些實施方式中,在處理多個編碼位元序列時,處理器1312可藉由執行特定操作基於單個-RU(或實體-RU)對多個編碼位元序列進行交織和音調映射。例如,處理器1312可藉由處理器1312的解析器(例如,設計200中的RU解析器)將多個編碼位元序列解析為處理器1312的多個交織器(例如,設計200中的RU1
〜RUn
交織器)),每個交織器對應於多個RU中相應一個。此外,處理器1312可藉由多個交織器中的每個對來自多個編碼位元序列的相應編碼位元序列進行交織,以向處理器1312的多個音調映射器中的相應一個提供相應的交織位元序列(例如,(設計200中的RU1
〜RUn
音調映射器),每個音調映射器對應於多個RU中的相應一個。此外,處理器1312可藉由多個音調映射器中的每個對相應的交織位元序列進行音調映射,以提供多個處理後的位元序列中的相應處理後的位元序列。
在一些實現中,在解析多個編碼位元序列時,處理器1312可相對於具有相應的交織器參數和音調映射器參數的一個或多個RU大小解析多個編碼位元序列。
在一些實施方式中,多個交織器可包括BCC交織器。此外,多個音調映射器可包括LDPC音調映射器。在這種情況下,交織器參數和音調映射器參數可包括在Wi-Fi的IEEE 802.11ax標準中指定的交織器參數和音調映射器參數(例如,在IEEE 802.11ax標準的表27-34和表27-35中指定的參數)。
根據本公開,在關於與用於多RU操作的交織器和音調映射器的聯合編碼方案的另一提出方案下,裝置1310在STA110中或作為STA110實現,裝置1320在STA120中或作為AP120實現,該AP120與根據一個或多個IEEE 802.11標準在網路環境100中的諸如WLAN的無線網路的BSS(例如,BSS 130)相關聯,裝置1310的處理器1312可對多個資訊位元執行聯合編碼以生成多個編碼位元序列。另外,處理器1312可藉由相對於基於聚合-RU(或虛擬-RU)分配給裝置1310(例如,由作為AP120的裝置1320)的多個RU進行交織和音調映射來處理多個編碼位元序列,以生成多個處理後的位元序列。例如,處理器1312可由處理器1312的交織器(例如,設計400中的vRU交織器)相對於多個RU的聚合對多個編碼位元序列進行交織,以提供多個交織的位元序列。另外,處理器1312可藉由處理器1312的音調映射器(例如,設計400中的vRU音調映射器)相對於多個RU的聚合對多個交織的位元序列進行音調映射,以提供多個處理後的位元序列。此外,處理器1312可藉由處理器1312的解析器(例如,設計400中的RU解析器)來解析多個處理後的位元序列。之後,處理器1312可藉由收發器1316在多個RU上將多個處理後的位元序列發送至裝置1320。
在一些實施方式中,在對多個編碼位元序列進行交織時,處理器1312可藉由處理器1312的BCC交織器,相對於具有一個或多個交織器參數的一個或多個RU大小,對多個編碼位元序列進行交織。
在一些實施方案中,一個或多個RU大小可包含用於總共132個資料子載波(例如,Nsd = 132)的26-音調RU和106-音調RU。在這種情況下,一個或多個交織器參數可包括交織器矩陣列的數目為21(例如,Ncol=21)和交織器矩陣行的數目為6的倍數(例如,Nrow=6 * Nbpscs)。
在一些實施方案中,在對多個交織的位元序列進行音調映射時,處理器1312可藉由處理器1312的LDPC音調映射器,相對於具有一個或多個音調映射參數的一個或多個RU大小,對多個交織的位元序列進行音調映射。
在一些實現中,一個或多個RU大小可包括106-音調RU和26-音調RU。在這種情況下,一個或多個音調映射器參數可包括音調之間的距離為6(DTM
=6)。
在一些實施方案中,一個或多個RU大小可包含484-音調RU和242-音調RU。在這種情況下,一個或多個音調映射器參數可包括音調之間的距離為18(DTM
=18)。
在根據本公開的涉及與用於多RU操作的交織器和音調映射器的聯合編碼方案的又一建議方案下,裝置1310在STA110中或作為STA110實現,裝置1320在STA110中或作為AP120實現,並且該AP120與根據一個或多個IEEE 802.11標準在網路環境100中的諸如WLAN的無線網路的BSS(例如,BSS 130)相關聯,裝置1310的處理器1312可對多個資訊位元執行聯合編碼以生成多個編碼位元序列。另外,處理器1312可藉由基於單個-RU(或實體-RU)分配給裝置1310(例如,由作為AP120的裝置1320)的多個RU對編碼位元序列進行交織和音調映射,以生成多個處理後的位元序列。例如,處理器1312可藉由處理器1312的解析器(例如,設計200中的RU解析器)將多個編碼位元序列解析到處理器1312的多個交織器(例如,設計200中的RU1
〜RUn
交織器),其中每個交織器對應於多個RU中的相應一個。另外,處理器1312可藉由多個交織器中的每個對來自多個編碼位元序列的相應編碼位元序列進行交織,以向處理器1312的多個音調映射器中的相應一個提供相應的交織位元序列(例如,設計200中的RU1〜RUn音調映射器),其中每個音調交織器都對應於多個RU中的相應一個。此外,處理器1312可藉由多個音調映射器中的每個對相應的交織位元序列進行音調映射,以提供多個處理後的位元序列中的相應處理後的位元序列。之後,處理器1312可以藉由收發器1316在多個RU上將多個處理後的位元序列發送至裝置1320。
在一些實現中,在解析多個編碼位元序列時,處理器1312可相對於具有相應的交織器參數和音調映射器參數的一個或多個RU大小解析多個編碼位元序列。
在一些實現中,多個交織器可包括BCC交織器。此外,多個音調映射器可包括LDPC音調映射器。
在一些實施方式中,交織器參數和音調映射器參數可包括Wi-Fi的IEEE 802.11ax標準中指定的交織器參數和音調映射器參數(例如,在IEEE 802.11ax標準的表27-34和表27-35中指定的參數)。説明性過程
第14圖示出根據本公開的實施方式的示例過程1400。過程1400可代表實現上述各種提出的設計、概念、方案、系統和方法的一方面。更具體地,過程1400可代表與根據本公開的無線通訊中用於多RU操作的具有交織器和音調映射器的聯合編碼方案有關的所提出的概念和方案的一方面。過程1400可包括塊1410、1420和1430中的一個或多個所示出的一個或多個操作、動作或功能。儘管被示為離散的塊,但是具體取決於所需的實現,過程1400的各個塊可被劃分為額外的塊,被組合成更少的塊,或被取消。此外,過程1400的塊/子塊可按照第14圖所示的循序執行或以其他順序執行。此外,過程1400的一個或多個塊/子塊可被重複地或反覆運算地執行。過程1400可由裝置1310和裝置1320實現或在其中實現,或由其任一變型實現。過程1400可從塊1410處開始。
在1410,過程1400可涉及執行多個資訊位元的聯合編碼以生成多個編碼位元序列。過程1400可從1410進行到1420。
在1420處,過程1400可包括藉由相對於基於聚合-RU和單個-RU中任一或兩者的多個RU對多個RU進行交織和音訊映射來處理多個編碼位元序列,以生成多個處理後的位元序列。過程1400可從1420進行到1430。
在1430處,過程1400可包括藉由收發器1316在多個RU上將多個處理後的位元序列傳輸至裝置1320。
在一些實施方案中,在處理多個編碼位元序列時,過程1400可涉及藉由執行特定操作以聚合-RU為基礎對編碼位元序列進行交織和音調映射。例如,過程1400可包括相對於多個RU的聚合,對多個編碼位元序列進行交織,以提供多個交織的位元序列。另外,過程1400可涉及相對於多個RU的聚合,對多個交織的位元序列進行音調映射,以提供多個處理後的位元序列。此外,過程1400可包括解析多個處理後的位元序列。
在一些實施方案中,在交織多個編碼位元序列時,過程1400可涉及相對於具有對應的一個或多個交織器參數的一個或多個RU大小,對多個編碼位元序列進行交織。
在一些實施方案中,一個或多個RU大小可包含用於總共132個資料子載波(例如,Nsd=132)的26-音調RU和106-音調RU。在這種情況下,一個或多個交織器參數可包括交織器矩陣列的數目為21(例如,Ncol=21)和交織器矩陣行的數目為6的倍數(例如,Nrow=6 * Nbpscs)。
在一些實施方案中,在音調映射多個交織的位元序列時,過程1400可涉及相對於具有相應的一個或多個音調映射器參數的一個或多個RU大小,對多個交織的位元序列進行音調映射。
在一些實現中,一個或多個RU大小可包括106-音調RU和26-音調RU。在這種情況下,一個或多個音調映射器參數包括音調之間的距離為6(DTM
=6)。
在一些實現中,一個或多個RU大小可包括484-音調RU和242-音調RU。在這種情況下,一個或多個音調映射器參數包括音調之間的距離為18(DTM
=18)。
在一些實施方式中,在處理多個編碼位元序列時,過程1400可包括藉由執行特定操作基於單個-RU對編碼位元序列進行交織和音調映射。例如,過程1400可包括藉由處理器1312的解析器將多個編碼位元序列解析到處理器1312的多個交織器,每個交織器對應於多個RU中的相應一個。此外,過程1400可包括藉由多個交織器中的每個對來自多個編碼位元序列的相應編碼位元序列進行交織,以向處理器1312的多個音調映射器中的相應一個提供相應的交織位元序列,每個音調映射器對應於多個RU中的相應一個。此外,過程1400可涉及藉由多個音調映射器中的每個對相應的交織位元序列進行音調映射,以提供多個處理後的位元序列中的相應處理後的位元序列。
在一些實施方式中,在解析多個編碼位元序列時,過程1400可包括相對於具有相應的交織器參數和音調映射器參數的一個或多個RU大小來解析多個編碼位元序列。
在一些實施方式中,多個交織器可包括BCC交織器。此外,多個音調映射器可包括LDPC音調映射器。在這種情況下,交織器參數和音調映射器參數可包括Wi-Fi的IEEE 802.11ax規範中指定的交織器參數和音調映射器參數(例如,在IEEE 802.11ax標準的表27-34和表27-35中指定的參數)。
第15圖示出根據本公開的實施方式的示例過程1500。過程1500可代表實現上述各種提出的設計、概念、方案、系統和方法的一方面。更具體地,過程1500可代表與根據本公開的無線通訊中用於多RU操作的具有交織器和音調映射器的聯合編碼方案有關的所提出的概念和方案的一方面。過程1500可包括塊1510、1520和1530以及子塊1522、1524和1526中的一個或多個所示出的一個或多個操作、動作或功能。儘管被示出為離散的塊,但是根據所需的實現方式,過程1500的各個塊可被分為額外塊,被組合成更少的塊,或被消除。此外,過程1500的塊/子塊可如第11圖所示循序執行或以其他順序執行。此外,過程1500的一個或多個塊/子塊可被重複地或反覆運算地執行。過程1500可由裝置1310和裝置1320實現或在其中實現,或由其任一變型實現。僅出於說明性目的並且不限制範圍,下面在根據一個或多個IEEE 802.11標準的網路環境100的無線網路(例如,WLAN)中,在STA110中或作為STA110實現的裝置1310和在STA120中或作為AP120實現的裝置1320的上下文中,過程1500被描述。過程1500可從塊1510處開始。
在1510,過程1500可涉及裝置1310的處理器1312執行多個資訊位元的聯合編碼以生成多個編碼位元序列。過程1500可從1510進行到1520。
在1520,過程1500可包括處理器1312藉由相對於基於聚合-RU分配給裝置1310(例如,作為AP120的裝置1320)的多個RU對多個編碼位元序列進行交織和音訊映射來處理多個編碼位元序列,如1522、1524和1526所示,以聚合-RU為基礎來生成多個處理後的位元序列。過程1500可從1520進行到1530。
在1530,過程1500可包括處理器1312藉由收發器1316在多個RU上將多個處理後的位元序列傳輸至裝置1320。
在1522,過程1500可包括處理器1312藉由處理器1312的交織器,相對於多個RU的聚合,對多個編碼位元序列進行交織,以提供多個交織的位元序列。過程1500可從1522進行到1524。
在1524,過程1500可涉及處理器1312藉由處理器1312的音調映射器,相對於多個RU的聚合,對多個交織的位元序列進行音調映射,以提供多個處理後的位元序列。過程1500可從1524進行到1526。
在1526,過程1500可包括處理器1312藉由處理器1312的解析器解析多個處理後的位元序列。
在一些實施方式中,在交織多個編碼位元序列時,過程1500可涉及處理器1312藉由處理器1312的BCC交織器,相對於具有相應的一個或多個交織器參數的一個或多個RU大小,對多個編碼位元序列進行交織。
在一些實施方案中,一個或多個RU大小可包含用於總共132個資料子載波(例如,Nsd=132)的26-音調RU和106-音調RU。在這種情況下,一個或多個交織器參數可包括交織器矩陣列的數目為21(例如,Ncol=21)和交織器矩陣行的數目為6的倍數(例如,Nrow=6 * Nbpscs)。
在一些實施方式中,在對多個交織的位元序列進行音調映射時,過程1500可涉及處理器1312,藉由處理器1312的LDPC音調映射器,相對於具有相應的一個或多個音調映射器參數的一個或多個RU,對多個交織的位元序列進行音調映射。
在一些實現中,一個或多個RU大小可包括106-音調RU和26-音調RU。在這種情況下,一個或多個音調映射器參數可包括音調之間的距離為6(DTM
=6)。
在一些實現中,一個或多個RU大小可包括484-音調RU和242-音調RU。在這種情況下,一個或多個音調映射器參數可包括音調之間的距離為18(DTM
=18)。
第16圖示出根據本公開的實施方式的示例過程1600。過程1600可代表實現上述各種提出的設計、概念、方案、系統和方法的一方面。更具體地,過程1600可代表與根據本公開的無線通訊中用於多RU操作的具有交織器和音調映射器的聯合編碼方案有關的所提出的概念和方案的一方面。過程1600可包括塊1610、1620和1630以及子塊1622、1624和1626中的一個或多個所示出的一個或多個操作、動作或功能。儘管被示為離散塊,但是根據所需的實現方式,過程1600的各個塊可被分為額外塊,被組合成更少的塊,或被消除。此外,過程1600的塊/子塊可以第16圖中所示的循序執行,或以其他順序執行。此外,過程1600的一個或多個塊/子塊可被重複地或反覆運算地執行。過程1600可由裝置1310和裝置1320實現或在其中實現,或由其任一變型實現。僅出於說明性目的並且不限制範圍,下面在根據一個或多個IEEE 802.11標準的網路環境100的無線網路(例如,WLAN)中,在STA110中或作為STA110實現的裝置1310和在STA120中或作為AP120實現的裝置1320的上下文中,過程1600被描述。過程1600可從塊1610處開始。
在1610,過程1600可涉及裝置1310的處理器1312執行多個資訊位元的聯合編碼以生成多個編碼位元序列。處理1600可從1610進行到1620。
在1620,過程1600可包括處理器1312藉由相對於基於單個-RU分配給裝置1310的多個RU(例如,作為AP120的裝置1320)對多個編碼位元序列進行交織和音調映射來處理多個編碼位元序列,以生成多個處理後的位元序列,如1622、1624和1626所示。過程1600可從1620進行到1630。
在1630,過程1600可包括處理器1312藉由收發器1316在多個RU上將多個處理後的位元序列發送至裝置1320。
在1622,過程1600可包括處理器1312藉由處理器1312的解析器將多個編碼位元序列解析到處理器1312的多個交織器,每個交織器對應於多個RU中的相應一個。過程1600可從1622進行到1624。
在1624,過程1600可包括處理器1312藉由多個交織器中的每個對多個編碼位元序列中的相應編碼位元序列進行交織,以將相應的交織位元序列提供給處理器1312的多個音調映射器中的相應音調映射器,其中每個音調映射器對應於多個RU中的相應一個。過程1600可從1624進行到1626。
在1626,過程1600可包括處理器1312藉由多個音調映射器中的每個對相應的交織位元序列進行音調映射,以提供多個處理後的位元序列中的相應處理後的位元序列。
在一些實現中,在解析多個編碼位元序列時,過程1600可涉及處理器1312,相對於具有相應的交織器參數和音調映射器參數的一個或多個RU大小,來解析多個編碼位元序列。
在一些實施方式中,多個交織器可包括BCC交織器。此外,多個音調映射器可包括LDPC音調映射器。
在一些實施方式中,交織器參數和音調映射器參數可包括在Wi-Fi的IEEE 802.11ax標準中指定的交織器參數和音調映射器參數(例如,在IEEE 802.11ax標準的表27-34和表27-35中指定的參數)。附加的説明
本文所描述的主題有時表示不同的元件,其包含在或者連接到其他不同的元件。可以理解的是,所描述的結構僅是示例,實際上可以由許多其他結構來實施,以實現相同的功能,從概念上講,任何實現相同功能的組件的排列實際上是“相關聯的”,以便實現所需功能。因此,不論結構或中間部件,為實現特定的功能而組合的任何兩個元件被視爲“相互關聯”,以實現所需的功能。同樣,任何兩個相關聯的元件被看作是相互“可操作連接”或“可操作耦接”,以實現特定功能。能相互關聯的任何兩個組件也被視爲相互“可操作地耦接”,以實現特定功能。能相互關聯的任何兩個組件也被視爲相互“可操作地耦合”以實現特定功能。可操作連接的具體例子包括但不限於實體可配對和/或實體上相互作用的元件,和/或無線可交互和/或無線上相互作用的元件,和/或邏輯上相互作用和/或邏輯上可交互的元件。
此外,關於基本上任何複數和/或單數術語的使用,本領域之通常技術者可根據上下文和/或應用從複數轉換為單數和/或從單數到複數。為清楚起見,不同的單數/複數置換在本文中明確地闡述。
此外,本領域之通常技術者可以理解,通常,本公開所使用的術語特別是申請專利範圍中的,如申請專利範圍的主題,通常用作“開放”術語,例如,“包括”應解釋為“包括但不限於”,“有”應理解為“至少有”“包括”應解釋為“包括但不限於”等。本領域的通常知識者可以進一步理解,若計畫介紹特定數量的申請專利範圍内容,將在申請專利範圍内明確表示,並且,在沒有這類内容時將不顯示。例如,為幫助理解,下面申請專利範圍可包含短語“至少一個”和“一個或複數個”,以介紹申請專利範圍的内容。然而,這些短語的使用不應理解為暗示使用“一”或“一個”介紹申請專利範圍内容,而限制了任何特定神專利範圍。甚至當相同的申請專利範圍包括介紹性短語“一個或複數個”或“至少有一個”,不定冠詞,例如“一”或“一個”,則應被解釋為表示至少一個或者更多,對於用於介紹申請專利範圍的明確描述的使用而言,同樣成立。此外,即使明確引用特定數量的介紹性内容,本領域通常知識者可以認識到,這樣的内容應被解釋為表示所引用的數量,例如,沒有其他修改的“兩個引用”,意味著至少兩個引用,或兩個或兩個以上的引用。此外,在使用類似於“A、B和C中的至少一個”的表述的情況下,通常如此表述是爲了本領域通常知識者可以理解該表述,例如,“系統包括A、B和C中的至少一個”將包括但不限於單獨具有A的系統,單獨具有B的系統,單獨具有C的系統,具有A和B的系統,具有A和C的系統,具有B和C的系統,和/或具有A、B和C的系統,等。本領域通常知識者進一步可理解,無論在説明書中,申請專利範圍中或者附圖中,由兩個或兩個以上的替代術語所表現的任何分隔的單詞和/或短語應理解為,包括這些術語中的一個,其中一個,或者這兩個術語的可能性。例如,“A或B”應理解為,“A”,或者“B”,或者“A和B”的可能性。
從前述可知,出於説明目的,本公開已描述了各種實施方案,並且在不偏離本公開的範圍和精神的情況下,可以進行各種變形。因此,此處所公開的各種實施方式不用於限制,真實的範圍和申請由申請專利範圍表示。
110:STA
120:AP
130:BSS
200:設計
300:場景
400:設計
500:場景
600:場景
700:場景
800:場景
900:場景
1000:場景
1100:場景
1200:場景
1300:系統
1310、1320:裝置
1312、1322:處理器
1314、1324:記憶體
1316、1326:收發器
1400、1500、1600:過程
1410、1420、1430、1510、1520、1522、1524、1526、1530、1610、1620、1622、1624、1626、1630:步驟
下列圖示用以提供本公開的進一步理解,並被納入且構成本公開的一部分。這些圖示説明了本公開的實施方式,並與説明書一起用以解釋本公開的原理。爲了清楚地説明本公開的概念,與實際實施方式中的尺寸相比一些元素可以不按照比例被示出,這些圖示無需按照比例繪製。
第1圖示出其中可實施根據本公開的各種解決方案和方案的示例網路環境的圖。
第2圖示出根據本公開的示例設計的圖。
第3圖示出根據本公開的示例場景的圖。
第4圖示出根據本公開的示例設計的圖。
第5圖示出根據本公開的示例場景的圖。
第6圖示出根據本公開的示例場景的圖。
第7圖示出根據本公開的示例場景的圖。
第8圖示出根據本公開的示例場景的圖。
第9圖示出根據本公開的示例場景的圖。
第10圖示出根據本公開的示例場景的圖。
第11圖示出根據本公開的示例場景的圖。
第12圖示出根據本公開的示例場景的圖。
第13圖示出根據本公開的實施方式的示例通訊系統的框圖。
第14圖示出根據本公開的實施方式的示例過程的流程圖。
第15圖示出根據本公開的實施方式的示例過程的流程圖。
第16圖示出根據本公開的實施方式的示例過程的流程圖。
1400:過程
1410、1420、1430:步驟
Claims (9)
- 一種編碼方法,包括:對多個資訊位元執行聯合編碼以生成多個編碼位元序列;相對於基於一聚合資源單元的多個資源單元,對該等編碼位元序列進行交織和音調映射來處理該等編碼位元序列以生成多個處理後的位元序列,其中,處理該等編碼位元序列包括:基於該聚合資源單元對該等編碼位元序列進行交織和音調映射是:相對於該等資源單元的一聚合,對該等編碼位元序列進行交織以提供多個交織的位元序列,包括藉由一二進位卷積碼交織器,相對於具有相應的一個或多個交織器參數的一個或多個資源單元,對該等編碼位元序列進行交織;以及相對於該等資源單元的該聚合,對該等交織的位元序列進行音調映射以提供多個處理後的位元序列;以及對該等處理後的位元序列進行解析;以及在該等資源單元上發送該等處理後的位元序列,其中,該一個或多個大小的資源單元包括用於總共132個資料子載波的一26-音調資源單元和一106-音調資源單元,以及其中該一個或多個交織器參數包括交織器矩陣之列數目為21,和交織器矩陣之行數目為6的倍數。
- 一種編碼方法,包括:對多個資訊位元執行聯合編碼以生成多個編碼位元序列;相對於基於一聚合資源單元的多個資源單元,對該等編碼位元序列進行交織和音調映射來處理該等編碼位元序列以生成多個處理後的位元序列,其中,處理該等編碼位元序列包括:基於該聚合資源單元對該等編碼位元序列進行交織和音調映射是:相對於該等資源單元的一聚合,對該等編碼位元序列進行交織以提供多個交織的位 元序列;以及相對於該等資源單元的該聚合,對該等交織的位元序列進行音調映射以提供多個處理後的位元序列,包括藉由一低密度奇偶-校驗音調映射器,相對於具有相應的一個或多個音調映射器參數的一個或多個大小的資源單元,對該等交織的位元序列進行音調映射;以及對該等處理後的位元序列進行解析;以及在該等資源單元上發送該等處理後的位元序列,其中,該一個或多個大小的資源單元包括一106-音調資源單元和一26-音調資源單元,以及其中該一個或多個音調映射器參數包括音調之間的距離為6。
- 一種編碼方法,包括:對多個資訊位元執行聯合編碼以生成多個編碼位元序列;相對於基於一聚合資源單元的多個資源單元,對該等編碼位元序列進行交織和音調映射來處理該等編碼位元序列以生成多個處理後的位元序列,其中,處理該等編碼位元序列包括:基於該聚合資源單元對該等編碼位元序列進行交織和音調映射是:相對於該等資源單元的一聚合,對該等編碼位元序列進行交織以提供多個交織的位元序列;以及相對於該等資源單元的該聚合,對該等交織的位元序列進行音調映射以提供多個處理後的位元序列,包括藉由一低密度奇偶-校驗音調映射器,相對於具有相應的一個或多個音調映射器參數的一個或多個大小的資源單元,對該等交織的位元序列進行音調映射;以及對該等處理後的位元序列進行解析;以及在該等資源單元上發送該等處理後的位元序列,其中,該一個或多個大小的資源單元包括一484-音調資源單元和一242-音調資源單元,以及其中該一個或多個音調映射器參數包括音調之間的距離為18。
- 一種編碼方法,包括: 藉由一裝置的一處理器,對多個資訊位元執行聯合編碼以生成多個編碼位元序列;以及藉由該處理器,相對於基於一聚合資源單元分配給該裝置的多個資源單元,對該等編碼位元序列進行交織和音調映射來對該等編碼位元序列進行處理以生成多個處理後的位元序列經由:藉由該處理器的一交織器,相對於該等資源單元的一聚合,對該等編碼位元序列進行交織以提供多個交織的位元序列;藉由該處理器的一音調映射器,相對於該等資源單元的該聚合,對該等交織的位元序列進行音調映射以提供該等處理後的位元序列;以及藉由該處理器的一解析器,對該等處理後的位元序列進行解析。
- 如請求項4所述之編碼方法,其中,對該等編碼位元序列進行交織包括:藉由一二進位卷積碼交織器,相對於具有相應的一個或多個交織器參數的一個或多個大小的資源單元,對該等編碼位元序列進行交織。
- 如請求項5所述之編碼方法,其中,該一個或多個大小的資源單元包括用於總共132個資料子載波的一26-音調資源單元和一106-音調資源單元,以及其中該一個或多個交織器參數包括交織器矩陣之列數目為21,和交織器矩陣之行數目為6的倍數。
- 如請求項4所述之編碼方法,其中,該交織的位元序列的音調映射包括:藉由一低密度奇偶-校驗音調映射器,相對於具有相應的一個或多個音調映射器參數的一個或多個大小的資源單元,對該等交織的位元序列進行音調映射。
- 如請求項7所述之編碼方法,其中,該一個或多個大小的資源單元包括一106-音調資源單元和一26-音調資源單元,以及其中該一個或多個音調映射器參數包括音調之間的距離為6。
- 如請求項7所述之編碼方法,其中,該一個或多個大小的資源單元包括一484-音調資源單元和一242-音調資源單元,以及其中該一個或多個音調映射器參數包括音調之間的距離為18。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962908665P | 2019-10-01 | 2019-10-01 | |
US62/908,665 | 2019-10-01 | ||
US17/022,934 | 2020-09-16 | ||
US17/022,934 US11239940B2 (en) | 2019-10-01 | 2020-09-16 | Joint encoding schemes with interleaver and tone mapper for multi-RU operation |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202116021A TW202116021A (zh) | 2021-04-16 |
TWI765359B true TWI765359B (zh) | 2022-05-21 |
Family
ID=72644122
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109132886A TWI765359B (zh) | 2019-10-01 | 2020-09-23 | 用於多ru操作的具有交織器和音調映射器的聯合編碼方案 |
Country Status (4)
Country | Link |
---|---|
US (2) | US11239940B2 (zh) |
EP (1) | EP3800814B1 (zh) |
CN (1) | CN112600569A (zh) |
TW (1) | TWI765359B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11252749B2 (en) * | 2019-06-03 | 2022-02-15 | Mediatek Singapore Pte. Ltd. | Virtual resource unit for multi-resource unit assignment to a single station in WLAN |
US11239940B2 (en) * | 2019-10-01 | 2022-02-01 | Mediatek Singapore Pte. Ltd. | Joint encoding schemes with interleaver and tone mapper for multi-RU operation |
US11515987B2 (en) * | 2020-03-09 | 2022-11-29 | Mediatek Singapore Pte. Ltd. | Leftover bits processing for proportional round-robin resource unit parsing in extreme high-throughput systems |
CN115604838A (zh) * | 2021-04-29 | 2023-01-13 | 华为技术有限公司(Cn) | 信息传输方法、通信装置、计算机可读存储介质和芯片 |
US20230006805A1 (en) * | 2021-07-02 | 2023-01-05 | Mediatek Singapore Pte. Ltd. | Optimization Of BCC Interleaver And LDPC Tone Mapper For Distributed-Tone Resource Units And Distributed-Tone Multi-Resource Units |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150365263A1 (en) * | 2014-06-11 | 2015-12-17 | Marvell World Trade Ltd. | Compressed orthogonal frequency division multiplexing (ofdm) symbols in a wireless communication system |
US20180248591A1 (en) * | 2015-09-11 | 2018-08-30 | Interdigital Patent Holdings, Inc. | Multiple resource unit allocation for ofdma wlan |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1893342B (zh) | 2005-07-05 | 2010-06-09 | 上海原动力通信科技有限公司 | 多载波hsdpa的业务传输信道编码方法和编码装置 |
CN105981341B (zh) * | 2013-11-27 | 2020-11-13 | 马维尔亚洲私人有限公司 | 用于无线局域网的正交频分多址的通信方法和通信装置 |
WO2015187720A2 (en) * | 2014-06-02 | 2015-12-10 | Marvell Semiconductor, Inc. | High efficiency orthogonal frequency division multiplexing (ofdm) physical layer (phy) |
US10327246B2 (en) * | 2014-12-30 | 2019-06-18 | Newracom, Inc. | Method and apparatus for wide bandwidth PPDU transmission in a high efficiency wireless LAN |
US10110406B2 (en) * | 2015-10-30 | 2018-10-23 | Qualcomm Incorporated | Systems and methods for channel interleaving in wireless networks |
US11044056B2 (en) * | 2018-02-01 | 2021-06-22 | Mediatek Singapore Pte. Ltd. | Enhanced resource unit allocation schemes for OFDMA transmission in WLAN |
US11728942B2 (en) * | 2019-03-22 | 2023-08-15 | Qualcomm Incorporated | Data parsing to support resource unit aggregation |
US11212705B2 (en) * | 2019-05-28 | 2021-12-28 | Nxp Usa, Inc. | Extra high throughput preamble |
US11252749B2 (en) | 2019-06-03 | 2022-02-15 | Mediatek Singapore Pte. Ltd. | Virtual resource unit for multi-resource unit assignment to a single station in WLAN |
US11239940B2 (en) * | 2019-10-01 | 2022-02-01 | Mediatek Singapore Pte. Ltd. | Joint encoding schemes with interleaver and tone mapper for multi-RU operation |
-
2020
- 2020-09-16 US US17/022,934 patent/US11239940B2/en active Active
- 2020-09-23 TW TW109132886A patent/TWI765359B/zh active
- 2020-09-24 EP EP20197994.5A patent/EP3800814B1/en active Active
- 2020-09-25 CN CN202011026855.3A patent/CN112600569A/zh active Pending
-
2021
- 2021-12-21 US US17/558,194 patent/US11811526B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150365263A1 (en) * | 2014-06-11 | 2015-12-17 | Marvell World Trade Ltd. | Compressed orthogonal frequency division multiplexing (ofdm) symbols in a wireless communication system |
US20180248591A1 (en) * | 2015-09-11 | 2018-08-30 | Interdigital Patent Holdings, Inc. | Multiple resource unit allocation for ofdma wlan |
Also Published As
Publication number | Publication date |
---|---|
US20210099248A1 (en) | 2021-04-01 |
US11239940B2 (en) | 2022-02-01 |
TW202116021A (zh) | 2021-04-16 |
US20220116136A1 (en) | 2022-04-14 |
CN112600569A (zh) | 2021-04-02 |
EP3800814B1 (en) | 2024-09-11 |
US11811526B2 (en) | 2023-11-07 |
EP3800814A1 (en) | 2021-04-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI765359B (zh) | 用於多ru操作的具有交織器和音調映射器的聯合編碼方案 | |
CN106031109B (zh) | 对无线传输进行加扰的器件、方法和系统 | |
US11711786B2 (en) | Optimization of resource unit and segment parser design for aggregated and multi-resource unit operations in extreme high-throughput systems | |
CN113099395B (zh) | 用于wlan中多个ru组合的交错方法 | |
US11916846B2 (en) | Leftover bits processing for proportional round-robin resource unit parsing in extreme high-throughput systems | |
CN112106302A (zh) | 降低复杂度的极化编码和解码 | |
KR20230003160A (ko) | 무선 근거리 네트워크에 적용되는 대역폭 지시 방법 및 통신 장치 | |
JP2023500042A (ja) | 制御シグナリングのための通信装置、および通信方法 | |
WO2024165054A1 (en) | Segment parser and transmission methods for distributed-tone resource units on wider bandwidths | |
TW202408191A (zh) | 用於elr通信的ru複製和音調重複的傳輸方法以及電子裝置 | |
TWI815538B (zh) | 無線通信方法及無線通信裝置 | |
WO2024199494A1 (en) | Segment parser designs for unequal modulation and unequal mcs transmission | |
US20240089157A1 (en) | Physical-Layer Parameter Designs Enabling RU Duplication And Tone Repetition For Next-Generation WLAN | |
CN110708758B (zh) | 一种数据发送方法及装置 | |
WO2023241657A1 (en) | Bcc low coding rate designs for next-generation wlan | |
WO2024217483A1 (en) | Stream parser designs for unequal modulation transmissions with multiple spatial streams | |
TW202429846A (zh) | 一種無線通訊方法及裝置 | |
WO2020063915A1 (zh) | 一种资源映射和指示资源映射的方法及装置 | |
CN117527505A (zh) | 增强型长距离通信的资源单元复制和音调重复的传输方法 | |
CN117749590A (zh) | 一种无线通信方法及装置 | |
WO2018171538A1 (zh) | 数据传输方法、网络设备及终端设备 | |
CN117713994A (zh) | 利用ru复制或音调重复的无线通信方法及其装置 | |
WO2019029690A1 (zh) | 通信方法和装置 |