TWI761087B - 驅動電路 - Google Patents

驅動電路 Download PDF

Info

Publication number
TWI761087B
TWI761087B TW110106278A TW110106278A TWI761087B TW I761087 B TWI761087 B TW I761087B TW 110106278 A TW110106278 A TW 110106278A TW 110106278 A TW110106278 A TW 110106278A TW I761087 B TWI761087 B TW I761087B
Authority
TW
Taiwan
Prior art keywords
transistor
coupled
signal
control
driving circuit
Prior art date
Application number
TW110106278A
Other languages
English (en)
Other versions
TW202234363A (zh
Inventor
林峰生
林子淵
鄭貿薰
鄭景升
賴俊吉
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW110106278A priority Critical patent/TWI761087B/zh
Priority to CN202111128150.7A priority patent/CN113808516B/zh
Application granted granted Critical
Publication of TWI761087B publication Critical patent/TWI761087B/zh
Publication of TW202234363A publication Critical patent/TW202234363A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本發明揭露一種驅動電路,其包含像素驅動電路、閘極節點驅動電路、驅動電容、控制節點驅動電路以及多工器電路。像素驅動電路包含驅動電晶體,驅動電晶體耦接於發光元件,驅動電晶體的控制端耦接於閘極節點。閘極節點驅動電路耦接於閘極節點,下拉閘極節點的電壓。驅動電容設置於閘極節點與控制節點之間。控制節點驅動電路耦接於控制節點,上拉控制節點的電壓。多工器電路包含資料電晶體及資料線電容,資料電晶體的第一端耦接於控制節點,資料電晶體的第二端耦接於資料線電容。

Description

驅動電路
本發明是關於一種驅動電路,特別是關於一種設置閘極節點驅動電路與控制節點驅動電路,使得節點充電過程不會受到多工器電路順序的影響的驅動電路。
在利用多工器來減少周邊電路空間的方式已成為各種顯示裝置常見的設計趨勢,其通過控制訊號時序上的差異,使得資料電壓能在不同時間點輸入至像素當中。現有的多工器電路在不同順序的多工器電路當中,因為閘極節點是通過多工器訊號開啟後由多工器電路的連接方式來回復節點的電壓,在多工器電路開啟的順序上,最後開啟的已無足夠時間將電壓回拉到預設標準,其造成未足補償的電壓差會使得像素產生亮度不均或色偏的問題。
另一方面,在重設的操作狀態下,電路將控制節點重設置資料電壓的最高值,將閘極節點重設至參考電壓,使得後續的補償與資料寫入功能能正常執行,但這樣的操作造成高電壓源往參考電壓源的漏電路徑,使得畫面的亮度被扯動而產生閃爍的問題。
綜觀前所述,習知的驅動電路在電路的設計上仍然具有相當之缺陷,因此,本發明藉由設計一種驅動電路,針對現有技術之缺失加以改善,以解決現有技術的問題,進而增進產業上之實施利用。
有鑑於上述習知技術之問題,本發明之目的在於提供一種驅動電路,解決閘極節點回拉時間不夠及漏電路徑的問題。
根據上述目的,本發明之實施例提出一種驅動電路,其包含像素驅動電路、閘極節點驅動電路、驅動電容、控制節點驅動電路以及多工器電路。其中,像素驅動電路包含驅動電晶體,驅動電晶體的第一端耦接於高電壓源,驅動電晶體的第二端耦接於發光元件,驅動電晶體的控制端耦接於閘極節點。閘極節點驅動電路耦接於閘極節點,下拉閘極節點的電壓。驅動電容的一端耦接於閘極節點,另一端耦接於控制節點。控制節點驅動電路耦接於控制節點,上拉控制節點的電壓。多工器電路包含資料電晶體及資料線電容,資料電晶體的第一端耦接於控制節點,資料電晶體的第二端耦接於資料線電容。
在本發明的實施例中,像素驅動電路可包含發光電晶體,發光電晶體的第一端耦接於驅動電晶體的第二端,發光電晶體的第二端耦接於發光元件,發光電晶體的控制端接收發光訊號以控制發光元件發光。閘極節點驅動電路可包含第一電晶體,第一電晶體的第一端耦接於第一參考電壓,第一電晶體的第二端耦接於閘極節點。控制節點驅動電路可包含第二電晶體,第二電晶體的第一端耦接於第二參考電壓,第二電晶體的第二端耦接於控制節點。
在本發明的實施例中,第一電晶體的控制端接收當級第一訊號以下拉閘極節點的電壓,第二電晶體的控制端接收外接訊號以上拉控制節點電壓,外接訊號包含當級第一訊號及後極發光訊號。
在本發明的實施例中,第一電晶體的控制端接收前級第一訊號以下拉閘極節點的電壓,第二電晶體的控制端接收外接訊號以上拉控制節點電壓,外接訊號包含前級第一訊號、當級第一訊號及發光訊號。
在本發明的實施例中,控制節點驅動電路可進一步包含第三電晶體,第三電晶體的第一端耦接於第二參考電壓及第二電晶體的第一端,第三電晶體的第二端耦接於控制節點及第二電晶體的第二端。
在本發明的實施例中,第一電晶體的控制端接收當級第一訊號以下拉閘極節點的電壓,第二電晶體的控制端接收當級第一訊號及第三電晶體的控制端接收發光訊號以上拉控制節點電壓。
在本發明的實施例中,控制節點驅動電路可進一步包含第三電晶體,第三電晶體的第一端耦接於第二參考電壓及第二電晶體的第一端,第三電晶體的第二端耦接於控制節點及第二電晶體的第二端,閘極節點驅動電路可進一步包含第四電晶體,第四電晶體的第一端耦接於第一參考電壓,第四電晶體的第二端耦接於第一電晶體的第一端。
在本發明的實施例中,第一電晶體的控制端接收當級第一訊號及第四電晶體的控制端接收前級第一訊號以下拉閘極節點的電壓,第二電晶體的控制端接收當級第一訊號及第三電晶體的控制端接收發光訊號以上拉控制節點電壓。
在本發明的實施例中,資料電晶體的控制端接收第二訊號以控制資料電晶體,資料電晶體關閉時,多工器電路將資料電壓儲存於資料線電容,資料電晶體開啟時,多工器電路將資料電壓耦合至控制節點。
承上所述,本發明之驅動電路,可通過閘極節點驅動電路與控制節點驅動電路的設置,使得預充的操作由上述驅動電路執行而非原本的多工器電路。預充操作與多工器資料寫入的操作為分開獨立的操作路徑,可同時進行以避免預充操作的時間不足而影響節點電壓的問題。此外,電路重設的狀態不需要在第一訊號與第二訊號同時開啟電晶體的情況下進行,避免產生高電壓源至參考電壓源的漏電路徑,防止顯示裝置的畫面產生閃爍的問題。
10,20,30,40,50:驅動電路
11,21,31,41,51:像素驅動電路
12,22,32,42,52:閘極節點驅動電路
13,23,33,43,53:驅動電容
14,24,34,44,54:控制節點驅動電路
15,25,35,45,55:多工器電路
Cdata:資料線電容
E:發光元件
EM:發光訊號
EM2,n:外接訊號
MUX,n:多工器訊號
N:節點
OVDD:高電壓源
OVSS:低電壓源
S:訊號線
SW:控制線
S1,n:當級第一訊號
S1,n+1:後級第一訊號
S1,n-1:前級第一訊號
S2,n:當級第二訊號
TD:驅動電晶體
TE:發光電晶體
TM:多工器電晶體
Tdata:資料電晶體
T1,T2:電晶體
T21,T31,T41,T51:第一電晶體
T22,T32,T42,T52:第二電晶體
VG:閘極節點
VT:控制節點
Vref N:第一參考電壓
Vref P:第二參考電壓
為使本發明之技術特徵、內容與優點及其所能達成之功效更為顯而易見,茲將本發明配合附圖,並以實施例之表達形式詳細說明如下:
第1圖為本發明實施例之驅動電路的示意圖。
第2A圖為本發明第一實施例之驅動電路的電路示意圖。
第2B圖為本發明第一實施例之驅動電路的波形示意圖。
第3A圖為本發明第二實施例之驅動電路的電路示意圖。
第3B圖為本發明第二實施例之驅動電路的波形示意圖。
第4A圖為本發明第三實施例之驅動電路的電路示意圖。
第4B圖為本發明第三實施例之驅動電路的波形示意圖。
第5A圖為本發明第四實施例之驅動電路的電路示意圖。
第5B圖為本發明第四實施例之驅動電路的波形示意圖。
為利瞭解本發明之技術特徵、內容與優點及其所能達成之功效,茲將本發明配合附圖,並以實施例之表達形式詳細說明如下,而其中所使用之圖式,其主旨僅為示意及輔助說明書之用,未必為本發明實施後之真實比例與精準配置,故不應就所附之圖式的比例與配置關係解讀、侷限本發明於實際實施上的權利範圍,合先敘明。
在附圖中,為了清楚起見,放大了基板、面板、區域、線路等的厚度或寬度。在整個說明書中,相同的附圖標記表示相同的元件。應當理解,當諸如基板、面板、區域或線路的元件被稱為在另一元件「上」或「連接到」另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反地,當元件被稱為「直接在另一元件上」或「直接連接到」另一元件時,不存在中間元件。如本文所使用的「連接」,其可以指物理及/或電性的連接。再者,「電性連接」、「耦合」或「耦接」係可為二元件間存在其它元件。此外,應當理解,儘管術語「第一」、「第二」、「第三」在本文中可以用於描述各種元件、部件、區域、層及/或部分,其係用於將一個元件、部件、區域、層及/或部分與另一個元件、部件、區域、層及/或部分區分開。因此,僅用於描述目的,而不能將其理解為指示或暗示相對重要性或者其順序關係。
除非另有定義,本文所使用的所有術語具有與本發明所屬技術領域的通常知識者通常理解的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的 含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地如此定義。
請參閱第1圖,其為本發明實施例之驅動電路的示意圖。如圖所示,驅動電路10包含像素驅動電路11、閘極節點驅動電路12、驅動電容13、控制節點驅動電路14以及多工器電路15。像素驅動電路11包含驅動電晶體TD,驅動電晶體TD的第一端耦接於高電壓源OVDD,驅動電晶體TD的第二端耦接於發光元件E,發光元件E耦接於低電壓源OVSS,驅動電晶體TD的控制端耦接於閘極節點VG。閘極節點VG耦接於驅動電容13的一端,驅動電容13的另一端耦接於控制節點VT,驅動電容13通過閘極節點VG與控制節點VT之間的壓差來提供控制驅動電晶體TD的驅動電壓。閘極節點驅動電路12耦接於閘極節點VG,通過閘極節點驅動電路12下拉閘極節點VG的電壓。控制節點驅動電路14耦接於控制節點VT,通過控制節點驅動電路14上拉控制節點VT的電壓。
多工器電路15包含資料電晶體Tdata及資料線電容Cdata,資料電晶體Tdata的第一端耦接於控制節點VT,資料電晶體Tdata的第二端耦接於資料線電容Cdata,資料電晶體Tdata的控制端耦接於訊號線S。資料線電容Cdata可以儲存資料線所需要的電壓,由訊號線S控制資料電晶體Tdata開啟來將儲存的資料電壓寫入控制節點VT,由於每個像素行包含多個子像素,因此儲存資料電壓的資料線電容Cdata容量大於驅動電容13。資料電晶體Tdata的第二端還耦接於多工器電晶體TM的第一端,多工器電晶體TM的第一端耦接於節點N,多工器電晶體TM的控制端耦接於控制線SW。在顯示器的顯示像素當中,連接各個子像素的資料線所需的資料訊號可通過多工器電路15提供,不同像素行可由同一個節點N提供資料訊號,由控制線SW控制多工器電晶體TM開啟來提供各個像素行所需的資 料訊號。多工器電路15的設置可以減少資料線傳輸節點的設置,減少驅動電路元件及所需的電路設置空間。
在以往的驅動結構設計上,不同像素行的多工器電路15是通過控制線SW的控制,使得多工器電晶體TM依序開啟來提供資料訊號,但在資料電壓寫入時間不同的情況下,對應於最末多工器電路當中的閘極節點VG在重設操作的過程中並無足夠時間回拉至預設最高電壓,導致未足補償電壓的產生,當資料電壓寫入時耦合電壓增加,這樣的狀況使得控制驅動電晶體開啟時,通過的電流增加而使發光元件E亮度增加,造成顯示面板在顯示時產生亮度不均或色偏的問題。此外,將閘極節點VG重設置預設最高電壓的重設操作,在高電壓源OVDD朝向設定的電壓源方向產生漏電路徑,同樣造成顯示畫面的亮度改變,影響顯示品質。在本揭露的實施例中,通過閘極節點驅動電路12及控制節點驅動電路14的設置,讓多工器電路15的寫入不是直接透過資料線進到像素當中,而是先寫入到資料線中,即資料線電容Cdata當中,再於同一個時間點進到驅動電容13,使得每個多工器電路15對應的補償時間相同,避免不同多工器電路15在時間順序上的差異造成電壓差異,詳細的電路設置結構於以下實施例中進一步說明。
請參閱第2A圖,其為本發明第一實施例之驅動電路的電路示意圖。請同時參閱第2B圖,其為本發明第一實施例之驅動電路的波形示意圖。在圖2A中,驅動電路20包含像素驅動電路21、閘極節點驅動電路22、驅動電容23、控制節點驅動電路24以及多工器電路25。像素驅動電路21包含驅動電晶體TD及發光電晶體TE,驅動電晶體TD的第一端耦接於高電壓源OVDD,驅動電晶體TD的第二端耦接於發光電晶體TE的第一端,驅動電晶體TD的控制端耦接於閘極節 點VG。發光電晶體TE的第二端耦接於發光元件E,發光電晶體TE的控制端耦接於發光訊號EM的訊號源,發光訊號EM開啟發光電晶體TE而使得電流流至發光元件E,控制發光元件E發光。發光元件E的一端耦接於電晶體T1的第一端,電晶體T1的第二端與電晶體T1的控制端以二極體連接的方式耦接於後級第一訊號S1,n+1的訊號源,發光元件E的另一端耦接於低電壓源OVSS。
閘極節點VG耦接於驅動電容23的一端,驅動電容23的另一端耦接於控制節點VT,閘極節點驅動電路22耦接於閘極節點VG,閘極節點驅動電路22包含第一電晶體T21,第一電晶體T21的第一端耦接於第一參考電壓Vref N,第一電晶體T21的第二端耦接於閘極節點VG,第一電晶體T21的控制端接收當級第一訊號S1,n以下拉閘極節點VG的電壓。控制節點驅動電路24耦接於控制節點VT,控制節點驅動電路24包含第二電晶體T22,第二電晶體T22的第一端耦接於第二參考電壓Vref P,第二電晶體T22的第二端耦接於控制節點VT,第二電晶體的T22控制端接收外接訊號EM2,n以上拉控制節點VT的電壓,外接訊號EM2,n為結合當級第一訊號S1,n及發光訊號EM的波形而形成的訊號。
多工器電路25包含資料電晶體Tdata、資料線電容Cdata及多工器電晶體TM,資料電晶體Tdata的第一端耦接於控制節點VT,資料電晶體Tdata的第二端耦接於資料線電容Cdata,資料電晶體Tdata的控制端耦接於當級第二訊號線S2,n,當級第二訊號線S2,n同時連接至電晶體T2的控制端,電晶體T2的第一端耦接於閘極節點VG,電晶體T2的第二端耦接於像素驅動電路21。
請參閱第2B圖,在第一條資料線的時序中,當級第一訊號S1,n開啟第一電晶體T21,通過第一參考電壓Vref N下拉閘極節點VG的電壓,同時外接訊號EM2,n開啟第二電晶體T22,通過第二參考電壓Vref P上拉控制節點VT的電 壓。在多工器電路25部分,多工器訊號MUX,n開啟多工器電晶體TM,將資料線的電壓寫入至資料線電容Cdata當中,由於此時當級第二訊號S2,n並未開啟資料電晶體Tdata,資料線電壓並未寫入至驅動電容23,也因為資料電晶體Tdata是關閉狀態,因此多工器電路25資料的寫入程序與閘極節點驅動電路22及控制節點驅動電路24的預充程序可獨立且同時進行,無須等到多工器訊號MUX,n開啟後才由多工器電路25來進行預充程序。讓寫入程序與預充程序以分開的程序同時執行,可以避免不同順序的多工器造成補償的時間不足而產生電壓差,導致傳送至像素的電壓增加而影響顯示亮度。
接續前述時序,當級第一訊號S1,n轉為高電位關閉第一電晶體T21,外接訊號EM2,n也轉為高電位關閉第二電晶體T22,當級第二訊號S2,n開啟資料電晶體Tdata,將資料電壓耦合至該控制節點VT,即將資料線的電壓訊號由資料線電容Cdata寫入到像素的驅動電容23。當級第一訊號S1,n與當級第二訊號S2,n的時序並未重疊,因此不會同時開啟第一電晶體T21及電晶體T2,避免由高電壓源OVDD朝向第一參考電壓Vref N產生漏電路徑,造成整面的顯示亮度被扯動而有閃爍的問題。
另外,當進行到第二條資料線的時序中,控制節點驅動電路24的第二電晶體T22需要由外接訊號EM2,n開啟第二電晶體T22,將閘極節點VG與控制節點VT拉回至第二參考電壓Vref P,因此,外接訊號EM2,n必須包含後一級的發光訊號EM。
請參閱第3A圖,其為本發明第二實施例之驅動電路的電路示意圖。請同時參閱第3B圖,其為本發明第二實施例之驅動電路的波形示意圖。在圖3A中,驅動電路30包含像素驅動電路31、閘極節點驅動電路32、驅動電容33、 控制節點驅動電路34以及多工器電路35。像素驅動電路31包含驅動電晶體TD及發光電晶體TE,驅動電晶體TD的第一端耦接於高電壓源OVDD,驅動電晶體TD的第二端耦接於發光電晶體TE的第一端,驅動電晶體TD的控制端耦接於閘極節點VG。發光電晶體TE的第二端耦接於發光元件E,發光電晶體TE的控制端耦接於發光訊號EM的訊號源,發光訊號EM開啟發光電晶體TE而使得電流流至發光元件E,控制發光元件E發光。發光元件E的一端耦接於電晶體T1的第一端,電晶體T1的第二端與電晶體T1的控制端以二極體連接的方式耦接於當級第一訊號S1,n的訊號源,發光元件E的另一端耦接於低電壓源OVSS。
閘極節點VG耦接於驅動電容33的一端,驅動電容33的另一端耦接於控制節點VT,閘極節點驅動電路32耦接於閘極節點VG,閘極節點驅動電路32包含第一電晶體T31,第一電晶體T31的第一端耦接於第一參考電壓Vref N,第一電晶體T31的第二端耦接於閘極節點VG,第一電晶體T21的控制端接收前級第一訊號S1,n-1以下拉閘極節點VG的電壓。控制節點驅動電路34耦接於控制節點VT,控制節點驅動電路34包含第二電晶體T32,第二電晶體T32的第一端耦接於第二參考電壓Vref P,第二電晶體T32的第二端耦接於控制節點VT,第二電晶體的T32控制端接收外接訊號EM2,n以上拉控制節點VT的電壓,外接訊號EM2,n為結合前級第一訊號S1,n-1、當級第一訊號S1,n及發光訊號EM的波形而形成的訊號。
多工器電路35包含資料電晶體Tdata、資料線電容Cdata及多工器電晶體TM,資料電晶體Tdata的第一端耦接於控制節點VT,資料電晶體Tdata的第二端耦接於資料線電容Cdata,資料電晶體Tdata的控制端耦接於當級第二訊號 線S2,n,當級第二訊號線S2,n同時連接至電晶體T2的控制端,電晶體T2的第一端耦接於閘極節點VG,電晶體T2的第二端耦接於像素驅動電路31。
請參閱第3B圖,在第一條資料線的時序中,前級第一訊號S1,n-1開啟第一電晶體T31,通過第一參考電壓Vref N下拉閘極節點VG的電壓,同時外接訊號EM2,n開啟第二電晶體T32,通過第二參考電壓Vref P上拉控制節點VT的電壓。在多工器電路35部分,多工器訊號MUX,n開啟多工器電晶體TM,將資料線的電壓寫入至資料線電容Cdata當中,由於此時當級第二訊號S2,n並未開啟資料電晶體Tdata,資料線電壓並未寫入至驅動電容33,也因為資料電晶體Tdata是關閉狀態,因此多工器電路35資料的寫入程序與閘極節點驅動電路32及控制節點驅動電路34的預充程序可獨立且同時進行,無須等到多工器訊號MUX,n開啟後才由多工器電路35來進行預充程序。讓寫入程序與預充程序以分開的程序同時執行,可以避免不同順序的多工器造成補償的時間不足而產生電壓差,導致傳送至像素的電壓增加而影響顯示亮度。
接續前述時序,前級第一訊號S1,n-1關閉第一電晶體T31,外接訊號EM2,n也轉為高電位關閉第二電晶體T32,當多工器訊號MUX,n依序將資料電壓寫入完成後,當級第二訊號S2,n開啟資料電晶體Tdata,將資料電壓耦合至該控制節點VT,即將資料線的電壓訊號由資料線電容Cdata寫入到像素的驅動電容33。在本實施例中,第一電晶體T21及電晶體T2同樣不會同時開啟,避免由高電壓源OVDD朝向第一參考電壓Vref N產生漏電路徑,造成整面的顯示亮度被扯動而有閃爍的問題。
請參閱第4A圖,其為本發明第三實施例之驅動電路的電路示意圖。請同時參閱第4B圖,其為本發明第三實施例之驅動電路的波形示意圖。在 圖4A中,驅動電路40包含像素驅動電路41、閘極節點驅動電路42、驅動電容43、控制節點驅動電路44以及多工器電路45。像素驅動電路41包含驅動電晶體TD及發光電晶體TE,驅動電晶體TD的第一端耦接於高電壓源OVDD,驅動電晶體TD的第二端耦接於發光電晶體TE的第一端,驅動電晶體TD的控制端耦接於閘極節點VG。發光電晶體TE的第二端耦接於發光元件E,發光電晶體TE的控制端耦接於發光訊號EM的訊號源,發光訊號EM開啟發光電晶體TE而使得電流流至發光元件E,控制發光元件E發光。發光元件E的一端耦接於電晶體T1的第一端,電晶體T1的第二端與電晶體T1的控制端以二極體連接的方式耦接於後級第一訊號S1,n+1的訊號源,發光元件E的另一端耦接於低電壓源OVSS。
閘極節點VG耦接於驅動電容43的一端,驅動電容43的另一端耦接於控制節點VT,閘極節點驅動電路42耦接於閘極節點VG,閘極節點驅動電路42包含第一電晶體T41,第一電晶體T41的第一端耦接於第一參考電壓Vref N,第一電晶體T41的第二端耦接於閘極節點VG,第一電晶體T41的控制端接收當級第一訊號S1,n以下拉閘極節點VG的電壓。控制節點驅動電路44耦接於控制節點VT,控制節點驅動電路44包含第二電晶體T42及第三電晶體T43,第二電晶體T42的第一端耦接於第二參考電壓Vref P,第二電晶體T42的第二端耦接於控制節點VT,第三電晶體T43的第一端耦接於第二參考電壓Vref P,第三電晶體T43的第二端耦接於控制節點VT。第二電晶體的T42控制端接收當級第一訊號S1,n以上拉控制節點VT的電壓,第三電晶體的T43控制端接收發光訊號EM以下拉控制節點VT及閘級節點VG的電壓。
多工器電路45包含資料電晶體Tdata、資料線電容Cdata及多工器電晶體TM,資料電晶體Tdata的第一端耦接於控制節點VT,資料電晶體Tdata的 第二端耦接於資料線電容Cdata,資料電晶體Tdata的控制端耦接於當級第二訊號線S2,n,當級第二訊號線S2,n同時連接至電晶體T2的控制端,電晶體T2的第一端耦接於閘極節點VG,電晶體T2的第二端耦接於像素驅動電路41。
請參閱第4B圖,在第一條資料線的時序中,當級第一訊號S1,n同時開啟第一電晶體T31及第二電晶體T32,通過第一參考電壓Vref N下拉閘極節點VG的電壓,也通過第二參考電壓Vref P上拉控制節點VT的電壓。在多工器電路35部分,多工器訊號MUX,n開啟多工器電晶體TM,將資料線的電壓寫入至資料線電容Cdata當中,由於此時當級第二訊號S2,n並未開啟資料電晶體Tdata,資料線電壓並未寫入至驅動電容43,也因為資料電晶體Tdata是關閉狀態,因此多工器電路45資料的寫入程序與閘極節點驅動電路42及控制節點驅動電路44的預充程序可獨立且同時進行,無須等到多工器訊號MUX,n開啟後才由多工器電路45來進行預充程序。讓寫入程序與預充程序以分開的程序同時執行,可以避免不同順序的多工器造成補償的時間不足而產生電壓差,導致傳送至像素的電壓增加而影響顯示亮度。
接續前述時序,當級第一訊號S1,n轉為高電位關閉第一電晶體T31及第二電晶體T32,當多工器訊號MUX,n依序將資料電壓寫入完成後,當級第二訊號S2,n開啟資料電晶體Tdata,將資料電壓耦合至該控制節點VT,即將資料線的電壓訊號由資料線電容Cdata寫入到像素的驅動電容43。在本實施例中,第一電晶體T21及電晶體T2同樣不會同時開啟,避免由高電壓源OVDD朝向第一參考電壓Vref N產生漏電路徑,造成整面的顯示亮度被扯動而有閃爍的問題。
當進行到第二條資料線的時序中,控制節點驅動電路44的第二電晶體T43需要由發光訊號EM開啟第三電晶體T43,將閘極節點VG與控制節點VT 拉回至第二參考電壓Vref P,因此,發光訊號EM必須設置於後一資料線的時序中。
請參閱第5A圖,其為本發明第四實施例之驅動電路的電路示意圖。請同時參閱第5B圖,其為本發明第四實施例之驅動電路的波形示意圖。在圖4A中,驅動電路50包含像素驅動電路51、閘極節點驅動電路52、驅動電容53、控制節點驅動電路54以及多工器電路55。像素驅動電路51包含驅動電晶體TD及發光電晶體TE,驅動電晶體TD的第一端耦接於高電壓源OVDD,驅動電晶體TD的第二端耦接於發光電晶體TE的第一端,驅動電晶體TD的控制端耦接於閘極節點VG。發光電晶體TE的第二端耦接於發光元件E,發光電晶體TE的控制端耦接於發光訊號EM的訊號源,發光訊號EM開啟發光電晶體TE而使得電流流至發光元件E,控制發光元件E發光。發光元件E的一端耦接於電晶體T1的第一端,電晶體T1的第二端與電晶體T1的控制端以二極體連接的方式耦接於當級第一訊號S1,n的訊號源,發光元件E的另一端耦接於低電壓源OVSS。
閘極節點VG耦接於驅動電容53的一端,驅動電容53的另一端耦接於控制節點VT,閘極節點驅動電路52耦接於閘極節點VG,閘極節點驅動電路52包含第一電晶體T51及第四電晶體T54,控制節點驅動電路54包含第二電晶體T52及第三電晶體T53,第四電晶體T54的第一端耦接於的第一參考電壓Vref N,第四電晶體T54的第二端耦接於第一電晶體T51的第一端,第一電晶體T51的第二端耦接於閘極節點VG,第一電晶體T51的控制端接收當級第一訊號S1,n,第四電晶體T54的控制端接收前級第一訊號S1,n-1,藉由同時開啟第一電晶體T51及第四電晶體T54以下拉閘極節點VG的電壓。控制節點驅動電路54耦接於控制節點VT,第二電晶體T52的第一端耦接於第二參考電壓Vref P,第二電晶體T52的第 二端耦接於控制節點VT,第三電晶體T53的第一端耦接於第二參考電壓Vref P,第三電晶體T53的第二端耦接於控制節點VT。第二電晶體的T52控制端接收當級第一訊號S1,n以上拉控制節點VT的電壓,第三電晶體的T53控制端接收發光訊號EM以下拉控制節點VT及閘級節點VG的電壓。
請參閱第5B圖,在第一條資料線的時序中,前級第一訊號S1,n-1與當級第一訊號S1,n同時開啟第一電晶體T51及第四電晶體T54,通過第一參考電壓Vref N下拉閘極節點VG的電壓,當級第一訊號S1,n開啟第二電晶體T52,通過第二參考電壓Vref P上拉控制節點VT的電壓。在多工器電路55部分,多工器訊號MUX,n開啟多工器電晶體TM,將資料線的電壓寫入至資料線電容Cdata當中,由於此時當級第二訊號S2,n並未開啟資料電晶體Tdata,資料線電壓並未寫入至驅動電容53,也因為資料電晶體Tdata是關閉狀態,因此多工器電路55資料的寫入程序與閘極節點驅動電路52及控制節點驅動電路54的預充程序可獨立且同時進行,無須等到多工器訊號MUX,n開啟後才由多工器電路45來進行預充程序。讓寫入程序與預充程序以分開的程序同時執行,可以避免不同順序的多工器造成補償的時間不足而產生電壓差,導致傳送至像素的電壓增加而影響顯示亮度。
接續前述時序,當級第一訊號S1,n轉為高電位關閉第一電晶體T51及第二電晶體T52,當多工器訊號MUX,n依序將資料電壓寫入完成後,當級第二訊號S2,n開啟資料電晶體Tdata,將資料電壓耦合至該控制節點VT,即將資料線的電壓訊號由資料線電容Cdata寫入到像素的驅動電容53。在本實施例中,第一電晶體T51及電晶體T2同樣不會同時開啟,避免由高電壓源OVDD朝向第一參考電壓Vref N產生漏電路徑,造成整面的顯示亮度被扯動而有閃爍的問題。
在前述實施例中,第一實施例及第二實施例雖然能省去設置電晶體的數量,但必須增加新的訊號線路以控制電晶體,在實際實施時可考量顯示裝置的需求加以調整。通過閘極節點驅動電路及控制節點驅動電路的設置,可以避免多工器在訊號依序傳遞時,閘極節點無足夠時間回拉至預設電壓的問題,使得顯示裝置顯示時,不會亮度上的差異,例如最末多工器若對應於紅色子像素,則畫面有偏紅的情況產生,當以本揭露的驅動電路實施時,可有效降低顏色偏移的狀況。
以上所述僅為舉例性,而非為限制性者。任何未脫離本發明之精神與範疇,而對其進行之等效修改或變更,均應包含於後附之申請專利範圍中。
10:驅動電路
11:像素驅動電路
12:閘極節點驅動電路
13:驅動電容
14:控制節點驅動電路
15:多工器電路
Cdata:資料線電容
E:發光元件
N:節點
OVDD:高電壓源
OVSS:低電壓源
S:訊號線
SW:控制線
TD:驅動電晶體
TM:多工器電晶體
Tdata:資料電晶體
VG:閘極節點
VT:控制節點

Claims (9)

  1. 一種驅動電路,其包含:一像素驅動電路,包含一驅動電晶體,該驅動電晶體的第一端耦接於一高電壓源,該驅動電晶體的第二端耦接於一發光元件,該驅動電晶體的控制端耦接於一閘極節點;一閘極節點驅動電路,耦接於該閘極節點,下拉該閘極節點的電壓;一驅動電容,該驅動電容的一端耦接於該閘極節點,另一端耦接於一控制節點;一控制節點驅動電路,耦接於該控制節點,上拉該控制節點的電壓;以及一多工器電路,包含一資料電晶體、一資料線電容及一多工器電晶體,該資料電晶體的第一端耦接於該控制節點,該資料電晶體的第二端耦接於該資料線電容及該多工器電晶體的第一端,該多工器電晶體的控制端耦接於一控制線,由該控制線控制該多工器電晶體依序開啟。
  2. 如請求項1所述之驅動電路,其中該像素驅動電路包含一發光電晶體,該發光電晶體的第一端耦接於該驅動電晶體的第二端,該發光電晶體的第二端耦接於該發光元件,該發光電晶體的控制端接收一發光訊號以控制該發光元件發光;該閘極節點驅動電路包含一第一電晶體,該第一電晶體的第一端耦接於一第一參考電壓,該第一電晶體的第二端耦接於該閘極節點; 該控制節點驅動電路包含一第二電晶體,該第二電晶體的第一端耦接於一第二參考電壓,該第二電晶體的第二端耦接於該控制節點。
  3. 如請求項2所述之驅動電路,其中該第一電晶體的控制端接收一當級第一訊號以下拉該閘極節點的電壓,該第二電晶體的控制端接收一外接訊號以上拉該控制節點電壓,該外接訊號包含該當級第一訊號及一後極發光訊號。
  4. 如請求項2所述之驅動電路,其中該第一電晶體的控制端接收一前級第一訊號以下拉該閘極節點的電壓,該第二電晶體的控制端接收一外接訊號以上拉該控制節點電壓,該外接訊號包含該前級第一訊號、一當級第一訊號及該發光訊號。
  5. 如請求項2所述之驅動電路,該控制節點驅動電路進一步包含一第三電晶體,該第三電晶體的第一端耦接於該第二參考電壓及該第二電晶體的第一端,該第三電晶體的第二端耦接於該控制節點及該第二電晶體的第二端。
  6. 如請求項5所述之驅動電路,其中該第一電晶體的控制端接收一當級第一訊號以下拉該閘極節點的電壓,該第二電晶體的控制端接收該當級第一訊號及該第三電晶體的控制端接收該發光訊號以上拉該控制節點電壓。
  7. 如請求項2所述之驅動電路,該控制節點驅動電路進一步包含一第三電晶體,該第三電晶體的第一端耦接於該第二參考電壓及該第二電晶體的第一端,該第三電晶體的第二端耦接於該控制節點及該第二電晶體的第二端,該閘極節點驅動電路進一步包含一第四電晶體,該第四電晶體的第一端耦接於 該第一參考電壓,該第四電晶體的第二端耦接於該第一電晶體的第一端。
  8. 如請求項7所述之驅動電路,其中該第一電晶體的控制端接收一當級第一訊號及該第四電晶體的控制端接收一前級第一訊號以下拉該閘極節點的電壓,該第二電晶體的控制端接收該當級第一訊號及該第三電晶體的控制端接收該發光訊號以上拉該控制節點電壓。
  9. 如請求項3、4、6、8中任一項所述之驅動電路,其中該資料電晶體的控制端接收一第二訊號以控制該資料電晶體,該資料電晶體關閉時,該多工器電路將一資料電壓儲存於該資料線電容,該資料電晶體開啟時,該多工器電路將該資料電壓耦合至該控制節點。
TW110106278A 2021-02-23 2021-02-23 驅動電路 TWI761087B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110106278A TWI761087B (zh) 2021-02-23 2021-02-23 驅動電路
CN202111128150.7A CN113808516B (zh) 2021-02-23 2021-09-26 驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110106278A TWI761087B (zh) 2021-02-23 2021-02-23 驅動電路

Publications (2)

Publication Number Publication Date
TWI761087B true TWI761087B (zh) 2022-04-11
TW202234363A TW202234363A (zh) 2022-09-01

Family

ID=78896675

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110106278A TWI761087B (zh) 2021-02-23 2021-02-23 驅動電路

Country Status (2)

Country Link
CN (1) CN113808516B (zh)
TW (1) TWI761087B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160104427A1 (en) * 2014-10-08 2016-04-14 Nlt Technologies, Ltd. Pixel circuit, driving method thereof and display device
US20160117989A1 (en) * 2014-10-23 2016-04-28 Samsung Display Co., Ltd. Display apparatus, pixel circuit, and control method of display apparatus
TW201621863A (zh) * 2014-12-02 2016-06-16 三星顯示器有限公司 有機發光顯示器
TW201944381A (zh) * 2018-04-18 2019-11-16 友達光電股份有限公司 複合式驅動顯示面板
US20200372846A1 (en) * 2017-11-23 2020-11-26 Facebook Technologies, Llc Data shifting circuit for a current mode display

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2924842B2 (ja) * 1997-03-14 1999-07-26 日本電気株式会社 液晶表示装置
JP3740390B2 (ja) * 2000-07-10 2006-02-01 キヤノン株式会社 撮像装置、放射線撮像装置及びそれを用いた放射線撮像システム
CN102654976B (zh) * 2012-01-12 2014-12-24 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
TWI635427B (zh) * 2017-12-07 2018-09-11 友達光電股份有限公司 像素電路及顯示裝置
EP3547302B1 (en) * 2018-03-30 2024-04-24 IMEC vzw Increased pwm depth in digital driving of active matrix displays
TWI706400B (zh) * 2019-08-13 2020-10-01 友達光電股份有限公司 畫素電路及其驅動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160104427A1 (en) * 2014-10-08 2016-04-14 Nlt Technologies, Ltd. Pixel circuit, driving method thereof and display device
US20160117989A1 (en) * 2014-10-23 2016-04-28 Samsung Display Co., Ltd. Display apparatus, pixel circuit, and control method of display apparatus
TW201621863A (zh) * 2014-12-02 2016-06-16 三星顯示器有限公司 有機發光顯示器
US20200372846A1 (en) * 2017-11-23 2020-11-26 Facebook Technologies, Llc Data shifting circuit for a current mode display
TW201944381A (zh) * 2018-04-18 2019-11-16 友達光電股份有限公司 複合式驅動顯示面板

Also Published As

Publication number Publication date
TW202234363A (zh) 2022-09-01
CN113808516B (zh) 2024-01-30
CN113808516A (zh) 2021-12-17

Similar Documents

Publication Publication Date Title
KR100924143B1 (ko) 평판표시장치 및 그의 구동 방법
TWI462080B (zh) 主動式有機發光二極體電路及其操作方法
KR102242892B1 (ko) 스캔구동부 및 이를 이용한 유기전계발광표시장치
WO2021018034A1 (zh) 像素驱动电路、显示装置及像素驱动电路的控制方法
JP6226443B2 (ja) アクティブマトリクス型有機発光ダイオードパネルの駆動回路及び駆動方法
JP2020004708A (ja) 発光装置、表示装置、およびled表示装置
US7839363B2 (en) Active matrix display device
US11538379B2 (en) Foldable display panel and driving method thereof, display device and electronic apparatus
KR20170135543A (ko) 유기발광 표시장치
TWI697884B (zh) 畫素電路
WO2020228062A1 (zh) 像素驱动电路及显示面板
KR20050098485A (ko) 표시 장치 및 그 구동 방법
WO2022011776A1 (zh) 像素电路及驱动方法
WO2023005670A1 (zh) 像素电路及其驱动方法、显示基板、显示装置
CN109817154A (zh) 选通驱动器和包括该选通驱动器的电致发光显示装置
CN108281112A (zh) 像素驱动电路及其控制方法、显示面板和显示装置
TWI703547B (zh) 畫素補償電路
WO2021097911A1 (zh) 有机发光二极管显示器及其显示方法
KR20170064125A (ko) 표시장치
WO2021082756A1 (zh) 电子基板及其驱动方法、显示装置
TWI761087B (zh) 驅動電路
WO2021203478A1 (zh) 像素结构及其驱动方法、显示装置
CN114512098B (zh) 显示装置
US20200152114A1 (en) Display apparatus
TWI734597B (zh) 像素電路