TWI727274B - 時脈產生電路以及產生時脈訊號的方法 - Google Patents

時脈產生電路以及產生時脈訊號的方法 Download PDF

Info

Publication number
TWI727274B
TWI727274B TW108107287A TW108107287A TWI727274B TW I727274 B TWI727274 B TW I727274B TW 108107287 A TW108107287 A TW 108107287A TW 108107287 A TW108107287 A TW 108107287A TW I727274 B TWI727274 B TW I727274B
Authority
TW
Taiwan
Prior art keywords
control signal
charge pump
signal
path
generating
Prior art date
Application number
TW108107287A
Other languages
English (en)
Other versions
TW202034629A (zh
Inventor
劉熙恩
閔紹恩
彭友均
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW108107287A priority Critical patent/TWI727274B/zh
Priority to US16/697,049 priority patent/US10819350B2/en
Publication of TW202034629A publication Critical patent/TW202034629A/zh
Application granted granted Critical
Publication of TWI727274B publication Critical patent/TWI727274B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0893Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump the up-down pulses controlling at least two source current generators or at least two sink current generators connected to different points in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0895Details of the current generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • H03L7/1072Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the charge pump, e.g. changing the gain
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/06Phase locked loops with a controlled oscillator having at least two frequency control terminals

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本發明揭露一種時脈產生電路,其包含有一相位偵測電路、一積分路徑、一比例路徑、一偏壓路徑以及一震盪器。在該時脈產生電路的操作中,該相位偵測電路根據一參考訊號以及一回授訊號以產生一偵測結果,該積分路徑中的一第一電荷泵根據該偵測結果以產生一第一控制訊號,該比例路徑中的一第二電荷泵用以根據該偵測結果以產生一第二控制訊號,該偏壓路徑中的一低通濾波器對該第一控制訊號進行低通濾波以產生一第三控制訊號,以及該震盪器根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以產生該時脈訊號。

Description

時脈產生電路以及產生時脈訊號的方法
本發明係有關於時脈產生電路。
鎖相迴路(Phase-locked loop,PLL)是一個廣為使用來產生時脈訊號的電路,其基本上包含了相位偵測器、電荷泵、濾波器以及壓控震盪器等元件,而工程師在設計上可以針對電荷泵電流、壓控震盪器的增益、以及濾波器的電容值與電阻值...等參數作設計以產生不同的效能。然而,上述的參數的設計會大大地影響到電路的面積以及訊號的雜訊,因此,如何提出一個具有高自由度參數設計且可以抑制雜訊干擾的電路架構,是一個重要的課題。
因此,本發明的目的之一在於提出一種具有高自由度參數設計且可以抑制雜訊干擾的時脈產生電路,以解決先前技術中所提到的問題。
在本發明的一個實施例中,揭露了一種時脈產生電路,其包含有一相位偵測電路、一積分路徑、一比例路徑、一偏壓路徑以及一震盪器。在該時脈產生電路的操作中,該相位偵測電路根據一參考訊號以及一回授訊號以產生 一偵測結果,該積分路徑中的一第一電荷泵根據該偵測結果以產生一第一控制訊號,該比例路徑中的一第二電荷泵用以根據該偵測結果以產生一第二控制訊號,該偏壓路徑中的一低通濾波器對該第一控制訊號進行低通濾波以產生一第三控制訊號,以及該震盪器根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以產生一時脈訊號。
在本發明的另一個實施例中,揭露了一種產生一時脈訊號的方法,其包含有以下步驟:根據一參考訊號以及一回授訊號以產生一偵測結果;使用一第一電荷泵用以根據該偵測結果以產生一第一控制訊號;使用一第二電荷泵用以根據該偵測結果以產生一第二控制訊號;對該第一控制訊號進行低通濾波,以產生一第三控制訊號;根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以控制一震盪器來產生該時脈訊號。
100、300:鎖相迴路
110、310:相位偵測器
120、320:積分路徑
122、322:第一電荷泵
130、330:比例路徑
132、332:第二電荷泵
134:壓控電壓源
140、340:偏壓路徑
142:低通濾波器
150、350:壓控震盪器
210:震盪電路
212_1、212_2、212_3:反相器
M1、M2、M3、CS1、CS2:電流源
334:緩衝器
336:第三電荷泵
CLK:時脈訊號
Cs、C1:電容
DN:下降訊號
Figure 108107287-A0305-02-0012-3
:反相下降訊號
I1:第一電流
I2:第二電流
I3:第三電流
Rs、R1:電阻
SW1~SW4:開關
UP:上升訊號
Figure 108107287-A0305-02-0012-5
:反相上升訊號
Vc1:第一控制訊號
Vc2:第二控制訊號
Vc3:第三控制訊號
Vc3’:緩衝後第三控制訊號
V_REF:參考訊號
V_FB:回授訊號
第1圖為根據本發明一實施例之鎖相迴路的示意圖。
第2圖為根據本發明一實施例之壓控震盪器的示意圖。
第3圖為根據本發明另一實施例之鎖相迴路的示意圖。
第4圖為根據本發明一實施例之比例路徑的示意圖。
第5~8圖為比例路徑在不同上升訊號以及下降訊號下的電流路徑。
第1圖為根據本發明一實施例之鎖相迴路100的示意圖。如第1圖所示,鎖相迴路100包含了一相位偵測器110、一積分路徑120、一比例路徑130、 一偏壓路徑140以及一壓控震盪器150,其中積分路徑120包含了一第一電荷泵122以及一電容Cs,比例路徑130包含了一第二電荷泵132以及一壓控電壓源134,以及偏壓路徑140包含了一低通濾波器142。
在鎖相迴路100的基本操作中,相位偵測器110比較一參考訊號V_REF以及一回授訊號V_FB的相位以產生一偵測結果,其中參考訊號V_REF可以是一個參考時脈訊號,且回授訊號V_FB係根據鎖相迴路100所輸出的一時脈訊號CLK所產生,例如回授訊號V_FB可以透過時脈訊號CLK經過一除頻器所產生。接著,積分路徑120、比例路徑130以及偏壓路徑140根據偵測結果以分別產生一第一控制訊號Vc1、一第二控制訊號Vc2以及一第三控制訊號Vc3。最後,壓控震盪器150根據第一控制訊號Vc1、第二控制訊號Vc2以及第三控制訊號Vc3來產生時脈訊號CLK。由於本發明的主要特徵在於使用三個路徑(亦即,積分路徑120、比例路徑130以及偏壓路徑140)的控制訊號來控制壓控震盪器150,因此在以下的敘述中僅針對這一部分來進行描述。
在本實施例中,由於鎖相迴路本身為一個比例積分系統(proportional-integral system)(2階系統),因此,為了能夠增加迴路設計的自由度,積分路徑120以及比例路徑130係分開設計以使得達成此一目標。關於積分路徑120的操作,第一電荷泵122可以針對相位偵測器110在過去一段時間內所產生的偵測結果(例如,5~10個時脈週期所產生的偵測結果),以產生第一控制訊號Vc1。而關於比例路徑130的操作,第二電荷泵132可以立即根據相位偵測器110目前所產生偵測結果以產生第二控制訊號Vc2。
另一方面,為了能夠降低壓控震盪器150的增益以避免雜訊的干擾, 偏壓路徑140中的低通濾波器142可以對第一控制訊號Vc1進行濾波,以濾除第一控制訊號Vc1中的高頻及雜訊成分,以產生一第三控制訊號Vc3。在一實施例中,比例路徑130中的壓控電壓源134可以根據第三控制訊號Vc3來產生第二控制訊號Vc2的低頻成分。
第2圖為根據本發明一實施例之壓控震盪器150的示意圖。如第2圖所示,壓控震盪器150包含了三個電流源(壓控電流源)220_1~220_3以及一震盪電路210,其中震盪電路210係為包含三個反相器212_1、212_2、212_3的環形震盪器。在壓控震盪器150的操作中,電流源220_1係用來根據第一控制訊號Vc1以產生一第一電流I1,電流源220_2係用來根據第一控制訊號Vc2以產生一第二電流I2,電流源220_3係用來根據第三控制訊號Vc3以產生一第三電流I3,且震盪電路210根據第一電流I1、第二電流I2以及第三電流I3的總和以產生時脈訊號CLK。需注意的是,第2圖所示之壓控震盪器150的電路架構只是作為範例說明,而並非是作為本發明的限制,只要壓控震盪器150的增益或電流的控制係根據第一控制訊號Vc1、第二控制訊號Vc2以及第三控制訊號Vc3來產生,壓控震盪器150可以具有不同的電路架構。舉例來說,壓控震盪器150可以被替換為一電感電容震盪器(LC_tank)、調整電容負載的環形震盪器(亦即,根據第一控制訊號Vc1、第二控制訊號Vc2以及第三控制訊號Vc3來調整可變電容的大小)、調整輸出栓鎖強度的環形震盪器(latch type ring oscillator)(亦即,根據第一控制訊號Vc1、第二控制訊號Vc2以及第三控制訊號Vc3來調整栓鎖強度)、調整電阻負載的環形震盪器(亦即,根據第一控制訊號Vc1、第二控制訊號Vc2以及第三控制訊號Vc3來調整可變電阻的大小)、或是其他任意適合的震盪電路。換句話說,只要壓控震盪器150具有分別被第一控制訊號Vc1、第二控制訊號Vc2以及第三控制訊號Vc3所控制的三個電壓頻率轉換單元,相關設計上的變化均應隸屬於本發明的範疇。
如上所述,在上述實施例中,由於積分路徑120以及比例路徑130決定了鎖相迴路100的各種重要特性,例如穩定度、頻寬、系統雜訊等等,因此透過積分路徑120與比例路徑130的分開配置,可以讓設計者自行調整所對應之壓控震盪器150的增益(亦即,電流源220_1、220_2的比例),且設計者也可自行調整第一電荷泵122以及第二電荷泵132所提供的電流,可以增進電路架構的設計自由度。另一方面,由於第三控制訊號Vc3是透過低通濾波器142來對第一控制訊號Vc1進行低通濾波所產生,其可視為一個接近直流且低雜訊的粗調節(coarse control)控制訊號,因此壓控震盪器150的增益實質上便由細調節來控制(亦即,第一控制訊號Vc1以及第二控制訊號Vc2來控制),因此可以達成縮小壓控震盪器150之增益的目標,且壓控震盪器150同時也可以維持原本較大的頻率調整範圍。舉例來說,壓控震盪器150的電流源220_1~220_3的尺寸或是電流的比例可以是1:1:8,亦即偏壓路徑150所產生的第三控制訊號Vc3負責壓控震盪器150的大部分增益,以有效地縮小積分路徑120以及比例路徑130所控制之壓控震盪器150的增益。
在第1圖所示的鎖相迴路100中,壓控電壓源134係根據第三控制訊號Vc3來提供一直流電壓至第二電荷泵132的輸出端點,以作為第二控制訊號Vc2的直流電壓準位,其中該直流電壓可以接近第三控制訊號Vc3,亦即第二控制訊號Vc2可以視為在第三控制訊號Vc3上變動以控制電流源220_2。然而,由於第二電荷泵132的輸出端會不斷地有電流流出或是流入,因此有可能會造成壓控電壓源134之輸出端的電壓跟著跳動,因而影響到電壓的準確性。因此,在以下之第3圖的實施例可透過特殊的電荷泵設計來解決此一問題。
第3圖為根據本發明另一實施例之鎖相迴路300的示意圖。如第3圖所示,鎖相迴路300包含了一相位偵測器310、一積分路徑320、一比例路徑330、一偏壓路徑340以及一壓控震盪器350,其中積分路徑320包含了一第一電荷泵322以及一電容Cs,比例路徑330包含了一第二電荷泵132、一緩衝器134、一第三電荷泵336及一電阻Rs,以及偏壓路徑340包含了由電阻R1以及電容C1所構成的一低通濾波器。
在第3圖所示的實施例中,由於相位偵測器310、積分路徑320、偏壓路徑340以及壓控震盪器350的操作相同於第1圖所示之相位偵測器110、積分路徑120、偏壓路徑140以及壓控震盪器150,因此相關的細節不再贅述。針對比例路徑330,其中的緩衝器334可以是一個單增益運算放大器(unity-gain operational amplifier),其用來接收第三控制訊號Vc3以產生一緩衝後第三控制訊號Vc3’,以作為第二控制訊號Vc2的直流電壓準位;此外,第二電荷泵332與第三電荷泵336係具有相同的電流以及相反的極性(polarity),例如第3圖所示之第二電荷泵332根據偵測結果中的上升訊號UP以及下降訊號DN來產生電流,而第三電荷泵336則是根據反相上升訊號
Figure 108107287-A0305-02-0009-15
以及反相下降訊號
Figure 108107287-A0305-02-0009-16
來產生電流,詳細來說,若是第二電荷泵332根據偵測結果而輸出電流,則此電流會透過電阻Rs而流入至第三電荷泵336;而若是第二電荷泵332根據偵測結果而自輸出端抽取電流,則第三電荷泵336會輸出電流,且此電流會透過電阻Rs而流入至第二電荷泵332。在上述情形下,緩衝器334的輸出端點會處於虛接地(virtual ground),而使得緩衝後第三控制訊號Vc3’的準位不會因為第二電荷泵332而被影響,以提升第二控制訊號Vc2的穩定性。
第4圖為根據本發明一實施例之比例路徑330的示意圖。在本實施例 中,第二電荷泵332以及第三電荷泵336係以耦接於供應電壓VDD及接地電壓之間的兩個電流源CS1、CS2以及四個開關SW1~SW4來實作,其中開關SW1係由上升訊號UP來控制,開關SW2由下降訊號DN來控制,開關SW3由反相上升訊號
Figure 108107287-A0305-02-0010-1
來控制,且開關SW4由反相下降訊號
Figure 108107287-A0305-02-0010-2
來控制,且電流源CS1、CS2具有相同的電流量。在第4圖的實施例中,無論相位偵測器310所產生之作為偵測結果的上升訊號UP以及下降訊號DN的邏輯值為何,第二電荷泵332以及第三電荷泵336所產生電流均不會流經緩衝器334的輸出端點,因此緩衝後第三控制訊號Vc3’的準位不會被影響,以提升第二控制訊號Vc2的穩定性。
詳細來說,參考第5~8圖所繪示之上升訊號UP以及下降訊號DN在不同邏輯值的情形下的電流路徑。在第5圖中,假設上升訊號UP為“0”且下降訊號DN為“1”,則此時開關SW1~SW4的狀態分別為未導通、導通、導通、未導通,因此電流源CS1所產生的電流會依序經過開關SW3、電阻Rs、開關SW2、而流入電流源CS2,而不會影響到緩衝器334的輸出端點。在第6圖中,假設上升訊號UP為“1”且下降訊號DN為“0”,則此時開關SW1~SW4的狀態分別為導通、未導通、未導通、導通,因此電流源CS1所產生的電流會依序經過開關SW1、電阻Rs、開關SW4、而流入電流源CS2,而不會影響到緩衝器334的輸出端點。在第7圖中,假設上升訊號UP為“1”且下降訊號DN為“1”,則此時開關SW1~SW4的狀態分別為導通、導通、未導通、未導通,因此電流源CS1所產生的電流會依序經過開關SW1、開關SW2、而流入電流源CS2,而不會影響到緩衝器334的輸出端點。在第8圖中,假設上升訊號UP為“0”且下降訊號DN為“0”,則此時開關SW1~SW4的狀態分別為未導通、未導通、導通、導通,因此電流源CS1所產生的電流會依序經過開關SW3、開關SW4、而流入電流源CS2,而不會影響到緩衝器334的輸出端點。
需注意的是,雖然在以上的實施例中係以鎖相迴路來作為本發明之時脈產生電路,但本發明並不以此為限。本發明所提出之使用三個路徑所產生的控制訊號來控制震盪器的概念亦可套用在其他的時脈產生電路,例如時脈資料回復(clock and data recovery,CDR)電路。而由於本領域具有通常知識者在閱讀過以上實施例後應能了解應用在時脈資料回復電路的實施方式,故細節不再贅述。
簡要歸納本發明,在本發明之時脈產生電路中,係透過設計積分路徑、比例路徑以及偏壓路徑來分別產生第一控制訊號、第二控制訊號以及第三控制訊號,以控制震盪器的操作。透過使用偏壓路徑所產生的第三控制訊號來控制震盪器之大部分增益,可以大幅降低震盪器在操作上受到外部雜訊的影響;且透過積分路徑以及比例路徑的分開設置,可以讓設計者在考慮積分路徑以及比例路徑所控制之壓控震盪器的增益、積分路徑以及比例路徑內之電荷泵所提供的電流,以及濾波器的設計上具有更高的自由度。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:鎖相迴路
110:相位偵測器
120:積分路徑
122:第一電荷泵
130:比例路徑
132:第二電荷泵
134:壓控電壓源
140:偏壓路徑
142:低通濾波器
150:壓控震盪器
CLK:時脈訊號
Cs:電容
Rs:電阻
Vc1:第一控制訊號
Vc2:第二控制訊號
Vc3:第三控制訊號
V_REF:參考訊號
V_FB:回授訊號

Claims (8)

  1. 一種時脈產生電路,包含有:一相位偵測電路,用以根據一參考訊號以及一回授訊號以產生一偵測結果;一積分路徑,包含一第一電荷泵,其中該第一電荷泵用以根據該偵測結果以產生一第一控制訊號;一比例路徑,包含一第二電荷泵,其中該第二電荷泵用以根據該偵測結果以產生一第二控制訊號;一偏壓路徑,包含一低通濾波器,其中該低通濾波器對該第一控制訊號進行低通濾波,以產生一第三控制訊號;以及一震盪器,用以接收分別來自該積分路徑、該比例路徑以及該偏壓路徑的該第一控制訊號、該第二控制訊號以及該第三控制訊號,並根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以產生一時脈訊號;其中該比例路徑根據該第三控制訊號以產生該第二控制訊號的低頻成分。
  2. 一種時脈產生電路,包含有:一相位偵測電路,用以根據一參考訊號以及一回授訊號以產生一偵測結果;一積分路徑,包含一第一電荷泵,其中該第一電荷泵用以根據該偵測結果以產生一第一控制訊號;一比例路徑,包含一第二電荷泵,其中該第二電荷泵用以根據該偵測結果以產生一第二控制訊號;一偏壓路徑,包含一低通濾波器,其中該低通濾波器對該第一控制訊號進行低通濾波,以產生一第三控制訊號;以及一震盪器,用以接收分別來自該積分路徑、該比例路徑以及該偏壓路徑的該第一控制訊號、該第二控制訊號以及該第三控制訊號,並根據該第 一控制訊號、該第二控制訊號以及該第三控制訊號以產生一時脈訊號;其中該比例路徑另包含有:一緩衝器,用以接收該第三控制訊號以產生一緩衝後第三控制訊號;一電阻,具有一第一端點以及一第二端點,其中該第一端點耦接於該第二電荷泵的一輸出端點,且該第二端點耦接於該緩衝器的一輸出端點;以及一第三電荷泵,其中該第三電荷泵的一輸出端點耦接於該電阻的該第二端點。
  3. 如申請專利範圍第2項所述之時脈產生電路,其中該第二電荷泵與該第三電荷泵具有相反的極性。
  4. 如申請專利範圍第3項所述之時脈產生電路,其中該第二電荷泵所輸出的電流會透過該電阻而流入至該第三電荷泵,或是該第三電荷泵所輸出的電流會透過該電阻而流入至該第二電荷泵,以使得該緩衝器的該輸出端點為一虛接地(virtual ground)。
  5. 如申請專利範圍第2項所述之時脈產生電路,其中該震盪器為一壓控震盪器,且該壓控震盪器包含有:一第一電流源;一第二電流源;以及一第三電流源;其中該第一電流源、該第二電流源以及該第三電流源係分別根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以使得該壓控震盪器產 生該時脈訊號。
  6. 如申請專利範圍第5項所述之時脈產生電路,其中該第三電流源對於該壓控震盪器的增益貢獻大於該第一電流源以及該電流源。
  7. 一種產生一時脈訊號的方法,包含有:根據一參考訊號以及一回授訊號以產生一偵測結果;使用一第一電荷泵用以根據該偵測結果以產生一第一控制訊號;使用一第二電荷泵用以根據該偵測結果以產生一第二控制訊號;對該第一控制訊號進行低通濾波,以產生一第三控制訊號;根據該第三控制訊號以產生該第二控制訊號的低頻成分;使用一震盪器來接收該第一控制訊號、該第二控制訊號以及該第三控制訊號,並根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以控制一震盪器來產生該時脈訊號。
  8. 如申請專利範圍第7項所述之方法,其中該震盪器為一壓控震盪器,且根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以控制該震盪器來產生該時脈訊號的步驟包含有:根據該第一控制訊號、該第二控制訊號以及該第三控制訊號以分別控制一第一電流源、一第二電流源以及一第三電流源,以使得該壓控震盪器產生該時脈訊號。
TW108107287A 2019-03-05 2019-03-05 時脈產生電路以及產生時脈訊號的方法 TWI727274B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108107287A TWI727274B (zh) 2019-03-05 2019-03-05 時脈產生電路以及產生時脈訊號的方法
US16/697,049 US10819350B2 (en) 2019-03-05 2019-11-26 Clock signal generating circuit and method for generating clock signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108107287A TWI727274B (zh) 2019-03-05 2019-03-05 時脈產生電路以及產生時脈訊號的方法

Publications (2)

Publication Number Publication Date
TW202034629A TW202034629A (zh) 2020-09-16
TWI727274B true TWI727274B (zh) 2021-05-11

Family

ID=72335762

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108107287A TWI727274B (zh) 2019-03-05 2019-03-05 時脈產生電路以及產生時脈訊號的方法

Country Status (2)

Country Link
US (1) US10819350B2 (zh)
TW (1) TWI727274B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6963232B2 (en) * 2003-08-11 2005-11-08 Rambus, Inc. Compensator for leakage through loop filter capacitors in phase-locked loops
US20100208857A1 (en) * 2009-02-18 2010-08-19 Shang-Ping Chen Phase-locked loop circuit and related phase locking method
US20100271141A1 (en) * 2009-04-23 2010-10-28 Nec Electronics Corporation Pll circuit
US8362848B2 (en) * 2011-04-07 2013-01-29 Qualcomm Incorporated Supply-regulated VCO architecture
US20140021988A1 (en) * 2006-06-30 2014-01-23 Qualcomm Incorporated Loop filter with noise cancellation
US20170077933A1 (en) * 2015-09-16 2017-03-16 Huawei Technologies Co., Ltd. Phase-Locked Loop Circuit, Data Recovery Circuit, and Control Method for Phase-Locked Loop Circuit
US9853650B1 (en) * 2016-11-21 2017-12-26 Realtek Semiconductor Corp. Method and apparatus of frequency synthesis

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6538519B2 (en) 2000-10-12 2003-03-25 The Hong Kong University Of Science And Technology Phase-locked loop circuit
WO2005025069A1 (en) 2003-09-06 2005-03-17 Semtech Neuchâtel SA Phase locked loop
DE102004019652A1 (de) * 2004-04-22 2005-11-17 Infineon Technologies Ag Fehlerkompensierte Ladungspumpen-Schaltung und Verfahren zur Erzeugung eines fehlerkompensierten Ausgangsstroms einer Ladungspumpen-Schaltung
CN101944910B (zh) 2009-07-07 2017-03-22 晨星软件研发(深圳)有限公司 双锁相环电路及其控制方法
KR101283468B1 (ko) 2009-11-19 2013-07-23 한국전자통신연구원 루프필터 및 이를 포함하는 위상 고정 루프
JP5738749B2 (ja) 2011-12-15 2015-06-24 ルネサスエレクトロニクス株式会社 Pll回路
JP6906460B2 (ja) * 2018-02-23 2021-07-21 ルネサスエレクトロニクス株式会社 Pll回路、それを備えた半導体装置、及び、pll回路の制御方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6963232B2 (en) * 2003-08-11 2005-11-08 Rambus, Inc. Compensator for leakage through loop filter capacitors in phase-locked loops
US20140021988A1 (en) * 2006-06-30 2014-01-23 Qualcomm Incorporated Loop filter with noise cancellation
US20100208857A1 (en) * 2009-02-18 2010-08-19 Shang-Ping Chen Phase-locked loop circuit and related phase locking method
US20100271141A1 (en) * 2009-04-23 2010-10-28 Nec Electronics Corporation Pll circuit
US8362848B2 (en) * 2011-04-07 2013-01-29 Qualcomm Incorporated Supply-regulated VCO architecture
US20170077933A1 (en) * 2015-09-16 2017-03-16 Huawei Technologies Co., Ltd. Phase-Locked Loop Circuit, Data Recovery Circuit, and Control Method for Phase-Locked Loop Circuit
US9853650B1 (en) * 2016-11-21 2017-12-26 Realtek Semiconductor Corp. Method and apparatus of frequency synthesis

Also Published As

Publication number Publication date
TW202034629A (zh) 2020-09-16
US10819350B2 (en) 2020-10-27
US20200287554A1 (en) 2020-09-10

Similar Documents

Publication Publication Date Title
US8878614B2 (en) Phase-locked loop
JP6151298B2 (ja) 供給調整されたvcoアーキテクチャ
KR101342466B1 (ko) 대칭 부하 지연 셀 오실레이터
US7312663B2 (en) Phase-locked loop having a bandwidth related to its input frequency
US7719365B2 (en) Method and apparatus for reducing silicon area of a phase lock loop (PLL) filter without a noise penalty
CN103297042A (zh) 一种可快速锁定的电荷泵锁相环电路
US20060119444A1 (en) Phase locked loop with a switch capacitor resistor in the loop filter
CN105024693B (zh) 一种低杂散锁相环频率综合器电路
TWI684329B (zh) 用於迴路電路之基於電壓調節器的迴路濾波器以及迴路濾波方法
US8723567B1 (en) Adjustable pole and zero location for a second order low pass filter used in a phase lock loop circuit
TWI474625B (zh) 鎖相迴路電路
Cai et al. A dividerless PLL with low power and low reference spur by aperture-phase detector and phase-to-analog converter
US6853254B2 (en) Anti-deadlock circuit and method for phase-locked loops
US8373511B2 (en) Oscillator circuit and method for gain and phase noise control
TWI727274B (zh) 時脈產生電路以及產生時脈訊號的方法
US8368443B1 (en) Differential charge pump circuit
US9467154B2 (en) Low power and integrable on-chip architecture for low frequency PLL
CN111697966B (zh) 时钟产生电路以及产生时钟信号的方法
US7825737B1 (en) Apparatus for low-jitter frequency and phase locked loop and associated methods
CN102801416B (zh) 锁相回路电路
TW202135472A (zh) 時脈資料回復裝置與時脈資料回復方法
Arya et al. Design and analysis of a symmetric phase locked loop for low frequencies in 180 nm technology
JP2013016995A (ja) Pll回路
KR101720135B1 (ko) 다중-루프를 갖는 위상 고정 루프 회로
RU2422985C1 (ru) Структура фильтра контура управления для устройства фазовой автоподстройки частоты