TWI726768B - 保護電路 - Google Patents
保護電路 Download PDFInfo
- Publication number
- TWI726768B TWI726768B TW109123681A TW109123681A TWI726768B TW I726768 B TWI726768 B TW I726768B TW 109123681 A TW109123681 A TW 109123681A TW 109123681 A TW109123681 A TW 109123681A TW I726768 B TWI726768 B TW I726768B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- coupled
- transistor
- contact pad
- detection
- Prior art date
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
一種保護電路,用以避免一靜電放電電流進入一核心電路。本發明之保護電路包括,一偵測電路、一電流釋放元件、一第一電晶體以及一第二電晶體。偵測電路耦接於一第一接觸墊以及一第二接觸墊之間,用以偵測一靜電放電事件是否發生。當靜電放電事件發生時,偵測電路設定一偵測信號為一預設位準。當偵測信號為該預設位準時,電流釋放元件導通,用以讓靜電放電電流流過。第一電晶體耦接於核心電路與第二接觸墊之間。第二電晶體耦接於第一電晶體與第二接觸墊之間。當偵測信號為預設位準時,第二電晶體導通,用以不導通第一電晶體。
Description
本發明係有關於一種保護電路,特別是有關於一種用以避免一靜電放電(Electro-Static discharge;ESD)電流流入一核心電路的保護電路。
因靜電放電(Electro-Static discharge;ESD)所造成之元件損害對積體電路產品來說已經成為最主要的可靠度問題之一。尤其是隨著尺寸不斷地縮小至深次微米之程度,金氧半導體之閘極氧化層也越來越薄,積體電路更容易因靜電放電現象而遭受破壞。在一般的工業標準中,積體電路產品之輸出入接腳(I/O pin)必需能夠通過2000伏特以上之人體模式靜電放電測試以及200伏特以上之機械模式靜電放電測試。因此,在積體電路產品中,靜電放電防護元件必需設置在所有輸出入銲墊(pad)附近,以保護內部之核心電路(core circuit)不受靜電放電電流之侵害。
本發明之一實施例提供一種保護電路,用以避免一靜電放電電流進入一核心電路。本發明之保護電路包括,一偵測電路、一電流釋放元件、一第一電晶體以及一第二電晶體。偵測電路耦接於一第一接觸墊以及一第二接觸墊之間,用以偵測一靜電放電事件是否發生。當靜電放電事件發生時,偵測電路設定一偵測信號為一預設位準。電流釋放元件耦接於第一及第二接觸墊之間。當偵測信號為該預設位準時,電流釋放元件導通,用以讓靜電放電電流流過。第一電晶體耦接於核心電路與第二接觸墊之間。第二電晶體耦接於第一電晶體與第二接觸墊之間。當偵測信號為預設位準時,第二電晶體導通,用以不導通第一電晶體。
為讓本發明之目的、特徵和優點能更明顯易懂,下文特舉出實施例,並配合所附圖式,做詳細之說明。本發明說明書提供不同的實施例來說明本發明不同實施方式的技術特徵。其中,實施例中的各元件之配置係為說明之用,並非用以限制本發明。另外,實施例中圖式標號之部分重覆,係為了簡化說明,並非意指不同實施例之間的關聯性。
第1圖為本發明之操作電路的示意圖。如圖所示,操作電路100包括一核心電路102以及一保護電路104。本發明並不限定核心電路102的種類。在一可能實施例中,核心電路102係為一非揮發性記憶體(non-volatile memory),如一次性可編程晶片(one-time programmable chip)。在其它實施例中,核心電路102包括複數金屬熔線(metal-fuse)、複數多晶矽熔線(poly-fuse)、複數金屬反熔線(metal anti-fuse)、或是複數多晶矽反熔線(poly anti-fuse)。
保護電路104耦接於接觸墊106與108之間,並判斷是否發生一靜電放電事件。當一靜電放電事件發生於接觸墊106並且接觸墊108接收一接地電壓時,保護電路104進入一保護模式。在保護模式下,保護電路104將一靜電放電電流由接觸墊106釋放至接觸墊108,以避免靜電放電電流由接觸墊106進入核心電路102。此時,保護電路104可能命令核心電路102停止動作。本發明並不限定保護電路104如何命令核心電路102停止動作。在一可能實施例中,保護電路104停止提供一操作電壓(如一接地電壓)予核心電路102。由於核心路102缺少操作電壓,因而無法動作。
當接觸墊106接收一第一操作電壓(如5V)並且接觸墊108接收一第二操作電壓(如0V)時,保護電路104進入一正常模式。在正常模式下(無靜電放電事件),保護電路104活化核心電路102,使得核心電路102正常動作。在一可能實施例中,保護電路104重新提供一操作電壓(如一接地電壓)予核心電路102。在一些實施例中,核心電路102可能執行一寫入操作。
在本實施例中,保護電路104包括一偵測電路110、一電流釋放元件112、電晶體114及116。偵測電路110耦接於接觸墊106與108之間,用以判斷一靜電放電事件是否發生。舉例而言,當接觸墊106的電位瞬間上升並且接觸墊108耦接至地時,表示一靜電放電事件發生。因此,偵測電路110設定一偵測信號V1為一第一預設位準,如一低位準或是一高位準。在其它實施例中,當接觸墊108的電位瞬間上升並且接觸墊106耦接至地時,偵測電路110也會設定偵測信號V1為第一預設位準。
在一些實施例中,偵測電路110更產生一控制信號V2。當一靜電放電事件發生時,偵測電路110設定控制信號V2為一第二預設位準,如一高位準或是一低位準。在此例中,控制信號V2為偵測信號V1的反相信號。舉例而言,當偵測信號V1為一低位準時,控制信號V2為一高位準。當偵測信號V1為一高位準時,控制信號V2為一低位準。
本發明並不限定偵測電路110產生偵測信號V1及控制信號V2的順序。在一可能實施例中,偵測電路110先產生偵測信號V1,再產生控制信號V2。在此例中,偵測電路110反相偵測信號V1,用以產生控制信號V2。在另一可能實施例中,偵測電路110先產生控制信號V2,再產生偵測信號V1。在此例中,偵測電路110可能反相控制信號V2,用以產生偵測信號V1。
電流釋放元件112耦接於接觸墊106與108之間,並接收控制信號V2。當靜電放電事件發生時,偵測信號V1為第一預設位準(如低位準)。因此,控制信號V2為一第二預設位準(如高位準)。此時,電流釋放元件112導通,用以將靜電放電電流由接觸墊106釋放至接觸墊108或是由接觸墊108釋放至接觸墊106。在本實施例中,電流釋放元件112係為一N型電晶體Nesd。N型電晶體Nesd的閘極接收控制信號V2,其汲極耦接接觸墊106,其源極耦接接觸墊108。為了承受高壓,N型電晶體Nesd的通道尺寸大於電晶體114及116的通道尺寸。在其它實施例中,電流釋放元件112係為一P型電晶體。
電晶體116耦接於核心電路102與接觸墊108之間。在本實施例中,電晶體116係為一N型電晶體,其汲極(或稱第一電極)耦接核心電路102,其源極(或稱第二電極)耦接接觸墊108,其閘極耦接電晶體114並接收偵測信號V1。在一可能實施例中,當偵測信號V1為第一預設位準(如低位準)時,表示發生靜電放電事件。因此,電晶體116不導通,用以禁能核心電路102。在其它實施例中,在正常模式下(未發生靜電放電事件),接觸墊108接收一接地電壓。此時,由於偵測信號V1不為第一預設位準,故電晶體116導通,用以活化核心電路102。在一可能實施例中,電晶體116提供接觸墊108所接收到的電壓(如一接地電壓)予核心電路102,使得核心電路102正常動作。
電晶體114耦接於電晶體116與接觸墊108之間。當偵測信號V1為第一預設位準時,由於控制信號V2為第二預設位準,故電晶體114導通,用以不導通電晶體116。在一可能實施例中,當偵測信號V1為第一預設位準時,電晶體114設定電晶體116的閘極電壓等於接觸墊108的電位(如一接地電壓)。
在本實施例中,電晶體114係為一N型電晶體,其汲極(或稱第三電極)耦接電晶體116的閘極,其源極(或稱第四電極)耦接接觸墊108,其閘極耦接N型電晶體Nesd的閘極。在正常模式下(未發生靜電放電事件),接觸墊108接收一接地電壓。此時,由於偵測信號V2不為第二預設位準,故電晶體114不導通。
在一些實施例中,當靜電放電事件發生時,偵測電路110設定偵測信號V1為一第一預設位準。此時,雖然電晶體116不導通,但偵測信號V1可能因偵測電路110發生漏電流而逐漸上升,因而導通電晶體116,進而活化核心電路102。此時,如果靜電放電電流進入核心電路102,將損害核心電路102。因此,當偵測信號V1為第一預設位準時,電晶體114導通,用以設定電晶體116的閘極電壓等於接觸墊108的電位(如一接地電壓),以避免電晶體116活化核心電路102。
第2圖為本發明之操作電路的另一示意圖。操作電路200包括一核心電路202以及一保護電路204。由於核心電路202的特性與第1圖的核心電路102的特性相似,故不再贅述。保護電路204耦接於接觸墊206與208之間。當一靜電放電事件發生於接觸墊206並且接觸墊208耦接至地時,保護電路204進入一保護模式。在此模式下,保護電路204將靜電放電電流由接觸墊206釋放至接觸墊208,並禁能核心電路202。當靜電放電事件未發生時,保護電路204進入一正常模式。在此模式下,保護電路204命令核心電路202正常動作。
在本實施例中,保護電路204包括一偵測電路210、一電流釋放元件212、電晶體214、216以及一反相電路218。由於偵測電路210、電流釋放元件212、電晶體214及216的特性相似於第1圖的偵測電路110、電流釋放元件112、電晶體114及116的特性,故不再贅述。
反相電路218耦接於接觸墊206與208之間,並反相偵測信號V1,用以產生控制信號V3。在此例中,控制信號V3的位準相同於控制信號V2的位準。在本實施例中,反相電路218作為一緩衝器(buffer),故控制信號V3的驅動能力高於控制信號V2的驅動能力。如圖所示,反相電路218包括一N型電晶體220以及一P型電晶體222。
P型電晶體222的源極耦接接觸墊206,其汲極耦接電晶體214的閘極,其閘極作為反相電路218的輸入端,用以接收偵測信號V1。N型電晶體220的源極耦接接觸墊208,其汲極作為反相電路218的輸出端,並耦接電晶體214的閘極,其閘極接收偵測信號V1。當靜電放電事件發生時,偵測電路210設定偵測信號V1為一第一預設位準。此時,控制信號V3為第二預設位準。因此,電晶體214導通,用以設定電晶體216的閘極電壓等於接觸墊208的電位(如一接地電壓),以避免電晶體216活化核心電路202。本發明並不限定反相電路的數量。在其它實施例中,保護電路204具有奇數個反相電路。該等反相電路串接於偵測電路210與電晶體214之間。
第3圖為本發明之操作電路的另一示意圖。操作電路300包括一核心電路302以及一保護電路304。由於核心電路302的特性與第1圖的核心電路102的特性相似,故不再贅述。保護電路304耦接於接觸墊306與308之間。當一靜電放電事件發生於接觸墊306並且接觸墊308耦接至地時,保護電路304進入一保護模式。在此模式下,保護電路304將靜電放電電流由接觸墊306釋放至接觸墊308,並禁能核心電路302。當靜電放電事件未發生時,保護電路304進入一正常模式。在此模式下,保護電路304命令核心電路302正常動作。在本實施例中,保護電路304包括一偵測電路310、一電流釋放元件312、電晶體314、316、反相電路318及324。由於偵測電路310、電流釋放元件312、電晶體314及316的特性相似於第1圖的偵測電路110、電流釋放元件112、電晶體114及116的特性,故不再贅述。
反相電路318及324串接於偵測電路310與電晶體314之間,用以處理控制信號V2,並產生控制信號V5。在本實施例中,反相電路318及324構成一緩衝電路,用以增加控制信號V2的驅動能力。在此例中,控制信號V5的驅動能力大於控制信號V2的驅動能力。本發明並不限定反相電路的數量。在其它實施例中,保護電路304具有偶數個反相電路。
在本實施例中,反相電路318耦接於接觸墊306與308之間,並反相控制信號V2,用以產生控制信號V4。在此例中,控制信號V4的位準相同於偵測信號V1的位準。如圖所示,反相電路318包括一N型電晶體320以及一P型電晶體322。P型電晶體322的源極耦接接觸墊306,其汲極作為反相電路318的輸出端,用以提供控制信號V4,其閘極作為反相電路318的輸入端,用以接收控制信號V2。N型電晶體320的源極耦接接觸墊308,其汲極耦接P型電晶體322的汲極,其閘極耦接P型電晶體322的閘極。
反相電路324耦接於接觸墊306與308之間,並反相控制信號V4,用以產生控制信號V5。在此例中,控制信號V5的位準相同於控制信號V2的位準。如圖所示,反相電路324包括一N型電晶體326以及一P型電晶體328。P型電晶體328的源極耦接接觸墊306,其汲極作為反相電路324的輸出端,並提供控制信號V5予電晶體314的閘極,其閘極作為反相電路324的輸入端,用以接收控制信號V4。N型電晶體326的源極耦接接觸墊308,其汲極耦接P型電晶體328的汲極,其閘極耦接P型電晶體328的閘極。
第4圖為本發明之偵測電路的示意圖。如圖所示,偵測電路400包括一電阻402、一電容404以及一反相電路408。在本實施例中,偵測電路400可作為第1圖的偵測電路110、第2圖的偵測電路210以及第3圖的偵測電路310。為方便說明,假設偵測電路400作為第1圖的偵測電路110。
電阻402耦接於接觸墊106與共同節點414之間。電容404耦接於共同節點414與接觸墊108之間。在本實施例中,共同節點414的位準作為偵測信號V1。在一些實施例中,共同節點414直接連接第2圖的反相電路218的輸入端。
當一靜電放電事件發生於接觸墊106並且接觸墊108耦接至地時,共同節點414的位準(即偵測信號V1)為一低位準。當接觸墊106接收到一第一操作電壓(如3.3V)並且接觸墊108接收到一第二操作電壓(如0V)時,共同節點414的位準(即偵測信號V1)為一高位準。在其它實施例中,電阻402及電容404可能串聯於第2圖的接觸墊206與208之間或是串聯於第3圖的接觸墊306與308之間。
反相電路408反相偵測信號V1,用以產生控制信號V2。在本實施例中,反相電路408的輸入端耦接共同節點414,反相電路408的輸出端耦接第1圖的電流釋放元件112,用以提供控制信號V2予電流釋放元件112。在此例中,反相電路408的輸出端可能直接連接第1圖的電晶體114的閘極。在其它實施例中,反相電路408的輸出端可能耦接第2圖的電流釋放元件212或是第3圖的電流釋放元件312。
本發明並不限定反相電路408的架構。只要能夠反相偵測信號V1的電路,均可作為反相電路408。在本實施例中,反相電路408包括一P型電晶體410以及一N型電晶體412。P型電晶體410的閘極作為反相電路408的輸入端,用以接收偵測信號V1,其源極耦接接觸墊106,其汲極作為反相電路408的輸出端,用以輸出控制信號V2。N型電晶體412的閘極耦接P型電晶體410的閘極。N型電晶體412的汲極耦接P型電晶體410的汲極。N型電晶體412的源極耦接接觸墊108。在一些實施例中,反相電路408耦接於第2圖的接觸墊206與208之間或是第3圖的接觸墊306與308之間。
第5圖為本發明之偵測電路的另一示意圖。如圖所示,偵測電路500包括一電阻502、一電容504以及一反相電路508。在本實施例中,偵測電路500可作為第1圖的偵測電路110、第2圖的偵測電路210以及第3圖的偵測電路310。為方便說明,假設偵測電路500作為第1圖的偵測電路110。
電容504耦接於接觸墊106與共同節點514之間。電阻502耦接於共同節點514與接觸墊108之間。在本實施例中,共同節點514的位準作為控制信號V2。當一靜電放電事件發生於接觸墊106並且接觸墊108耦接至地時,共同節點514的位準(即控制信號V2)為一高位準。當接觸墊106接收到一第一操作電壓(如3.3V)並且接觸墊108接收到一第二操作電壓(如0V)時,共同節點514的位準(即控制信號V2)為一低位準。在其它實施例中,電容504與電阻502可能串聯於第2圖的接觸墊206與208之間或是串聯於第3圖的接觸墊306與308之間。
反相電路508反相控制信號V2,用以產生偵測信號V1。在本實施例中,反相電路508的輸入端耦接共同節點514,反相電路508的輸出端耦接第1圖的電晶體116的閘極。在其它實施例中,反相電路508的輸出端可能耦接第2圖的反相電路218的輸入端。
在本實施例中,反相電路508包括一P型電晶體510以及一N型電晶體512。P型電晶體510的閘極作為反相電路508的輸入端,用以接收控制信號V2,其源極耦接接觸墊106,其汲極作為反相電路508的輸出端,用以輸出偵測信號V1。N型電晶體512的閘極耦接P型電晶體510的閘極。N型電晶體512的汲極耦接P型電晶體510的源極。N型電晶體512的源極耦接接觸墊108。在一些實施例中,反相電路508耦接於第2圖的接觸墊206與208之間或是第3圖的接觸墊306與308之間。
除非另作定義,在此所有詞彙(包含技術與科學詞彙)均屬本發明所屬技術領域中具有通常知識者之一般理解。此外,除非明白表示,詞彙於一般字典中之定義應解釋為與其相關技術領域之文章中意義一致,而不應解釋為理想狀態或過分正式之語態。雖然“第一”、“第二”等術語可用於描述各種元件,但這些元件不應受這些術語的限制。這些術語只是用以區分一個元件和另一個元件。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾。舉例來說,本發明實施例所述之系統、裝置或是方法可以硬體、軟體或硬體以及軟體的組合的實體實施例加以實現。因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、200、300:操作電路
102、202、302:核心電路
104、204、304:保護電路
106、108、206、208、306、308:接觸墊
110、210、310、400、500:偵測電路
112、212、312:電流釋放元件
114、116、214、216、214、216、電晶體
V1:偵測信號
V2~V5:控制信號
Nesd、220、320、326、412、512:N型電晶體
222、322、328、410、510:P型電晶體
218、318、324、408、508:反相電路
402、502:電阻
404、504:電容
414、514:共同節點
第1圖為本發明之操作電路的示意圖。
第2圖為本發明之操作電路的另一示意圖。
第3圖為本發明之操作電路的另一示意圖。
第4圖為本發明之偵測電路的示意圖。
第5圖為本發明之偵測電路的另一示意圖。
100:操作電路
102:核心電路
104:保護電路
106、108:接觸墊
110:偵測電路
112:電流釋放元件
114、116:電晶體
V1:偵測信號
V2:控制信號
Nesd:N型電晶體
Claims (10)
- 一種保護電路,用以避免一靜電放電電流進入一核心電路,該保護電路包括: 一偵測電路,耦接於一第一接觸墊以及一第二接觸墊之間,用以偵測一靜電放電事件是否發生,其中當該靜電放電事件發生時,該偵測電路設定一偵測信號為一預設位準; 一電流釋放元件,耦接於該第一及第二接觸墊之間,當該偵測信號為該預設位準時,該電流釋放元件導通,用以讓該靜電放電電流流過; 一第一電晶體,耦接於該核心電路與該第二接觸墊之間;以及 一第二電晶體,耦接於該第一電晶體與該第二接觸墊之間,當該偵測信號為該預設位準時,該第二電晶體導通,用以不導通該第一電晶體。
- 如請求項1之保護電路,其中該偵測電路包括: 一電阻,耦接於該第一接觸墊與一共同節點之間; 一電容,耦接於該共同節點與該第二接觸墊之間;以及 一第一反相電路,具有一第一輸入端以及一第一輸出端,該第一輸入端耦接該共同節點,該第一輸出端耦接該電流釋放元件。
- 如請求項2之保護電路,其中該第一電晶體具有一第一閘極、一第一電極以及一第二電極,該第一閘極接收該偵測信號,該第一電極耦接該核心電路,該第二電極耦接該第二接觸墊, 其中該第二電晶體具有一第二閘極、一第三電極以及一第四電極,該第三電極耦接該第一閘極,該第四電極耦接該第二接觸墊。
- 如請求項3之保護電路,其中該第二閘極直接耦接該第一輸出端。
- 如請求項3之保護電路,其中當該第二電晶體導通時,該第一閘極的電壓等於該第二接觸墊的電位。
- 如請求項3之保護電路,更包括: 一第二反相電路,具有一第二輸入端以及一第二輸出端,該第二輸入端耦接該共同節點,該第二輸出端耦接該第二閘極。
- 如請求項3之保護電路,更包括: 一第二反相電路,具有一第二輸入端以及一第二輸出端,該第二輸入端耦接該第一輸出端;以及 一第三反相電路,具有一第三輸入端以及一第三輸出端,該第三輸入端耦接該第二輸出端,該第三輸出端耦接該第二閘極。
- 如請求項1之保護電路,其中該電流釋放元件、該第一電晶體及該第二電晶體為N型電晶體。
- 如請求項1之保護電路,其中當該第一接觸墊接收一第一操作電壓並且該第二接觸墊接收一第二操作電壓時,該核心電路正常工作,並且該第一電晶體導通,該第二電晶體不導通。
- 如請求項1之保護電路,其中當該第一接觸墊接收一第一操作電壓並且該第二接觸墊接收一第二操作電壓時,該偵測電路設定該偵測信號不為該預設位準。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109123681A TWI726768B (zh) | 2020-07-14 | 2020-07-14 | 保護電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109123681A TWI726768B (zh) | 2020-07-14 | 2020-07-14 | 保護電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI726768B true TWI726768B (zh) | 2021-05-01 |
TW202203414A TW202203414A (zh) | 2022-01-16 |
Family
ID=77036561
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109123681A TWI726768B (zh) | 2020-07-14 | 2020-07-14 | 保護電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI726768B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201633505A (zh) * | 2014-12-15 | 2016-09-16 | Arm股份有限公司 | 靜電放電保護電路 |
TW201818527A (zh) * | 2016-11-01 | 2018-05-16 | 世界先進積體電路股份有限公司 | 靜電放電保護電路 |
TW201947730A (zh) * | 2018-05-07 | 2019-12-16 | 世界先進積體電路股份有限公司 | 積體電路以及靜電放電保護電路 |
-
2020
- 2020-07-14 TW TW109123681A patent/TWI726768B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201633505A (zh) * | 2014-12-15 | 2016-09-16 | Arm股份有限公司 | 靜電放電保護電路 |
TW201818527A (zh) * | 2016-11-01 | 2018-05-16 | 世界先進積體電路股份有限公司 | 靜電放電保護電路 |
TW201947730A (zh) * | 2018-05-07 | 2019-12-16 | 世界先進積體電路股份有限公司 | 積體電路以及靜電放電保護電路 |
Also Published As
Publication number | Publication date |
---|---|
TW202203414A (zh) | 2022-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7742265B2 (en) | High voltage power supply clamp circuitry for electrostatic discharge (ESD) protection | |
TWI405325B (zh) | 靜電放電保護電路 | |
US20100246237A1 (en) | Anti-fuse element | |
EP2815478B1 (en) | Surge protection for differential input/output interfaces | |
US7522395B1 (en) | Electrostatic discharge and electrical overstress protection circuit | |
US20150043113A1 (en) | Esd clamp circuit | |
US20210234541A1 (en) | Logic buffer circuit and method | |
US6118323A (en) | Electrostatic discharge protection circuit and method | |
TWI716939B (zh) | 操作電路 | |
KR20080076411A (ko) | 정전기 보호 회로 | |
CN112180239B (zh) | 一种集成电路输入端输出端口可靠性问题的检测方法 | |
TWI726768B (zh) | 保護電路 | |
US11916548B2 (en) | Logic buffer circuit and method | |
US9972999B2 (en) | Electrostatic discharge (ESD) protection circuit | |
US11527884B2 (en) | Protection circuit | |
CN114069580A (zh) | 保护电路 | |
TWI717192B (zh) | 靜電放電阻隔電路 | |
US11456595B2 (en) | Electrostatic protection circuit and semiconductor device including the same | |
TWI795068B (zh) | 靜電放電保護電路 | |
US11811222B2 (en) | Electrostatic discharge protection circuit | |
US20220285934A1 (en) | Semiconductor device and protection circuit | |
US7855570B2 (en) | Semiconductor device for performing mount test in response to internal test mode signals | |
KR20050082564A (ko) | 내부 회로 보호 장치 | |
Ker et al. | ESD protection design for high-speed I/O interface of stub series terminated logic (SSTL) in a 0.25-/spl mu/m salicided CMOS process | |
TW202406262A (zh) | 靜電放電保護電路及其操作方法 |