TWI720620B - 磁性穿隧接面結構與其製造方法 - Google Patents

磁性穿隧接面結構與其製造方法 Download PDF

Info

Publication number
TWI720620B
TWI720620B TW108133581A TW108133581A TWI720620B TW I720620 B TWI720620 B TW I720620B TW 108133581 A TW108133581 A TW 108133581A TW 108133581 A TW108133581 A TW 108133581A TW I720620 B TWI720620 B TW I720620B
Authority
TW
Taiwan
Prior art keywords
layer
tunnel junction
magnetic tunnel
conductive path
etching
Prior art date
Application number
TW108133581A
Other languages
English (en)
Other versions
TW202021112A (zh
Inventor
楊毅
沈冬娜
郁仁 王
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202021112A publication Critical patent/TW202021112A/zh
Application granted granted Critical
Publication of TWI720620B publication Critical patent/TWI720620B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

一導電通路層沉積於一底電極上,接著導電通路層被圖案化並修整以在底電極上形成次20 nm的一導電通路。導電通路以一第一介電層封裝,第一介電層被平坦化以暴露導電通路的一頂表面。一磁性穿隧接面堆疊沉積於封裝的導電通路上,其中磁性穿隧接面堆疊包括至少一固定層(pinned layer)、一阻障層及一自由層。一頂電極層沉積於磁性穿隧接面堆疊上,且被圖案化並修整以形成一次30 nm的硬遮罩。將磁性穿隧接面堆疊使用硬遮罩蝕刻以形成一磁性穿隧接面裝置並將磁性穿隧接面堆疊過蝕刻至第一介電層中,但不蝕刻至底電極中,其中金屬再沉積材料形成在磁性穿隧接面裝置下的第一介電層的側壁上,而不形成在磁性穿隧接面裝置的阻障層的側壁上。

Description

磁性穿隧接面結構與其製造方法
本揭露實施例是有關於磁性穿隧接面(magnetic tunneling junctions, MTJ)的一般領域,且特別是有關於用於形成磁性穿隧接面結構的蝕刻方法。
磁阻隨機存取記憶體(magnetoresistive random-access memory, MRAM)裝置的製造通常涉及一系列處理步驟,在這些處理步驟期間沉積多層金屬和介電質,接著將其圖案化以形成磁阻堆疊以及用於電連接的電極。為了在每個磁阻隨機存取記憶體裝置中定義磁性穿隧接面(MTJ),通常涉及精確的圖案化步驟,包含微影和反應離子蝕刻(reactive ion etching, RIE)、離子束蝕刻(ion beam etching, IBE)或它們的組合。在反應離子蝕刻期間,高能離子在未被光阻遮蔽的區域中垂直移除材料,將一個磁性穿隧接面單元與另一個磁性穿隧接面單元分離。然而,高能離子也可與未移除的材料、氧氣、水分和其他化學物質側向反應,導致側壁損壞並降低裝置性能。
為了解決這個問題,已經應用例如離子束蝕刻的純物理性蝕刻技術來蝕刻磁性穿隧接面堆疊。然而,由於非揮發的天性,磁性穿隧接面和底電極中的離子束蝕刻的導電材料可再沉積至穿隧阻障(tunnel barrier)中,導致裝置短路。解決此問題的一種方法是大幅度地蝕刻磁性穿隧接面,使得再沉積可被限制在穿隧阻障下方,而不會產生短路路徑。然而,必須滿足兩個先決條件才能執行此方法。第一個先決條件是磁性穿隧接面必須建立在比磁性穿隧接面更薄的大高度通路(via)之上,使得足夠的過蝕刻不會引起底電極的再沉積,底電極通常比磁性穿隧接面寬。第二個先決條件是金屬硬遮罩(其也作為磁性穿隧接面的頂電極)必須夠厚,以在非選擇的物理性過蝕刻大量消耗之後留下足夠的殘留物。這些考量對微影製程提出了挑戰,因為這兩種情況都需要非常厚的光阻,其圖案容易崩塌,特別是當尺寸下降到次30 nm時。需要一種新方法以充分利用這種技術的好處。
數個參考文獻教導了過蝕刻以形成磁性穿隧接面,包含美國專利申請公開號2018/0040668(Park et al.)和2017/0125668(Paranipe et al.)。其他參考文獻教導了較寬的金屬層上的薄通路,例如美國專利號8,324,698(Zhong et al.)。這些參考文獻皆與本發明實施例內容不同。
本發明實施例的目的是提供一種形成磁性穿隧接面結構的改進方法。
本發明實施例的又一個目的是提供一種使用物理性過蝕刻形成磁性穿隧接面裝置的方法,以避免化學損壞和物理短路。
本發明實施例的另一個目的是提供一種磁性穿隧接面裝置的形成方法,其使用物理性過蝕刻至在底電極上封裝金屬通路的介電層,以避免化學損壞和物理短路。
根據本發明實施例的目的,實現一種用於蝕刻磁性穿隧接面(MTJ)結構的方法。一導電通路層沉積於一底電極上,接著導電通路層被圖案化並修整以在底電極上形成次20 nm的一導電通路。導電通路以一第一介電層封裝,第一介電層被平坦化以暴露導電通路的一頂表面。一磁性穿隧接面堆疊沉積於封裝的導電通路上,其中磁性穿隧接面堆疊包括至少一固定層(pinned layer)、在固定層上的一阻障層及在阻障層上的一自由層。一頂電極層沉積於磁性穿隧接面堆疊上。頂電極層被圖案化並修整以形成一次30 nm的硬遮罩。將磁性穿隧接面堆疊使用硬遮罩蝕刻以形成一磁性穿隧接面裝置並將磁性穿隧接面堆疊過蝕刻至第一介電層中,但不蝕刻至底電極中,其中金屬再沉積材料形成在磁性穿隧接面裝置下的第一介電層的側壁上,而不形成在磁性穿隧接面裝置的阻障層的側壁上。
在本揭露實施例的製程中,已顯示由於在物理性蝕刻下光阻和金屬之間的超高選擇性,可以單獨使用光阻遮罩來定義一次30 nm的金屬通路(via)和高度大於100 nm的硬遮罩。當需要磁性穿隧接面過蝕刻以減少金屬再沉積和相關的裝置電短路時,這將大幅地增加製程餘裕(process margin)。
在典型的製程中,在蝕刻下方的金屬通路之前,使用光阻透過化學反應離子蝕刻來定義介電的硬遮罩或介電/金屬複合的硬遮罩。在第一步驟中可使用快速蝕刻硬遮罩但緩慢消耗光阻的化學電漿物質。接著,使用其他化學電漿物質定義金屬通路,其快速蝕刻金屬但緩慢消耗硬遮罩。透過這樣做,可獲得比單獨使用光阻更大高度的金屬通路。然而,無論使用何種化學物質,光阻總是在化學反應離子蝕刻下快速消耗,因此當柱體尺寸下降到約30 nm或更低時,限制了金屬通路的高度為低於50 nm。
在本揭露實施例的製程中,不需要介電的硬遮罩,因為光阻在物理性蝕刻下的緩慢蝕刻速率而非常緩慢地消耗。單獨使用光阻遮罩,由於其比一般化學反應離子蝕刻更好的選擇性,可應用物理性蝕刻(例如,純氬反應離子蝕刻或離子束蝕刻)將通路和硬遮罩金屬圖案化。之後,在高角度離子束蝕刻修整(trimming)的輔助下,製造出次20 nm的通路和高於100 nm之高度、次30 nm的金屬硬遮罩,使其可大幅地過蝕刻次30 nm的磁性穿隧接面,而不會在穿隧阻障上產生化學損傷和再沉積。
現參照第1圖至第8圖,將詳細描述本揭露實施例的新穎方法。現更具體地參照第1圖,其示出形成在一基板(未繪示)上的一底電極10。現在,將用於形成一通路的金屬層12沉積在底電極10上,金屬層12例如為Ta、TaN、Ti、TiN、W、Cu、Mg、Ru、Cr、Co、Fe、Ni、Pt、Ir、Mo或其組合(例如,TiN/Co/Ir、TiN/TiN/Ir等),且其厚度h1介於80至150 nm,較佳大於或等於100 nm,底電極10可由類似的材料所製成。接著,將有機或介電的一抗反射塗層14沉積至金屬層12之上,抗反射塗層14例如為厚度h2大於或等於20 nm的SiN、SiON或SiCOH。較佳地使用介電的抗反射塗層,因為其更有效地減少光反射。此外,介電的抗反射塗層可作為蝕刻的硬遮罩,因此不需要額外的硬遮罩。旋轉塗佈光阻並透過248 nm的微影將光阻圖案化,形成尺寸d1介於約70至80 nm且高度h3大於或等於200 nm的圖案16。
如第2圖所示,抗反射塗層14與金屬層12透過例如純氬反應離子蝕刻(RIE)或離子束蝕刻(IBE)進行物理性蝕刻。如下表1所示,若以Ta作為通路材料,則光阻與Ta的蝕刻速率比為1.6:1,小於當使用CF4 為反應離子蝕刻時的蝕刻速率比2.4:1。當金屬材料是TiN時,光阻與TiN的蝕刻速率比為1.7:1,遠小於使用CF4 為反應離子蝕刻的蝕刻速率比4.5:1。
表1:CF4 RIE與Ar RIE/IBE的選擇性比較
Figure 108133581-A0304-0001
在兩種情況下,這些與金屬相比相對慢的光阻蝕刻速率允許製造出高度大於或等於100 nm、尺寸d2介於50至100 nm的金屬柱。光阻的蝕刻速率至多為底下金屬蝕刻速率的兩倍。根據金屬層12的厚度,可部分地消耗抗反射塗層14。餘留高度h4大於或等於15 nm的抗反射塗層。
現在,將相對於表面法線的角度θ1在70~90°範圍內的一高角度離子束蝕刻修整(trimming)20施加於金屬柱上。金屬圖案水平地縮減。得到的通路尺寸d3的範圍介於10至20 nm,這取決於離子束蝕刻的條件,例如射頻(RF)(500~1000 W)和時間(100~1000秒)。在此,當金屬通路由惰性金屬製成時,使用非原位(ex-situ)離子束蝕刻修整,而對於易於在空氣中氧化的金屬需要使用原位(in-situ)離子束蝕刻修整。由於頂部餘留之介電質(又稱為抗反射塗層)14的保護和離子束蝕刻在如此大角度下的極低垂直蝕刻速率(≤ 5Å /sec),如第3圖所示,在此步驟之後,餘留的通路高度h5與沉積的高度h1相同或少沉積的高度5 nm以下。
接著,參照第4圖,沉積一介電材料22以封裝通路12,介電材料22例如為厚度大於或等於100 nm的SiO2 、SiN、SiON、SiC或SiCN。在此,當金屬通路由惰性金屬製成時,使用非原位封裝,而對於易於在空氣中氧化的金屬需要使用原位封裝。施加化學機械研磨(chemical mechanical polishing, CMP)以使表面平滑以及暴露下方的金屬通路,餘留的通路高度h6大於或等於80 nm。應該注意的是,這些介電包圍的小尺寸通路使得後續的磁性穿隧接面過蝕刻成為可能,而不用蝕刻底電極。
現在,將多層沉積在封裝的通路上以形成磁性穿隧接面。舉例來說,沉積固定層(pinned layer)24、穿隧阻障層26和自由層28。可以存在一個或多個固定層、阻障層及/或自由層。磁性穿隧接面的多層的高度h8為10~30 nm。在磁性穿隧接面的多層上沉積一頂電極30,頂電極30由與通路類似的材料製成,其厚度h9大於或等於100 nm。在頂電極30上沉積一第二抗反射塗層32,接著進行光阻塗佈、曝光和顯影,以形成尺寸d1介於約70至80 nm、高度h3大於或等於200 nm的光阻圖案34。
頂電極30如第6圖所示進行物理性蝕刻並修整。硬遮罩蝕刻和修整可使用與較早的金屬通路蝕刻相同的條件,例如氣體種類/射頻和偏壓(bias)功率/角度。然而,應該注意是,為了修整或最佳化硬遮罩的粗糙度以改善部件尺寸的均勻性和裝置性能,可以使用不同的蝕刻條件。得到的金屬硬遮罩/頂電極30的尺寸d4約為30 nm,高度h10大於或等於100 nm。
可透過與具有相同或不同蝕刻條件的硬遮罩相同類型的物理性蝕刻來蝕刻磁性穿隧接面堆疊24/26/28。磁性穿隧接面堆疊也可透過化學性反應離子蝕刻或物理性離子束蝕刻、反應離子蝕刻與化學性反應離子蝕刻之組合來蝕刻。在對磁性穿隧接面進行大幅的物理性過蝕刻後,蝕刻到介電的封裝層22,但並非一直到下方的底電極10,所有金屬再沉積36都被限制在穿隧阻障層26下方。此外,沒有來自底電極10的金屬再沉積,因為底電極10如第7圖所示仍然被介電的封裝層22所覆蓋。並且,由於通路寬度小於磁性穿隧接面寬度d5,因此不會蝕刻磁性穿隧接面堆疊下方的次20 nm的通路12。重要的是,餘留的金屬硬遮罩30的餘留高度h11大於50 nm。這為後續的步驟留下足夠的製程餘裕。
如第8圖所示,沉積一第二介電層38以封裝通路12、磁性穿隧接面堆疊24/26/28與頂電極30。施加化學機械研磨和表面濺射(sputtering)以使表面平滑並暴露頂電極,接著進行頂部金屬沉積40。
綜上所述,本發明的製程僅使用光阻遮罩以對通路和磁性穿隧接面下方和上方的硬遮罩金屬進行物理性蝕刻。由於與一般反應離子蝕刻相比,這種類型的蝕刻具有更好的選擇性,可以實現次60 nm的金屬硬遮罩和高度大於100 nm的通路。之後,在高角度離子束蝕刻修整的輔助下,可以將部件尺寸減小至次30 nm,而不會顯著降低通路高度。這將大幅地增加製程餘裕,並通過磁性穿隧接面的過蝕刻減少金屬再沉積。應該注意的是,這是一種低成本技術,因為實現了這一點,而不需要昂貴的浸入式193 nm或極紫外(extreme ultraviolet, EUV)微影或複雜的硬遮罩堆疊。本揭露實施例的製程將用於尺寸小於60 nm的磁阻隨機存取記憶體(MRAM)晶片,因為與化學損壞的側壁相關的問題和來自底電極的再沉積對於較小尺寸的磁阻隨機存取記憶體晶片變得非常嚴重。
根據本揭露實施例,提出一種磁性穿隧接面結構的製造方法。此製造方法包含在一底電極上沉積一導電通路層。此製造方法也包含將導電通路層圖案化,接著修整導電通路層以在底電極上形成次20 nm的一導電通路。此製造方法更包含以一第一介電層封裝導電通路並將第一介電層平坦化以暴露導電通路的一頂表面。此製造方法包含在封裝的導電通路上沉積一磁性穿隧接面堆疊。磁性穿隧接面堆疊包括至少一固定層、在固定層上的一阻障層及在阻障層上的一自由層。此製造方法也包含在磁性穿隧接面堆疊上沉積一頂電極層。此製造方法更包含將頂電極層圖案化,接著修整頂電極層以形成次30 nm的一硬遮罩。此製造方法包含使用硬遮罩將磁性穿隧接面堆疊蝕刻以形成一磁性穿隧接面裝置並將磁性穿隧接面堆疊過蝕刻至第一介電層中,但不蝕刻至底電極中。金屬再沉積材料形成在磁性穿隧接面裝置下的第一介電層的側壁上,而不形成在磁性穿隧接面裝置的阻障層的側壁上。
在一些實施例中,底電極、導電通路層與頂電極層包括Ta、TaN、Ti、TiN、W、Cu、Mg、Ru、Cr、Co、Fe、Ni、Pt、Ir、Mo或其組合,且底電極、導電通路層與頂電極層的厚度介於80至150 nm,較佳大於或等於100 nm。
在一些實施例中,將導電通路層圖案化的步驟包括在導電通道層上沉積有機或介電的一抗反射塗層至厚度大於或等於20 nm,抗反射塗層包括SiN、SiON或SiCOH。將導電通路層圖案化的步驟也包括在抗反射塗層上旋轉塗佈一光阻層。將導電通路層圖案化的步驟更包括將光阻層圖案化以形成寬度介於70至80 nm、高度大於或等於200 nm的光阻圖案。將導電通路層圖案化的步驟包括將抗反射塗層與導電通路層以純氬電漿透過離子束蝕刻或反應離子蝕刻進行物理性蝕刻,以形成高度大於或等於100 nm、寬度介於50至100 nm的金屬柱。
在一些實施例中,修整導電通路層包括相對於導電通路層的一頂表面的法線70~90°的角度,以射頻(RF)功率為500~1000 W持續100~500秒進行原位(in-situ)或非原位(ex-situ)離子束蝕刻修整,其中整修的導電通路的一圖案尺寸為10~20 nm。
在一些實施例中,離子束蝕刻修整的垂直蝕刻速率小於或等於5Å/sec,導電通路的高度與所沉積的導電通路層的高度相同,或導電通路的高度較所沉積導電通路層的高度少5 nm以下。
在一些實施例中,以第一介電層封裝導電通路包括將厚度大於或等於100 nm的SiO2 、SiN、SiON、SiC或SiCN進行原位或非原位沉積。
在一些實施例中,將頂電極層圖案化的步驟包括在頂電極層上沉積有機或介電的一抗反射塗層至厚度大於或等於20 nm,抗反射塗層包括SiN、SiON或SiCOH。將頂電極層圖案化的步驟也包括在抗反射塗層上旋轉塗佈一光阻層。將頂電極層圖案化的步驟更包括將光阻層圖案化以形成尺寸介於70至80 nm、高度大於或等於200 nm的光阻圖案。將頂電極層圖案化的步驟包括將抗反射塗層與頂電極層以純氬電漿透過離子束蝕刻或反應離子蝕刻進行物理性蝕刻,以形成高度大於或等於100 nm的次30 nm的硬遮罩。
在一些實施例中,將磁性穿隧接面堆疊蝕刻與過蝕刻包括以純氬透過離子束蝕刻或反應離子蝕刻進行物理性蝕刻、進行化學性反應離子蝕刻或物理性離子束蝕刻、反應離子蝕刻與化學性反應離子蝕刻之組合。
在一些實施例中,頂電極層具有大於或等於100 nm的一沉積高度,且在將磁性穿隧接面堆疊蝕刻與過蝕刻後,硬遮罩的高度大於或等於50 nm。
在一些實施例中,在將磁性穿隧接面堆疊蝕刻與過蝕刻後,此製造方法更包含以一第二介電層封裝磁性穿隧接面裝置。此製造方法更包含將第二介電層的一頂表面平滑化並暴露硬遮罩的一頂表面。此製造方法也包含沉積一頂金屬層以接觸硬遮罩。
根據本揭露實施例,提出一種磁性穿隧接面結構的製造方法。此製造方法包含在一底電極上沉積一導電通路層。此製造方法也包含將導電通路層圖案化,接著修整導電通路層以在底電極上形成高度大於或等於50 nm的次20 nm的一導電通路。此製造方法更包含以一第一介電層封裝導電通路並將第一介電層平坦化以暴露導電通路的一頂表面。此製造方法包含在封裝的導電通路上沉積一磁性穿隧接面堆疊。磁性穿隧接面堆疊包括至少一固定層、在固定層上的一阻障層及在阻障層上的一自由層。此製造方法也包含在磁性穿隧接面堆疊上沉積一頂電極層。此製造方法更包含將頂電極層圖案化,接著修整頂電極層以形成次30 nm的一硬遮罩。此製造方法包含使用硬遮罩將磁性穿隧接面堆疊蝕刻以形成一磁性穿隧接面裝置並將磁性穿隧接面堆疊過蝕刻至第一介電層中,但不蝕刻至底電極中。金屬再沉積材料形成在磁性穿隧接面裝置下的第一介電層的側壁上,而不形成在磁性穿隧接面裝置的阻障層的側壁上。
根據本揭露實施例,提出一種磁性穿隧接面。此磁性穿隧接面包括一次30 nm的磁性穿隧接面裝置,次30 nm的磁性穿隧接面裝置位於一次20 nm的導電通路上,次20 nm的導電通路由一介電層所封裝。此磁性穿隧接面也包括一底電極,底電極位於次20 nm的導電通路下。此磁性穿隧接面更包括一頂電極,頂電極覆蓋並接觸磁性穿隧接面裝置。
儘管已經說明本揭露的較佳實施例,並且已經詳細描述了此形式,本領域技術人員將容易理解,在不脫離本揭露的精神或所附的申請專利範圍的情況下,可在其中進行各種修改。
10:底電極 12:金屬層 14:抗反射塗層 16:圖案 22:介電材料 24:固定層 26:穿隧阻障層 28:自由層 30:頂電極 32:抗反射塗層 34:光阻圖案 36:金屬再沉積 38:第二介電層 40:頂部金屬沉積 d1,d2,d3,d4,d5:尺寸 h1,h2,h9:厚度 h3,h4,h5,h6,h8,h10,h11:高度 θ1:角度
在形成此說明書的材料部分的所附圖式中,繪示出: 第1圖至第8圖以剖面示意本揭露實施例中的一實施例中的步驟。
10:底電極
12:金屬層
22:介電材料
24:固定層
26:穿隧阻障層
28:自由層
30:頂電極
36:金屬再沉積
38:第二介電層
40:頂部金屬沉積

Claims (10)

  1. 一種磁性穿隧接面結構的製造方法,包含:在一底電極上沉積一導電通路層;將該導電通路層圖案化,接著修整該導電通路層以在該底電極上形成次20nm的一導電通路;以一第一介電層封裝該導電通路並將該第一介電層平坦化以暴露該導電通路的一頂表面;在封裝的該導電通路上沉積一磁性穿隧接面堆疊,其中該磁性穿隧接面堆疊包括至少一固定層(pinned layer)、在該固定層上的一阻障層及在該阻障層上的一自由層;在該磁性穿隧接面堆疊上沉積一頂電極層;將該頂電極層圖案化,接著修整該頂電極層以形成次30nm的一硬遮罩;以及使用該硬遮罩將該磁性穿隧接面堆疊蝕刻以形成一磁性穿隧接面裝置並將該磁性穿隧接面堆疊過蝕刻至該第一介電層中,但不蝕刻至該底電極中,其中金屬再沉積材料形成在該磁性穿隧接面裝置下的該第一介電層的側壁上,而不形成在該磁性穿隧接面裝置的阻障層的側壁上。
  2. 如請求項1所述之磁性穿隧接面結構的製造方法,其中該底電極、該導電通路層與該頂電極層包括Ta、TaN、Ti、TiN、W、Cu、Mg、Ru、Cr、Co、Fe、Ni、Pt、Ir、Mo或其組合,且該底電極、該導電通路層與該頂電極層的厚度介於80至150nm。
  3. 如請求項1所述之磁性穿隧接面結構的製造方法,其中將該導電通路層圖案化包括: 在該導電通道層上沉積有機或介電的一抗反射塗層至厚度大於或等於20nm,該抗反射塗層包括SiN、SiON或SiCOH;在該抗反射塗層上旋轉塗佈一光阻層;將該光阻層圖案化以形成寬度介於70至80nm、高度大於或等於200nm的光阻圖案;及將該抗反射塗層與該導電通路層以純氬電漿透過離子束蝕刻(IBE)或反應離子蝕刻(RIE)進行物理性蝕刻,以形成高度大於或等於100nm、寬度介於50至100nm的金屬柱。
  4. 如請求項1所述之磁性穿隧接面結構的製造方法,其中修整該導電通路層包括相對於該導電通路層的一頂表面的法線70~90°的角度,以射頻(RF)功率為500~1000W持續100~500秒進行原位(in-situ)或非原位(ex-situ)離子束蝕刻修整,其中整修的該導電通路的一圖案尺寸為10~20nm,該離子束蝕刻修整的垂直蝕刻速率小於或等於5Å/sec,該導電通路的高度與所沉積的該導電通路層的高度相同,或該導電通路的高度較所沉積該導電通路層的高度少5nm以下。
  5. 如請求項1所述之磁性穿隧接面結構的製造方法,其中將該頂電極層圖案化包括:在該頂電極層上沉積有機或介電的一抗反射塗層至厚度大於或等於20nm,該抗反射塗層包括SiN、SiON或SiCOH;在該抗反射塗層上旋轉塗佈一光阻層;將該光阻層圖案化以形成尺寸介於70至80nm、高度大於或等於200nm的光阻圖案;及 將該抗反射塗層與該頂電極層以純氬電漿透過離子束蝕刻或反應離子蝕刻進行物理性蝕刻,以形成高度大於或等於100nm的次30nm的該硬遮罩。
  6. 如請求項1所述之磁性穿隧接面結構的製造方法,其中將該磁性穿隧接面堆疊蝕刻與過蝕刻包括以純氬透過離子束蝕刻或反應離子蝕刻進行物理性蝕刻、進行化學性反應離子蝕刻或物理性離子束蝕刻、反應離子蝕刻與化學性反應離子蝕刻之組合。
  7. 如請求項1所述之磁性穿隧接面結構的製造方法,其中該頂電極層具有大於或等於100nm的一沉積高度,且在將該磁性穿隧接面堆疊蝕刻與過蝕刻後,該硬遮罩的高度大於或等於50nm。
  8. 如請求項1所述之磁性穿隧接面結構的製造方法,其中在將該磁性穿隧接面堆疊蝕刻與過蝕刻後,更包括:以一第二介電層封裝該磁性穿隧接面裝置;將該第二介電層的一頂表面平滑化並暴露該硬遮罩的一頂表面;及沉積一頂金屬層以接觸該硬遮罩。
  9. 一種磁性穿隧接面結構的製造方法,包括:在一底電極上沉積一導電通路層;將該導電通路層圖案化,接著修整該導電通路層以在該底電極上形成高度大於或等於50nm的次20nm的一導電通路;以一第一介電層封裝該導電通路並將該第一介電層平坦化以暴露該導電通路的一頂表面;在封裝的該導電通路上沉積一磁性穿隧接面堆疊,其中該磁性穿隧接面堆疊包括至少一固定層、在該固定層上的一阻障層及在該阻障層上的一自由層; 在該磁性穿隧接面堆疊上沉積一頂電極層;將該頂電極層圖案化,接著修整該頂電極層以形成次30nm的一硬遮罩;以及使用該硬遮罩將該磁性穿隧接面堆疊蝕刻以形成一磁性穿隧接面裝置並將該磁性穿隧接面堆疊過蝕刻至該第一介電層中,但不蝕刻至該底電極中,其中金屬再沉積材料形成在該磁性穿隧接面裝置下的該第一介電層的側壁上,而不形成在該磁性穿隧接面裝置的阻障層的側壁上。
  10. 一種磁性穿隧接面,包含:一次30nm的磁性穿隧接面裝置,位於一次20nm的導電通路上,該次20nm的導電通路由一介電層所封裝;一底電極,位於該次20nm的導電通路下;以及一頂電極,覆蓋並接觸該磁性穿隧接面裝置。
TW108133581A 2018-09-18 2019-09-18 磁性穿隧接面結構與其製造方法 TWI720620B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/133,955 2018-09-18
US16/133,955 US10886461B2 (en) 2018-09-18 2018-09-18 Highly physical etch resistive photoresist mask to define large height sub 30nm via and metal hard mask for MRAM devices

Publications (2)

Publication Number Publication Date
TW202021112A TW202021112A (zh) 2020-06-01
TWI720620B true TWI720620B (zh) 2021-03-01

Family

ID=69646745

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108133581A TWI720620B (zh) 2018-09-18 2019-09-18 磁性穿隧接面結構與其製造方法

Country Status (5)

Country Link
US (2) US10886461B2 (zh)
KR (1) KR102329023B1 (zh)
CN (1) CN110911552B (zh)
DE (1) DE102019123819B4 (zh)
TW (1) TWI720620B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10886461B2 (en) 2018-09-18 2021-01-05 Taiwan Semiconductor Manufacturing Company, Ltd. Highly physical etch resistive photoresist mask to define large height sub 30nm via and metal hard mask for MRAM devices
CN111446362A (zh) * 2020-04-13 2020-07-24 浙江驰拓科技有限公司 一种磁性随机存储器及其制备方法
CN116133510A (zh) * 2021-11-12 2023-05-16 联华电子股份有限公司 一种制作半导体元件的方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201709573A (zh) * 2015-04-20 2017-03-01 蘭姆研究公司 乾電漿蝕刻方法以使磁性隨機存取記憶體堆疊圖案化
US20180040668A1 (en) * 2016-08-04 2018-02-08 Qualcomm Incorporated Reducing or avoiding metal deposition from etching magnetic tunnel junction (mtj) devices, including magnetic random access memory (mram) devices
TW202023049A (zh) * 2018-08-27 2020-06-16 台灣積體電路製造股份有限公司 磁性穿隧接面結構及其製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7829923B2 (en) * 2008-10-23 2010-11-09 Qualcomm Incorporated Magnetic tunnel junction and method of fabrication
US7884433B2 (en) 2008-10-31 2011-02-08 Magic Technologies, Inc. High density spin-transfer torque MRAM process
US8278122B2 (en) * 2010-01-29 2012-10-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming MTJ cells
US8928100B2 (en) 2011-06-24 2015-01-06 International Business Machines Corporation Spin transfer torque cell for magnetic random access memory
US8313959B1 (en) * 2011-08-17 2012-11-20 Taiwan Semiconductor Manufacturing Company, Ltd. Hole first hardmask definition
EP3123536B1 (en) * 2014-03-26 2019-03-13 Intel Corporation Techniques for forming spin-transfer torque memory (sttm) elements having annular contacts
KR102473663B1 (ko) * 2015-10-01 2022-12-02 삼성전자주식회사 자기 터널 접합 구조체를 포함하는 반도체 소자 및 그의 형성 방법
US9978934B2 (en) 2015-10-30 2018-05-22 Veeco Instruments Inc. Ion beam etching of STT-RAM structures
US9502640B1 (en) * 2015-11-03 2016-11-22 International Business Machines Corporation Structure and method to reduce shorting in STT-MRAM device
CN107437581B (zh) * 2016-05-25 2020-10-09 上海磁宇信息科技有限公司 一种以氧化钽为硬掩模的磁性隧道结的制备方法
US10297746B2 (en) * 2017-04-05 2019-05-21 Taiwan Semiconductor Manufacturing Company, Ltd. Post treatment to reduce shunting devices for physical etching process
US10069064B1 (en) 2017-07-18 2018-09-04 Headway Technologies, Inc. Memory structure having a magnetic tunnel junction (MTJ) self-aligned to a T-shaped bottom electrode, and method of manufacturing the same
US10388862B1 (en) * 2018-04-12 2019-08-20 Taiwan Semiconductor Manufacturing Company, Ltd. Highly selective ion beam etch hard mask for sub 60nm MRAM devices
US10886461B2 (en) 2018-09-18 2021-01-05 Taiwan Semiconductor Manufacturing Company, Ltd. Highly physical etch resistive photoresist mask to define large height sub 30nm via and metal hard mask for MRAM devices

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201709573A (zh) * 2015-04-20 2017-03-01 蘭姆研究公司 乾電漿蝕刻方法以使磁性隨機存取記憶體堆疊圖案化
US20180040668A1 (en) * 2016-08-04 2018-02-08 Qualcomm Incorporated Reducing or avoiding metal deposition from etching magnetic tunnel junction (mtj) devices, including magnetic random access memory (mram) devices
TW202023049A (zh) * 2018-08-27 2020-06-16 台灣積體電路製造股份有限公司 磁性穿隧接面結構及其製造方法

Also Published As

Publication number Publication date
US20210151668A1 (en) 2021-05-20
US20200091419A1 (en) 2020-03-19
DE102019123819A1 (de) 2020-03-19
US11930715B2 (en) 2024-03-12
CN110911552B (zh) 2023-09-29
TW202021112A (zh) 2020-06-01
KR102329023B1 (ko) 2021-11-22
CN110911552A (zh) 2020-03-24
US10886461B2 (en) 2021-01-05
DE102019123819B4 (de) 2023-12-28
KR20200033188A (ko) 2020-03-27

Similar Documents

Publication Publication Date Title
US10522753B2 (en) Highly selective ion beam etch hard mask for sub 60nm MRAM devices
TWI720620B (zh) 磁性穿隧接面結構與其製造方法
KR102359749B1 (ko) 60nm 이하의 MRAM에 대한 전도성 재료 재퇴적을 감소시키기 위한 큰 높이의 트리형 30nm 이하의 비아
US11856864B2 (en) Sub 60nm etchless MRAM devices by ion beam etching fabricated T-shaped bottom electrode
US11217746B2 (en) Ion beam etching fabricated sub 30nm Vias to reduce conductive material re-deposition for sub 60nm MRAM devices
US11985905B2 (en) Highly physical ion resistive spacer to define chemical damage free sub 60nm MRAM devices
TWI724513B (zh) 磁性穿隧接面結構及其製造方法
TWI699913B (zh) 磁通道接面結構與其製造方法
US10756137B2 (en) MTJ patterning without etch induced device degradation assisted by hard mask trimming