TWI713007B - 驅動裝置以及其顯示資料的傳輸方法 - Google Patents

驅動裝置以及其顯示資料的傳輸方法 Download PDF

Info

Publication number
TWI713007B
TWI713007B TW108136349A TW108136349A TWI713007B TW I713007 B TWI713007 B TW I713007B TW 108136349 A TW108136349 A TW 108136349A TW 108136349 A TW108136349 A TW 108136349A TW I713007 B TWI713007 B TW I713007B
Authority
TW
Taiwan
Prior art keywords
display data
data
circuit
serial display
power saving
Prior art date
Application number
TW108136349A
Other languages
English (en)
Other versions
TW202115704A (zh
Inventor
陳博文
李國銘
Original Assignee
奕力科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 奕力科技股份有限公司 filed Critical 奕力科技股份有限公司
Priority to TW108136349A priority Critical patent/TWI713007B/zh
Application granted granted Critical
Publication of TWI713007B publication Critical patent/TWI713007B/zh
Publication of TW202115704A publication Critical patent/TW202115704A/zh

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一種驅動裝置以及其顯示資料的傳輸方法被提出。驅動裝置適用於顯示裝置。驅動裝置包括時序控制器以及源極驅動電路。時序控制器具有資料傳輸電路以依序傳輸多個串列顯示資料。時序控制器依據串列顯示資料中的連續多個的變動狀態決定是否設定第一省電旗標。源極驅動電路具有資料接收電路以依序接收串列顯示資料。資料接收電路並解碼各串列顯示資料執行以產生輸出顯示資料。其中當偵測到第一省電旗標被設定,資料傳輸電路以及該資料接收電路停止傳收串列顯示資料。

Description

驅動裝置以及其顯示資料的傳輸方法
本發明是有關於一種驅動裝置及其顯示資料的傳輸方法,且特別是有關於一種可降低電力消耗的驅動裝置及其顯示資料的傳輸方法。
隨著電子裝置的普及化,透過顯示裝置以提供良好的人機介面,成為現今技術的重要趨勢。而在節能減碳的要求下,如何提供高效能卻又具有節能效果的顯示裝置,成為本領域的重要課題。
在習知技術領域中,顯示裝置僅能在顯示掃描過程中的部分時間區間中,透過斷電(power down)的方式來節省電力,所能產生的節電效果有限。
本發明提供一種驅動裝置以及顯示資料的傳輸方法,可降低電力消耗。
本發明的驅動裝置適用於顯示裝置。驅動裝置包括時序控制器以及源極驅動電路。時序控制器具有資料傳輸電路以依序傳輸多個串列顯示資料。時序控制器依據串列顯示資料中的連續多個的變動狀態決定是否設定第一省電旗標。源極驅動電路具有資料接收電路以依序接收串列顯示資料。資料接收電路並針對各串列顯示資料執行解碼以產生輸出顯示資料。其中當偵測到第一省電旗標被設定,資料傳輸電路以及資料接收電路源極驅動電路停止傳收串列顯示資料。
本發明的顯示資料的傳輸方法包括:提供時序控制器的資料傳輸電路以依序傳輸多個串列顯示資料,並依據串列顯示資料中的連續多個的變動狀態決定是否設定第一省電旗標;提供源極驅動電路的資料接收電路以依序接收串列顯示資料,並針對各串列顯示資料執行解碼以產生輸出顯示資料;當偵測到第一省電旗標被設定,使資料傳輸電路以及資料接收電路源極驅動電路停止傳收串列顯示資料。
基於上述,本發明的驅動裝置透過判斷多個串列顯示資料間的變化狀態,並依據判斷結果以停止串列顯示資料的解碼,或透過停止串列顯示資料的接收動作,藉以降低所需的電力消耗。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100:驅動裝置
110、300:時序控制器
111、510:資料傳輸電路
120:源極驅動電路
121、400、520:資料接收電路
210~240:資料欄位
311~31A:線緩衝器
320:比較器
410、522、524:時脈資料回復電路
420:解串列電路
430:移位暫存電路
440:閂鎖電路
521、523:等化器
CK:時脈信號
DS、DS1~DSA、DS1’、DS2’、DS3’:串列顯示資料
SOL:起始信號
S710~S740:顯示資料的傳輸步驟
CMD:命令信號
DATA、RDS:資料信號
EOL:結束信號
FG1:第一省電旗標
FG2:第二省電旗標
PD:並列顯示資料
DOUT:輸出顯示資料
TX1~TXA:傳輸器
DP1~DPA、DN1~DNA:信號
RX1~RXA:接收器
V1、V2:電壓值
RS:省電模式
VREF:參考電壓值
圖1繪示本發明一實施例的驅動裝置的示意圖。
圖2繪示本發明實施例的串列顯示資料的內容的示意圖。
圖3繪示本發明實施例的時序控制器的部分電路的示意圖。
圖4繪示本發明實施例的源極驅動器的資料接收電路的示意圖。
圖5A繪示本發明實施例時序控制器的資料傳輸電路的實施方式的示意圖。
圖5B繪示本發明實施例源極驅動器的資料接收電路的實施方式的示意圖。
圖6繪示本發明實施例的資料傳輸電路傳送的信號的示意圖。
圖7繪示本發明一實施例的顯示資料的傳輸方法的流程圖。
請參照圖1,圖1繪示本發明一實施例的驅動裝置的示意圖。驅動裝置100適用於顯示裝置。驅動裝置100包括時序控制器110以及源極驅動電路120。時序控制器110具有資料傳輸電路111以依序傳輸多個串列顯示資料DS。源極驅動電路120則具有資料接收電路121以依序接收時序控制器110所發送的串列顯示資料DS。
在本發明實施例中,時序控制器110可依據連續的多個 串列顯示資料DS的變動狀態決定是否設定一第一省電旗標以及一第二省電旗標。具體來說,時序控制器110可針對所要傳送的多個串列顯示資料DS的資料內容有無改變,決定是否針對省電旗標進行設定。在細節上,當時序控制器110判斷出所要傳送的多個串列顯示資料DS中的連續M個的資料內容相同時,可設定第一省電旗標,並且,當時序控制器110判斷出所要傳送的多個串列顯示資料DS中的連續N個的資料內容相同時,可設定第二省電旗標。其中,N為大於1的整數,且N的數值可以依據源極驅動電路120中的時脈資料回復電路的時脈資料回復能力來決定。此外,M則為大於N的整數。
以N等於2,且M等於4為範例。時序控制器110可將多個串列顯示資料預先儲存在多個線緩衝器(line buffer)中。當時序控制器110判斷出上述的多個串列顯示資料中,要進行傳送的四個連續的串列顯示資料DS的資料內容相同時,時序控制器110可設定第一省電旗標為第一邏輯準位(例如為邏輯高準位),並使驅動裝置100進入省電模式。在省電模式下,時序控制器110可停止其資料傳輸電路111的串列顯示資料DS的資料傳輸動作,源極驅動器120則可停止其資料接收電路121的串列顯示資料DS的資料接收動作。在另一方面,當驅動裝置100進入省電模式後,時序控制器110可持續偵測連續所要傳送的四個串列顯示資料DS的變動狀態。
當判斷上述的多個串列顯示資料中,沒有連續四個串列 顯示資料的資料內容相同,但仍有連續兩個串列顯示資料的資料內容相同時,時序控制器110可設定第二省電旗標為第一邏輯準位(例如為邏輯高準位),並使第一省電旗標為清除的狀態(為第二邏輯準位,例如為邏輯低準位)。在此狀態下,由於時序控制器110目前要連續傳送的第一串列顯示資料與第二串列顯示資料的資料內容相同,驅動裝置100可進入資料維持模式。在資料維持模式下,源極驅動電路120的資料接收電路121可不需要針對新接收的第二串列顯示資料進行解碼,並透過停止針對新接收的第二串列顯示資料進行解碼而降低電力的消耗。
在另一方面,當驅動裝置100進入資料維持模式後,時序控制器110可持續偵測連續傳送的兩個串列顯示資料DS的變動狀態。若當時序控制器110偵測連續傳送的兩個串列顯示資料DS的資料內容不相同時,時序控制器110可清除第二省電旗標,使第二省電旗標為第二邏輯準位(例如邏輯低準位),並解除資料維持模式以回復為正常模式。當偵測到第二省電旗標被清除,源極驅動電路120即恢復對新接收的串列顯示資料DS進行解碼,以維持資料的正確性。
值得注意的是,上述連續傳送的四個串列顯示資料DS在省電模式下並未實際的被傳送至源極驅動電路120中。上述連續傳送的四個串列顯示資料DS暫存在時序控制器110中的多個線緩衝器中。時序控制器110可透過比較線緩衝器中所儲存的串列顯示資料DS的資料內容來設定或是清除第一省電旗標。
此外,時序控制器110會優先判斷是否針對第一省電旗標進行設定,並在當第一省電旗標需被設定的狀態下,時序控制器110可不需針對第二省電旗標進行設定。當然,在本發明其他實施例中,時序控制器110也可以在第一省電旗標設定的條件下,也針對第二省電旗標進行設定。
在本發明實施例中,每一組的串列顯示資料DS可包括對應的一個顯示列的顯示資料。請參見如圖2繪示本發明實施例的串列顯示資料DS內容示意圖。串列顯示資料DS可具有多個資料欄位210~240。資料欄位210記錄起始信號SOL,用以指示一顯示列資料的開始點。資料欄位220記錄命令信號CMD,用以表示時序控制器110所傳送的指令。資料欄位230記錄資料信號DATA,資料信號DATA為對應顯示列的顯示資料。資料欄位240則記錄結束信號EOL,用以指示顯示列資料的結束點。上述第二省電旗標可位於資料欄位220,作為命令信號CMD的一種類型。
在當驅動裝置100進入省電模式時,時序控制器110可停止其資料傳輸電路111的串列顯示資料DS的資料傳輸動作,源極驅動器120則可停止其資料接收電路121的串列顯示資料DS的資料接收動作。
以資料傳輸電路111透過差動信號對(differential signal pair)傳輸串列顯示資料DS為例,資料傳輸電路111可透過互為差動信號的第一信號以及第二信號來進行串列顯示資料DS的傳輸。在當驅動裝置100進入省電模式時,時序控制器110可使資 料傳輸電路111所發送的第一信號以及第二信號的電壓值,均為相同的參考電壓值(例如為參考接地電壓),並停止資料傳輸電路111的電路動作,以節省電力消耗。在另一方面,當源極驅動器120的資料接收電路121接收到均為參考電壓值的第一信號以及第二信號時,可獲知驅動裝置100已進入省電模式,並可停止資料接收電路121的動作,進一步降低電力的消耗。此外,透過使第一信號以及第二信號的電壓值維持固定,且不進行轉態,也可有效降低電力消耗。
應特別注意的是,本發明中的第一省電旗標以及第二省電旗標可以分別被設定。舉例來說明,在當所要傳送的連續P個串列顯示資料的資料內容相同,且P大於等於N,且小於M時,時序控制器110可針對第二省電旗標進行設定。在當上述的P大於或等於M時,時序控制器110可僅針對第一省電旗標進行設定。或者,在當上述的P大於或等於M時,時序控制器110可同時針對第一省電旗標以及第二省電旗標進行設定。當然,在當上述的P小於N時,時序控制器110可使第一省電旗標以及第二省電旗標均為被清除的狀態。
值得注意的,基於第一省電旗標對應的省電模式可節省更多的電力,在本發明實施例中,當P大於或等於M時,時序控制器110也可僅針對第一省電旗標進行設定,並使驅動裝置100進入省電模式是即可,不需針對第二省電旗標進行設定。
以下請參照圖3,圖3繪示本發明實施例的時序控制器的 部分電路的示意圖。時序控制器300包括多個線緩衝器311~31A以及比較器320。線緩衝器311~31A用以暫存先前傳送的串列顯示資料DS1~DSA。線緩衝器311~31A依據先進先出(first in first out,FIFO)機制以儲存串列顯示資料DS1~DSA。
比較器320耦接線緩衝器311~31A,並針對線緩衝器311~31A中所儲存的串列顯示資料DS1~DSA進行比較。並據以設定或清除第一省電旗標FG1以及第二省電旗標FG2。
以前述N設定為2為例,比較器320可針對前2級(要進行串列顯示資料傳出動作的)線緩衝器311、312所暫存的串列顯示資料DS1、DS2進行比較,並在當串列顯示資料DS2與串列顯示資料DS1的資料內容相同時,比較器320可針對省電旗標FG1進行設定,並使驅動裝置進入資料保持模式。
在資料保持模式下,源極驅動電路不針對時序控制器300所發送的串列顯示資料DS2進行解碼,並藉以節省電能。在下一個時序中,線緩衝器311~31A依據先進先出的機制以接收串列顯示資料DS,並使線緩衝器311~312分別儲存串列顯示資料DS1’以及DS2’,其中串列顯示資料DS1’可以等於串列顯示資料DS2。比較器320並針對線緩衝器311~312中所儲存的串列顯示資料DS1’、DS2’進行比較,並在當串列顯示資料DS1’、DS2’不相同的條件下,清除第二省電旗標FG2。
此外,以M設定為3為例,當比較器320比較出串列顯示資料DS1至串列顯示資料DS3的資料內容皆相同時,比較器320 可針對第一省電旗標FG1進行設定,並使驅動裝置進入省電模式。在省電模式下,時序控制器300以及源極驅動電路停止傳收串列顯示資料。
值得注意的,在省電模式下,線緩衝器311~31A的先進先出的機制持續進行,並在下一個時序中,比較器320可針對線緩衝器311~313中新的串列顯示資料DS1’、DS2’以及DS3’進行比較,並在當串列顯示資料DS1’、DS2’以及DS3’不完全相同時,清除第一省電旗標FG1,並使驅動裝置回復正常模式。
在本實施例中,線緩衝器311~31A的硬體架構可為顯示裝置領域中常用的線緩衝器電路。比較器320則可為本領域具通常知識者所熟知的比較器電路。
以下請參照圖4,圖4繪示本發明實施例的源極驅動器的資料接收電路的示意圖。資料接收電路400包括時脈資料回復電路410、解串列電路420、移位暫存電路430以及閂鎖電路440。時脈資料回復電路(clock and data recovery,CDR)410耦接解串列電路420,並接收串列資料信號DS。時脈資料回復電路410用以依據所接收的串列資料信號DS來產生對應的時脈信號CK,並將依據串列資料信號DS所產生的時脈信號CK以及資料信號RDS傳送至解串列電路420。
在本實施例中,解串列電路420依據時脈信號CK來對資料信號RDS進行串列轉並列的動作(解串列動作),並獲得並列顯示資料PD。解串列電路420另耦接至移位暫存器430,並使並 列顯示資料PD被儲存在移位暫存器430中。閂鎖器電路440耦接至移位暫存器430,用以閂鎖並列顯示資料PD,並依據並列顯示資料PD來產生輸出顯示資料DOUT。
在此請注意,資料接收電路400並接收省電旗標FG1。在當省電旗標FG2為被設定的狀態下,資料接收電路400可依據省電旗標FG2停止解串列電路420的解碼(解串列)動作,以及,停止移位暫存器430以及閂鎖器電路440的電路動作以節省電力消耗。更進一步的,在當省電旗標FG1為被設定的狀態下,資料接收電路400可依據省電旗標FG1停止時脈資料回復電路410的動作,以節省更多的電力。
以下請參照圖5A,圖5A繪示本發明實施例時序控制器的資料傳輸電路的實施方式的示意圖。資料傳輸電路510包括多個傳輸器TX1~TXA。其中,傳輸緩衝器TX1、TXA分別傳送信號DP1、DN1以及信號DPA、DNA。當驅動裝置在正常模式下,信號DP1、DN1互為差動信號,信號DPA、DNA互為差動信號。
在另一方面,傳輸器TX1~TXA可共同接收省電旗標FG1,並在當省電旗標FG1為設定狀態(表示驅動裝置處於省電模式)時,傳輸器TX1~TXA的動作可以被停止,並處於未被供電的狀態。傳輸器TX1~TXA並分別使信號DP1、DN1以及信號DPA、DNA的電壓值為相同的參考電壓值,以指示驅動裝置已進入省電模式。
透過使傳輸器TX1~TXA被斷電,並使信號DP1、DN1 以及信號DPA、DNA的電壓值為相同的參考電壓值,可有效節省電力。
以下請參照圖5B,圖5B繪示本發明實施例源極驅動器的資料接收電路的實施方式的示意圖。資料接收電路520包括多個接收器RX1~RXA。此外,接收器RX1並耦接等化器521以及時脈資料回復電路(CDR)522,接收器RXA並耦接等化器523以及時脈資料回復電路(CDR)524。時脈資料回復電路522、524可接收來自於時脈偵測電路(未繪示)所提供的時脈信號。等化器521、523可以為決策回饋等化器(Decision Feedback Equalizer,DFE)。接收緩衝器RX1用以接收信號DP1、DN1,接收緩衝器RXA則用以接收信號DPA、DNA。在本實施例中,等化器521、523、時脈資料回復電路(CDR)522、524可應用本領域具通常知識者所熟知的電路來實施。
在驅動裝置為正常狀態下,信號DP1、DN1互為差動信號,信號DPA、DNA同樣互為差動信號。相對的,當信號DP1、DN1、信號DPA、DNA的至少其中之一的電壓值等於參考電壓值時,表示驅動裝置處於省電模式,源極驅動器可對應關閉接收器RX1~RXA的電路動作,以節省電力消耗。
請參照圖6,圖6繪示本發明實施例的資料傳輸電路傳送的信號的示意圖。以圖5B實施例中的信號DP1為範例,在驅動裝置不為省電模式RS時,信號DP1的電壓值可以為在電壓值V1以及電壓值V2間轉態。相對的,在這個狀態下,對應信號DP1 的信號DN1的電壓值則可以在電壓值V2以及電壓值V1間轉態(當信號DP1的電壓值為V1,信號DN1的電壓值為V2;當信號DP1的電壓值為V2,信號DN1的電壓值為V1)。
在另一方面,在驅動裝置為省電模式RS時,信號DP1以及DN1的電壓值則可同樣被設定為等於參考電壓值VREF,在本實施例中,參考電壓值VREF可以小於電壓值V1以及V2。例如,參考電壓值VREF可以為0伏特。在本發明其他實施例中,參考電壓值VREF可以不必要小於電壓值V1以及V2,也不必要等於0伏特。參考電壓值VREF可以為不等於電壓值V1及V2的任意電壓值。
請參照圖7,圖7繪示本發明一實施例的顯示資料的傳輸方法的流程圖。在圖7中,在步驟S710中,提供時序控制器的資料傳輸電路以依序傳輸多個串列顯示資料,並依據串列顯示資料中的連續多個的變動狀態決定是否設定第一省電旗標以及第二省電旗標;在步驟S720中則提供源極驅動電路的資料接收電路以依序接收串列顯示資料,並針對各串列顯示資料執行解碼以產生輸出顯示資料;在步驟S730中,可先針對第一省電旗標進行偵測。若當偵測到第一省電旗標被設定,使資料傳輸電路以及資料接收電路停止傳收串列顯示資料;在步驟S740中,若當第一省電旗標未被設定,而當偵測到第二省電旗標被設定時,則使源極驅動電路停止解碼。
關於上述步驟的實施細節,在前述的實施例中已有詳細 的說明,在此恕不多贅述。
綜上所述,本發明透過針對連續的多個串列顯示資料的資料內容的變化狀態來設定省電旗標,並依據省電旗標來停止針對各串列顯示資料所執行的解碼。藉此,在當顯示資料持續沒有產生變化的狀態下,驅動裝置透過節省不需要執行的解碼的電力,有效降低電力的浪費。在本發明實施例中,在當顯示資料沒有變化的情況持續更久時,驅動裝置可進一步關閉資料傳輸電路以及資料接收電路的資料傳輸動作,以進一步節省電力的消耗。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:驅動裝置
110:時序控制器
111:資料傳輸電路
120:源極驅動電路
121:資料接收電路
DS:串列顯示資料

Claims (26)

  1. 一種驅動裝置,適用於一顯示裝置,包括:一時序控制器,具有一資料傳輸電路以依序傳輸多個串列顯示資料,該時序控制器依據該些串列顯示資料中的連續多個的變動狀態決定是否設定一第一省電旗標;以及一源極驅動電路,具有一資料接收電路以依序接收該些串列顯示資料,該資料接收電路並解碼各該串列顯示資料以產生一輸出顯示資料,其中當偵測到該第一省電旗標被設定,該資料傳輸電路以及該資料接收電路停止傳收該些串列顯示資料。
  2. 如申請專利範圍第1項所述的驅動裝置,其中該時序控制器偵測該些串列顯示資料中的連續M個的資料內容相同時,設定該第一省電旗標,其中M為大於1的正整數。
  3. 如申請專利範圍第2項所述的驅動裝置,其中該時序控制器偵測並依據該些串列顯示資料中的連續N個的變動狀態決定是否設定一第二省電旗標,其中該源極驅動電路在該第二省電旗標被設定時,停止解碼各該串列顯示資料,其中M為大於N的整數。
  4. 如申請專利範圍第3項所述的驅動裝置,其中該時序控制器偵測該些串列顯示資料中的該些連續N個的資料內容相同時,設定該第二省電旗標。
  5. 如申請專利範圍第4項所述的驅動裝置,其中該時序控制器包括多個線緩衝器以分別儲存該些串列顯示資料,該些線緩衝器以先進先出機制以儲存該些串列顯示資料。
  6. 如申請專利範圍第5項所述的驅動裝置,其中該時序控制器依據該些線緩衝器中,前N級的線緩衝器中的該些串列顯示資料的資料內容相同時設定該第二省電旗標。
  7. 如申請專利範圍第5項所述的驅動裝置,其中該時序控制器依據該些線緩衝器中,前N級的線緩衝器中的該些串列顯示資料的資料內容不相同時清除該第二省電旗標。
  8. 如申請專利範圍第5項所述的驅動裝置,其中該時序控制器依據該些線緩衝器中,前M級的線緩衝器中的該些串列顯示資料的資料內容相同時設定該第一省電旗標。
  9. 如申請專利範圍第5項所述的驅動裝置,其中該時序控制器依據該些線緩衝器中,前M級的線緩衝器中的該些串列顯示資料的資料內容不相同時清除該第一省電旗標。
  10. 如申請專利範圍第5項所述的驅動裝置,其中該時序控制器包括:該些線緩衝器;以及一比較器,耦接該些線緩衝器,用以決定該些串列顯示資料中的連續多個的變動狀態。
  11. 如申請專利範圍第5項所述的驅動裝置,其中該資料接收電路包括:一解串列電路,依據接收該些串列顯示資料,並針對各該串列顯示資料進行解串列以產生一並列顯示資料;一移位暫存器電路,接收並暫存該並列顯示資料;以及 一閂鎖器電路,閂鎖該並列顯示資料,並提供該輸出顯示資料。
  12. 如申請專利範圍第11項所述的驅動裝置,其中當該源極驅動電路停止解碼時,該源極驅動電路停止解串列,以使該閂鎖器電路以及該移位暫存器電路中的該並列顯示資料及該輸出顯示資料維持不變。
  13. 如申請專利範圍第11項所述的驅動裝置,其中該資料接收電路更包括一時脈資料回復電路,用以產生對應各該串列顯示資料的一時脈信號,其中,N的大小依據該時脈資料回復電路的時脈資料回復能力來決定。
  14. 如申請專利範圍第1項所述的驅動裝置,其中該時序控制器的該資料傳輸電路透過一差動信號對傳輸各該串列顯示資料至該源極驅動電路的該資料接收電路。
  15. 如申請專利範圍第14項所述的驅動裝置,其中當該第一省電旗標被設定時,該時序控制器使該差動信號對的一第一信號以及一第二信號皆為一參考電壓值。
  16. 如申請專利範圍第15項所述的驅動裝置,其中當該源極驅動電路的該資料接收電路判斷出該第一信號以及該第二信號皆為該參考電壓值時,停止接收該些串列顯示資料。
  17. 一種顯示資料的傳輸方法,包括: 提供一時序控制器的一資料傳輸電路以以依序傳輸多個串列顯示資料,並依據該些串列顯示資料中的連續多個的變動狀態決定是否設定一第一省電旗標;提供一源極驅動電路的一資料接收電路以依序接收該些串列顯示資料,並針對各該串列顯示資料執行解碼以產生一輸出顯示資料;以及當偵測到該第一省電旗標被設定,使該資料傳輸電路以及該資料接收電路停止傳收該些串列顯示資料。
  18. 如申請專利範圍第17項所述的傳輸方法,其中提供該時序控制器的該資料傳輸電路以依序傳輸該些串列顯示資料,並依據該些串列顯示資料中的連續多個的變動狀態決定是否設定該第一省電旗標的步驟包括:當該時序控制器偵測該些串列顯示資料中的連續M個的資料內容相同時,設定該第一省電旗標,其中M為大於1的整數。
  19. 如申請專利範圍第18項所述的傳輸方法,更包括:依據該些串列顯示資料中的連續N個的變動狀態決定是否設定一第二省電旗標;以及在該第二省電旗標被設定時,使該源極驅動電路停止解碼各該串列顯示資料,其中M為大於N的整數。
  20. 如申請專利範圍第19項所述的傳輸方法,其中依據該些串列顯示資料中的連續N個的變動狀態決定是否設定該第二省電旗標的步驟包括: 當該時序控制器偵測該些串列顯示資料中的連續N個的資料內容相同時,設定該第二省電旗標。
  21. 如申請專利範圍第20項所述的傳輸方法,更包括:使該時序控制器提供多個線緩衝器以分別儲存該些串列顯示資料,並提供該些線緩衝器以先進先出機制以儲存該些串列顯示資料。
  22. 如申請專利範圍第21項所述的傳輸方法,更包括:在該些線緩衝器中,前N級的線緩衝器中的該些串列顯示資料的資料內容相同時設定該第二省電旗標。
  23. 如申請專利範圍第21項所述的傳輸方法,更包括:在該些線緩衝器中,前N級的線緩衝器中的該些串列顯示資料的資料內容不相同時清除該第二省電旗標。
  24. 如申請專利範圍第21項所述的傳輸方法,更包括:在該些線緩衝器中,前M級的線緩衝器中的該些串列顯示資料的資料內容相同時設定該第一省電旗標。
  25. 如申請專利範圍第21項所述的傳輸方法,更包括:在該些線緩衝器中,前M級的線緩衝器中的該些串列顯示資料的資料內容不相同時清除該第一省電旗標。
  26. 如申請專利範圍第21項所述的傳輸方法,其中N的大小依據該源極驅動電路的一時脈資料回復電路的時脈資料回復能力來決定。
TW108136349A 2019-10-08 2019-10-08 驅動裝置以及其顯示資料的傳輸方法 TWI713007B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW108136349A TWI713007B (zh) 2019-10-08 2019-10-08 驅動裝置以及其顯示資料的傳輸方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108136349A TWI713007B (zh) 2019-10-08 2019-10-08 驅動裝置以及其顯示資料的傳輸方法

Publications (2)

Publication Number Publication Date
TWI713007B true TWI713007B (zh) 2020-12-11
TW202115704A TW202115704A (zh) 2021-04-16

Family

ID=74669970

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108136349A TWI713007B (zh) 2019-10-08 2019-10-08 驅動裝置以及其顯示資料的傳輸方法

Country Status (1)

Country Link
TW (1) TWI713007B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI764514B (zh) * 2021-01-13 2022-05-11 瑞鼎科技股份有限公司 自動選擇等化器檔位的方法
TWI797889B (zh) * 2021-12-15 2023-04-01 大陸商常州欣盛半導體技術股份有限公司 低功率消耗源極驅動器及其輸入級比較器控制方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI485678B (zh) * 2012-09-17 2015-05-21 Novatek Microelectronics Corp 面板顯示裝置
TW201528236A (zh) * 2014-01-06 2015-07-16 Himax Tech Ltd 顯示裝置及其控制方法
CN105590574A (zh) * 2014-11-07 2016-05-18 三星电子株式会社 源极驱动器电路以及显示装置
US9659538B2 (en) * 2012-12-14 2017-05-23 Parade Technologies, Ltd. Power reduction technique for digital display panel with point to point intra panel interface
US9857911B1 (en) * 2016-07-29 2018-01-02 Parade Technologies, Ltd. Bi-directional scalable intra-panel interface
TWM591644U (zh) * 2019-10-08 2020-03-01 奕力科技股份有限公司 驅動裝置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI485678B (zh) * 2012-09-17 2015-05-21 Novatek Microelectronics Corp 面板顯示裝置
US9659538B2 (en) * 2012-12-14 2017-05-23 Parade Technologies, Ltd. Power reduction technique for digital display panel with point to point intra panel interface
TW201528236A (zh) * 2014-01-06 2015-07-16 Himax Tech Ltd 顯示裝置及其控制方法
CN105590574A (zh) * 2014-11-07 2016-05-18 三星电子株式会社 源极驱动器电路以及显示装置
US9857911B1 (en) * 2016-07-29 2018-01-02 Parade Technologies, Ltd. Bi-directional scalable intra-panel interface
TWM591644U (zh) * 2019-10-08 2020-03-01 奕力科技股份有限公司 驅動裝置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI764514B (zh) * 2021-01-13 2022-05-11 瑞鼎科技股份有限公司 自動選擇等化器檔位的方法
TWI797889B (zh) * 2021-12-15 2023-04-01 大陸商常州欣盛半導體技術股份有限公司 低功率消耗源極驅動器及其輸入級比較器控制方法

Also Published As

Publication number Publication date
TW202115704A (zh) 2021-04-16

Similar Documents

Publication Publication Date Title
US9940869B2 (en) Internal clock signal control for display device, display driver and display device system
US10027504B2 (en) Protocol-assisted advanced low-power mode
US10289600B2 (en) Reducing transmitter encoding jitter in a C-PHY interface using multiple clock phases to launch symbols
JP5043960B2 (ja) 3相及び極性符号化されたシリアルインタフェース
US7953162B2 (en) Use of differential pair as single-ended data paths to transport low speed data
US8878792B2 (en) Clock and data recovery circuit of a source driver and a display device
US8947412B2 (en) Display driving system using transmission of single-level embedded with clock signal
TWI713007B (zh) 驅動裝置以及其顯示資料的傳輸方法
JP2000207077A (ja) デ―タ転送装置及びデ―タ転送方法(DeviceforTransmittingDataandMethodthereof)
KR102232175B1 (ko) 디스플레이 패널의 비표시 영역에 의해 소모되는 전력을 줄이기 위한 소스 드라이버 회로 및 디스플레이 장치
TWM591644U (zh) 驅動裝置
CN109036299B (zh) 数据传输方法、装置、系统和存储介质
US11545980B1 (en) Clock and data recovery for multi-phase, multi-level encoding
TWI812887B (zh) 偵測電路和喚醒方法
US10587391B2 (en) Simplified C-PHY high-speed reverse mode
EP4016519A1 (en) Display link power management using in-band low-frequency periodic signaling
JP6746791B2 (ja) クロックゲーティングイネーブルの生成
US10593288B2 (en) Apparatus of transmitting and receiving signal, source driver of receiving status information signal, and display device having the source driver
CN210722404U (zh) 驱动装置
CN110675799A (zh) 驱动装置以及其显示数据的传输方法
CN110635854B (zh) 一种传输协议自适应解码系统及方法
TWI822732B (zh) 獨立配對的3相眼圖取樣電路
US20100176749A1 (en) Liquid crystal display device with clock signal embedded signaling
JP4184345B2 (ja) スイング低減信号回路のための適応ヒステリシス
TWI423725B (zh) 解碼電路及其解碼方法