TWI708225B - 畫素陣列基板 - Google Patents

畫素陣列基板 Download PDF

Info

Publication number
TWI708225B
TWI708225B TW108124809A TW108124809A TWI708225B TW I708225 B TWI708225 B TW I708225B TW 108124809 A TW108124809 A TW 108124809A TW 108124809 A TW108124809 A TW 108124809A TW I708225 B TWI708225 B TW I708225B
Authority
TW
Taiwan
Prior art keywords
pixel electrode
sub
pixel
main
array substrate
Prior art date
Application number
TW108124809A
Other languages
English (en)
Other versions
TW202103126A (zh
Inventor
曹福君
王奕筑
賴呈暐
林曉彤
鄭偉成
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW108124809A priority Critical patent/TWI708225B/zh
Priority to CN202010065810.0A priority patent/CN111123590B/zh
Application granted granted Critical
Publication of TWI708225B publication Critical patent/TWI708225B/zh
Publication of TW202103126A publication Critical patent/TW202103126A/zh

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133707Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一種畫素陣列基板包括多個畫素結構。每一畫素結構包括資料線、掃描線、主動元件及畫素電極。畫素電極包括第一子畫素電極及第二子畫素電極。第一子畫素電極具有第一主幹部、第二主幹部和多個第一分支部。第二子畫素電極具有第三主幹部、第四主幹部和多個第二分支部。多個畫素結構的多條資料線在第一方向上排列。每一畫素結構的第一子畫素電極及第二子畫素電極在第一方向上排列,且每一畫素結構的第二主幹部及第四主幹部係分離。

Description

畫素陣列基板
本發明是有關於一種畫素陣列基板。
單一配向區域的液晶顯示面板,在不同視角下,由於光線行進的路徑不同,因此相位延遲也不相同,造成在不同位置觀影時所感受到的畫面亮度不同,降低觀賞品質。為減少背光源的光線以不同角度通過顯示器時,所經歷的相位延遲的差異,因此出現了多個配向區域的顯示技術。
一般而言,多個配向區域的顯示技術採用米字形的畫素電極。米字形的畫素電極包括多個主幹部及多個分支部,其中多個主幹部相交叉,多個分支部配置於由多個主幹部劃分出的多個區域,以定義多個配向區域。然而,主幹部的寬度過大,使得液晶顯示面板的穿透度不易提升。此外,因資料線之訊號所產生電場易從畫素電極竄出,進而造成顯示不良。
本發明提供一種畫素陣列基板,採用所述畫素陣列基板的性能佳。
本發明的畫素陣列基板包括基板及設置於基板上的多個畫素結構。每一畫素結構包括資料線、掃描線、主動元件及畫素電極。主動元件電性連接至資料線及掃描線。畫素電極電性連接至主動元件。畫素電極包括第一子畫素電極及第二子畫素電極。第一子畫素電極具有第一主幹部、第二主幹部和多個第一分支部,其中第一主幹部與第二主幹部交叉,且多個第一分支部設置於第一主幹部的同一側及第二主幹部的相對兩側。第二子畫素電極具有第三主幹部、第四主幹部和多個第二分支部,其中第三主幹部與第四主幹部交叉,多個第二分支部設置於第三主幹部的同一側及第四主幹部的相對兩側,且多個第一分支部及多個第二分支部位於第一主幹部與第三主幹部之間。多個畫素結構的多條資料線在第一方向上排列,每一畫素結構的第一子畫素電極及第二子畫素電極在第一方向上排列,且每一畫素結構的第二主幹部及第四主幹部係分離。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件“上”或“連接到”另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為“直接在另一元件上”或“直接連接到”另一元件時,不存在中間元件。如本文所使用的,“連接”可以指物理及/或電性連接。再者,“電性連接”或“耦合”係可為二元件間存在其它元件。
本文使用的“約”、“近似”、或“實質上”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,“約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。再者,本文使用的“約”、“近似”或“實質上”可依光學性質、蝕刻性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
圖1為本發明一實施例之畫素陣列基板的上視示意圖。
圖2為圖1的一個畫素結構的放大示意圖。
圖3為本發明一實施例之畫素陣列基板的剖面示意圖。圖3對應圖2的剖線A-A’。
圖4為採用本發明之一實施例的畫素結構的液晶顯示面板在電壓驅動下的放大示意圖。
請參照圖1及圖2,畫素陣列基板10包括基板110以及設置於基板110上的多個畫素結構PX。
請參照圖2,每一畫素結構PX包括資料線DL、掃描線SL、主動元件T及畫素電極120,其中主動元件T電性連接至資料線DL及掃描線SL,而畫素電極120電性連接至主動元件T。
請參照圖1及圖2,多個畫素結構PX的多條資料線DL在第一方向x上排列,多個畫素結構PX的多條掃描線SL在第二方向y上排列,其中第一方向x與第二方向y交錯。舉例而言,在本實施例中,第一方向x與第二方向y實質上可垂直,但本發明不以此為限。
請參照圖2,在本實施例中,主動元件T包括薄膜電晶體,薄膜電晶體具有第一端Ta、控制端Tc、第二端Tb及半導體圖案Td,第一端Ta及第二端Tb分別電性連接至半導體圖案Td的不同兩區,資料線DL電性連接至薄膜電晶體的第一端Ta,掃描線SL電性連接至薄膜電晶體的控制端Tc,而畫素電極120電性至薄膜電晶體的第二端Tb。請參照圖2及圖3,畫素陣列基板10更包括絕緣層130(標示於圖3),絕緣層130夾設於畫素電極120與主動元件T的第二端Tb之間且具有接觸窗132,而畫素電極120係透過絕緣層130的接觸窗132電性連接至主動元件T的第二端Tb。
請參照圖2,畫素電極120包括第一子畫素電極121及第二子畫素電極122。
第一子畫素電極121具有第一主幹部121a、第二主幹部121b和多個第一分支部121c。第一主幹部121a在第二方向y上延伸。第二主幹部121b在第一方向x上延伸。第一主幹部121a與第二主幹部121b交叉。多個第一分支部121c與第一主幹部121a及第二主幹部121b連接,且設置於第一主幹部121a的同一側(例如:右側)及第二主幹部121b的相對兩側(例如:上下兩側)。分別設置於第二主幹部121b之相對兩側的多個第一分支部121c分別朝不同的方向d1及方向d2延伸,其中方向d1及方向d2不垂直也不平行於第一方向x及第二方向y。
在本實施例中,第一子畫素電極121更具有第一周邊部121d。第一周邊部121d連接第一主幹部121a的相對兩端及第二主幹部121b的至少一端,以定義第一子畫素電極121的多個第一輔助開口O1。多個第一輔助開口O1與多個第一分支部121c分別位於第一主幹部121a的相對兩側。多個第一輔助開口O1分別位於第二主幹部121b的相對兩側。每一第一輔助開口O1的長度方向(即第二方向y)實質上平行於第一主幹部121a。每一第一輔助開口O1的長度方向實質上平行於資料線DL。
在本實施例中,第一子畫素電極121的第一主幹部121a與第一子畫素電極121所屬之畫素結構PX的資料線DL係重疊。舉例而言,在本實施例中,第一主幹部121a的線寬w1小於第一子畫素電極121所屬之畫素結構PX的資料線DL的線寬W1,而第一主幹部121a於基板110上的垂直投影可落在資料線DL於基板110上的垂直投影內。然而,本發明不限於此,在另一實施例中,第一主幹部121a的線寬w1也可大於第一子畫素電極121所屬之畫素結構PX的資料線DL的線寬W1,而第一主幹部121a於基板110上之垂直投影的一部分也可落在資料線DL於基板110上的垂直投影外;在又一實施例中,第一主幹部121a的線寬w1也可等於第一子畫素電極121所屬之畫素結構PX的資料線DL的線寬W1,而第一主幹部121a於基板110上之垂直投影的部分邊緣與資料線DL於基板110上之垂直投影的部分邊緣可切齊。
第二子畫素電極122具第三主幹部122a、第四主幹部122b和多個第二分支部122c。第三主幹部122a在第二方向y上延伸。第四主幹部122b在第一方向x上延伸。第三主幹部122a與第四主幹部122b交叉。多個第二分支部122c設置於第三主幹部122a的同一側(例如:左側)及第四主幹部122b的相對兩側(例如:上下兩側)。分別設置於第四主幹部122b之相對兩側的多個第二分支部122c分別朝不同的方向d3及方向d4延伸,其中方向d3及方向d4不垂直也不平行於第一方向x及第二方向y,且方向d1、方向d2、方向d3及方向d4互不相同。
第一子畫素電極121的多個第一分支部121c及第二子畫素電極122的多個第二分支部122c位於第一子畫素電極121的第一主幹部121a與第二子畫素電極122的第三主幹部122a之間。
在本實施例中,第二子畫素電極122更具有第二周邊部122d。第二周邊部122d連接第三主幹部122a的相對兩端及第四主幹部122b的至少一端,以定義第二子畫素電極122的多個第二輔助開口O2。多個第二輔助開口O2與多個第二分支部122c分別位於第三主幹部122a的相對兩側,且多個第二輔助開口O2分別位於第四主幹部122b的相對兩側。每一第二輔助開口O2的長度方向(即第二方向y)實質上平行於第三主幹部122a。每一第二輔助開口O2的長度方向實質上平行於資料線DL。
請參照圖1及圖2,在本實施例中,第二子畫素電極122的第三主幹部122a與在同一行上且相鄰之另一畫素結構PX’的資料線DL’係重疊。在本實施例中,資料線DL’與資料線DL的極性可相反,但本發明不以此為限。
舉例而言,在本實施例中,第三主幹部122a的線寬w2小於另一畫素結構PX’之資料線DL’的線寬W2,且第三主幹部122a於基板110上的垂直投影可落在資料線DL’於基板110上的垂直投影內。然而,本發明不限於此,在另一實施例中,第三主幹部122a的線寬w2也可大於另一畫素結構PX’之資料線DL’的線寬W2,而第三主幹部122a於基板110上之垂直投影的一部分可落在資料線DL’於基板110上的垂直投影外;在又一實施例中,第三主幹部122a的線寬w2也可等於另一畫素結構PX’之資料線DL’的線寬W2,而第三主幹部122a於基板110上之垂直投影的部分邊緣與資料線DL’於基板110上之垂直投影的部分邊緣可切齊。
畫素電極120的第一子畫素電極121及第二子畫素電極122在第一方向x上排列。也就是說,每一畫素電極120的第一子畫素電極121及第二子畫素電極122是在多個畫素結構PX之多條資料線DL的排列方向上排列。畫素電極120具有一主要開口O。主要開口O設置於第一子畫素電極121與第二子畫素電極122之間,以使第一子畫素電極121之第一周邊部121d的至少一部分與第二子畫素電極122之第二周邊部122d的至少一部分斷開、第一子畫素電極121的多個第一分支部121c與第二子畫素電極122的多個第二分支部122c分離、且第一子畫素電極121的第二主幹部121b與第二子畫素電極122的第四主幹部122b分離。
請參照圖1、圖2及圖4,當畫素陣列基板10應用於液晶顯示面板時,主要開口O的設置能使靠近主要開口O之部分第一周邊部121d及部分第二周邊部122d上的液晶分子朝預定方向傾倒。藉此,液晶顯示面板之對應主要開口O處的暗紋寬度W(標示於圖4)能縮減,而提升液晶顯示面板的穿透率。
此外,在本實施例中,第一輔助開口O1及第二輔助開口O2的設置能使靠近第一輔助開口O1及第二輔助開口O2之另一部分的第一周邊部121d及另一部分的第二周邊部122d上的液晶分子朝預定方向傾倒,而使液晶顯示面板之對應第一輔助開口O1及第二輔助開口O2處呈現亮區,有助於液晶顯示面板的穿透率提升。
再者,於本實施例中,第一子畫素電極121的第一主幹部121a遮蔽所屬畫素結構PX的資料線DL,第二子畫素電極122的第三主幹部122a遮蔽另一畫素結構PX’的資料線DL’,因此,能減少因資料線DL、DL’而產生之電場對液晶分子之倒向的影響,進而改善液晶顯示面板的顯示品質。
請參照圖2及圖3,在本實施例中,畫素電極120更具有接觸部123、第一連接部124及第二連接部125。畫素電極120的接觸部123與絕緣層130的接觸窗132重疊。畫素電極120的接觸部123透過絕緣層130的接觸窗132電性連接至主動元件T的第二端Tb。第一連接部124連接於第一子畫素電極121與接觸部123之間。第二連接部125連接於第二子畫素電極122與接觸部123之間。
在本實施例中,第一連接部124及第二連接部125可分別直接連接於第一子畫素電極121的第一主幹部121a及第二子畫素電極122的第三主幹部122a,第一連接部124與第一方向x夾有第一銳角α1,第二連接部125與第一方向x夾有第二銳角α2,且第一連接部124與第二連接部125大致上可連接成一V字型。
在本實施例中,第一銳角α1與第二銳角α2可相等。然而,本發明不以此為限,根據其它實施例,第一銳角α1與第二銳角α2也可不相等。
在此必須說明的是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重述。
圖5為本發明另一實施例之畫素陣列基板的上視示意圖。
圖6為圖5的一個畫素結構的放大示意圖。
請參照圖5及圖6,本實施例之畫素陣列基板10A與前述之畫素陣列基板10類似,兩者的差異在於:畫素陣列基板10A之畫素結構PXA的第一連接部124及第二連接部125與畫素陣列基板10之畫素結構PX的第一連接部124及第二連接部125不同。
具體而言,在本實施例中,第一連接部124直接連接於第一子畫素電極121的第一周邊部121d,且第二連接部125直接連接於第二子畫素電極122的第二周邊部122d。第一子畫素電極121的第一周邊部121d包括分別位於第一主幹部121a之相對兩側的第一導電圖案121d-1及第二導電圖案121d-2,其中第一導電圖案121d-1直接與多個第一分支部121c連接。在本實施例中,第一連接部124係與第二導電圖案121d-2直接連接。第二周邊部122d包括分別位於第三主幹部122a之相對兩側的第三導電圖案122d-1及第四導電圖案122d-2,其中第三導電圖案122d-1直接與多個第二分支部122c連接。在本實施例中,第二連接部125係與第四導電圖案122d-2直接連接。
圖7為本發明又一實施例之畫素陣列基板的上視示意圖。
圖8為圖7的一個畫素結構的放大示意圖。
請參照圖7及圖8,本實施例之畫素陣列基板10B與前述之畫素陣列基板10類似,兩者的差異在於:畫素陣列基板10B之畫素結構PXB的第一連接部124及第二連接部125與畫素陣列基板10之畫素結構PX的第一連接部124及第二連接部125不同。
具體而言,在本實施例中,第一連接部124也直接連接於第一子畫素電極121的第一主幹部121a,且第二連接部125也直接連接於第二子畫素電極122的第三主幹部122a。與畫素結構PX不同的是,在本實施例中,第一連接部124的一部分實質上平行且重疊於資料線DL,第二連接部125的一部分實質上平行且重疊於資料線DL’,且第一連接部124、接觸部123及第二連接部125大致上連接成一ㄩ字形。
圖9為本發明再一實施例之畫素陣列基板的上視示意圖。
圖10為圖9的一個畫素結構的放大示意圖。
請參照圖9及圖10,本實施例之畫素陣列基板10C與前述之畫素陣列基板10A類似,兩者的差異在於:畫素陣列基板10C之畫素結構PXC的第一連接部124及第二連接部125與畫素陣列基板10A之畫素結構PXA的第一連接部124及第二連接部125不同。
具體而言,在本實施例中,第一連接部124也直接連接於第一子畫素電極121的第一周邊部121d,且第二連接部125也直接連接於第二子畫素電極122的第二周邊部122d。與畫素結構PXA不同的是,第一連接部124係與第一周邊部121d的第一導電圖案121d-1直接連接,而第二連接部125係與第二周邊部122d的第三導電圖案122d-1直接連接。
圖11為本發明一實施例之畫素陣列基板的上視示意圖。
圖12為圖11的一個畫素結構的放大示意圖。
請參照圖11及圖12,本實施例之畫素陣列基板10D與前述之畫素陣列基板10B類似,兩者的差異在於:畫素陣列基板10D之畫素結構PXD具有第三連接部126及第四連接部127。第三連接部126連接於第一連接部124與接觸部123之間,其中第一連接部124與第三連接部126夾有第一鈍角β1。第四連接部127連接於第二連接部125與接觸部123之間,其中第二連接部125與第四連接部127夾有第二鈍角β2。第一連接部124、第三連接部126、接觸部123、第四連接部127及第二連接部125大致上連接成一U字型。在本實施例中,第一鈍角β1實質上可等於第二鈍角β2。然而,本發明不限於此,根據其它實施例,第一鈍角β1與第二鈍角β2也可不相等。
圖13為本發明另一實施例之畫素陣列基板的上視示意圖。圖14為圖13的一個畫素結構的放大示意圖。
請參照圖13及圖14,本實施例之畫素陣列基板10E與前述之畫素陣列基板10B類似,兩者的差異在於:畫素陣列基板10E之畫素結構PXE的畫素電極120更具有會合部128。會合部128設置於接觸窗132外,且連接至接觸部123。第一連接部124連接於第一子畫素電極121與會合部128之間,且第二連接部125連接於第二子畫素電極122與會合部128之間。簡言之,在本實施例中,分岔的第一連接部124及第二連接部125可先會合為同一條走線(即會合部128),再連接至與接觸窗132重疊的接觸部123。
圖15為本發明又一實施例之畫素陣列基板的上視示意圖。圖16為圖15的一個畫素結構的放大示意圖。
請參照圖15及圖16,本實施例之畫素陣列基板10F與前述之畫素陣列基板10B類似,兩者的差異在於:畫素陣列基板10F之畫素結構PXF的畫素電極120更具有連接線129。連接線129設置於第一子畫素電極121與第二子畫素電極122之間,且連接於第一子畫素電極121之第一周邊部121d的轉角處及第二子畫素電極122之第二周邊部122d的轉角處。此外,畫素結構PXF的畫素電極120可不包括畫素結構PXB的第二連接部125。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10、10A、10B、10C、10D、10E、10F:畫素陣列基板 110:基板 120:畫素電極 121:第一子畫素電極 121a:第一主幹部 121b:第二主幹部 121c:第一分支部 121d:第一周邊部 121d-1:第一導電圖案 121d-2:第二導電圖案 122:第二子畫素電極 122a:第三主幹部 122b:第四主幹部 122c:第二分支部 122d:第二周邊部 122d-1:第三導電圖案 122d-2:第四導電圖案 123:接觸部 124:第一連接部 125:第二連接部 126:第三連接部 127:第四連接部 128:會合部 129:連接線 130:絕緣層 132:接觸窗 A-A’:剖線 DL、DL’:資料線 d1、d2、d3、d4:方向 O:主要開口 O1:第一輔助開口 O2:第二輔助開口 PX、PX’、PXA、PXB、PXC、PXD、PXE、PXF:畫素結構 SL:掃描線 T:主動元件 Ta:第一端 Tb:第二端 Tc:控制端 Td:半導體圖案 W:寬度 W1、w1、W2、w2:線寬 x:第一方向 y:第二方向 α1:第一銳角 α2:第二銳角 β1:第一鈍角 β2:第二鈍角
圖1為本發明一實施例之畫素陣列基板的上視示意圖。 圖2為圖1的一個畫素結構的放大示意圖。 圖3為本發明一實施例之畫素陣列基板的剖面示意圖。 圖4為採用本發明之一實施例的畫素結構的液晶顯示面板在電壓驅動下的放大示意圖。 圖5為本發明另一實施例之畫素陣列基板的上視示意圖。 圖6為圖5的一個畫素結構的放大示意圖。 圖7為本發明又一實施例之畫素陣列基板的上視示意圖。 圖8為圖7的一個畫素結構的放大示意圖。 圖9為本發明再一實施例之畫素陣列基板的上視示意圖。 圖10為圖9的一個畫素結構的放大示意圖。 圖11為本發明一實施例之畫素陣列基板的上視示意圖。 圖12為圖11的一個畫素結構的放大示意圖。 圖13為本發明另一實施例之畫素陣列基板的上視示意圖。 圖14為圖13的一個畫素結構的放大示意圖。 圖15為本發明又一實施例之畫素陣列基板的上視示意圖。 圖16為圖15的一個畫素結構的放大示意圖。
10:畫素陣列基板
110:基板
DL、DL’:資料線
PX、PX’:畫素結構
SL:掃描線
x:第一方向
y:第二方向

Claims (14)

  1. 一種畫素陣列基板,包括:一基板;以及多個畫素結構,設置於該基板上,每一該畫素結構包括:一資料線及一掃描線;一主動元件,電性連接至該資料線及該掃描線;以及一畫素電極,電性連接至該主動元件,該畫素電極包括:一第一子畫素電極,具有一第一主幹部、一第二主幹部和多個第一分支部,其中該第一主幹部與該第二主幹部交叉,該些第一分支部設置於該第一主幹部的同一側及該第二主幹部的相對兩側,其中該第一子畫素電極更具有一第一周邊部,連接該第一主幹部的相對兩端及該第二主幹部的至少一端,以定義該第一子畫素電極的多個第一輔助開口;該些第一輔助開口與該些第一分支部分別位於該第一主幹部的相對兩側,該些第一輔助開口分別位於該第二主幹部的相對兩側,且每一該第一輔助開口的長度方向實質上平行於該資料線;以及一第二子畫素電極,具有一第三主幹部、一第四主幹部和多個第二分支部,其中該第三主幹部與該第四主幹部交叉,該些第二分支部設置於該第三主幹部的同一側及該第四主幹部的相對兩側,且該些第一分支部及該些第二分支部位於該第一主幹部與該第三主幹部之間; 該些畫素結構的多條資料線在一第一方向上排列,每一該畫素結構的該第一子畫素電極及該第二子畫素電極在該第一方向上排列,且每一該畫素結構的該第二主幹部及該第四主幹部係分離。
  2. 如申請專利範圍第1項所述的畫素陣列基板,其中每一該第一輔助開口的長度方向實質上平行於該第一主幹部。
  3. 如申請專利範圍第2項所述的畫素陣列基板,其中該第二子畫素電極更具有:一第二周邊部,連接該第三主幹部的相對兩端及該第四主幹部的至少一端,以定義該第二子畫素電極的多個第二輔助開口;該些第二輔助開口與該些第二分支部分別位於該第三主幹部的相對兩側,該些第二輔助開口分別位於該第四主幹部的相對兩側,且每一該第二輔助開口的長度方向實質上平行於該第三主幹部。
  4. 如申請專利範圍第1項所述的畫素陣列基板,其中該第二子畫素電極更具有:一第二周邊部,連接該第三主幹部的相對兩端及該第四主幹部的至少一端,以定義該第二子畫素電極的多個第二輔助開口;該些第二輔助開口與該些第二分支部分別位於該第三主幹部的相對兩側,該些第二輔助開口分別位於該第四主幹部的相對兩側,且每一該第二輔助開口的長度方向實質上平行於該資料線。
  5. 如申請專利範圍第1項所述的畫素陣列基板,更包括: 一絕緣層,夾設於該畫素電極與該主動元件的一端之間,且具有一接觸窗;其中,該畫素電極更具有:一接觸部,與該絕緣層的該接觸窗重疊,且透過該絕緣層的該接觸窗電性連接至該主動元件的該端;一第一連接部,連接於該第一子畫素電極與該接觸部之間;以及一第二連接部,連接於該第二子畫素電極與該接觸部之間。
  6. 如申請專利範圍第5項所述的畫素陣列基板,其中該第一連接部及該第二連接部分別直接連接於該第一主幹部及該第三主幹部。
  7. 如申請專利範圍第6項所述的畫素陣列基板,其中該第一連接部與該第一方向夾有一第一銳角,且該第二連接部與該第一方向夾有一第二銳角。
  8. 如申請專利範圍第6項所述的畫素陣列基板,其中該第一連接部的一部分實質上平行於該資料線,且該第二連接部的一部分實質上平行於該資料線。
  9. 如申請專利範圍第5項所述的畫素陣列基板,其中每一該第一輔助開口的長度方向實質上平行於該第一主幹部; 該第二子畫素電極更具有一第二周邊部,連接該第三主幹部的相對兩端及該第四主幹部的至少一端,以定義該第二子畫素電極的多個第二輔助開口;該些第二輔助開口與該些第二分支部分別位於該第三主幹部的相對兩側,該些第二輔助開口分別位於該第四主幹部的相對兩側,且每一該第二輔助開口的長度方向實質上平行於該第三主幹部;該第一連接部直接連接於該第一周邊部,且該第二連接部直接連接於該第二周邊部。
  10. 如申請專利範圍第9項所述的畫素陣列基板,其中該第一周邊部包括分別位於該第一主幹部之相對兩側的一第一導電圖案及一第二導電圖案,該第一導電圖案直接與該些第一分支部連接,而該第一連接部係與該第二導電圖案直接連接;該第二周邊部包括分別位於該第三主幹部之相對兩側的一第三導電圖案及一第四導電圖案,該第三導電圖案直接與該些第二分支部連接,而該第二連接部係與該第四導電圖案直接連接。
  11. 如申請專利範圍第9項所述的畫素陣列基板,其中該第一周邊部包括分別位於該第一主幹部之相對兩側的一第一導電圖案及一第二導電圖案,該第一導電圖案直接與該些第一分支部連接,而該第一連接部係與該第一導電圖案直接連接;該第二周邊部包括分別位於該第三主幹部之相對兩側的一第三導電圖案及一 第四導電圖案,該第三導電圖案直接與該些第二分支部連接,而該第二連接部係與該第三導電圖案直接連接。
  12. 如申請專利範圍第5項所述的畫素陣列基板,其中該畫素電極更具有:一第三連接部,連接於該第一連接部與該接觸部之間,其中該第一連接部與該第三連接部夾有一第一鈍角;以及一第四連接部,連接於該第二連接部與該接觸部之間,其中該第二連接部與該第四連接部夾有一第二鈍角。
  13. 如申請專利範圍第5項所述的畫素陣列基板,其中該畫素電極更具有:一會合部,設置於該接觸窗外,且連接至該接觸部,其中該第一連接部連接於該第一子畫素電極與該會合部之間,且該第二連接部連接於該第二子畫素電極與該會合部之間。
  14. 如申請專利範圍第1項所述的畫素陣列基板,其中該第一周邊部連接該第二主幹部的相對兩端及該些第一分支部的多端;該第二子畫素電極更具有一第二周邊部,連接該第三主幹部的相對兩端、該第四主幹部的相對兩端及該些第二分支部的多端;該畫素電極更具有:一連接線,設置於該第一子畫素電極與該第二子畫素電極之間,且連接於該第一周邊部的一轉角處及該第二周邊部的一轉角處。
TW108124809A 2019-07-13 2019-07-13 畫素陣列基板 TWI708225B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108124809A TWI708225B (zh) 2019-07-13 2019-07-13 畫素陣列基板
CN202010065810.0A CN111123590B (zh) 2019-07-13 2020-01-20 像素阵列基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108124809A TWI708225B (zh) 2019-07-13 2019-07-13 畫素陣列基板

Publications (2)

Publication Number Publication Date
TWI708225B true TWI708225B (zh) 2020-10-21
TW202103126A TW202103126A (zh) 2021-01-16

Family

ID=70492308

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108124809A TWI708225B (zh) 2019-07-13 2019-07-13 畫素陣列基板

Country Status (2)

Country Link
CN (1) CN111123590B (zh)
TW (1) TWI708225B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI760196B (zh) * 2021-04-21 2022-04-01 友達光電股份有限公司 畫素結構以及顯示面板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI732651B (zh) 2020-08-12 2021-07-01 友達光電股份有限公司 畫素結構

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201708910A (zh) * 2015-08-21 2017-03-01 友達光電股份有限公司 液晶顯示面板其液晶配向方法
TW201816494A (zh) * 2016-10-17 2018-05-01 友達光電股份有限公司 畫素單元及其顯示面板
US20180341135A1 (en) * 2017-05-23 2018-11-29 Japan Display Inc. Liquid crystal display device
US20190079325A1 (en) * 2017-09-12 2019-03-14 Samsung Display Co., Ltd. Display device including pixels with stem and branch portions

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090103461A (ko) * 2008-03-28 2009-10-01 삼성전자주식회사 액정 표시 장치
CN104330934A (zh) * 2010-12-09 2015-02-04 群创光电股份有限公司 液晶面板及应用该液晶面板的液晶显示装置
CN102662280A (zh) * 2012-04-26 2012-09-12 深圳市华星光电技术有限公司 液晶显示面板及其像素电极
CN105116657A (zh) * 2015-09-23 2015-12-02 深圳市华星光电技术有限公司 一种阵列基板以及液晶显示面板
KR20170116275A (ko) * 2016-04-08 2017-10-19 삼성디스플레이 주식회사 액정 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201708910A (zh) * 2015-08-21 2017-03-01 友達光電股份有限公司 液晶顯示面板其液晶配向方法
TW201816494A (zh) * 2016-10-17 2018-05-01 友達光電股份有限公司 畫素單元及其顯示面板
US20180341135A1 (en) * 2017-05-23 2018-11-29 Japan Display Inc. Liquid crystal display device
US20190079325A1 (en) * 2017-09-12 2019-03-14 Samsung Display Co., Ltd. Display device including pixels with stem and branch portions

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI760196B (zh) * 2021-04-21 2022-04-01 友達光電股份有限公司 畫素結構以及顯示面板

Also Published As

Publication number Publication date
CN111123590B (zh) 2022-07-19
TW202103126A (zh) 2021-01-16
CN111123590A (zh) 2020-05-08

Similar Documents

Publication Publication Date Title
US10520781B2 (en) Liquid crystal display
US10108055B2 (en) Curved liquid crystal display
JP4707980B2 (ja) 薄膜トランジスタ表示板
US8314913B2 (en) Liquid crystal display with subpixels having alternately disposed branches
US7440040B2 (en) Liquid crystal display device with storage electrode extension
US10146089B2 (en) Curved display device
US8988621B2 (en) Array substrate and display panel having the same
TWI386731B (zh) 液晶顯示元件
JP5706619B2 (ja) 表示装置
WO2021239050A1 (zh) 显示组件和显示装置
TW200821719A (en) In-plane switching type liquid crystal display device
US7898624B2 (en) Pixel array substrate and liquid crystal display
US8330920B2 (en) Fringe field switching liquid crystal display comprising a pixel electrode having finger portions that form first and second electrode angles
US20090091672A1 (en) Liquid crystal display device
JP2006201344A (ja) 液晶表示装置用基板及び液晶表示装置
TWI708225B (zh) 畫素陣列基板
US20070159569A1 (en) Liquid crystal display
US9846328B2 (en) Liquid crystal display
CN113485040B (zh) 显示面板及显示装置
US20100214517A1 (en) Liquid crystal display
US20160209715A1 (en) Liquid crystal display device
US20160109763A1 (en) Curved display device
US6667789B2 (en) Multi-domain vertically aligned liquid crystal display
KR100750924B1 (ko) 액정 표시 장치
KR100984346B1 (ko) 다중 도메인 액정 표시 장치 및 그에 사용되는 표시판