TWI705260B - 電路檢測系統與電路檢測方法 - Google Patents
電路檢測系統與電路檢測方法 Download PDFInfo
- Publication number
- TWI705260B TWI705260B TW108118011A TW108118011A TWI705260B TW I705260 B TWI705260 B TW I705260B TW 108118011 A TW108118011 A TW 108118011A TW 108118011 A TW108118011 A TW 108118011A TW I705260 B TWI705260 B TW I705260B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- voltage level
- power supply
- test signal
- test
- Prior art date
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
一種電路檢測方法,包含:於一待測電路的一電源電壓為一第一電壓準位時對該待測電路輸入一第一測試信號;當該第一測試信號輸入該待測電路後,將該電源電壓從該第一電壓準位提升至一第二電壓準位;當該電源電壓從該第一電壓準位提升至後第二電壓準位後,再將該電源電壓從該第二電壓準位下降至該第一電壓準位;於該待測電路的該電源電壓為該第一電壓準位時對該待測電路輸入一第二測試信號;以及當該第二測試信號輸入該待測電路後,將該電源電壓從該第一電壓準位提升至該第二電壓準位;其中,該第二測試信號係不同於該第一測試信號。
Description
本發明實施例涉及一電路檢測系統,尤指一種以電壓應力來檢測電路的系統與其相關方法。
在半導體製造的過程中,晶圓必須經歷許多製造過程以形成積體電路。在晶圓允收測試(wafer acceptance testing)中,積體電路必須透過測試以判定積體電路的效能及可靠度。可靠度測試常用來偵測於積體電路製造過程中的早期故障(early life failure)。一般而言,可靠度測試通過多種不同技術,如電力迴圈開/關和施加超過正常工作條件的電壓等技術,以對積體電路進行測試。然而,現有的測試技術並無法有效地測試到積體電路在每一種操作狀態下的可靠度。再者,現有的測試技術需要花費很長的測試時間,這無疑嚴重的拖延了積體電路的生產進度。
有鑑於此,如何有效地改善積體電路的測試可靠度與效率,實為業界有待解決的問題。
本說明書提供一種電路檢測方法,其包含:於一待測電路的一電源電壓為一第一電壓準位時對該待測電路輸入一第一測試信號;當該第一測試信號輸入該待測電路後,將該電源電壓從該第一電壓準位提升至一第二電壓準位;當該電源電壓從該第一電壓準位提升至後第二電壓準位後,再將該電源電壓從該第二電壓準位下降至該第一電壓準位;於該待測電路的該電源電壓為該第一電壓準位時對該待測電路輸入一第二測試信號;以及當該第二測試信號輸入該待測電路後,將該電源電壓從該第一電壓準位提升至該第二電壓準位;其中,該第二測試信號係不同於該第一測試信號。
本說明書另提供一種電路檢測系統,其包含一待測電路、一電源電路以及一信號產生電路。該電源電路耦接於該待測電路,用來產生一電源電壓至該待測電路。該信號產生電路耦接於該待測電路。該電源電路設置於在一第一時段產生一第一電壓準位至該待測電路,且該信號產生電路設置於在該第一時段產生一第一測試信號至該待測電路;當該第一測試信號輸入該待測電路後,該電源電路設置於在一第二時段將該電源電壓從該第一電壓準位提升至一第二電壓準位;當該電源電壓從該第一電壓準位提升至後第二電壓準位後,該電源電路設置於在一第三時段將該電源電壓從該第二電壓準位下降至該第一電壓準位,且該信號產生電路設置於在該第三時段產生一第二測試信號至該待測電路;當該第二測試信號輸入該待測電路後,該電源電路設置於在一第四時段將該電源電壓從該第一電壓準位提升至該第二電壓準位;其中,該第二測試信號係不同於該第一測試信號。
本說明書另提供一種電路檢測系統,其包含一待測電路、一電源電路以及一信號產生電路。該電源電路耦接於該待測電路,用來產生一電源電壓至該待測電路。該信號產生電路耦接於該待測電路;其中,該信號產生電路設置於在一第一時段與一第二時段分別產生一第一測試信號與一第二測試信號至該待測電路,該電源電路設置於在該待測電路接收該第一測試信號與該第二測試信號之後將該電源電壓從一正常操作電壓準位提升至一高電壓準位以檢測該待測電路;以及該第二測試信號係不同於該第一測試信號。
上述實施例的優點之一,是可檢測到待測電路內大部分或全部的電路元件,進而大幅提高檢測的準確率。上述實施例的另一優點,是除了具有較短的測試時間,其也可以使用更高的測試電壓來進行測試,以進一步提高檢測的準確率。
本揭露的其他優點將搭配以下的說明和圖式進行更詳細的解說。
以下將配合相關圖式來說明本發明的實施例。在圖式中,相同的標號表示相同或類似的元件或方法流程。
在說明書及申請專利範圍中使用了某些詞彙來指稱特定的元件,而本領域內的技術人員可能會用不同的名詞來稱呼同樣的元件。本說明書及申請專利範圍並不以名稱的差異來作爲區分元件的方式,而是以元件在功能上的差異來作爲區分的基準。在說明書及申請專利範圍中所提及的「包含」爲開放式的用語,應解釋成「包含但不限定於」。另外,「耦接」一詞在此包含任何直接及間接的連接手段。因此,若文中描述第一元件耦接於第二元件,則代表第一元件可通過電性連接或無線傳輸、光學傳輸等信號連接方式而直接地連接於第二元件,或通過其它元件或連接手段間接地電性或信號連接至第二元件。
在說明書中所使用的「和/或」的描述方式,包含所列舉的其中一個項目或多個項目的任意組合。另外,除非說明書中特別指明,否則任何單數格的用語都同時包含複數格的含義。
說明書及申請專利範圍中的「信號」及「電源」,在實作上可採用電壓形式或電流形式來實現。
圖1為本揭露之一電路檢測系統100的一實施例示意圖。電路檢測系統100包含一待測電路110、一電源電路120以及一信號產生電路130。待測電路110耦接於電源電路120以及信號產生電路130。電源電路120係設置來產生一電源電壓Vdd至待測電路110,其中電源電壓Vdd的電壓準位係可調的。信號產生電路130係設置來產生測試信號St至待測電路110。待測電路110包含有一時序電路112與一組合邏輯電路114。時序電路112包含有複數個串接的正反器112_1-112_6。換言之,在複數個串接的正反器112_1-112_6中,一正反器(例如112_1)的信號輸出端系連接於下一個正反器(例如112_1)的信號輸出端。在一實施例中,複數個正反器112_1-112_6可以由複數個半動態式正反器(Semi-dynamic Flip-flop,SDFF)所組成。組合邏輯電路114包含有複數個邏輯電路114_1-114_6,其中複數個邏輯電路114_1-114_6係設置為電性連接於所有或部分正反器112_1-112_6,以接收或輸出對應正反器的信號。舉例而言,在圖1中,邏輯電路114_1、114_2及114_4分別用來接收正反器112_1、112_2及112_3的信號,而邏輯電路114_6用來輸出信號至正反器112_5。請注意,邏輯電路114_1-114_6的個數與連接方式只是一個例子,其並不作為本掲露的限制條件。同理,複數個正反器112_1-112_6的個數與連接方式只是一個例子,其並不作為本掲露的限制條件。請注意,圖1的電路檢測系統100可另包含一控制電路(未繪示於圖1),其係設置來控制電源電路120以及信號產生電路130之間的操作。
圖2為本揭露之電路檢測系統100對待測電路110執行一電路檢測方法200的一實施例流程圖。電路檢測方法200係一準動態電壓應力(Quasi-dynamic Enhanced Voltage Stress,Quasi-dynamic EVS)測試方法。電路檢測方法200包含有步驟202-226。在步驟202中,電源電壓Vdd從0V上升至一正常電壓準位Vnom。在步驟204中,信號產生電路130對時序電路112輸入一第一測試信號St1。在步驟206中,將電源電壓Vdd從正常電壓準位Vnom逐漸上升至一高電壓準位Vstress。在步驟208中,將電壓準位Vstress維持一第一時段ta以對待測電路110進行高壓測試。在步驟210中,電源電壓Vdd從高電壓準位Vstress下降至正常電壓準位Vnom。在步驟212中,信號產生電路130對時序電路112輸入一第二測試信號St2。在步驟214中,電源電壓Vdd從正常電壓準位Vnom上升至高電壓準位Vstress。在步驟216中,將電壓準位Vstress維持一第二時段tb以對待測電路110進行高壓測試。在步驟218中,電源電壓Vdd從高電壓準位Vstress下降至一低電壓準位Voff。在步驟220中,將低電壓準位Voff維持一第三時段tc。在步驟222中,電源電壓Vdd從低電壓準位Voff上升至高電壓準位Vstress。在步驟224中,將電壓準位Vstress維持一第四時段td以對待測電路110進行高壓測試。在步驟226中,電源電壓Vdd從高電壓準位Vstress下降至0V。
圖3進一步說明本揭露之電路檢測方法200的細部特徵。圖3為本揭露之電路檢測系統100對待測電路110執行電路檢測方法200的一實施例時序圖。於時間點t1,即步驟202,電源電壓Vdd從0V逐漸上升至正常電壓準位Vnom。
於時間點t2,其對應步驟204,信號產生電路130對時序電路112輸入第一測試信號St1。請注意,在第一測試信號St1輸入時序電路112之前,信號產生電路130會對時序電路112輸入一初始信號Si以設定待測電路110內電路元件的初始狀態。
於時間點t3,其對應步驟206,電源電路120將電源電壓Vdd從正常電壓準位Vnom逐漸上升至一高電壓準位Vstress。在一實施例中,高電壓準位Vstress係介於正常電壓準位Vnom的一倍至三倍之間。
於時間點t4,其對應步驟208,電源電路120將電壓準位Vstress維持第一時段ta以對待測電路110進行高壓測試。
於時間點t5,其對應步驟210,電源電路120將電源電壓Vdd從高電壓準位Vstress逐漸下降至正常電壓準位Vnom。
於時間點t6,其對應步驟212,信號產生電路130對時序電路112輸入第二測試信號St2。在一實施例中,第二測試信號St2係第一測試信號St1的一互補(Complementary)信號。進一步而言,第一測試信號St1包含一第一組數位資料,第二測試信號St2包含一第二組數位資料,該第二組數位資料內的每一個數位資料的邏輯準位均相反於該第一組數位資料內對應的每一個數位資料的邏輯準位。請注意,該第二組數位資料內的每一個數位資料的邏輯準位亦可部分相反於該第一組數位資料內對應的每一個數位資料的邏輯準位。當第二測試信號St2係第一測試信號St1的一互補信號時,信號產生電路130並不需要重新對時序電路112輸入完整的第二測試信號St2,信號產生電路130只需對時序電路112輸入一移位信號Sf即可。進一步而言,移位信號Sf會對時序電路112內的資料位移一預定地週期數,以使得儲存在時序電路112內的第一測試信號St1直接更新為第二測試信號St2。在一實施例中,該預定地週期數係和第一測試信號St1的數位資料的邏輯準位有關。舉例而言,當第一測試信號St1的數位資料為[11001100]時,移位信號Sf只要對時序電路112內的資料位移兩個週期數就可以變成第一測試信號St1的互補信號[00110011],即第二測試信號St2。當第一測試信號St1的數位資料為[111000111000]時,移位信號Sf只要對時序電路112內的資料位移三個週期數就可以變成第一測試信號St1的互補信號[000111000111]。因此,移位信號Sf的一個週期對應數位資料的一個位元。如此一來,信號產生電路130就可以節省掉移除時序電路112內第一測試信號St1的時間,並節省對時序電路112重新輸入完整的第二測試信號St2的時間,進而加速了電路的測試週期。
於時間點t7,其對應步驟214,電源電路120將電源電壓Vdd從正常電壓準位Vnom逐漸上升至高電壓準位Vstress。
於時間點t8,其對應步驟216,電源電路120將電壓準位Vstress維持第二時段tb以對待測電路110進行高壓測試。
於時間點t9,其對應步驟218,電源電路120將電源電壓Vdd從高電壓準位Vstress逐漸下降至低電壓準位Voff。在一實施例中,低電壓準位Voff係介於0V與一電晶體的一臨界電壓Vth之間。在另一實施例中,低電壓準位Voff係稍微大於電晶體的臨界電壓Vth。
於時間點t10,其對應步驟220,電源電路120將低電壓準位Voff維持第三時段tc。在一實施例中,第三時段tc係小於第一時段ta及第二時段tb。
於時間點t11,其對應步驟222,電源電路120將電源電壓Vdd從低電壓準位Voff逐漸上升至高電壓準位Vstress。
於時間點t12,其對應步驟224,電源電路120將電壓準位Vstress維持第四時段td以對待測電路110進行高壓測試。
於時間點t13,其對應步驟226,電源電路120將電源電壓Vdd從高電壓準位Vstress逐漸下降至0V,並結束電路檢測。
圖4為本揭露之電路檢測系統100對待測電路110輸入測試信號的一實施例示意圖。在時序上,初始信號Si(例如[10001111001111])會先被輸入待測電路110以設定待測電路110內電路元件的初始狀態。接著,於時間點t2,第一測試信號St1(例如[00110011001100110011])才會被輸入待測電路110。當第一測試信號St1完全被輸入待測電路110後,於時間點t4,待測電路110才會進行時間為ta的第一次高壓測試。當第一次高壓測試結束後,於時間點t6,移位信號Sf將時序電路112內的資料改變成第二測試信號St2。當第一測試信號St1完全被改變成第二測試信號St2後,於時間點t8,待測電路110才會進行時間為tb的第二次高壓測試。接著,於時間點t10,待測電路110的電源電壓Vdd會被拉低至接近關閉狀態一小段時間以產生一個電源缺口,然後進行時間為td的第三次高壓測試。
此外,經由適當的設計組合邏輯電路114,當測試信號從第一測試信號St1改變為互補的第二測試信號St2時,組合邏輯電路114內所有或大部分的邏輯電路的輸出電壓準位都會改變。
舉例而言,如圖5所示,其係本揭露之待測電路110處於第一次高壓測試下的一實施例示意圖。為了方便說明,本實施例以第一測試信號St1為[001100]作說明。當第一測試信號St1輸入時序電路112時,邏輯電路114_1-114_6的輸出邏輯分別為1、1、0、0、0及0,其中邏輯1為高電壓準位,而邏輯0為高電壓準位。而當測試信號為第二測試信號St2時,邏輯電路114_1的輸出電壓準位則切換至為低電壓準位,即邏輯0。
當測試信號從第一測試信號St1改變為互補的第二測試信號St2時,即[110011],如圖6所示,其係本揭露之待測電路110處於第二次高壓測試下的一實施例示意圖,邏輯電路114_1-114_6的輸出邏輯分別為0、0、1、1、0及1。換言之,除了邏輯電路114_5之外,其餘的邏輯電路的輸出電壓準位都被改變了。
當待測電路110的電源電壓Vdd會被拉低至接近關閉狀態一小段時間時,如圖7所示,其係本揭露之待測電路110處於第三次高壓測試下的一實施例示意圖,邏輯電路114_1-114_6的輸出邏輯分別為1、0、1、1、1及1。當待測電路110的電源電壓Vdd會被拉低至接近關閉狀態一小段時間時,邏輯電路114_5的輸出電壓準位都被改變了,即從邏輯0變成1。進一步而言,當待測電路110的電源電壓Vdd被重新啟動時,待測電路110內的所有電路的邏輯值會回到電源啟動時的初始狀態。此時,在第一測試信號St1及第二測試信號St2下,組合邏輯電路114內的邏輯電路的輸出電壓準位沒有改變者,其輸出電壓準位會於電源電壓Vdd被拉低至接近關閉狀態時被改變。請注意,此時正反器112_1-112_6所儲存的邏輯分別為0、1、0、1、0及1。
經由上述的電路檢測方法200,組合邏輯電路114內所有的邏輯電路114_1-114_6在不同輸出電壓準位的形態,即邏輯0及1,都可經歷到高電壓測試。因此,本揭露的電路檢測系統100可涵蓋待測電路110內大部分或全部的電路元件,進而大幅提高檢測的準確率。在一實施例中,本掲露的檢測方法可涵蓋待測電路110的所有正反器112_1-112_6以及一半以上的邏輯電路114_1-114_6。
圖8為本揭露之待測電路110內的一功能電路的輸出邏輯為1時的一實施例示意圖。為了方便說明,本實施例的功能電路係以一反相器(Inverter)800(例如114_1)為例,但本揭露並不以此為限。反相器800包含有一P型金屬氧化半導體電晶體(以下簡稱P型電晶體)802以及一N型金屬氧化半導體電晶體(以下簡稱N型電晶體)804,其中P型電晶體802的源極連接電源電壓Vdd,P型電晶體802的閘極連接N型電晶體804的閘極,P型電晶體802的汲極連接N型電晶體804的汲極,以及N型電晶體804的源極連接一接地電壓Vss。當反相器800的輸入邏輯為0以及輸出邏輯為1時,P型電晶體802係處於導通狀態,而N型電晶體804係處於開路狀態。在第一時段ta,當電源電壓Vdd從正常電壓準位Vnom提升至高電壓準位Vstress以對反相器800進行高壓測試時,由於P型電晶體802係處於導通狀態,因此即使P型電晶體802的源極或汲極具有瑕疵,高電壓準位Vstress也無法檢測出該瑕疵。進一步而言,該瑕疵可能是P型電晶體802的源極與汲極之間的距離太短,然而當P型電晶體802的源極與汲極之間為電性導通時,高電壓準位Vstress並無法在P型電晶體802的源極與汲極之間產生一較高的電壓差,因此無法檢測出該瑕疵。
為了可以檢測出P型電晶體802的瑕疵,本實施例將反相器800的輸出邏輯切換為0後再進行一次高壓測試,即第二次高壓測試。圖9為本揭露之待測電路110內的反相器800的輸出邏輯為0時的一實施例示意圖。當反相器800的輸入邏輯為1以及輸出邏輯為0時,P型電晶體802係處於開路狀態,而N型電晶體804係處於導通狀態。在第一時段tb,當電源電壓Vdd從正常電壓準位Vnom提升至高電壓準位Vstress以對反相器800進行高壓測試時,由於P型電晶體802係處於開路狀態,因此P型電晶體802的源極與汲極之間為電性斷路的。此時,高電壓準位Vstress就會在P型電晶體802的源極與汲極之間產生一較高的電壓差。若P型電晶體802的源極與汲極之間的距離太短,則該電壓差就會突破源極與汲極之間的絕緣層而使得源極電性連接於汲極。換言之,由於P型電晶體802的源極與汲極之間的距離太短,因此P型電晶體802無法通過第二次高壓測試而被檢測出來。請注意,在另一實施例中,當本揭露的電路檢測方法200完成後,其可利用一電路探測方法(Circuit Probing)來篩檢出有瑕疵的P型電晶體802。該電路探測方法係在正常的電壓準位Vnom下對待測電路110輸入一特定信號,並讀取其輸出信號,進而據以判斷出有瑕疵的電晶體為P型電晶體802。
相較於現有的電壓應力(Enhanced Voltage Stress,EVS)測試方法,本掲露所提出的準動態電壓應力測試方法可檢測到待測電路內大部分或全部的電路元件,進而大幅提高檢測的準確率。此外,本掲露所提出的準動態電壓應力測試方法除了具有較短的測試時間,其也可以使用更高的測試電壓來進行測試,以進一步提高檢測的準確率。
以上僅為本發明的較佳實施例,凡依本發明請求項所做的等效變化與修改,皆應屬本發明的涵蓋範圍。
100:電路檢測系統
110:待測電路
112:時序電路
114:組合邏輯電路
112_1、112_2、112_3、112_4、112_5、112_6:正反器
114_1、114_2、114_3、114_4、114_5、114_6:邏輯電路
200:電路檢測方法
202、204、206、208、210、212、214、216、218、220、222、224、226:流程
800:反相器
802:P型金屬氧化半導體電晶體
804:N型金屬氧化半導體電晶體
Sf:移位信號
Si:初始信號
St:測試信號
St1:第一測試信號
St2:第二測試信號
Vdd:電源電壓
Vnom:正常電壓準位
Voff:低電壓準位
Vss:接地電壓
Vstress:高電壓準位
圖1為本揭露之一電路檢測系統的一實施例示意圖。
圖2為本揭露之電路檢測系統對待測電路執行一電路檢測方法的一實施例流程圖。
圖3為本揭露之電路檢測系統對待測電路執行電路檢測方法的一實施例時序圖。
圖4為本揭露之電路檢測系統對待測電路輸入測試信號的一實施例示意圖。
圖5為本揭露之待測電路處於第一次高壓測試下的一實施例示意圖。
圖6為本揭露之待測電路處於第二次高壓測試下的一實施例示意圖。
圖7為本揭露之待測電路處於第三次高壓測試下的一實施例示意圖。
圖8為本揭露之待測電路內的功能電路的輸出邏輯為1時的一實施例示意圖。
圖9為本揭露之待測電路內的反相器的輸出邏輯為0時的一實施例示意圖。
100:電路檢測系統
110:待測電路
112:時序電路
114:組合邏輯電路
112_1、112_2、112_3、112_4、112_5、112_6:正反器
114_1、114_2、114_3、114_4、114_5、114_6:邏輯電路
St:測試信號
Vdd:電源電壓
Claims (10)
- 一種電路檢測方法,包含:於一待測電路的一電源電壓為一第一電壓準位時,於一第一時間點對該待測電路輸入一第一測試信號;當該第一測試信號輸入該待測電路後,於一第二時間點將該電源電壓從該第一電壓準位提升至一第二電壓準位;當該電源電壓從該第一電壓準位提升至後第二電壓準位後,於一第三時間點再將該電源電壓從該第二電壓準位下降至該第一電壓準位;於該待測電路的該電源電壓為該第一電壓準位時,於一第四時間點對該待測電路輸入一第二測試信號;以及當該第二測試信號輸入該待測電路後,於一第五時間點將該電源電壓從該第一電壓準位提升至該第二電壓準位;其中,該第二測試信號係不同於該第一測試信號。
- 如請求項1所述的電路檢測方法,其中,該第一測試信號包含一第一組數位資料,該第二測試信號包含一第二組數位資料,該第二組數位資料內的每一個數位資料的邏輯準位均相反於或部分相反於該第一組數位資料內對應的每一個數位資料的邏輯準位。
- 如請求項1所述的電路檢測方法,另包含:當該第二測試信號輸入該待測電路後,且該電源電壓係該第二電壓準位事,再將該電源電壓從該第二電壓準位下降至一第 三電壓準位;以及當該電源電壓從該第二電壓準位下降至該第三電壓準位後,再將該電源電壓從該第三電壓準位提升至該第二電壓準位。
- 如請求項3所述的電路檢測方法,其中,該第三電壓準位係低於該第一電壓準位。
- 如請求項1所述的電路檢測方法,其中,於該待測電路的該電源電壓為該第一電壓準位時對該待測電路輸入該第二測試信號的步驟包含:於該待測電路的該電源電壓為該第一電壓準位時,對該待測電路輸入一移位信號,以將該待測電路內的該第一測試信號移位一預定週期數;其中移位後的該第一測試信號係該第二測試信號。
- 一種電路檢測系統,包含:一待測電路;一電源電路,耦接於該待測電路,用來產生一電源電壓至該待測電路;以及一信號產生電路,耦接於該待測電路;其中,該電源電路設置於在一第一時段產生一第一電壓準位至該待測電路,且該信號產生電路設置於在該第一時段產生一第一測試信號至該待測電路;當該第一測試信號輸入該待測電路後,該電源電路設置於在一第二時段將該電源電壓從該第一 電壓準位提升至一第二電壓準位;當該電源電壓從該第一電壓準位提升至後第二電壓準位後,該電源電路設置於在一第三時段將該電源電壓從該第二電壓準位下降至該第一電壓準位,且該信號產生電路設置於在該第三時段產生一第二測試信號至該待測電路;當該第二測試信號輸入該待測電路後,該電源電路設置於在一第四時段將該電源電壓從該第一電壓準位提升至該第二電壓準位;其中,該第二測試信號係不同於該第一測試信號。
- 如請求項6所述的電路檢測系統,其中,當該電源電壓係該第二電壓準位時,該電源電路設置於在一第五時段將該電源電壓從該第二電壓準位下降至一第三電壓準位;以及當該電源電壓從該第二電壓準位下降至該第三電壓準位後,該電源電路設置於一第六時段將該電源電壓從該第三電壓準位提升至該第二電壓準位。
- 如請求項7所述的電路檢測系統,其中,該第三電壓準位係低於該第一電壓準位。
- 如請求項6所述的電路檢測系統,其中,該待測電路包含:一時序電路,用來於該第一時段該接收該第一測試信號;以及一組合邏輯電路,耦接於該時序電路,用來於該第一時段接收儲存在該時序電路內的該第一測試信號;其中,於該第三時段時,該信號產生電路設置來產生一移位 信號至該時序電路,該移位信號用來將該時序電路內的該第一測試信號移位一預定週期數;其中移位後的該第一測試信號係該第二測試信號,以及該組合邏輯電路用來於該第三時段該接收儲存在該複數個正反器內的該第二測試信號。
- 如請求項9所述的電路檢測系統,其中,當該組合邏輯電路接收該第一測試信號後,該組合邏輯電路內的一邏輯電路的一輸出準位係一第一邏輯準位;當該組合邏輯電路接收該第二測試信號後,該組合邏輯電路內的該邏輯電路的該輸出準位係一第二邏輯準位,以及該第二邏輯準位係相反於該第一邏輯準位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108118011A TWI705260B (zh) | 2019-05-24 | 2019-05-24 | 電路檢測系統與電路檢測方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108118011A TWI705260B (zh) | 2019-05-24 | 2019-05-24 | 電路檢測系統與電路檢測方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI705260B true TWI705260B (zh) | 2020-09-21 |
TW202043791A TW202043791A (zh) | 2020-12-01 |
Family
ID=74091328
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108118011A TWI705260B (zh) | 2019-05-24 | 2019-05-24 | 電路檢測系統與電路檢測方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI705260B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102021100248B4 (de) | 2020-12-07 | 2022-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | System und verfahren zum screenen von schaltungen |
TWI804342B (zh) * | 2022-06-10 | 2023-06-01 | 瑞鼎科技股份有限公司 | 動態電壓切換測試方法 |
TWI824947B (zh) * | 2022-06-10 | 2023-12-01 | 瑞鼎科技股份有限公司 | 動態電壓切換測試方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101923141A (zh) * | 2009-06-11 | 2010-12-22 | 国际商业机器公司 | 应力测试方法和测试装置 |
TWI656349B (zh) * | 2018-03-09 | 2019-04-11 | 強茂股份有限公司 | Component power-on test method and power-on test system |
-
2019
- 2019-05-24 TW TW108118011A patent/TWI705260B/zh active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101923141A (zh) * | 2009-06-11 | 2010-12-22 | 国际商业机器公司 | 应力测试方法和测试装置 |
TWI656349B (zh) * | 2018-03-09 | 2019-04-11 | 強茂股份有限公司 | Component power-on test method and power-on test system |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102021100248B4 (de) | 2020-12-07 | 2022-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | System und verfahren zum screenen von schaltungen |
TWI804342B (zh) * | 2022-06-10 | 2023-06-01 | 瑞鼎科技股份有限公司 | 動態電壓切換測試方法 |
TWI824947B (zh) * | 2022-06-10 | 2023-12-01 | 瑞鼎科技股份有限公司 | 動態電壓切換測試方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202043791A (zh) | 2020-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI705260B (zh) | 電路檢測系統與電路檢測方法 | |
TWI411795B (zh) | 測試直通矽晶穿孔的方法及其電路 | |
TWI642275B (zh) | 正反器電路和掃描鏈 | |
US20140266291A1 (en) | Method, device and system for automatic detection of defects in tsv vias | |
US7598761B2 (en) | Semiconductor integrated circuit having a degradation notice signal generation circuit | |
US7298162B2 (en) | Test apparatus and test method | |
WO2007097053A1 (ja) | 半導体集積回路とその検査方法 | |
CN109752636A (zh) | 用于监测温度不稳定性的测试电路 | |
CN111983421B (zh) | 电路检测系统与电路检测方法 | |
Lin et al. | A unified method for parametric fault characterization of post-bond TSVs | |
TWI499220B (zh) | 鍵盤裝置及其鍵盤掃描電路 | |
Kim et al. | Gate-oxide early-life failure identification using delay shifts | |
US8593196B2 (en) | Test circuit and methods for speed characterization | |
TW201510544A (zh) | 測試系統以及半導體元件 | |
TWI809160B (zh) | 用於晶圓級測試之方法及用於測試半導體裝置之系統 | |
US20050104611A1 (en) | Device for measuring supply voltage and method thereof | |
JP6242183B2 (ja) | 半導体集積回路及び該半導体集積回路の試験方法並びに該半導体集積回路におけるラッシュカレントの抑制方法 | |
KR102454581B1 (ko) | 회로 스크리닝 시스템 및 회로 스크리닝 방법 | |
TW202217996A (zh) | 晶圓級測試方法及裝置 | |
US10054632B2 (en) | Semiconductor apparatus and characteristic measurement circuit therefor | |
JP2001296334A (ja) | 集積回路および故障検出方法 | |
CN110531136B (zh) | 标准单元漏电流的测试电路及测试方法 | |
Miura et al. | A low-loss built-in current sensor | |
JPS59200456A (ja) | 半導体集積回路装置 | |
Hashizume et al. | Electrical interconnect test method of 3D ICs without boundary scan flip flops |