TWI703569B - 積體電路及判斷其狀態的方法與積體電路結構 - Google Patents

積體電路及判斷其狀態的方法與積體電路結構 Download PDF

Info

Publication number
TWI703569B
TWI703569B TW108128135A TW108128135A TWI703569B TW I703569 B TWI703569 B TW I703569B TW 108128135 A TW108128135 A TW 108128135A TW 108128135 A TW108128135 A TW 108128135A TW I703569 B TWI703569 B TW I703569B
Authority
TW
Taiwan
Prior art keywords
field effect
fin
electronic fuse
effect transistor
programming device
Prior art date
Application number
TW108128135A
Other languages
English (en)
Other versions
TW202013382A (zh
Inventor
張盟昇
楊耀仁
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202013382A publication Critical patent/TW202013382A/zh
Application granted granted Critical
Publication of TWI703569B publication Critical patent/TWI703569B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • H01L23/5256Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising fuses, i.e. connections having their state changed from conductive to non-conductive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/20Programmable ROM [PROM] devices comprising field-effect components
    • H10B20/25One-time programmable ROM [OTPROM] devices, e.g. using electrically-fusible links
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/18Manufacturability analysis or optimisation for manufacturability

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Architecture (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種積體電路包含在位元線與程式節點之間串聯耦合的電子熔絲及第一程式裝置、以及與第一程式裝置並聯配置的第二程式裝置。第一程式裝置及第二程式裝置為可分別控制。一種判斷積體電路之狀態的方法及積體電路結構亦在此揭露。

Description

積體電路及判斷其狀態的方法與積體電 路結構
本案是關於一種積體電路,特別是一種包含電子熔絲的積體電路。
積體電路(IC)有時包含一次性可程式化(one-time-programmable,OTP)記憶體元件以提供非揮發性記憶體(non-volatile memory,NVM),其中當IC斷電時不丟失資料。一種類型的NVM包含整合到IC中的電子熔絲(eFuse),該電子熔絲(eFuse)藉由使用在每端處連接到其他電路元件之導電材料(金屬、多晶矽、或類似者)的窄條帶(亦稱為「鏈路」)整合到IC中。為了程式化電子熔絲,施加程式化電流以破壞性地改變(亦即,熔斷)鏈路,因此增加電子熔絲的電阻。一般而言,為了決定電子熔絲的狀態,將感測電路應用到鏈路並且與參考電阻裝置進行比較。
根據本案的一些實施例提供一種積體電路,該積體電路包含電子熔絲、第一程式裝置與第二程式裝置。電子熔絲(eFuse)及第一程式裝置在一位元線與一程式節點之間串聯耦合。第二程式裝置用以與該第一程式裝置並聯配置,其中該第一程式裝置及該第二程式裝置為可分別控制。
根據本案的另一些實施例提供一種判斷積體電路之狀態的方法,該方法包含以下步驟:藉由下列步驟執行一讀取操作:開啟一第一程式裝置以導致一第一電流流過該電子熔絲;以及關閉一第二程式裝置,該第二程式裝置用以與該第一程式裝置並聯配置並且與該電子熔絲串聯配置。
根據本案的另一些實施例提供一種積體電路結構,該結構包含電子熔絲、第一鰭式場效電晶體以及第二鰭式場效應電晶體。第一鰭式場效電晶體電氣連接到該電子熔絲。第二鰭式場效應電晶體與該第一鰭式場效應電晶體並聯地電氣連接,其中該電子熔絲、該第一鰭式場效應電晶體、及該第二鰭式場效應電晶體沿著一第一方向對準。
為讓本案之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附符號之說明如下:
100A、100B、100C、100D:電子熔絲電路
200:方法
210、220、230、240:步驟
400A、400B、400C、400D、400E、400F、400G、500A、500B、600:電子熔絲結構
FF1、FF2、FF3、FF4:鰭式場效應電晶體
F1、F2:鰭結構
G1、G2:閘極結構
R1:電子熔絲
600A1、600A2:主動區域
600C1:電子熔絲導電元件
600F:鰭結構
600FF1、600FF2:鰭式場效應電晶體
600G:閘極結構
600WL0、600WL1:字線
700:電子設計自動化(EDA)系統
702:硬體處理器
704:非暫時性電腦可讀取儲存媒體
706:電腦程式碼
707:程式庫
708:匯流排
710:輸入/輸出介面
712:網路介面
714:網路
742:使用者界面(UI)
800:IC製造系統
820:設計公司
822:IC設計佈局圖
830:遮罩公司
832:資料準備
844:遮罩製造
845:遮罩
850:IC製造商/生產商(晶圓廠)
852:晶圓製造
853:半導體晶圓
860:IC裝置
900:方法
910、920、930、940、950:步驟
BL:位元線
VDDQ:電源供應電壓
Ifuse:電流
Rfuse:電子熔絲
E0、E1:訊號
WL0、WL1、WL2、WL3:接收訊號線
PD0、PD1:程式裝置
PN:程式節點
VSS:參考電壓
C1:導電元件
C2、C3:接觸區域
當結合隨附圖式閱讀時,自以下詳細描述將很好地理解本揭示之態樣。應注意,根據工業中的標準實務,各個特徵並非按比例繪製。事實上,出於論述清晰之目的,可任意增加或減小各個特徵之尺寸。
第1A圖至第1D圖是根據一些實施例所繪示電子熔絲電路的示意圖;第2圖是根據一實施例所繪示決定電子熔絲狀態的方法的流程圖;第3A圖及第3B圖是根據一些實施例所繪示電子熔絲的示意圖;第4A圖至第4G圖是根據一些實施例所繪示電子熔絲結構的示意圖;第5A圖及第5B圖是根據一些實施例所繪示電子熔絲結構的圖;第6圖是根據一些實施例所繪示電子熔絲結構的示意圖;第7圖是根據一實施例所繪示電子設計自動化(EDA)系統的方塊圖;第8圖是根據一實施例所繪示積體電路(IC)製造系統以及與其相關聯的IC製造流程的方塊圖;以及第9圖是根據一實施例所繪示產生IC的佈局圖的方法的流程圖。
以下揭示內容提供許多不同實施例或實例,以便實施所提供標的之不同特徵。下文描述部件、材料、值、步驟、操作、材料、佈置或類似者的具體實例以簡化本案的實施例。當然,此等僅為實例且並不意欲為限制性。可以預 期其他部件、值、操作、材料、佈置或類似者。例如,以下描述中在第二特徵上方或第二特徵上形成第一特徵可包含以直接接觸形成第一特徵及第二特徵的實施例,且亦可包含在第一特徵與第二特徵之間形成額外特徵以使得第一特徵及第二特徵可不處於直接接觸的實施例。另外,本案的實施例可在各個實例中重複元件符號及/或字母。此重複是出於簡便性及清晰的目的且本身並不指示所論述之各個實施例及/或配置之間的關係。
另外,為了便於描述,本文可使用空間相對性術語(諸如「在……之下」、「在……下方」、「下部」、「在……上方」、「上部」及類似者)來描述諸圖中所示出之一個元件或特徵與另一元件(或多個元件)或特徵(或多個特徵)之關係。除了圖中描繪之定向外,空間相對性術語意欲包含使用或操作中之元件之不同定向。設備可經其他方式定向(旋轉90度或處於其他定向)且由此可類似解讀本文所使用之空間相對性描述詞。
在各個實施例中,一種電路包含在位元線與程式節點之間串聯耦合的電子熔絲及第一程式裝置、以及與第一程式裝置並聯配置的第二程式裝置。藉由可被單獨地控制,第一及第二程式裝置使得電子熔絲讀取電流小於程式電流,由此與單個程式裝置用於程式化及讀取操作的方法相比,減少在讀取操作中的功率。
在各個實施例中,一種IC佈局圖及所得結構包含電子熔絲以及第一程式裝置及第二程式裝置,此結構具有 使得與基於電子熔絲及單個程式化裝置的佈置相比減少程式電流路徑電阻及面積需求的佈置。在各個實施例中,鰭式場效電晶體(fin field effect transistors,FinFETs)用以作為程式裝置以實現此等功效。
第1A圖至第1D圖是根據一些實施例所繪示相應電子熔絲電路100A~100D的示意圖。電路100A~100D的每一者包含在程式節點PN與位元線BL之間耦合的電子熔絲Rfuse。
在第1A圖所描繪的實施例中,電路100A包含在電子熔絲Rfuse與用以攜帶參考電壓VSS的程式節點PN之間並聯配置的程式裝置PD0及PD1。程式裝置PD0用以接收訊號線WL0上的訊號E0,並且與位元線BL與程式節點PN之間的電子熔絲Rfuse串聯耦合。程式裝置PD1用以接收訊號線WL1上的訊號E1,並且與位元線BL與程式節點PN之間的電子熔絲Rfuse串聯耦合。
在第1B圖所描繪的實施例中,電路100B是電路100A的非限制性實例,其中程式裝置PD0包含用以在與訊號線WL0耦合的閘極處接收訊號E0的n型金屬氧化物半導體(NMOS)電晶體N0,並且其中程式裝置PD1包含用以在與訊號線WL1耦合的閘極處接收訊號E1的NMOS電晶體N1。
在第1C圖所描繪的實施例中,電路100C包含在電子熔絲Rfuse與用以攜帶電源供應電壓VDDQ的程式節點PN之間並聯配置的程式裝置PD0及PD1。程式裝置 PD0用以接收訊號線WL0上的訊號E0,並且程式裝置PD0與程式節點PN與位元線BL之間的電子熔絲Rfuse串聯耦合。程式裝置PD1用以接收訊號線WL1上的訊號E1,並且程式裝置PD1與程式節點PN與位元線BL之間的電子熔絲Rfuse串聯耦合。
在第1D圖所描繪的實施例中,電路100D是電路100C的非限制性實例,其中程式裝置PD0包含用以在與訊號線WL0耦合的閘極處接收訊號E0的p型金屬氧化物半導體(PMOS)電晶體P0,並且其中程式裝置PD1包含用以在與訊號線WL1耦合的閘極處接收訊號E1的PMOS電晶體P1。
兩個或兩個以上電路元件被認為是基於直接電氣連接、電阻式或反應性電氣連接、或包含一或多個額外電路元件的電氣連接而耦合,並且由此能夠被控制,例如,藉由電晶體或其他切換裝置而使得此等電路元件為電阻式或開路。
在第1A圖至第1D圖所描繪的每個實施例中,電子熔絲Rfuse在位元線BL與程式裝置PD0及PD1之間耦合。在各個實施例中,電子熔絲Rfuse在程式節點PN與程式裝置PD0及PD1之間耦合,並且程式裝置PD0及PD1在電子熔絲Rfuse與位元線BL之間耦合。
在一些實施例中,電路100A~100D是複數個位元單元的一些或所有位元單元,其中每個位元單元與位元線BL耦接。在一些實施例中,位元線BL是複數個位元線中 的一位元線。在一些實施例中,電路100A~100D是記憶體電路(未圖示)的複數個位元單元的一些或所有位元單元。在一些實施例中,訊號線WL0及WL1是記憶體電路的字線,並且訊號E0及E1是用以在程式化操作或讀取操作中選擇包含電路100A~100D的位元單元的字線訊號。在一些實施例中,記憶體電路包含一或多個感測放大器(未圖示),其中一或多個感測放大器用以在讀取操作中判斷電路100A~100D的經程式化之狀態。
電子熔絲Rfuse是包含導電元件的電路裝置,此導電元件能夠持續地被改變,並且由此藉由具有超過預定電流位準之量值的電流Ifuse被程式化。在非程式化狀態中,電子熔絲Rfuse具有相對於經程式化狀態中的電阻較小的電阻。在一些實施例中,電子熔絲Rfuse包含下文關於第3A圖及第3B圖論述的電子熔絲R1。
程式裝置PD0及PD1的每一者是能夠響應於輸入訊號(例如,訊號E0或E1的一者)而在導電狀態與電阻狀態之間切換的IC裝置,此輸入訊號在與相應訊號線WL0或WL1耦街的輸入端點(未標記)處接收。在導電狀態中,程式裝置PD0或PD1具有在兩個電流路徑端點(未標記)之間的低電阻電流路徑,並且在電阻狀態中,程式裝置PD0及PD1具有在兩個電流路徑端點之間的高電阻電流路徑。
在導電狀態中,程式裝置PD0或PD1能夠具有僅針對電流值達所預定電流飽和位準之電流的低電阻電流路徑,並且具有針對電流值高於飽和位準之電流相對顯著較 高的電阻路徑。在操作中,程式裝置PD0或PD1由此用於響應於跨兩個電流路徑端點增加的電壓差限制在兩個電流路徑端點之間流動之電流的數值。
在各個實施例中,程式裝置PD0及PD1是相同或不同的程式裝置。相同程式裝置具有低電阻電流路徑,這些電流路徑具有實質上相同的電阻值及實質上相同的飽和位準。在各個實施例中,不同程式裝置具有低電阻電流路徑,這些電流路徑具有實質上不同的電阻值或實質上不同的飽和位準中之一者或兩者。
在各個實施例中,程式裝置PD0或PD1的一者或兩者包含傳輸閘、MOS電晶體、場效電晶體(FET)、鰭式場效應電晶體、雙極電晶體(bipolar transistor)或能夠響應於輸入訊號而在導電狀態與電阻狀態之間切換的其他適當IC裝置。在各個實施例中,程式裝置PD0及PD1包含具有相同數量的鰭及相同數量的閘極的鰭式場效應電晶體、或具有不同數量的鰭及/或閘極的一者或兩者的鰭式場效應電晶體。在各個實施例中,程式裝置PD0及PD1包含下文關於第4A圖至第4G圖論述的鰭式場效應電晶體FF1及FF2、或下文關於第6圖論述的鰭式場效應電晶體600FF1及600FF2。
因為程式裝置PD0及PD1是響應於分開的輸入訊號,程式裝置PD0及PD1可分開被控制。在各個實施例中,程式裝置PD0或PD1的一者或兩者用以響應具有對應於相應導電及電阻狀態的邏輯位準的輸入訊號。
在第1B圖所描繪的實施例中,NMOS電晶體N0及N1的每一者用以響應於具有高邏輯位準的相應訊號E0或E1而處於導電狀態,並且響應於具有低邏輯位準的相應訊號E0或E1而處於電阻狀態。在第1D圖所描繪的實施例中,PMOS電晶體P0及P1的每一者用以響應於具有低邏輯位準的相應訊號E0或E1而處於導電狀態,並且響應於具有高邏輯位準的相應訊號E0或E1而處於電阻狀態。
藉由上文論述的配置,電路100A~100D的每一者能夠利用程式裝置PD0及PD1的每一者提供的兩個並聯低電阻路徑來使電子熔絲Rfuse耦合到程式節點PN,其中程式裝置PD0及PD1的每一者響應於輸入訊號E0及E1的第一配置而處於導電狀態、利用響應於輸入訊號E0及E1的第二配置而處於導電狀態的邏輯裝置PD0或PD1中的一個以及處於電阻狀態的程式裝置PD0或PD1的另一個提供的單個低電阻路徑來將電子熔絲Rfuse耦合到程式節點PN、並且利用由響應於輸入訊號E0及E1的第三配置而處於電阻狀態的程式裝置PD0及PD1的每一者提供的兩個並聯高電阻路徑將電子熔絲Rfuse從程式節點PN解耦。
由於程式裝置PD0及PD1的並聯配置,相應於輸入訊號E0及E1的第一配置的在電子熔絲Rfuse與程式節點PN之間的總路徑電阻小於對應於輸入訊號E0及E1的第二配置的在電子熔絲Rfuse與程式節點PN之間的總路徑電阻。在操作中,因為處於導電狀態的程式裝置PD0或PD1用於限制在兩個電流路徑端點之間流動之電流的值,相應於輸 入訊號E0及E1的第二配置的電流Ifuse基於單個程式裝置PD0或PD1的飽和位準而受限制,並且對應於輸入訊號E0及E1的第一配置的電流Ifuse基於程式裝置PD0及PD1的組合的飽和位準而受限制。
在各個實施例中,一或多個電路100A~100D包含除了程式裝置PD0及PD1之外的一或多個程式裝置(未圖示),並且用以與程式裝置PD0及PD1並聯。若存在,每個額外程式裝置用以進一步藉由響應於在相應之訊號線WL0或WL1上接收的輸入訊號E0或E1的一個而提供額外低電阻路徑來將電子熔絲Rfuse耦合到程式節點PN,由此與電路100A~100D不包含除了程式裝置PD0及PD1之外的一或多個程式裝置的實施例相比,響應於輸入訊號E0或E1的第一配置或第二配置的一者或兩者減少總路徑電阻並且增加電流Ifuse。
在一些實施例中,輸入訊號E0及E1的第一配置對應於程式化操作,並且輸入訊號E0及E1的第二配置對應於讀取操作。電路100A~100D的每一者由此提供與讀取操作中的總路徑電阻相比較低的程式化操作中的總路徑電阻,並且提供與讀取操作中的電流Ifuse相比較大的程式化操作中的電流Ifuse。
在第1B圖所描繪的一些實施例中,程式化操作對應於訊號E0及E1的第一配置,其中訊號E0及E1的每一者具有高邏輯位準,並且讀取操作對應於訊號E0及E1的第二配置,其中訊號E0或E1的一個具有高邏輯位準,並且訊號 E0或E1的另一個具有低邏輯位準。在第1D圖所描繪的一些實施例中,程式化操作對應於訊號E0及E1的第一配置,其中訊號E0及E1的每一者具有低邏輯位準,並且讀取操作對應於訊號E0及E1的第二配置,其中訊號E0或E1的一個具有高邏輯位準,並且訊號E0或E1的另一個具有低邏輯位準。
在一些實施例中,輸入訊號E0及E1的第三配置對應於經取消選定狀態,其中電路100A~100D的每一者導致電流Ifuse受限於低的數值,例如,洩漏電流位準,其中此低的數值相關於在程式化及讀取操作中基於由程式裝置PD0及PD1提供之並聯高電阻路徑的電流限制。在第1B圖所描繪的一些實施例中,經取消選定狀態對應於訊號E0及E1的第三配置,其中訊號E0及E1的每一者具有低邏輯位準。在第1D圖所描繪的一些實施例中,經取消選定狀態對應於訊號E0及E1的第三配置,其中訊號E0及E1的每一者具有高邏輯位準。
在第1A圖至第1D圖所描繪的實施例中,電路100A~100D用以從電路100A~100D外部的一或多個電路(未圖示)接收訊號線WL0及WL1上的訊號E0及E1。在各個實施例中,一或多個電路100A~100D包含用以在訊號線WL0及WL1上產生訊號E0及E1的一或多個電路(未圖示)。
藉由上文論述的並聯程式裝置配置,電路100A~100D的每一者能夠經選擇以執行讀取操作,其中讀取操作中的電流Ifuse小於程式化操作中的電流Ifuse,由此與單 個程式裝置提供讀取電流的方法相比,在讀取操作期間使用較少功率,其中單個程式裝置在程式化操作中提供的程式電流與在讀取操作中提供的讀取電流相同。
第2圖是根據一或多個實施例所繪示判斷電子熔絲的狀態的方法200的流程圖。方法200可與電路(例如,上文關於第1A圖至第1D圖所論述的電路100A~100D)一起使用。
在第2圖中描繪方法200的操作的順序是僅用於說明;方法200的操作能夠在與第2圖描繪的順序不同的順序中執行。在一些實施例中,除了第2圖所描繪的這些以外的操作在第2圖所描繪的操作之前、之間、期間、及/或之後執行。
在一些實施例中,方法200的操作是操作記憶體電路的方法的操作子集。在一些實施例中,電子熔絲是記憶體電路的位元單元的部分,並且判斷電子熔絲的狀態對應於判斷位元單元的邏輯狀態。
在步驟210,在一些實施例中,程式化操作是藉由開啟第一程式裝置及第二程式裝置來執行以導致程式電流在電子熔絲中流動。第一程式裝置及第二程式裝置經並聯配置,並且第一程式裝置及第二程式裝置的每一者與程式節點與位元線之間的電子熔絲串聯耦合。開啟第一程式裝置及第二程式裝置導致第一程式裝置及第二裝置提供在程式節點與位元線之間的並聯低電阻路徑,使得程式電流是在兩個並聯路徑中流動的電流的總和。
在不同實施例中,開啟第一程式裝置及第二程式裝置包含開啟除了第一程式裝置及第二程式裝置之外的一或多個程式裝置,由此導致一或多個額外程式裝置提供在程式節點與位元線之間的一或多個額外的並聯低電阻路徑,使得程式電流是在多於兩個並聯路徑中流動的電流的總和。
在不同實施例中,開啟第一程式裝置及第二程式裝置包含開啟在電子熔絲與程式節點之間耦合或在電子熔絲與位元線之間耦合的第一程式裝置及第二程式裝置。在不同實施例中,執行程式化操作包含將電源供應電壓施加到程式節點並且將參考電壓施加到位元線,或者將參考電壓施加到程式節點並且將電源供應電壓施加到位元線。
在不同實施例中,開啟第一程式裝置及第二程式裝置以導致程式電流在電子熔絲中流動包含上文關於第1A圖至第1D圖論述的在電路100A~100D中開啟程式裝置PD0及PD1以導致電流Ifuse在程式節點PN與位元線BL之間耦合的電子熔絲Rfuse中流動。
導致程式電流在電子熔絲中流動包含導致程式電流具有足夠大以將電子熔絲的電阻值從非程式化狀態的電阻值持續增加到程式化狀態的電阻值的量值。在一些實施例中,導致程式電流在電子熔絲中流動包含下文關於第3A圖及第3B圖論述的導致程式電流在電子熔絲R1中流動。
在一些實施例中,開啟第一程式裝置是響應於第一訊號,並且開啟第二程式裝置是響應於第二訊號。在一 些實施例中,第一及第二訊號是由第一程式裝置及第二程式裝置在第一字線及第二字線上接收的字線訊號。在一些實施例中,第一及第二訊號是上文關於第1A圖至第1D圖論述的在相應字線WL0及WL1上接收的訊號E0及E1。
在一些實施例中,執行程式化操作包含儲存從記憶體電路的複數個位元單元選擇的位元單元中的邏輯值。在一些實施例中,將邏輯值儲存在位元單元中是在IC的記憶體中儲存資料(例如,識別、安全性、或電路配置資料)的部分。
在步驟220,在一些實施例中,電子熔絲是藉由關閉第一程式裝置及第二程式裝置的每一者來從執行程式或讀取操作被取消選定。關閉第一程式裝置及第二程式裝置導致第一程式裝置及第二程式裝置提供在程式節點與位元線之間的並聯高電阻路徑,使得流過電子熔絲的任何電流具有相對於步驟210中的程式電流及步驟230中的讀取電流較低的值,例如,洩漏電流位準。
在不同實施例中,關閉第一程式裝置及第二程式裝置包含關閉除了第一程式裝置及第二程式裝置之外的一或多個程式裝置,由此導致一或多個額外程式裝置提供在程式節點與位元線之間的一或多個額外的並聯高電阻路徑。
在不同實施例中,關閉第一程式裝置及第二程式裝置包含關閉在電子熔絲與程式節點之間耦合或在電子熔絲與位元線之間耦合的第一及第二程式裝置。在不同實施例中,關閉第一程式裝置及第二程式裝置以取消選定電子熔 絲包含上文關於第1A圖至第1D圖論述的關閉電路100A~100D中的程式裝置PD0及PD1以取消選定在程式節點PN與位元線BL之間耦合的電子熔絲Rfuse。
在一些實施例中,關閉第一程式裝置是響應於第一訊號,並且關閉第二程式裝置是響應於第二訊號。在一些實施例中,關閉第一程式裝置是響應於上文關於第1A圖至第1D圖論述的在字線WL0或WL1的對應字線上接收的訊號E0或E1的一個,並且關閉第二程式裝置是響應於上文關於第1A圖至第1D圖論述的在字線WL0或WL1的另一個對應字線上接收的訊號E0或E1的另一個。
在步驟230,讀取操作是藉由開啟第一程式裝置以導致讀取電流流過電子熔絲以及藉由關閉第二程式裝置來執行。開啟第一程式裝置導致第一程式裝置提供在程式節點與位元線之間的低電阻路徑,並且關閉第二程式裝置導致第二程式裝置提供在程式節點與位元線之間的高電阻路徑,以使得讀取電流實質上等於流過低電阻路徑的電流。
因為讀取電流是基於由第一程式裝置提供的低電阻路徑,並且程式電流是基於由第一程式裝置及第二程式裝置提供的並聯低電阻路徑,所以程式電流大於讀取電流。
在不同實施例中,開啟第一程式裝置或關閉第二程式裝置的一者或兩者包含使一或多個額外程式裝置開啟或關閉,以使得程式電流所基於的並聯路徑的數量大於讀取電流所基於的並聯路徑的數量,程式電流由此大於讀取電流。
在不同實施例中,開啟第一程式裝置及關閉第二程式裝置包含開啟第一程式裝置及關閉第二程式裝置,此第一程式裝置及第二程式裝置耦合在電子熔絲與程式節點之間或耦合在電子熔絲與位元線之間。在不同實施例中,執行讀取操作包含將電源供應電壓施加到程式節點並且將參考電壓施加到位元線,或將參考電壓施加到程式節點並且將電源供應電壓施加到位元線。在不同實施例中,電源供應電壓具有與步驟210中施加的電源供應電壓的值相同或不同的值,及/或參考電壓具有與步驟210中施加的參考電壓的值相同或不同的值。
在不同實施例中,開啟第一程式裝置及關閉第二程式裝置以導致讀取電流在電子熔絲中流動包含上文關於第1A圖至第1D圖論述的開啟在電路100A~100D中程式裝置PD0或PD1的一個及關閉程式裝置PD0或PD1的另一個以導致電流Ifuse在程式節點PN與位元線BL之間耦合的電子熔絲Rfuse中流動。
導致讀取電流在電子熔絲中流動包含導致讀取電流具有足夠大的量值以區分處於非程式化狀態的電子熔絲的電阻值與處於程式設計狀態的電子熔絲的電阻值。在一些實施例中,導致讀取電流在電子熔絲中流動包含下文關於第3A圖及第3B圖論述的導致讀取電流在電子熔絲R1中流動。
在不同實施例中,導致讀取電流流動包含下列的一或多個:產生基於電子熔絲的電阻值的電壓;將具有讀 取電流值的電流施加到參考電阻裝置;產生基於參考電阻裝置的電阻值的電壓;使用感測放大器將基於電子熔絲及參考電阻裝置的電阻值的電壓進行比較;或產生指示將基於電子熔絲及參考電阻裝置之電阻值的電壓進行比較之結果的訊號。
在一些實施例中,開啟第一程式裝置是響應於第一訊號,並且關閉第二程式裝置是響應於第二訊號。在一些實施例中,開啟第一程式裝置是響應於上文關於第1A圖至第1D圖論述的在字線WL0或WL1的對應字線上接收的訊號E0或E1的一個,並且關閉第二程式裝置是響應於上文關於第1A圖至第1D圖論述的在字線WL0或WL1的另一個對應字線上接收的訊號E0或E1的另一個。
在步驟240,在一些實施例中,如上文關於步驟220論述,重複步驟220以藉由關閉第一程式裝置及第二程式裝置的每一者來取消選定電子熔絲執行程式或讀取操作。
藉由執行方法200的一些或所有操作,使用並聯程式裝置配置決定電子熔絲的狀態,以使得執行讀取操作所使用的讀取電流小於在程式化操作中使用的程式電流,由此與單個程式裝置提供讀取操作中的讀取電流的方法相比,在讀取操作期間使用較少功率,其中單個程式裝置在程式化操作中提供的程式電流相同於在讀取操作中的讀取電流。
第3A圖及第3B圖是根據一些實施例所繪示電子熔絲R1的示意圖,電子熔絲R1可用作上文關於第1A圖至第1D圖論述的電子熔絲Rfuse。第3A圖及第3B圖的每一者描繪了電子熔絲R1的佈局圖以及方向X及Y的平面圖。
電子熔絲R1是包含導電元件C1的IC結構,導電元件C1沿著在接觸區域C2與C3之間的給定方向延伸。在第3A圖所描繪的實施例中,電子熔絲R1具有對應於沿著X方向延伸的導電元件C1的水平定向。在第3B圖所描繪的實施例中,電子熔絲R1具有對應於沿著Y方向延伸的導電元件C1的垂直定向。
導電元件C1以及接觸區域C2及C3的每一者對應於在製造製程中使用的IC佈局圖中的區域以界定一或多種導電材料的區段,導電材料的非限制性實例包含金屬(例如,銅或鋁)、或多晶矽。在一些實施例中,導電元件C1、接觸區域C2、或接觸區域C3的一或多個為IC製造製程的金屬雙層的區段。
導電元件C1用以能夠被破壞性改變,以及用以由大於預定電流位準的電流被程式化,從而藉由具有足夠小的橫截面積,使得在操作中,預定電流位準對應於能夠經由自加熱產生破壞性溫度的電流密度,並且藉由具有足夠長度,使得在區段中的熱電阻阻擋到接觸區域C2及C3的熱耗散,由此能夠達到破壞性溫度。
在不同實施例中,導電元件C1與IC製造製程相容是藉由具有寬度(未標記)大於或等於導電層(其中形成 導電元件C1)的最小寬度,並且藉由具有長度(未標記)大於或等於導電層(其中形成導電元件C1)的最小長度。
導電元件C1以及接觸區域C2及C3具有在第3A圖及第3B圖中出於說明目的而描繪的形狀及相對尺寸。在不同實施例中,導電元件C1以及接觸區域C2及C3具有與第3A圖及第3B圖所描繪的彼等不同的形狀及相對尺寸。
基於導電元件C1以及接觸區域C2及C3的形狀及相對尺寸、以及如上文論述可被程式化的能力,電子熔絲R1具有與處於程式化狀態的電阻相比較小的處於非程式設計狀態的電阻。在一些實施例中,處於非程式化狀態的電子熔絲R1的電阻具有從小於1Ω至500Ω變化的值。在一些實施例中,處於非程式化狀態的電子熔絲R1的電阻具有從約5Ω至200Ω變化的值。在一些實施例中,處於程式化狀態的電子熔絲R1的電阻具有1kΩ至大於100MΩ變化的值。在一些實施例中,處於程式化狀態的電子熔絲R1的電阻具有10kΩ至10MΩ變化的值。
包含電子熔絲R1如上文關於第1A圖至第1D圖論述的電子熔絲Rfuse的電路100A~100D由此用以實現上文關於電路100A~100D論述的功效。
第4A圖至第4G圖是根據一些實施例的電子熔絲結構400A~400G的圖。第4A圖至第4G圖的每一者描繪了相應電子熔絲結構400A~400G的IC佈局圖以及方向X及Y的平面圖。
電子熔絲結構400A~400G的每一者包含電子熔絲R1以及鰭式場效應電晶體FF1~FF4的兩者或兩者以上。在第4A圖至第4G圖所描繪的每個實施例中,電子熔絲R1能夠具有上文關於第3A圖論述的水平定向或上文關於第3B圖論述的垂直定向。
如上文關於第1B圖及第1D圖論述,鰭式場效應電晶體FF1及FF2能夠用作電路100B的NMOS電晶體N0及N1或電路100D的PMOS電晶體P0及P1,並且鰭式場效應電晶體FF3及FF4能夠用作額外的並聯電晶體。由此,所有鰭式場效應電晶體FF1~FF4中兩個或兩個以上為n型或p型鰭式場效應電晶體。
鰭式場效應電晶體FF1~FF4的每一者是表示在IC結構的IC佈局圖中,此IC結構包含沿著X方向延伸的鰭結構F1及F2以及沿著Y方向延伸的閘極結構G1及G2,鰭結構F1及F2的每一者與閘極結構G1及G2的每一者交叉。在一些實施例中,鰭式場效應電晶體FF1~FF4包含沿著Y方向延伸的鰭結構F1及F2以及沿著X方向延伸的閘極結構G1及G2。
在第4A圖至第4G圖所描繪的實施例中,出於說明目的,鰭式場效應電晶體FF1~FF4的每一者包含兩個鰭結構F1及F2以及兩個閘極結構G1及G2。在不同實施例中,一或多個鰭式場效應電晶體FF1~FF4僅包含一個鰭結構F1或F2或者除了鰭結構F1及F2之外的一或多個鰭結構 (未圖示),及/或僅一個閘極結構G1及G2或者除了閘極結構G1及G2之外的一或多個閘極結構(未圖示)。
在第4A圖至第4G圖所描繪的實施例中,出於說明目的,鰭式場效應電晶體FF1~FF4的每一者包含相同數量的鰭結構F1及F2以及閘極結構G1及G2。在不同實施例中,一或多個鰭式場效應電晶體FF1~FF4包含與另一或另多個鰭式場效應電晶體FF1~FF4之鰭結構數量不同的鰭結構數量,及/或一或多個鰭式場效應電晶體FF1~FF4包含與另一或另多個鰭式場效應電晶體FF1~FF4之閘極結構數量不同的閘極結構數量。
第4A圖至第4G圖的描繪是出於清晰目的而簡化。包含鰭式場效應電晶體FF1~FF4的電子熔絲結構400A~400G的IC佈局圖包含在鰭式場效應電晶體FF1~FF4與電子熔絲R1內及之間除了鰭結構F1及F2以及閘極結構G1及G2之外的佈局元件(未圖示)。額外佈局元件的非限制性實例包含鰭結構F1及F2定位於其中的n型及/或p型主動區域、鰭結構部件、閘極結構部件、源極/汲極區域及觸點、以及多晶矽、金屬、或其他導電區域。
由此,如下文關於IC製造系統800、與其相關聯的IC製造流程、及第8圖進一步論述的,在相應第4A圖至第4G圖中描繪的對應於IC佈局圖的電子熔絲結構400A~400G包含除了由所描繪的佈局元件界定的彼等之外的IC結構特徵。
在第4A圖所描繪的電子熔絲結構400A的IC佈局圖中,鰭式場效應電晶體FF1及FF2與電子熔絲R1沿著Y方向對準,其中電子熔絲R1定位在鰭式場效應電晶體FF1與FF2之間。在第4B圖所描繪的電子熔絲結構400B的IC佈局圖中,鰭式場效應電晶體FF1及FF2與電子熔絲R1沿著X方向對準,其中電子熔絲R1定位在鰭式場效應電晶體FF1與FF2之間。
在第4C圖所描繪的電子熔絲結構400C的IC佈局圖中,鰭式場效應電晶體FF1及FF2與電子熔絲R1沿著Y方向對準,其中電子熔絲R1定位在鰭式場效應電晶體FF1與FF2之間,並且鰭式場效應電晶體FF3及FF4與電子熔絲R1沿著X方向對準,其中電子熔絲R1定位在鰭式場效應電晶體FF3與FF4之間。在一些實施例中,鰭式場效應電晶體FF1及FF2與電子熔絲R1沿著X方向對準,並且鰭式場效應電晶體FF3及FF4與電子熔絲R1沿著Y方向對準。
在第4D圖所描繪的電子熔絲結構400D的IC佈局圖中,鰭式場效應電晶體FF1及FF2與電子熔絲R1沿著Y方向對準,其中鰭式場效應電晶體FF2定位在鰭式場效應電晶體FF1與電子熔絲R1之間。在第4E圖所描繪的電子熔絲結構400E的IC佈局圖中,鰭式場效應電晶體FF1及FF2與電子熔絲R1沿著Y方向對準,其中鰭式場效應電晶體FF1定位在電子熔絲R1與鰭式場效應電晶體FF2之間。
在相應第4F圖及第4G圖所描繪的電子熔絲結構400F及400G的IC佈局圖中,鰭式場效應電晶體FF1~ FF3與電子熔絲R1沿著Y方向對準,其中鰭式場效應電晶體FF2及電子熔絲R1定位在鰭式場效應電晶體FF1與FF3之間。在不同實施例中,一或多個電子熔絲結構400F或400G的IC佈局圖包含除了鰭式場效應電晶體FF1~FF3之外的一或多個鰭式場效應電晶體(未圖示),例如,鰭式場效應電晶體FF4。
在第4D圖至第4G圖所描繪的實施例中,電子熔絲R1與兩個或兩個以上鰭式場效應電晶體FF1~FF3在Y方向上對準。在不同實施例中,一或多個電子熔絲結構400D~400G的IC佈局圖包含在X方向上對準的兩個或兩個以上鰭式場效應電晶體FF1~FF3。
上文關於第1B圖及第1D圖論述並且根據第4A圖至第4G圖的一個實施例配置的包含電子熔絲R1作為電子熔絲Rfuse以及鰭式場效應電晶體FF1及FF2作為NMOS電晶體N0及N1或PMOS電晶體P0及P1的電路100B或100D由此能夠實現上文關於電路100A~100D論述的功效。
相應於根據第4A圖至第4G圖的一個實施例配置的IC佈局圖的IC結構包含並聯程式設計電流路徑以及與電子熔絲由單個程式裝置程式化的方法相比較大的路由彈性,並且該IC結構由此能夠具有與電子熔絲由單個程式裝置程式化的方法相比較低的程式設計電流路徑電阻。
第5A圖及第5B圖是根據一些實施例的電子熔絲結構500A及500B的圖。第5A圖及第5B圖的每一者描繪 了相應電子熔絲結構500A或500B的IC佈局圖以及方向X及Y的平面圖。
電子熔絲結構500A及500B的每一者包含上文關於第1A圖至第1D圖論述的訊號線WL0及WL1、上文關於第3A圖及第3B圖論述的電子熔絲R1、上文關於第4A圖至第4G圖論述的鰭式場效應電晶體FF1及FF2、訊號線WL2及WL3、以及位元線BL0及BL1。訊號線WL2可用作訊號線WL0,訊號線WL3可用作訊號線WL1,並且位元線BL0及BL1的每一者可用作上文關於第1A圖至第1D圖論述的的位元線BL。在第5A圖及第5B圖所描繪的每個實施例中,電子熔絲R1能夠具有上文關於第3A圖論述的水平定向或上文關於第3B圖論述的垂直定向。
在第5A圖所描繪的實施例中,電子熔絲結構500A的IC佈局圖包含在第一對鰭式場效應電晶體FF1與電子熔絲R1之間定位的訊號線WL0、在第一對電子熔絲R1與第一對鰭式場效應電晶體FF2之間定位的訊號線WL1、在第二對鰭式場效應電晶體FF1與電子熔絲R1之間定位的訊號線WL2、以及在第二對電子熔絲R1與第二對鰭式場效應電晶體FF2之間定位的訊號線WL3。
在第5B圖所描繪的實施例中,電子熔絲結構500B的IC佈局圖包含定位在訊號線WL0與第一對電子熔絲R1之間的第一對鰭式場效應電晶體FF1、定位在第一對電子熔絲R1與訊號線WL1之間的第一對鰭式場效應電晶體FF2、定位在訊號線WL2與第二對電子熔絲R1之間的第二 對鰭式場效應電晶體FF1、以及定位在第二對電子熔絲R1與訊號線WL3之間的第二對鰭式場效應電晶體FF2。
在第5A圖及第5B圖所描繪的實施例中,相應電子熔絲結構500A及500B的IC佈局圖的每一者包含覆蓋在Y方向上對準的第一兩電子熔絲R1的位元線BL0以及覆蓋在Y方向上對準的第二兩電子熔絲R1的位元線BL1。在一些實施例中,電子熔絲結構500A或500B是記憶體電路的一部分,其中所給定記憶體單元包含電子熔絲R1以及對應的鰭式場效應電晶體FF1及FF2。
出於清晰目的,簡化了第5A圖及第5B圖的描繪,因為鰭式場效應電晶體FF1及FF2不圖示鰭結構F1及F2以及閘極結構G1及G2,並且相應電子熔絲結構500A及500B的佈局圖不包含除了鰭式場效應電晶體FF1及FF2、電子熔絲R1、訊號線WL0~WL3、以及位元線BL0及BL1之外的佈局元件。作為非限制性實例,在給定位元線BL0或BL1覆蓋所給定電子熔絲R1的位置處,電子熔絲結構500A或500B的IC佈局圖在此位置處包含一或多個導電區域(未圖示),使得基於IC佈局圖製造的電子熔絲結構500A或500B包含在給定位元線BL0或BL1與由上文關於第3A圖及第3B圖論述的電子熔絲R1的接觸區域C2或C3的一者界定的導電區段之間的電氣連接。
未在第5A圖及第5B圖中描繪但包含在電子熔絲結構500A及/或500B的IC佈局圖的一些實施例中之佈局元件的額外非限制性實例包含鰭結構F1及F2定位於其中的 n型及/或p型主動區域、鰭結構部件、閘極結構部件、源極/汲極區域及觸點、以及多晶矽、金屬、或其他導電區域。
由此,如下文關於IC製造系統800、與其相關聯的IC製造流程、及第8圖所進一步論述的,對應於在相應第5A圖及第5B圖中描繪的IC佈局圖的電子熔絲結構500A及500B包含除了由所描繪的佈局元件界定的彼等元件之外的IC結構特徵。
在第5A圖及第5B圖所描繪的實施例中,相應電子熔絲結構500A及500B的IC佈局圖的每一者包含以兩列及兩欄佈置的四個電子熔絲R1。在不同實施例中,電子熔絲結構500A或500B的IC佈局圖包含少於或多於四個電子熔絲R1、少於或多於兩列電子熔絲R1、或者少於或多於兩欄電子熔絲R1。在一些實施例中,電子熔絲結構500A或500B的IC佈局圖包含單個電子熔絲R1。
在第5A圖及第5B圖所描繪的實施例中,相應電子熔絲結構500A及500B的IC佈局圖的每一者包含沿著X方向定向的訊號線WL0~WL3、沿著Y方向定向的位元線BL0及BL1、以及沿著Y方向定向的鰭式場效應電晶體FF1及FF2與電子熔絲R1。在一些實施例中,電子熔絲結構500A或500B的IC佈局圖包含沿著Y方向定向的訊號線WL0~WL3、沿著X方向定向的位元線BL0及BL1、以及沿著X方向定向的鰭式場效應電晶體FF1及FF2與電子熔絲R1。
在第5A圖及第5B圖所描繪的實施例中,對應電子熔絲結構500A及500B的IC佈局圖的每一者相應於上 文關於第4A圖論述的電子熔絲結構400A的IC佈局圖。在訊號線WL0~WL3沿著Y方向定向、位元線BL0及BL1沿著X方向定向、並且鰭式場效應電晶體FF1及FF2與電子熔絲R1沿著X方向定向的實施例中,電子熔絲結構500A或500B的IC佈局圖對應於上文關於第4B圖論述的電子熔絲結構400B的IC佈局圖。
在不同實施例中,藉由包含如在相應第4C圖至第4G圖中描繪的鰭式場效應電晶體FF3或FF4的一者或兩者,電子熔絲結構500A或500B的IC佈局圖對應於電子熔絲結構400C~400G的一個的IC佈局圖。
包含作為電子熔絲Rfuse的電子熔絲R1以及根據第5A圖或第5B圖的一個實施例配置的鰭式場效應電晶體FF1及FF2的電路100B或100D由此能夠實現上文關於電路100A~100D以及關於電子熔絲結構400A~400G的IC佈局圖論述的功效。
第6圖是根據一些實施例的電子熔絲結構600的圖。第6圖描繪了電子熔絲結構600的IC佈局圖的平面圖,該電子熔絲結構600包含鰭式場效應電晶體600FF1及600FF2、定位在鰭式場效應電晶體600FF1與600FF2之間的電子熔絲導電元件600C1、定位在鰭式場效應電晶體600FF1與電子熔絲導電元件600C1之間的字線600WL0、以及定位在電子熔絲導電元件600C1與鰭式場效應電晶體600FF2之間的字線600WL1。
字線600WL0及600WL1可用作上文關於第1A圖至第1D圖論述的訊號線WL0及WL1,並且電子熔絲導電元件600C1可用作上文關於第3A圖及第3B圖論述的導電元件C1。鰭式場效應電晶體600FF1及600FF2可用作根據上文關於第5A圖論述的電子熔絲結構500A的IC佈局圖佈置的,上文關於第4A圖至第4G圖論述的鰭式場效應電晶體FF1及FF2。在一些實施例中,鰭式場效應電晶體600FF1及600FF2根據上文關於第5B圖論述的電子熔絲結構500B的IC佈局圖佈置。
鰭式場效應電晶體600FF1及600FF2包含用於界定其中形成鰭結構600F之IC結構的主動區域的相應主動區域600A1及600A2。鰭式場效應電晶體600FF1及600FF2的每一者包含垂直於鰭結構600F的每一者且與此鰭結構重疊的閘極結構600G。鰭結構600F對應於上文關於第4A圖至第4G圖論述的鰭式場效應電晶體FF1~FF4的鰭結構F1及F2,並且閘極結構600G對應於上文關於第4A圖至第4G圖論述的鰭式場效應電晶體FF1~FF4的閘極結構G1及G2。
在第6圖所描繪的實施例中,鰭式場效應電晶體600FF1及600FF2的每一者包含十二個鰭結構600F及十二個閘極結構600G。在不同實施例中,鰭式場效應電晶體600FF1或600FF2的一者或兩者包含少於或多於十二個鰭結構600F及/或少於或多於十二個閘極結構600G。
在第6圖所描繪的實施例中,鰭式場效應電晶體600FF1及600FF2的每一者包含相同數量的鰭結構600F及閘極結構600G。在不同實施例中,鰭式場效應電晶體600FF1或600FF2的一個包含與鰭式場效應電晶體600FF1或600FF2的另一個相比較大數量的鰭結構600F。在不同實施例中,鰭式場效應電晶體600FF1或600FF2的一個包含與鰭式場效應電晶體600FF1或600FF2的另一個相比較大數量的閘極結構。
第6圖的描繪是出於清晰目的而簡化。包含電子熔絲結構600的IC佈局圖的IC佈局圖包含除了鰭式場效應電晶體600FF1及600FF2、字線600WL0及600WL1、以及電子熔絲導電元件600C1之外的佈局元件(未圖示)。額外佈局元件的非限制性實例包含鰭結構部件、閘極結構部件、源極/汲極區域及觸點、電子熔絲接觸區域、及聚矽、金屬、或其他導電區域。
由此,如下文關於IC製造系統800、與其相關聯的IC製造流程、及第8圖所進一步論述的,對應於在第6圖中描繪的IC佈局圖的電子熔絲結構600包含除了由所描繪的佈局元件界定的彼等元件之外的IC結構特徵。
根據第6圖的實施例配置的包含在電子熔絲Rfuse中包含的電子熔絲導電元件600C1、作為NMOS電晶體N0及N1或PMOS電晶體P0及P1之鰭式場效應電晶體600FF1及600FF2、以及作為訊號線WL0及WL1之字線600WL0及600WL1的電路100B或100D由此能夠實現上 文關於電路100A~100D以及關於電子熔絲結構500A的IC佈局圖論述的功效。
藉由包含具有可獨立配置數量的鰭及閘極結構的兩個鰭式場效應電晶體替代單個程式裝置,對應於第6圖的IC佈局圖實施例的IC結構能夠具有與電子熔絲藉由單個程式裝置程式設計的方法相比減少的面積。
第7圖是根據一實施例所繪示電子設計自動化(EDA)系統700的方塊圖。
在一些實施例中,EDA系統700包含APR系統。根據一或多個實施例本文描述的具有表示接線路由佈置之設計佈局圖的方法是,例如,根據一些實施例,使用EDA系統700可實現的。
在一些實施例中,EDA系統700是包含處理器702及非暫時性電腦可讀取儲存媒體704的通用計算裝置。儲存媒體704尤其是用電腦程式碼706(亦即,可執行指令集)編碼(亦即,儲存)。藉由處理器702執行指令706表示(至少部分)EDA工具,此EDA工具實施例如下文關於第9圖描述的方法900(後文為所提及的製程及/或方法)的一部分或全部。
處理器702經由匯流排708電氣耦合到電腦可讀取儲存媒體704。處理器702亦由匯流排708電氣耦合到輸入/輸出介面710。網路介面712亦經由匯流排708電氣連接到處理器702。網路介面712連接到網路714,使得處理器702及電腦可讀取儲存媒體704能夠經由網路714連接到 外部元件。處理器702用以執行在電腦可讀取儲存媒體704中編碼的電腦程式碼706,以便導致系統700可用於執行所提及的製程及/或方法的一部分或全部。在一或多個實施例中,處理器702為中央處理單元(CPU)、多處理器、分散式處理系統、特殊應用積體電路(ASIC)、及/或適當的處理單元。
在一或多個實施例中,電腦可讀取儲存媒體704是電子、磁性、光學、電磁、紅外線、及/或半導體系統(或者設備或裝置)。例如,電腦可讀取儲存媒體704包含半導體或固態記憶體、磁帶、可移除電腦磁片、隨機存取記憶體(RAM)、唯讀記憶體(ROM)、剛性磁碟、及/或光碟。在一或多個實施例中,在使用光碟的情況下,電腦可讀取儲存媒體704包含壓縮光碟-唯讀記憶體(CD-ROM)、壓縮光碟-讀取/寫入(CD-R/W)、及/或數位視訊光碟(DVD)。
在一或多個實施例中,儲存媒體704儲存電腦程式碼706,此電腦程式碼706用以導致系統700(其中此執行表示(至少部分)EDA工具)以可用於執行所提及的製程及/或方法的一部分或全部。在一或多個實施例中,儲存媒體704亦儲存促進執行所提及的製程及/或方法的一部分或全部的資訊。在一或多個實施例中,儲存媒體704儲存包含如本文揭示的此種標準單元(例如,包含上文關於第3A圖及第3B圖論述的電子熔絲R1的記憶體單元)的標準單元的程式庫707。
EDA系統700包含輸入/輸出介面710輸入/輸出介面710耦合到外部電路系統。在一或多個實施例中,輸入/輸出介面710包含用於將資訊及命令通訊到處理器702的鍵盤、小鍵盤、滑鼠、軌跡球、軌跡板、觸控式熒幕及/或游標方向鍵。
EDA系統700亦包含耦合到處理器702的網路介面712。網路介面712允許系統700與網路714通訊,其中一或多個其他電腦系統連接到網路。網路介面712包含:無線網路介面,諸如BLUETOOTH、WIFI、WIMAX、GPRS、或WCDMA;或有線網路介面,諸如ETHERNET、USB、或IEEE-1364。在一或多個實施例中,在兩個或兩個以上系統700中實施所提及的製程及/或方法的一部分或全部。
系統700經配置以經由輸入/輸出介面710接收資訊。經由輸入/輸出介面710接收的資訊包含下列的一或多個:指令、資料、設計規則、標準單元程式庫、及/或用於由處理器702處理的其他參數。將資訊經由匯流排708傳遞到處理器702。EDA系統700用以經由輸入/輸出介面710接收關於UI的資訊。資訊在電腦可讀取媒體704中儲存為使用者介面(UI)742。
在一些實施例中,將所提及的製程及/或方法的一部分或全部實施為由處理器執行的獨立式軟體應用。在一些實施例中,將所提及的製程及/或方法的一部分或全部實施為軟體應用,此軟體應用是額外軟體應用的一部分。在一些實施例中,將所提及的製程及/或方法的一部分或全部實 施為到軟體應用的插件。在一些實施例中,將所提及的製程及/或方法中的至少一個實施為軟體應用,此軟體應用為EDA工具的一部分。在一些實施例中,將所提及的製程及/或方法的一部分或全部實施為軟體應用,此軟體應用由EDA系統700使用。在一些實施例中,包含標準單元的佈局圖使用諸如獲自CADENCE DESIGN SYSTEMS,Inc.的VIRTUOSO®的工具或另一適當佈局產生工具來產生。
在一些實施例中,製程被實現為隨著在非暫時性電腦可讀取記錄媒體中儲存的程式變化。非暫時性電腦可讀取記錄媒體的實例包含但不限於,外部/可移除及/或內部/內置儲存或記憶體單元,例如,下列各者中的一或多個:光碟(諸如DVD)、磁碟(諸如硬碟)、半導體記憶體(諸如ROM、RAM、記憶卡)、及類似者。
第8圖是根據一實施例所繪示IC製造系統800及與其相關聯的IC製造流程的方塊圖。在一些實施例中,基於佈局圖,使用製造系統800製造下列各者中的至少一個:(A)一或多個半導體遮罩或(B)在半導體積體電路層中的至少一個部件。
在第8圖中,IC製造系統800包含實體,諸如設計公司820、遮罩公司830、及IC製造商/生產商(晶圓廠fab)850,此等實體在關於製造IC裝置860的設計、開發、及製造循環及/或服務中彼此相互作用。系統800中的實體由通訊網路連接。在一些實施例中,通訊網路是單個網路。在一些實施例中,通訊網路是各種不同的網路,諸如網內網路及網 際網路。通訊網路包含有線及/或無線通訊通道。每個實體與其他實體中的一或多個相互作用,並且將服務提供到其他實體中的一或多個及/或從其他實體中的一或多個接收服務。在一些實施例中,設計公司820、遮罩公司830、及IC晶圓廠850中的兩者或兩者以上由單個較大的公司擁有。在一些實施例中,設計公司820、遮罩公司830、及IC晶圓廠850中的兩者或兩者以上在共用設施中共存並且使用共用資源。
設計公司(或設計團隊)820產生IC設計佈局圖822。IC設計佈局圖822包含各種幾何圖案,例如,針對IC裝置860設計的在第3A圖、第3B圖、第4A圖至第4G圖、第5A圖、第5B圖、或第6圖中描繪的IC佈局圖,例如,上文關於第3A圖、第3B圖、第4A圖至第4G圖、第5A圖、第5B圖、或第6圖論述的電子熔絲R1或電子熔絲結構400A~400G、500A、500B、或600。幾何圖案對應於構成待製造的IC裝置860的不同部件的金屬、氧化物、或半導體層的圖案。不同層結合以形成各種IC特徵。例如,IC設計佈局圖822的一部分包含待在半導體基板(諸如矽晶圓)中形成的各種IC特徵(諸如主動區域、閘電極、源極及汲極、層間互連的金屬線或通孔、以及用於接合墊的通孔)以及在半導體基板上設置的各種材料層。設計公司820實施適當設計程序以形成IC設計佈局圖822。設計程序包含下列的一或多個:邏輯設計、實體設計或放置及路由。IC設計佈局圖822存在於具 有幾何圖案的資訊的一或多個資料檔案中。例如,IC設計佈局圖822可以GDSII檔案格式或DFII檔案格式表達。
遮罩公司830包含資料準備832及遮罩製造844。遮罩公司830使用IC設計佈局圖822,以製造一或多個遮罩845,此等遮罩將用於根據IC設計佈局圖822製造IC裝置860的不同層。遮罩公司830執行遮罩資料準備832,其中IC設計佈局圖822轉換為表示性資料檔案(「RDF」)。遮罩資料準備832向遮罩製造844提供RDF。遮罩製造844包含遮罩寫入器。遮罩寫入器將RDF轉換為基板上的影像,諸如遮罩(主光罩)845或半導體晶圓853。設計佈局圖822由遮罩資料準備832操控,以符合遮罩寫入器的特定特性及/或IC晶圓廠850的需求。在第8圖中,將遮罩資料準備832及遮罩製造844示出為單獨的元件。在一些實施例中,遮罩資料準備832及遮罩製造844可以共同稱為遮罩資料準備。
在一些實施例中,遮罩資料準備832包含光學鄰近修正(optical proximity correction,OPC),其使用微影增強技術來補償影像誤差,諸如可以由繞射、干涉、其他製程影響及類似者產生的彼等誤差。OPC調整IC設計佈局圖822。在一些實施例中,遮罩資料準備832包含進一步的解析度增強技術(resolution enhancement techniques,RET),諸如偏軸照明、次解析度輔助特徵、相移遮罩、其他適當技術、及類似者或其組合。在一些實施例中,亦使用反向微影技術(inverse lithography technology,ILT),其將OPC視作反向成像問題(inverse image problem)。
在一些實施例中,遮罩資料準備832包含遮罩規則檢查器(mask rule checker,MRC),此遮罩規則檢查器檢查的IC設計佈局圖822已經歷具有一組遮罩產生規則的OPC中的製程,此等遮罩產生規則含有某些幾何及/或連通性限制以確保足夠裕度(margins),用於考慮在半導體製造製程中的變化性及類似者。在一些實施例中,MRC修改IC設計佈局圖822以在遮罩製造844期間補償限制,這可撤銷由OPC執行的部分修改,以便滿足遮罩產生規則。
在一些實施例中,遮罩資料準備832包含模擬處理的微影製程檢查(lithography process checking,LPC),此檢查模擬將由IC晶圓廠850實施以製造IC裝置860。LPC基於IC設計佈局圖822模擬此處理以產生模擬的製造裝置,諸如IC裝置860。在LPC模擬中的處理參數可以包含與IC製造循環的不同製程相關聯的參數、與用於製造IC的工具相關聯的參數、及/或製造製程的其他態樣。LPC考慮到各種因素,諸如天線影像對比(aerial image contrast)、焦點深度(depth of focus,DOF)、遮罩誤差增強因素(mask error enhancement factor,MEEF)、其他適當因素、及類似者或其組合。在一些實施例中,在模擬的製造裝置已經由LPC產生之後,若模擬的裝置形狀不足夠接近以滿足設計規則,則OPC及/或MRC將重複以進一步細化IC設計佈局圖822。
應當理解,出於清晰目的已經簡化遮罩資料準備832的以上描述。在一些實施例中,資料準備832包含額外特徵,諸如邏輯操作(logic operation,LOP)以根據製造規則修改IC設計佈局圖822。另外,在資料準備832期間應用到IC設計佈局圖822的製程可以各種不同次序執行。
在遮罩資料準備832之後並且在遮罩製造844期間,基於經修改的IC設計佈局圖822製造遮罩845或一組遮罩845。在一些實施例中,遮罩製造844包含基於IC設計佈局圖822執行一或多個微影暴露。在一些實施例中,電子束(e束)或多個電子束的機制用於基於經修改的IC設計佈局圖822在遮罩(光罩或主光罩)845上形成圖案。遮罩845可以在各種技術中形成。在一些實施例中,遮罩845使用二進制技術形成。在一些實施例中,遮罩圖案包含不透明區域及透明區域。用於暴露已經在晶圓上塗佈的影像敏感材料層(例如,光阻劑)的輻射光束(諸如紫外(UV)光束)由不透明區域阻擋並且透過透明區域發射。在一個實例中,遮罩845的二進制遮罩版本包含透明基板(例如,熔凝石英)及在二進制遮罩的不透明區域中塗佈的不透明材料(例如,鉻)。在另一實例中,遮罩845使用相移技術形成。在遮罩845的相移遮罩(phase shift mask,PSM)版本中,在相移遮罩上形成的圖案中的各種特徵用以具有適當相位差,用於增強解析度及成像品質。在不同實例中,相移遮罩可以是衰減PSM或交替PSM。由遮罩製造844產生的遮罩在各種製程中使用。例如,此種遮罩在離子佈植製程中使用以在半導 體晶圓853中形成各種摻雜區域、在蝕刻製程中使用以在半導體晶圓853中形成各種蝕刻區域、及/或在其他適當製程中使用。
IC晶圓廠850包含晶圓製造852。IC晶圓廠850是包含用於製造各種不同的IC產品的一或多個製造設施的IC製造公司。在一些實施例中,IC晶圓廠850是半導體代工廠。例如,可存在用於複數個IC產品的前端(front-end-of-line,FEOL)製造的製造設施,而第二製造設施可提供用於互連及封裝IC產品的後端(back-end-of-line,BEOL)製造,並且第三製造設施可提供用於代工廠公司的其他服務。
IC晶圓廠850使用由遮罩公司830製造的遮罩845以製造IC裝置860。因此,IC晶圓廠850至少間接地使用IC設計佈局圖822以製造IC裝置860。在一些實施例中,半導體晶圓853是藉由IC晶圓廠850使用遮罩845製造以形成IC裝置860。在一些實施例中,IC製造包含至少間接地基於IC設計佈局圖822執行一或多個微影暴露。半導體晶圓853包含矽基板或其上形成有材料層的其他適當基板。半導體晶圓853進一步包含下列各者中的一或多個:各種摻雜區域、介電特徵、多級互連、及類似者(在後續的製造步驟形成)。
關於積體電路(IC)製造系統(例如,第8圖的系統800)以及與其相關聯的IC製造流程的細節在例如於2016年2月9日授權的美國專利第9,256,709號、於2015年 10月1日公開的美國預授權公開案第20150278429號、於2014年2月6日公開的美國預授權公開案第20140040838號、以及於2007年8月21日授權的美國專利第7,260,442號中發現,其各者的全文以引用方式併入本文中。
第9圖是根據一實施例所繪示產生IC的佈局圖的方法900的流程圖。方法900的操作能夠作為形成一或多個IC裝置的方法的部分執行,此IC裝置包含一或多個電子熔絲結構,例如基於所產生的IC佈局圖製造的上文關於第3A圖、第3B圖、第4A圖至第4G圖、第5A圖、第5B圖、或第6圖論述的電子熔絲R1或電子熔絲結構400A~400G、500A、500B、或600。IC裝置的非限制性實例包含記憶體電路、邏輯裝置、處理裝置、訊號處理電路、及類似者。
在一些實施例中,方法900的一些或全部操作能夠作為APR方法的部分執行。在一些實施例中,方法900的一些或全部操作能夠由上文關於第7圖論述並且用以執行APR方法的APR系統執行,例如,在EDA系統700中包含的系統。
方法900的一些或全部操作能夠作為設計程序的部分執行,此設計程序在設計公司(例如,上文關於第8圖論述的設計公司820)中執行。
在一些實施例中,一些或全部的方法900由電腦的處理器執行。在一些實施例中,一些或全部的方法900由上文關於第7圖論述的EDA系統700的處理器702執行。
在一些實施例中,方法900的操作以第9圖中描繪的次序來執行。在一些實施例中,方法900的操作以與第9圖所描繪的次序不同的次序來執行。在一些實施例中,一或多個操作在執行方法900的一或多個操作之前、之間、期間、及/或之後執行。
在步驟910,電子熔絲以及第一程式裝置及第二程式裝置定位在單元的佈局圖中。定位電子熔絲以及第一程式裝置及第二程式裝置包含在單元的佈局圖中定位佈局元件以導致基於IC佈局圖製造的第一程式裝置及第二程式裝置彼此並聯配置且與電子熔絲串聯配置。在一些實施例中,定位電子熔絲以及第一程式裝置及第二程式裝置包含在單元的佈局圖中定位佈局元件以導致電子熔絲以及基於IC佈局圖製造的第一程式裝置在位元線與程式節點之間串聯耦合,並且導致電子熔絲及基於IC佈局圖製造的第二程式裝置在位元線與程式節點之間串聯耦合。
在一些實施例中,定位電子熔絲以及第一程式裝置及第二程式裝置包含在記憶體電路的記憶體單元中定位電子熔絲以及第一程式裝置及第二程式裝置。在一些實施例中,定位電子熔絲以及第一程式裝置及第二程式裝置包含在單元中定位除了第一程式裝置及第二程式裝置之外的一或多個程式裝置。
在一些實施例中,定位電子熔絲以及第一程式裝置及第二程式裝置包含定位上文關於第3A圖及第3B圖論述的電子熔絲R1。在一些實施例中,定位電子熔絲以及第 一程式裝置及第二程式裝置包含定位上文關於第1A圖至第1D圖論述的程式裝置PD0及PD1。
在一些實施例中,定位電子熔絲以及第一及第二程式裝置包含在單元中定位兩個或兩個以上鰭式場效應電晶體裝置。在不同實施例中,定位電子熔絲以及第一程式裝置及第二程式裝置包含根據第3A圖、第3B圖、第4A圖至第4G圖、第5A圖、第5B圖、或第6圖所描繪並且對應於相應電子熔絲結構400A~400G、500A、500B、或600的一或多個IC佈局圖來定位兩個或兩個以上鰭式場效應電晶體裝置。
在一些實施例中,定位電子熔絲以及第一及第二程式裝置包含定位一或多個佈局元件以導致基於IC佈局圖製造的IC裝置包含在電子熔絲與覆蓋單元的位元線之間的電氣連接。在不同實施例中,位元線是上文關於第1A圖至第1D圖論述的位元線BL、或上文關於第5A圖及第5B圖論述的位元線BL0或BL1的一者。
在步驟920,在一些實施例中,第一及第二字線定位在單元的佈局圖中。定位第一及第二字線包含定位佈局元件以導致基於IC佈局圖製造的IC裝置包含在第一程式裝置與第一字線之間的電氣連接以及在第二程式裝置與第二字線之間的電氣連接。
在一些實施例中,定位第一及第二字線包含定位佈局元件以導致基於IC佈局圖製造的IC裝置包含在第一鰭式場效應電晶體的閘極與第一字線之間的電氣連接以及 在第二鰭式場效應電晶體與第二字線之間的電氣連接。在不同實施例中,第一及第二鰭式場效應電晶體包含上文關於第4A圖至第5B圖論述的鰭式場效應電晶體FF1及FF2或上文關於第6圖論述的鰭式場效應電晶體600FF1及600FF2。
在不同實施例中,定位第一及第二字線包含定位上文關於第1A圖至第1D圖、第5A圖、及第5B圖論述的訊號線WL0及WL1或WL2及WL3。
在步驟930,在一些實施例中,將IC佈局圖儲存在儲存裝置中。在不同實施例中,將IC佈局圖儲存在儲存裝置中包含將IC佈局圖儲存在非揮發性、電腦可讀取記憶體或單元程式庫(例如,資料庫)中,及/或包含在網路上儲存IC佈局圖。在一些實施例中,將IC佈局圖儲存在儲存裝置中包含將IC佈局圖儲存在上文關於第7圖論述的EDA系統700的網路714上。
在步驟940,在一些實施例中,基於IC佈局圖製造在半導體IC層中的一或多個半導體遮罩或至少一個部件的至少一者。在上文關於第8圖論述製造半導體IC層中的一或多個半導體遮罩或至少一個部件。
在步驟950,在一些實施例中,基於IC佈局圖執行一或多個製造操作。在一些實施例中,執行一或多個製造操作包含基於IC佈局圖執行一或多個微影暴露。上文關於第8圖論述了基於IC佈局圖執行一或多個製造操作,例如,一或多個微影暴露。
藉由執行方法900的一些或全部操作,產生IC佈局圖,其中在單元中包含並聯的程式裝置及電子熔絲。IC佈局圖、以及基於IC佈局圖製造的IC裝置由此能夠實現上文關於電路100A~100D以及電子熔絲結構400A~400G、500A、500B、及600的IC佈局圖論述的功效。
在一些實施例中,提供一種積體電路,積體電路包含電子熔絲、第一程式裝置與第二程式裝置。電子熔絲(eFuse)及第一程式裝置在一位元線與一程式節點之間串聯耦合。第二程式裝置用以與第一程式裝置並聯配置,其中第一程式裝置及第二程式裝置為可分別控制。
在一些實施例中,第一程式裝置及第二程式裝置的每一者包含耦合在電子熔絲與程式節點之間的一NMOS電晶體,程式節點用以攜帶一參考電壓。
在一些實施例中,第一程式裝置及第二程式裝置的每一者包含耦合在電子熔絲與程式節點之間的一PMOS電晶體,程式節點用以攜帶一電源供應電壓。
在一些實施例中,進一步包含與位元線耦合的一感測放大器,其中在感測放大器的一讀取操作期間,第一程式裝置用以響應於一第一訊號而在電子熔絲與程式節點之間具有一低電阻路徑,以及第二程式裝置用以響應於一第二訊號而在電子熔絲與程式節點之間具有一高電阻路徑。
在一些實施例中,電子熔絲、第一程式裝置、及第二程式裝置包含在一第一位元單元中,並且位元線在第一位元單元與一第二位元單元之間共享。
在一些實施例中,第一程式裝置及第二程式裝置的每一者包含一鰭式場效應電晶體。
在一些實施例中,提供一種判斷積體電路之狀態的方法,方法包含以下步驟:藉由下列步驟執行一讀取操作:開啟一第一程式裝置以導致一第一電流流過電子熔絲;以及關閉一第二程式裝置,第二程式裝置用以與第一程式裝置並聯配置並且與電子熔絲串聯配置。
在一些實施例中,進一步包含藉由下列各項執行一程式化操作:開啟第一程式裝置及第二程式裝置以導致一第二電流流過電子熔絲,第二電流大於第一電流。
在一些實施例中,在讀取操作中開啟第一程式裝置及在程式化操作中開啟第一程式裝置是響應於一第一訊號,以及在讀取操作中關閉第二程式裝置及在程式化操作中開啟第二程式裝置是響應於一第二訊號。
在一些實施例中,執行讀取操作進一步包含:使用一感測放大器以將電子熔絲的一電阻與基於第一電流的一參考電阻進行比較。
在一些實施例中,提供一種積體電路結構,結構包含電子熔絲、第一鰭式場效電晶體以及第二鰭式場效應電晶體。第一鰭式場效電晶體電氣連接到電子熔絲。第二鰭式場效應電晶體與第一鰭式場效應電晶體並聯地電氣連接,其中電子熔絲、第一鰭式場效應電晶體、及第二鰭式場效應電晶體沿著一第一方向對準。
在一些實施例中,電子熔絲定位在第一鰭式場效應電晶體與第二鰭式場效應電晶體之間。
在一些實施例中,電子熔絲沿著垂直於第一方向的一第二方向延伸。
在一些實施例中,第一鰭式場效應電晶體及第二鰭式場效應電晶體中的每一者包含在第二方向上延伸的至少一個鰭。
在一些實施例中,進一步包含:與第一鰭式場效應電晶體及第二鰭式場效應電晶體並聯地電氣連接的一第三鰭式場效應電晶體,其中電子熔絲及第三鰭式場效應電晶體沿著垂直於第一方向的一第二方向對準。
在一些實施例中,第一鰭式場效應電晶體及第二鰭式場效應電晶體的每一者包含一或多個鰭及一或多個閘極,第一鰭式場效應電晶體的一或多個鰭的一數量大於或等於第一鰭式場效應電晶體的一或多個閘極的一數量,以及第二鰭式場效應電晶體的一或多個鰭的一數量小於第二鰭式場效應電晶體的一或多個閘極的一數量。
在一些實施例中,進一步包含:一第一字線,與第一鰭式場效應電晶體的一閘極耦合;以及一第二字線,與第二鰭式場效應電晶體的一閘極耦合。
在一些實施例中,進行下列各項的至少一個:第一字線的至少一者定位在電子熔絲與第一鰭式場效應電晶體之間,或第二字線定位在電子熔絲與第二鰭式場效應電晶體之間。
在一些實施例中,其中進行下列各項的至少一個第一鰭式場效應電晶體定位在電子熔絲與第一字線之間,或第二鰭式場效應電晶體定位在電子熔絲與第二字線之間。
在一些實施例中,電子熔絲、第一鰭式場效應電晶體、及第二鰭式場效應電晶體包含在複數個位元單元的一位元單元中,電子熔絲電氣連接到一位元線,以及位元線電氣連接到些位元單元的每個位元單元。
熟習此項技術者將容易瞭解到,所揭示的一或多個實施例實現上文闡述的一或多個優點。在閱讀以上說明書之後,熟習此項技術者將能夠實施如本文廣泛地揭示的各種改變、等效替代及各種其他實施例。由此,對本案的實施例授予的保護意欲僅受限於在隨附申請專利範圍及其等效物中含有的定義。
100A:電子熔絲電路
BL:位元線
VDDQ:電源供應電壓
Ifuse:電流
Rfuse:電子熔絲
E0、E1:訊號
WL0、WL1:接收訊號線
PD0、PD1:程式裝置
PN:程式節點
VSS:參考電壓

Claims (12)

  1. 一種積體電路,包含:一電子熔絲(eFuse)及一第一程式裝置,在一位元線與一程式節點之間串聯耦合;以及一第二程式裝置,與該電子熔絲在該位元線與該程式節點之間串聯耦合,並用以與該第一程式裝置並聯配置,其中該第一程式裝置及該第二程式裝置為可分別控制。
  2. 如請求項1所述之積體電路,其中該第一程式裝置及該第二程式裝置的每一者包含耦合在該電子熔絲與該程式節點之間的一NMOS電晶體,該程式節點用以攜帶一參考電壓,或該第一程式裝置及該第二程式裝置的每一者包含耦合在該電子熔絲與該程式節點之間的一PMOS電晶體,該程式節點用以攜帶一電源供應電壓。
  3. 如請求項1所述之積體電路,進一步包含:與該位元線耦合的一感測放大器,其中在該感測放大器的一讀取操作期間;該第一程式裝置用以響應於一第一訊號而在該電子熔絲與該程式節點之間具有一低電阻路徑,以及該第二程式裝置用以響應於一第二訊號而在該電子熔絲與該程式節點之間具有一高電阻路徑;其中該電子熔絲、該第一程式裝置、及該第二程式裝置包含在一第一位元單元中,並且 該位元線在該第一位元單元與一第二位元單元之間共享。
  4. 一種判斷積體電路的狀態的方法,該方法包含:藉由下列步驟執行一讀取操作:開啟一第一程式裝置以導致一第一電流流過該電子熔絲;以及關閉一第二程式裝置,該第二程式裝置用以與該第一程式裝置並聯配置並且與該電子熔絲串聯配置,其中該第一程式裝置及該第二程式裝置耦合於該電子熔絲與一程式節點之間。
  5. 如請求項4所述之判斷積體電路的狀態的方法,進一步包含:藉由下列各項執行一程式化操作:開啟該第一程式裝置及該第二程式裝置以導致一第二電流流過該電子熔絲,該第二電流大於該第一電流;其中在該讀取操作中開啟該第一程式裝置及在該程式化操作中開啟該第一程式裝置是響應於一第一訊號,以及在該讀取操作中關閉該第二程式裝置及在該程式化操作中開啟該第二程式裝置是響應於一第二訊號;其中執行該讀取操作進一步包含使用一感測放大器以將該電子熔絲的一電阻與基於該第一電流的一參考電阻進行比較。
  6. 一種積體電路結構,包含:一電子熔絲(eFuse);一第一鰭式場效電晶體,電氣連接到該電子熔絲;以及一第二鰭式場效應電晶體,與該第一鰭式場效應電晶體並聯地電氣連接,其中在一佈局中,該電子熔絲、該第一鰭式場效應電晶體及該第二鰭式場效應電晶體沿著一第一方向彼此互相對準。
  7. 如請求項6所述之積體電路結構,其中該電子熔絲定位在該第一鰭式場效應電晶體與該第二鰭式場效應電晶體之間。
  8. 如請求項6所述之積體電路結構,其中該電子熔絲沿著垂直於該第一方向的一第二方向延伸,其中該第一鰭式場效應電晶體及該第二鰭式場效應電晶體中的每一者包含在該第二方向上延伸的至少一個鰭。
  9. 如請求項6所述之積體電路結構,進一步包含:與該第一鰭式場效應電晶體及該第二鰭式場效應電晶體並聯地電氣連接的一第三鰭式場效應電晶體,其中該電 子熔絲及該第三鰭式場效應電晶體沿著垂直於該第一方向的一第二方向對準。
  10. 如請求項6所述之積體電路結構,其中該第一鰭式場效應電晶體及該第二鰭式場效應電晶體的每一者包含一或多個鰭及一或多個閘極,該第一鰭式場效應電晶體的該一或多個鰭的一數量大於或等於該第一鰭式場效應電晶體的該一或多個閘極的一數量,以及該第二鰭式場效應電晶體的該一或多個鰭的一數量小於該第二鰭式場效應電晶體的該一或多個閘極的一數量。
  11. 如請求項6所述之積體電路結構,進一步包含:一第一字線,與該第一鰭式場效應電晶體的一閘極耦合;以及一第二字線,與該第二鰭式場效應電晶體的一閘極耦合;其中進行下列各項的至少一個:該第一字線的至少一者定位在該電子熔絲與該第一鰭式場效應電晶體之間,該第二字線定位在該電子熔絲與該第二鰭式場效應電晶體之間,該第一鰭式場效應電晶體定位在該電子熔絲與該第一字線之間,或 該第二鰭式場效應電晶體定位在該電子熔絲與該第二字線之間。
  12. 如請求項6所述之積體電路結構,其中該電子熔絲、該第一鰭式場效應電晶體、及該第二鰭式場效應電晶體包含在複數個位元單元的一位元單元中,該電子熔絲電氣連接到一位元線,以及該位元線電氣連接到該些位元單元的每個位元單元。
TW108128135A 2018-08-20 2019-08-07 積體電路及判斷其狀態的方法與積體電路結構 TWI703569B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862719955P 2018-08-20 2018-08-20
US62/719,955 2018-08-20
US16/419,648 2019-05-22
US16/419,648 US10878929B2 (en) 2018-08-20 2019-05-22 eFuse circuit, method, layout, and structure

Publications (2)

Publication Number Publication Date
TW202013382A TW202013382A (zh) 2020-04-01
TWI703569B true TWI703569B (zh) 2020-09-01

Family

ID=69523338

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108128135A TWI703569B (zh) 2018-08-20 2019-08-07 積體電路及判斷其狀態的方法與積體電路結構

Country Status (4)

Country Link
US (1) US10878929B2 (zh)
KR (1) KR102316576B1 (zh)
CN (1) CN110853693B (zh)
TW (1) TWI703569B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113327641B (zh) * 2020-02-28 2024-05-03 中芯国际集成电路制造(上海)有限公司 eFuse存储单元、eFuse存储阵列及其使用方法、eFuse系统

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7260442B2 (en) * 2004-03-03 2007-08-21 Taiwan Semiconductor Manufacturing Co., Ltd. Method and system for mask fabrication process control
US20120039105A1 (en) * 2009-06-15 2012-02-16 Sony Corporation Semiconductor device
US20130039117A1 (en) * 2011-08-08 2013-02-14 Taiwan Semiconductor Manufacturing Company, Ltd. Electrical fuse bit cell
US20140040838A1 (en) * 2012-08-01 2014-02-06 Taiwan Semiconductor Manufacturing Company, Ltd. Methods For Making A Mask For An Integrated Circuit Design
US20150278429A1 (en) * 2014-04-01 2015-10-01 Taiwan Semiconductor Manufacturing Company, Ltd. System and Method for Integrated Circuit Manufacturing
US9256709B2 (en) * 2014-02-13 2016-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit mask patterning
US20170103947A1 (en) * 2015-10-12 2017-04-13 International Business Machines Corporation Faceted structure formed by self-limiting etch

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4855851B2 (ja) * 2006-07-03 2012-01-18 株式会社東芝 半導体記憶装置
US7847588B2 (en) * 2008-08-14 2010-12-07 Nantero, Inc. Nonvolatile nanotube programmable logic devices and a nonvolatile nanotube field programmable gate array using same
US8400813B2 (en) * 2009-02-10 2013-03-19 Taiwan Semiconductor Manufacturing Company, Ltd. One-time programmable fuse with ultra low programming current
US8817519B2 (en) * 2012-11-08 2014-08-26 SK Hynix Inc. Integrated circuit including e-fuse array circuit
US9165610B1 (en) 2014-06-30 2015-10-20 Globalfoundries Singapore Pte. Ltd. Non-volatile memory cell arrays and methods of fabricating semiconductor devices
KR20160074925A (ko) * 2014-12-19 2016-06-29 에스케이하이닉스 주식회사 퓨즈 셀 회로, 퓨즈 셀 어레이 및 이를 포함하는 메모리 장치
US10762961B2 (en) * 2015-07-29 2020-09-01 Nantero, Inc. Resistive change element arrays using a reference line
KR102327140B1 (ko) * 2015-11-30 2021-11-16 삼성전자주식회사 Otp 메모리 소자와 그 제조방법 및 그 메모리 소자를 포함한 전자 장치

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7260442B2 (en) * 2004-03-03 2007-08-21 Taiwan Semiconductor Manufacturing Co., Ltd. Method and system for mask fabrication process control
US20120039105A1 (en) * 2009-06-15 2012-02-16 Sony Corporation Semiconductor device
US20130039117A1 (en) * 2011-08-08 2013-02-14 Taiwan Semiconductor Manufacturing Company, Ltd. Electrical fuse bit cell
US20140040838A1 (en) * 2012-08-01 2014-02-06 Taiwan Semiconductor Manufacturing Company, Ltd. Methods For Making A Mask For An Integrated Circuit Design
US9256709B2 (en) * 2014-02-13 2016-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit mask patterning
US20150278429A1 (en) * 2014-04-01 2015-10-01 Taiwan Semiconductor Manufacturing Company, Ltd. System and Method for Integrated Circuit Manufacturing
US20170103947A1 (en) * 2015-10-12 2017-04-13 International Business Machines Corporation Faceted structure formed by self-limiting etch

Also Published As

Publication number Publication date
US10878929B2 (en) 2020-12-29
KR102316576B1 (ko) 2021-10-26
CN110853693B (zh) 2023-06-30
CN110853693A (zh) 2020-02-28
US20200058361A1 (en) 2020-02-20
KR20200021437A (ko) 2020-02-28
TW202013382A (zh) 2020-04-01

Similar Documents

Publication Publication Date Title
US11922108B2 (en) Method of forming a memory cell array circuit
KR20190098078A (ko) 집적 회로 레이아웃, 구조물, 시스템, 및 방법들
US12063773B2 (en) Layout structure including anti-fuse cell
US11176969B2 (en) Memory circuit including a first program device
US11600626B2 (en) Semiconductor device including anti-fuse cell
US20230157010A1 (en) Integrated circuit including efuse cell
US12089402B2 (en) Integrated circuit layout and method
US20230389304A1 (en) Memory device with improved anti-fuse read current
TWI703569B (zh) 積體電路及判斷其狀態的方法與積體電路結構
US20210384203A1 (en) Memory device with improved anti-fuse read current
KR102538813B1 (ko) 이퓨즈 회로, 방법, 레이아웃, 및 구조물
TWI838780B (zh) 記憶體裝置及其形成方法