TWI700684B - 顯示裝置及其像素結構 - Google Patents

顯示裝置及其像素結構 Download PDF

Info

Publication number
TWI700684B
TWI700684B TW108113233A TW108113233A TWI700684B TW I700684 B TWI700684 B TW I700684B TW 108113233 A TW108113233 A TW 108113233A TW 108113233 A TW108113233 A TW 108113233A TW I700684 B TWI700684 B TW I700684B
Authority
TW
Taiwan
Prior art keywords
pixel
switch
signal
pixels
coupled
Prior art date
Application number
TW108113233A
Other languages
English (en)
Other versions
TW202040553A (zh
Inventor
林囿延
李後宏
Original Assignee
凌巨科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 凌巨科技股份有限公司 filed Critical 凌巨科技股份有限公司
Priority to TW108113233A priority Critical patent/TWI700684B/zh
Application granted granted Critical
Publication of TWI700684B publication Critical patent/TWI700684B/zh
Publication of TW202040553A publication Critical patent/TW202040553A/zh

Links

Images

Abstract

本案提供一種顯示裝置的像素結構,像素結構包含一第一像素開關與 一第二像素開關。第一像素開關耦接一液晶電容、一儲存電容與一第一開關訊號。第一開關訊號控制第一像素開關傳輸一源極訊號至液晶電容與儲存電容。第二像素開關耦接液晶電容、儲存電容、第一像素開關與第二開關訊號。第二開關訊號控制第二像素開關導通或截止,且於第二像素開關截止期間第一開關訊號控制第一像素開關於導通與截止間切換至少一次。

Description

顯示裝置及其像素結構
本發明係關於一種顯示裝置,尤其是關於一種省電及避免老化的像素結構。
一般面板的像素結構包含一像素電晶體、一液晶電容與一儲存電容,像素結構連接閘極線與源極線。在像素電晶體的控制上,由於電晶體本身非晶矽的材料特性影響,若長時間讓源極和閘極電位差維持在正值或負值,會使得電晶體元件的電流-電壓曲線(I-V curve)特性向左或向右產生偏移,進而使電晶體光學特性產生變化。向左偏移表示正常關閉下漏電流會加大,反之,向右偏移造成畫素充電能力不足,這現象可以統稱為老化。尤其是在畫面更新頻率(frame rate)較低之應用下,老化的情況會更加的明顯。
對於電晶體老化的問題,一般方式是利用相同電壓準位與相同頻率的閘極訊號脈衝進行改善,並未考慮到不同電晶體的不同老化程度,需利用不同特性的訊號改善電晶體的老化現象。而且,在改善電晶體老化問題時,一般皆未考慮到伴隨著漏電流的功耗。
基於上述問題,本發明提供一種顯示裝置及其像素結構,其考慮到不同電晶體的不同老化程度與漏電流的問題。
本發明之目的之一,為提供一種省電及避免老化的顯示裝置的像素結構。
為達以上目的,本發明提供一種顯示裝置的像素結構,像素結構包含一第一像素開關與一第二像素開關。第一像素開關耦接一液晶電容、一儲存電容與一第一開關訊號。第一開關訊號控制第一像素開關傳輸一源極訊號至液晶電容與儲存電容。第二像素開關耦接液晶電容、儲存電容、第一像素開關與第二開關訊號。第二開關訊號控制第二像素開關導通或截止,且於第二像素開關截止期間第一開關訊號控制第一像素開關於導通與截止間切換至少一次。
1:顯示裝置
10:源極驅動電路
20:閘極驅動電路
30:控制電路
40:顯示面板
41:像素
50:漏電流
50:漏電流
51:漏電流
52:漏電流
53:漏電流
54:漏電流
60:脈衝
61:脈衝
62:脈衝
63:脈衝
64:脈衝
411:像素結構
412:像素結構
A1:寄生電容
A2:寄生電容
B1:寄生電容
B2:寄生電容
Cgs:電容量
Clc:液晶電容
Cst:儲存電容
DS1:第一去應力訊號
DS2:第二去應力訊號
Gc:第二開關訊號
Gm:第一開關訊號
Gm1:第一開關訊號
Gm2:第一開關訊號
Gmn:第一開關訊號
M1:第一像素開關
M2:第二像素開關
M3:第三像素開關
QA:電量
QB:電量
S1:源極訊號
S2:源極訊號
Sn:源極訊號
UP:顯示期間
V:充電電壓
Vcom:共用訊號
WP:未顯示期間
第一圖:其係為本發明顯示裝置的一實施例的示意圖;第二圖:其係為本發明像素結構的一第一實施例的示意圖;第三圖:其係為本發明的第一實施例像素結構的漏電流的示意圖;第四圖:其係為本發明像素結構的一第二實施例的示意圖;第五圖:其係為本發明的第二實施例像素結構的漏電流的示意圖;及第六圖:其係為本發明的第一開關訊號與第二開關訊號的時序圖。
請參閱第一圖,其係為本發明顯示裝置的一實施例的示意圖。如圖所示,顯示裝置1包含一源極驅動電路10、一閘極驅動電路20、一控制電路30與一顯示面板40,其中,源極驅動電路10、閘極驅動電路20與控制電路30可以積體化為一驅動晶片。源極驅動電路10耦接顯示面板40,源極驅動電路10輸出複數源極訊號S1、S2…Sn至顯示面板40。閘極驅動電路20耦接顯示面板40,閘極驅動電路20輸出複數第一開關訊號Gm、Gm1、Gm2…Gmn至顯示面板40。控制電路30耦接顯示面板40,控制電路30輸出一第二開關訊號Gc至顯示面板40。
顯示面板40包含複數像素41,該些像素41經由複數源極線、複數閘極線與一控制線分別耦接源極驅動電路10、閘極驅動電路20與控制電路30。該些像素41接收該些源極訊號S1…Sn、該些第一開關訊號Gm…Gmn與第二開關訊號Gc。第一圖實施例中,該些第一開關訊號Gm…Gmn控制每一行像素41,第二開關訊號Gc控制全部像素41。其中,該些第一開關訊號Gm…Gmn不同於第二開關訊號Gc,例如該些第一開關訊號Gm…Gmn可以是閘極訊號,而第二開關訊號Gc非閘極訊號與源極訊號S1…Sn。因此,本發明利用不同的該些第一開關訊號Gm…Gmn與第二開關訊號Gc改善該些像素41的結構因控制而老化的問題。
再者,第一圖實施例可以修改為控制電路30設置於閘極驅動電路20內,所以,該些第一開關訊號Gm…Gmn與第二開關訊號Gc可以由閘極驅動電路20輸出。如此,閘極驅動電路20的實施例可以包含至少一多工器,藉由多工器而選擇輸出該些第一開關訊號Gm…Gmn或第二開關訊號Gc。即多工器輸出該些第一開關訊號Gm…Gmn或第二開關訊號Gc。其中,對於單一像素41而言,閘極驅動電路20的多工器輸出該些第一開關訊號Gm…Gm之一或第二開關訊號Gc。基於上述實施例的修改方式,亦可以修改為閘極驅動電路20設置於 內控制電路30。所以,該些第一開關訊號Gm…Gmn與第二開關訊號Gc可以由控制電路30輸出。如此,控制電路30的實施例可以包含至少一多工器,藉由控制電路30的多工器而選擇輸出該些第一開關訊號Gm…Gmn或第二開關訊號Gc。其中,對於單一像素41而言,控制電路30的多工器輸出該些第一開關訊號Gm…Gm之一或第二開關訊號Gc。
換言之,該些第一開關訊號Gm…Gmn與第二開關訊號Gc可以由其他電路產生,本發明未限制該些第一開關訊號Gm…Gmn與第二開關訊號Gc的產生方式。即該些第一開關訊號Gm…Gmn可以非由閘極驅動電路20產生,而是由控制電路30產生。所以,閘極驅動電路20可以僅產生閘極訊號,而控制該些像素41接收該些源極訊號S1…Sn。控制電路30可以為一時序控制器(Time controller)。或者,實施例中可不包含控制電路30,直接由閘極驅動電路20產生該些第一開關訊號Gm…Gmn與第二開關訊號Gc。
請參閱第二圖,其係為本發明像素結構的一第一實施例的示意圖。如圖所示,每一像素41可以如第二圖所示的一像素結構411,每一像素41分別包含第一像素開關M1與複數第二像素開關M2。所以,該些像素41包含該些第一像素開關M1與該些第二像素開關M2。該些像素41耦接複數液晶電容Cst,或者,該些像素41可以定義為包含該些液晶電容Cst。像素結構411包含一儲存電容Clc,第二圖繪示儲存電容Clc與液晶電容Cst並聯,及接收一共用訊號Vcom。源極驅動電路10耦接該些像素41,而傳輸該些源極訊號S1~Sn至該些像素41的液晶電容Cst與儲存電容Clc。閘極驅動電路20耦接該些像素41,而控制該些像素41的液晶電容Cst接收該些源極訊號S1~Sn。
復參閱第二圖,該些像素結構411的該些第一像素開關M1分別耦接該些第一開關訊號Gm…Gmn,例如像素結構411的第一像素開關M1耦接第一開關訊號Gm,第一開關訊號Gm控制第一像素開關M1導通或截止。所以,第一 開關訊號Gm控制第一像素開關M1傳輸源極訊號S1至液晶電容Cst與儲存電容Clc。每一像素結構411的第二像素開關M2耦接第一像素開關M1與第二開關訊號Gc,且第二像素開關M2經由第一像素開關M1而耦接液晶電容Cst。第二開關訊號Gc控制第二像素開關M2導通或截止。所以,該些像素41的該些第二像素開關M2耦接該些液晶電容Cst、該些第一像素開關M1與第二開關訊號Gc,並決定源極訊號S1是否傳輸至液晶電容Cst與儲存電容Clc。儲存電容Clc與液晶電容Cst的兩端耦接源極訊號S1與共用訊號。
在第二圖的像素結構411中,當第一開關訊號Gm控制第一像素開關M1的切換頻率較高時,例如60Hz,較無明顯電晶體老化的現象。然而,當第一開關訊號Gm控制第一像素開關M1的切換頻率較低時,例如接近30Hz或者低於30Hz,電晶體的老化現象越趨明顯。即第一像素開關M1的源極與閘極電位差長時間維持在正值或負值。所以,為了使第一像素開關M1的兩極間電位差非長時間維持在同一電性狀態(例如正電壓值或負電壓值),在顯示面板40不更新畫面的期間(waiting period),控制第一像素開關M1於導通與截止間切換至少一次。再者,在不考慮第二像素開關M2的老化問題時,顯示面板40不更新畫面的期間相當於第二像素開關M2的截止期間。所以,於第二像素開關M2截止期間,第一開關訊號Gm控制第一像素開關M1於導通與截止間切換至少一次。
再者,在顯示面板40不更新畫面的期間,若一併考慮第一像素開關M1與第二像素開關M2的老化問題時,第一開關訊號Gm與第二開關訊號Gc控制第一像素開關M1與第二像素開關M2,於導通與截止間切換至少一次。而且,為了保持畫面,第一像素開關M1與第二像素開關M2不同時導通。換言之,在顯示面板40不更新畫面的期間,多工器輸出第一開關訊號Gm或第二開 關訊號Gc,而控制第一像素開關M1或第二像素開關M2,於導通與截止間切換至少一次。如此,多工器於分時輸出第一開關訊號Gm與第二開關訊號Gc。
此外,在考量第一像素開關M1與第二像素開關M2的老化程度不同下,第一開關訊號Gm的週期或/及電壓準位可以不同於第二開關訊號Gc的週期或/及電壓準位。
復參閱第二圖,在顯示面板40更新畫面的期間(update period),第二像素開關M2需要導通,而提供源極訊號S1的傳輸路徑。如此,第一像素開關M1傳輸源極訊號S1至液晶電容Cst。所以,於第二像素開關M2導通期間,像素結構411的第一像素開關M1傳輸源極訊號S1至液晶電容Cst。在更新畫面後,第一像素開關M1與第二像素開關M2的控制模式可以有多種選擇,而符合不同的老化問題。舉例來說,顯示裝置1顯示複數畫面後(即更新畫面後),第一像素開關M1與第二像素開關M2持續於導通及截止間交錯切換,且第一像素開關M1與第二像素開關M2同樣非同時導通,以維持顯示影像。
或者,顯示裝置1所顯示的該些畫面可以包含複數偶數畫面與複數奇數畫面。於顯示該些偶數畫面後與該些奇數畫面前,第二像素開關M2持續於導通與截止間切換,及於顯示該些畫面後第一像素開關M1持續於導通與截止間切換。而且,為了保持畫面,第二像素開關M2與第一像素開關M1非同時導通,及為了更新畫面,第二像素開關M2與第一像素開關M1同時導通。上述實施方式可以變形,即第二像素開關M2可以改為於顯示該些奇數畫面後與該些偶數畫面前,持續於導通與截止間切換。但是,第一像素開關M1同樣於顯示該些畫面後持續於導通與截止間切換。
再者,第一像素開關M1亦可以不在每一畫面後進行避免老化的控制。例如於顯示該些奇數畫面後與該些偶數畫面前,第一像素開關M1持續於導通與截止間切換。及,於顯示該些偶數畫面後與顯示該些奇數畫面前,第二 像素開關M2持續於導通與截止間切換。第一像素開關M1與第二像素開關M2可以於不同更新畫面後進行避免老化的控制,例如於顯示該些偶數畫面後與顯示該些奇數畫面前,第一像素開關M1持續於導通與截止間切換。及,於顯示該些奇數畫面後與該些偶數畫面前,第二像素開關M2持續於導通與截止間切換。
本發明提供不同的控制模式於第一像素開關M1與第二像素開關M2,所以,若第二像素開關M2的老化問題不明顯,則第二像素開關M2僅導通於顯示裝置1顯示該些畫面期間(更新畫面期間)。另外,第一像素開關M1持續於導通與截止間切換,其可以選擇性於於顯示該些偶數畫面後與該些奇數畫面前或者於顯示該些奇數畫面後與該些偶數畫面前。
再者,本發明在針對電晶體的不同老化程度下,可以提供不同的該些第一開關訊號Gm…Gmn與第二開關訊號Gc。所以,於未顯示該些畫面期間為,該些第一開關訊號Gm…Gmn的切換頻率可以不同於第二開關訊號Gc的切換頻率。或者,當電晶體老化不嚴重時,可以每隔數個畫面後再進行避免老化的控制。例如每顯示兩個畫面後及顯示下個畫面前,第一開關訊號Gm控制第一像素開關M1導通。或者,例如每顯示三個畫面後及顯示下個畫面前,第二開關訊號Gc控制第二像素開關M2導通。
請參閱第三圖,其係為本發明的第一實施例像素結構的漏電流的示意圖。如圖所示,第一像素開關M1包含一寄生電容A1,及耦接一第一去應力訊號DS(De-stress)1。第二像素開關M2包含一寄生電容A2,及耦接一第二去應力訊號DS(De-stress)2。第一去應力訊號DS1與第二去應力訊號DS2可以是閘極驅動電路20產生的閘極訊號或第一開關訊號Gm,或控制電路30產生的第二開關訊號Gc,或是專為避免電晶體老化問題的其他控制訊號。換言之,第一像素開關M1與第二像素開關M2在顯示面板40更新畫面期間與更新畫面後,可以分別由不同訊號控制。例如在顯示面板40更新畫面期間,第一像素開 關M1與第二像素開關M2可以由第一開關訊號Gm與第二開關訊號Gc控制。在顯示面板40更新畫面期後,第一像素開關M1與第二像素開關M2可以由其他電路(非閘極驅動電路20與控制電路30)產生的第一去應力訊號DS1與第二去應力訊號DS2控制。而且,第一去應力訊號DS1與第二去應力訊號DS2可以由不同電路產生或者由相同電路產生,及第一去應力訊號DS1與第二去應力訊號DS2的頻率與電壓準位可以互為相同或不同。
在顯示面板40更新畫面後,為了改善第一像素開關M1的老化現象,第二去應力訊號DS2控制第二像素開關M2截止,而第一去應力訊號DS1控制第一像素開關M1導通至少一次。如此,像素結構411(或顯示面板40)的一漏電流50向寄生電容A1、A2充電,其充電量為QA=2*Cgs*V。Cgs為寄生電容A1、A2的電容量,V為充電電壓。爾後,為了改善第二像素開關M2的老化現象,第一去應力訊號DS1控制第一像素開關M1截止,第二去應力訊號DS2控制第二像素開關M2導通至少一次。而且,第一去應力訊號DS1與第二去應力訊號DS2不同時控制第一像素開關M1與第二像素開關M2導通。所以,寄生電容A1、A2產生的一漏電流51相當於漏電流50,且電量同樣為QA=2*Cgs*V。漏電流51由第二像素開關M2輸出。
為了減少像素結構411的實施方式的漏電流,像素結構411可以改為第四圖的像素結構412。第四圖為本發明像素結構的一第二實施例的示意圖。如圖所示,像素結構411從兩個電晶體修改為像素結構412的三個電晶體。即像素結構412增加一第三像素開關M3。第二像素開關M2與第三像素開關M3耦接第二開關訊號Gc,及分別耦接於第一像素開關M1的源極與汲極。所以,第二像素開關M2或第三像素開關M3連接液晶電容Cst與儲存電容Clc。其中,第四圖實施例是以第三像素開關M3連接液晶電容Cst與儲存電容Clc。如此,第一像素開關M1、第二像素開關M2與第三像素開關M3相互串接。惟,第二像素 開關M2與第三像素開關M3是由第二開關訊號Gc控制,而第一像素開關M1是由第一開關訊號Gm控制。
請參閱第五圖,其係為本發明的第二實施例像素結構的漏電流的示意圖。像素結構412耦接第一去應力訊號DS1與第二去應力訊號DS2。第二去應力訊號DS2控制第二像素開關M2與第三像素開關M3導通,第一去應力訊號DS1控制第一像素開關M1截止。如此,一漏電流52向寄生電容A1、A2充電。再者,第二去應力訊號DS2控制第二像素開關M2與第三像素開關M3截止,第一去應力訊號DS1控制第一像素開關M1導通。如此,寄生電容A1、A2輸出的一漏電流53向第一像素開關M1與第二像素開關M2之間的兩寄生電容B1、B2充電。因第一像素開關M1、第二像素開關M2與第三像素開關M3相互串接,所以相當於第一像素開關M1、第三像素開關M3之間的兩寄生電容A1、A2與第一像素開關M1、第二像素開關M2之間的兩寄生電容B1、B2相互串接。如此,四個寄生電容A1、A2、B1、B2均分漏電流52。換言之,漏電流52的一半電量會充電寄生電容B1、B2,即漏電流53充電寄生電容B1、B2,漏電流53的電量為1/2QA=QB=Cgs*V。
承接上述,第二去應力訊號DS2再次控制第二像素開關M2與第三像素開關M3導通,第一去應力訊號DS1控制第一像素開關M1截止。如此,兩寄生電容B1、B2輸出的一漏電流54經由第二像素開關M2輸出。即第四圖像素結構412輸出的漏電流54少於第三圖像素結構411輸出的漏電流51。
請參閱第六圖,其係為本發明的第一開關訊號與第二開關訊號的時序圖。如圖所示,第一開關訊號為Gm時控制第m列像素,第一開關訊號為Gm+1時控制第m+1列像素。第m列像素與第m+1列像素耦接第二開關訊號Gc。再者,於顯示裝置1顯示該些畫面期間為複數顯示期間UP,於顯示裝置1未顯示該些畫面期間為複數未顯示期間WP。本發明控制像素結構411、412的像素開 關M1、M2、M3有多種控制方式,可以應需求自行修改。例如驅動晶片出廠前設定一種控制方式,或者,提供使用者調整驅動晶片控制像素開關M1、M2、M3的模式。如圖所示一脈衝60之處,於該些未顯示期間WP的每兩個未顯示期間WP,第一開關訊號Gm控制第一像素開關M1導通,使第一像素開關M1非長時間維持於截止狀態。即電晶體的源極和閘極電位差非長時間維持在正值或負值。其中,本發明未限制電晶體為N型或P型。再者,如圖所示一脈衝61之處,於該些未顯示期間WP的每三個未顯示期間WP,第二開關訊號Gc控制第二像素開關M2(及第三像素開關M3)導通。如此,第一像素開關M1與第二像素開關M2(及第三像素開關M3)非導通於同一未顯示期間WP。而且,第二像素開關M2可以導通於第一像素開關M1導通之後或之前。
再者,如圖所示複數脈衝62之處,第一開關訊號Gm可以控制第一像素開關M1於未顯示期間WP導通兩次。如圖所示一脈衝63之處,第一開關訊號Gm+1可以控制第一像素開關M1於未顯示期間WP的導通一次。惟,第一開關訊號Gm與第一開關訊號Gm+1控制第一像素開關M1導通的時間不同。此外,如圖所示一脈衝64之處,其導通週期可以不同於脈衝63的導通週期。同理,該些脈衝60-64可以修改為不同切換頻率、不同導通週期或不同電壓準位,以針對每個電晶體的不同老化程度。
綜上所述,本發明提供一種顯示裝置的像素結構,像素結構包含一第一像素開關與一第二像素開關。第一像素開關耦接一液晶電容、一儲存電容與一第一開關訊號。第一開關訊號控制第一像素開關傳輸一源極訊號至液晶電容與儲存電容。第二像素開關耦接液晶電容、儲存電容、第一像素開關與第二開關訊號。第二開關訊號控制第二像素開關導通或截止,且於第二像素開關截止期間第一開關訊號控制第一像素開關於導通與截止間切換至少一次。
412:像素結構
Clc:液晶電容
Cst:儲存電容
Gc:第二開關訊號
Gm:第一開關訊號
M1:第一像素開關
M2:第二像素開關
M3:第三像素開關
S1:源極訊號
Vcom:共用訊號

Claims (9)

  1. 一種顯示裝置的像素結構,其該像素結構包含:一第一像素開關,耦接一液晶電容、一儲存電容與一第一開關訊號,該第一開關訊號控制該第一像素開關傳輸一源極訊號至該液晶電容與該儲存電容;及一第二像素開關,耦接該液晶電容、該儲存電容、該第一像素開關與一第二開關訊號,該第二開關訊號控制該第二像素開關導通或截止,於該第二像素開關截止期間該第一開關訊號控制該第一像素開關於導通與截止間切換至少一次;其中,該顯示裝置顯示複數畫面,於顯示該些畫面期間為複數顯示期間,於未顯示該些畫面期間為複數未顯示期間;於該些未顯示期間該第一開關訊號的切換頻率不同於該第二開關訊號的切換頻率;其中,於該些未顯示期間的每兩個未顯示期間,該第一開關訊號控制該第一像素開關導通,於該些未顯示期間的每三個未顯示期間,該第二開關訊號控制該第二像素開關導通。
  2. 如申請專利範圍第1項所述之顯示裝置的像素結構,其中於該第二像素開關導通期間該第一像素開關傳輸該源極訊號至該液晶電容。
  3. 如申請專利範圍第1項所述之顯示裝置的像素結構,其中該第一像素開關與該第二像素開關非同時導通。
  4. 一種顯示裝置的像素結構,其該像素結構包含:一第一像素開關,耦接一液晶電容、一儲存電容與一第一開關訊號,該第一開關訊號控制該第一像素開關傳輸一源極訊號至該液晶電容與該儲存電容;及一第二像素開關,耦接該液晶電容、該儲存電容、該第一像素開關與一第二開關訊號,該第二開關訊號控制該第二像素開關導通或截止,於該第二像素開關截止期間該第一開關訊號控制該第一像素開關於導通與截止間切換至少一次; 其中,該顯示裝置顯示複數畫面,於顯示該些畫面期間為複數顯示期間,於未顯示該些畫面期間為複數未顯示期間;於該些未顯示期間該第一開關訊號的切換頻率不同於該第二開關訊號的切換頻率;其中,該第一像素開關與該第二像素開關非導通於同一該未顯示期間,該第二像素開關導通於該第一像素開關導通之前。
  5. 一種顯示裝置,其包含:複數像素,耦接複數液晶電容,該些像素包含複數第一像素開關與複數第二像素開關;一源極驅動電路,耦接該些像素,傳輸複數源極訊號至該些像素;及一閘極驅動電路,耦接該些像素,控制該些像素接收該些源極訊號;其中,該些第一像素開關耦接一第一開關訊號,該第一開關訊號控制該些第一像素開關傳輸該些源極訊號至該些液晶電容;該些第二像素開關耦接該些液晶電容、該些第一像素開關與一第二開關訊號,該第二開關訊號控制該些第二像素開關導通或截止,於該些第二像素開關截止期間該第一開關訊號控制該些第一像素開關於導通與截止間切換至少一次;其中該閘極驅動電路包含一多工器;於該些第二像素開關截止期間,該多工器輸出該第一開關訊號或該第二開關訊號。
  6. 如申請專利範圍第5項所述之顯示裝置,其中該第一開關訊號的週期與電壓準位不同於該第二開關訊號的週期與電壓準位。
  7. 一種顯示裝置,其包含:複數像素,耦接複數液晶電容,該些像素包含複數第一像素開關與複數第二像素開關; 一源極驅動電路,耦接該些像素,傳輸複數源極訊號至該些像素;及一閘極驅動電路,耦接該些像素,控制該些像素接收該些源極訊號;其中,該些第一像素開關耦接一第一開關訊號,該第一開關訊號控制該些第一像素開關傳輸該些源極訊號至該些液晶電容;該些第二像素開關耦接該些液晶電容、該些第一像素開關與一第二開關訊號,該第二開關訊號控制該些第二像素開關導通或截止,於該些第二像素開關截止期間該第一開關訊號控制該些第一像素開關於導通與截止間切換至少一次;其中一控制電路包含一多工器;於該些第二像素開關截止期間,該多工器輸出該第一開關訊號或該第二開關訊號。
  8. 一種顯示裝置,其包含:複數像素,耦接複數液晶電容,該些像素包含複數第一像素開關與複數第二像素開關;一源極驅動電路,耦接該些像素,傳輸複數源極訊號至該些像素;及一閘極驅動電路,耦接該些像素,控制該些像素接收該些源極訊號;其中,該些第一像素開關耦接一第一開關訊號,該第一開關訊號控制該些第一像素開關傳輸該些源極訊號至該些液晶電容;該些第二像素開關耦接該些液晶電容、該些第一像素開關與一第二開關訊號,該第二開關訊號控制該些第二像素開關導通或截止,於該些第二像素開關截止期間該第一開關訊號控制該些第一像素開關於導通與截止間切換至少一次;其中,該顯示裝置顯示複數畫面,於顯示該些畫面期間為複數顯示期間,於未顯示該些畫面期間為複數未顯示期間;於該些未顯示期間該第一開關訊號的切換頻率不同於該第二開關訊號的切換頻率; 其中,於該些未顯示期間的每兩個未顯示期間,該第一開關訊號控制該第一像素開關導通,於該些未顯示期間的每三個未顯示期間,該第二開關訊號控制該第二像素開關導通。
  9. 一種顯示裝置,其包含:複數像素,耦接複數液晶電容,該些像素包含複數第一像素開關與複數第二像素開關;一源極驅動電路,耦接該些像素,傳輸複數源極訊號至該些像素;及一閘極驅動電路,耦接該些像素,控制該些像素接收該些源極訊號;其中,該些第一像素開關耦接一第一開關訊號,該第一開關訊號控制該些第一像素開關傳輸該些源極訊號至該些液晶電容;該些第二像素開關耦接該些液晶電容、該些第一像素開關與一第二開關訊號,該第二開關訊號控制該些第二像素開關導通或截止,於該些第二像素開關截止期間該第一開關訊號控制該些第一像素開關於導通與截止間切換至少一次;其中,該顯示裝置顯示複數畫面,於顯示該些畫面期間為複數顯示期間,於未顯示該些畫面期間為複數未顯示期間;於該些未顯示期間該第一開關訊號的切換頻率不同於該第二開關訊號的切換頻率;其中,該第一像素開關與該第二像素開關非導通於同一該未顯示期間,該第二像素開關導通於該第一像素開關導通之前。
TW108113233A 2019-04-16 2019-04-16 顯示裝置及其像素結構 TWI700684B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW108113233A TWI700684B (zh) 2019-04-16 2019-04-16 顯示裝置及其像素結構

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108113233A TWI700684B (zh) 2019-04-16 2019-04-16 顯示裝置及其像素結構

Publications (2)

Publication Number Publication Date
TWI700684B true TWI700684B (zh) 2020-08-01
TW202040553A TW202040553A (zh) 2020-11-01

Family

ID=73002931

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108113233A TWI700684B (zh) 2019-04-16 2019-04-16 顯示裝置及其像素結構

Country Status (1)

Country Link
TW (1) TWI700684B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201535347A (zh) * 2014-03-12 2015-09-16 Au Optronics Corp 液晶顯示器的畫素電路及其控制方法
CN107967908A (zh) * 2018-01-31 2018-04-27 京东方科技集团股份有限公司 显示基板及其驱动方法、显示面板
TW201837885A (zh) * 2017-03-29 2018-10-16 凌巨科技股份有限公司 顯示面板的驅動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201535347A (zh) * 2014-03-12 2015-09-16 Au Optronics Corp 液晶顯示器的畫素電路及其控制方法
TW201837885A (zh) * 2017-03-29 2018-10-16 凌巨科技股份有限公司 顯示面板的驅動方法
CN107967908A (zh) * 2018-01-31 2018-04-27 京东方科技集团股份有限公司 显示基板及其驱动方法、显示面板

Also Published As

Publication number Publication date
TW202040553A (zh) 2020-11-01

Similar Documents

Publication Publication Date Title
US7633477B2 (en) Gate driver using a multiple power supplies voltages and having a shift resister
US7675352B2 (en) Systems and methods for generating reference voltages
KR102371896B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
TWI516004B (zh) 驅動裝置、驅動方法及顯示裝置
US11482184B2 (en) Row drive circuit of array substrate and display device
JP2007025644A (ja) 液晶ディスプレイパネルの駆動方法及び該駆動方法を用いた液晶ディスプレイパネル並びに該液晶ディスプレイパネルの駆動に用いる駆動モジュール
US20120019503A1 (en) Frame buffer pixel circuit, method of operating the same, and display device having the same
US11308859B2 (en) Shift register circuit and method of driving the same, gate driver circuit, array substrate and display device
WO2011104965A1 (ja) 立体映像表示装置、立体映像表示システム、および立体映像表示装置の駆動方法
US20110221731A1 (en) Display device having increased aperture ratio
JP2014186158A (ja) 表示装置
JPH07181927A (ja) 画像表示装置
TW201802793A (zh) 顯示面板控制方法及其驅動電路
US8902147B2 (en) Gate signal line driving circuit and display device
US7102612B2 (en) Power-saving circuits and methods for driving active matrix display elements
US11462187B2 (en) Row drive circuit of array substrate and display device
KR20080001890A (ko) 화상 표시장치와 그의 구동장치 및 구동방법
WO2011033811A1 (ja) 表示装置および表示装置の駆動方法
US20110007061A1 (en) Display device
WO2014050719A1 (ja) 液晶表示装置
TWI700684B (zh) 顯示裝置及其像素結構
EP2479746A1 (en) Liquid crystal display device and drive method therefor
KR20140093547A (ko) 게이트 구동회로 및 이를 포함하는 액정표시장치
US10453421B2 (en) Pixel circuits and methods for driving the same and display apparatuses and methods for driving the same
KR101746685B1 (ko) 액정 표시 장치 및 그 구동 방법