TWI696370B - 交織編碼位元之方法及無線設備 - Google Patents
交織編碼位元之方法及無線設備 Download PDFInfo
- Publication number
- TWI696370B TWI696370B TW107127434A TW107127434A TWI696370B TW I696370 B TWI696370 B TW I696370B TW 107127434 A TW107127434 A TW 107127434A TW 107127434 A TW107127434 A TW 107127434A TW I696370 B TWI696370 B TW I696370B
- Authority
- TW
- Taiwan
- Prior art keywords
- bits
- segment
- modulation
- coded
- bit
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2778—Interleaver using block-wise interleaving, e.g. the interleaving matrix is sub-divided into sub-matrices and the permutation is performed in blocks of sub-matrices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
- H03M13/2707—Simple row-column interleaver, i.e. pure block interleaving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0067—Rate matching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0078—Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
- H04L1/0086—Unequal error protection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1812—Hybrid protocols; Hybrid automatic repeat request [HARQ]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1835—Buffer management
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/25—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
- H03M13/251—Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with block coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0048—Allocation of pilot signals, i.e. of signals known to the receiver
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
在本發明之一個方面,提供一種方法、一種電腦可讀介質以及無線設備。該無線設備交織從編碼器輸出之第一編碼位元序列以及然後操縱該交織之第一編碼位元序列以生成第二編碼位元序列。該無線設備放置該第二編碼位元序列於緩衝器中。該無線設備從該緩衝器中選擇該第二編碼位元序列之第一段用於傳輸。該無線設備交織編碼位元之該第一段。該無線設備經由一個或複數個符號發送該交織之編碼位元之該第一段。
Description
本發明總體上有關於通訊系統,以及更具體地,有關於極化編碼位元之通道位元交織技術。
本節之陳述僅提供關於本發明之背景資訊,並不構成先前技術。
可廣泛部署無線通訊系統以提供各種電信服務,例如電話、視訊、資料、訊息以及廣播。典型之無線通訊系統可以採用多重存取(multiple-access)技術,多重存取技術能夠透過共用可用系統資源支援與複數個使用者之通訊。該等多重存取技術之示例包含分碼多重存取(code division multiple access,CDMA)系統、分時多重存取(time division multiple access,TDMA)系統、分頻多重存取(frequency division multiple access,FDMA)系統、正交分頻多重存取(orthogonal frequency division multiple access,OFDMA)系統、單載波分頻多重存取(single-carrier frequency division multiple access,SC-FDMA)系統,以及分時同步分碼多重存取(time
division synchronous code division multiple access,TD-SCDMA)系統。
該等多重存取技術適用於各種電信標準以提供啟用不同無線裝置在市級、國家級、區域級甚至全球水平上進行通訊之共用協定。示例電信標準是5G新無線電(new radio,NR)。5G NR是透過第三代合作夥伴計劃(Third Generation Partnership Project,3GPP)發佈之連續行動寬頻演進之一部分,以滿足與時延、可靠性、安全性、可擴展性(例如,與物聯網(Internet of things,IoT))相關聯之新需求以及其他需求。5G NR之一些方面可以基於4G長期演進(long term evolution,LTE)標準。5G NR技術還需要進一步改善。該等改善還可以適用於其他多重存取技術以及採用該等技術之電信標準。
下文介紹一個或複數個方面之簡要概述以提供對該等方面之基本理解。該概述並非所有預期方面之廣泛概述,並且既不旨在確定所有方面之關鍵或重要元素,也不描繪任何或所有方面之範圍。其唯一目的是以簡化形式介紹一個或複數個方面之一些概念,其作為稍後介紹更詳細描述之前序。
在本發明之一個方面中,提供了方法、電腦可讀介質,以及無線設備。該方法包含交織從編碼器輸出之第一編碼位元序列以及然後操縱該交織之第一編碼位元序列以生成第二編碼位元序列。該方法還包含放置該第二編碼位元序列於
緩衝器中。該方法還包含從該緩衝器中選擇該第二編碼位元序列之第一段用於傳輸以及交織該第一段。該方法進一步包含經由一個或複數個符號發送該交織之該第一段。該無線設備包含記憶體以及至少一個耦接於該記憶體之處理器並且配置用於交織從編碼器輸出之第一編碼位元序列之以及然後操縱該交織之第一編碼位元序列以生成第二編碼位元序列。該至少一個耦接於該記憶體之處理器還配置用於放置該第二編碼位元序列於緩衝器中。該至少一個耦接於該記憶體之處理器還配置用於該緩衝器中選擇該第二編碼位元序列之第一段用於傳輸。該至少一個耦接於該記憶體之處理器還配置用於交織該碼位元之該第一段。該至少一個耦接於該記憶體之處理器還配置用於經由一個或複數個符號發送該交織之該碼位元序列之該第一段。
該電腦可讀介質包含代碼用於交織從編碼器輸出之第一編碼位元序列之以及然後操縱該交織之第一編碼位元序列以生成第二編碼位元序列。該代碼還用於放置該第二編碼位元序列於緩衝器中。該代碼還用於從該緩衝器中選擇該第二編碼位元序列之第一段用於傳輸。該代碼進一步用於交織該第一段。該代碼進一步用於經由一個或複數個符號發送該交織之該第一段。
為了完成前述以及相關目標,該一個或複數個方面包含下文全面描述以及在申請專利範圍中特定指出之特徵。下文描述和附圖詳細闡述了該一個或複數個方面之某些說明性特徵。然而,該等特徵指示採用各個方面之原理之各種方
式中之幾種,以及該描述旨在包含所有該等方面及其等效。
100:存取網路
102、310、802:基地台
102’:小小區
104、350、804、1350:使用者設備
110、110’:覆蓋區域
120、154:通訊鏈路
132、134:回程鏈路
150:存取點
152:台
160:演進封包核心
162、164:行動管理實體
166:服務閘道器
168:多媒體廣播多播服務閘道器
170:廣播多播服務中心
172:封包資料網路閘道器
174:本籍用戶伺服器
176:封包資料網路
180:下一代節點B
184:波束成形
200、230、250、280、600、700、800、900、1000、1100:示意圖
320、352、1420:天線
359、375:控制器/處理器
316、368:發送處理器
356、370:接收處理器
318、354、1410:收發器
360、376:記憶體
358、374:通道估計器
400、500:分佈式無線電存取網路
402:存取節點控制器
404:下一代核心網
406:5G存取節點
408:發射接收點
410:下一代存取節點
502:集中核心網單元
504:集中無線電存取網路單元
506:分佈式單元
602、702:控制部分
604、704:資料部分
606、706:共用上行鏈路部分
812:資訊位元序列
814、816、818、830、930-1、930-2:編碼位元序列
820:位元段
870:極化編碼器
872:速率匹配交織器
880:環形緩衝器
882、982-1、982-2、1182-1、1182-2、1182-T:通道位元交織器
890、1324:調製組件
918-1、918-2、1018、1018-1、1018-2、1019、1019-1、1019-2、1119-1、1119-2、1119-T:部分
920-1、920-2、1020-1、1020-2、1021-1、1021-2、1121-1、1121-2、1121-T:段
1200:流程圖
1202、1204、1206、1208、1210、1212、1214、1216、1218、1220、1222、1224、1226、1228、1230:運作
1312:編碼器
1302、1302’:設備
1304:接收組件
1310:發送組件
1314、1322:交織器
1316:操縱組件
1318:緩衝器
1320:選擇組件
1404:處理器
1406:電腦可讀介質/記憶體
1414:處理系統
1424:匯流排
第1圖係示出無線通訊系統和存取網路之示例之示意圖。
第2A、2B、2C和2D圖係分別示出DL訊框結構、DL訊框結構中之DL通道、UL訊框結構、UL訊框結構中之UL通道之示例之示意圖。
第3圖係示出存取網路中與UE进行通訊之基地台之區塊圖。
第4圖示出了分佈式RAN之示例邏輯架構。
第5圖示出了分佈式RAN之示例實體架構。
第6圖係示出以DL為中心之子訊框之示例之示意圖。
第7圖係示出以UL為中心之子訊框之示例之示意圖。
第8圖係示出基地台和UE之間之通訊之示意圖。
第9圖係示出基地台和UE之間之通訊之另一示意圖。
第10圖係示出放置編碼位元於環形緩衝器中之示意圖。
第11圖係示出基地台和UE之間之通訊之又一示意圖。
第12圖係用於交織編碼位元之方法(流程)之流程圖。
第13圖係示出示例性設備中之不同組件/裝置之間之資料流之概念性之資料流程圖。
第14圖係示出採用處理系統之設備之硬體實施之示例之示意圖。
下文結合附圖闡述之實施方式旨在作為各種配置之描述,而不旨在代表可以實踐本文所述概念之唯一該些配置。本實施方式包含目的係提供對各種概念之透徹理解之具體細節。然而,顯而易見對所屬技術領域中具有通常知識者而言,可以在沒有該些具體細節情況下實踐該些概念。在一些示例中,以區塊圖形式示出公知結構和組件以避免模糊該等概念。
現在將參照各種設備和方法介紹電信系統之幾個方面。該等設備和方法將在下文實施方式中進行描述,並且透過各種區塊、組件、電路、流程和演算法等(下文中統稱為「元素」(elememt))在附圖中描述。該等元素可以使用電子硬體、電腦軟體或其任何組合來實施。該等元素以硬體還是以軟體實施取決於施加於整個系統之特定應用和設計之限制。
元素、或元素之任何部分、或元素之任何組合可以以示例之方式實施作為包含一個或複數個處理器之「處理系統」。處理器之示例包含微處理器、微控制器、圖形處理單元(Graphics Processing Unit,GPU)、中央處理單元(Central Processing Unit,CPU)、應用處理器、數量訊號處理器(Digital Signal Processor,DSP)、精簡指令集計算(Reduced Instruction Set Computing,RISC)處理器、單晶片系統(Systems on A Chip,SoC)、基帶處理器、現場可程式閘陣列(Field Programmable Gate Array,FPGA)、可程式邏輯裝置(Programmable Logic Device,PLD)、狀態機、門控邏輯、
離散硬體電路以及其他配置執行貫穿本發明所述之各種功能之其他合適之硬體。處理系統中之一個或複數個處理器可以執行軟體。軟體應被廣泛地解釋為指令、指令集、代碼、代碼段、程式碼、程式、副程式、軟體組件、應用、軟體應用、套裝軟體(software package)、常式、副常式、物件、可執行檔、執行線程、進程和功能等,無論是稱為軟體、韌體、中間軟體、微代碼、硬體描述語言還是其他。
因此,在一個或複數個示例實施例中,所描述之功能可以在硬體、軟體、或其任何組合中實施。如果在軟體中實施,則功能可以存儲在電腦可讀介質上或編碼為電腦可讀介質上之一個或複數個指令或代碼。電腦可讀介質包含電腦存儲介質。存儲介質可以是透過電腦存取之任何可用介質。該等電腦可讀介質可以包含隨機存取記憶體(random-access memory,RAM)、唯讀記憶體(read-only memory,ROM)、可電氣拭除式可改寫唯讀記憶體(electrically erasable programmable ROM,EEPROM)、光碟儲存器、磁片儲存器、其他磁存儲裝置以及上述電腦可讀介質類型之組合、或任何其他用於以透過電腦存取之指令或資料結構之形式存儲電腦可執行代碼之介質。
第1圖係示出無線通訊系統和存取網路100示例之示意圖。無線通訊系統(還可稱為無線廣域網路(wireless wide area network,WWAN))包含基地台102、UE 104以及演進封包核心(evolved packet core,EPC)160。基地台102可以包含宏小區(macro cell)(高功率蜂窩基地台)和/或小
小區(small cell)(低功率蜂窩基地台)。宏小區包含基地台。小小區包含毫微微小區(femtocell)、微微小區(picocell)以及微小區(microcell)。
基地台102(統稱為演進型通用行動電信系統陸地無線電存取網路(evolved universal mobile telecommunications system terrestrial radio access network,E-UTRAN))透過回程鏈路(backhaul link)132(例如,S1介面)與EPC 160介面連接。除了其他功能之外,基地台102可以執行一個或複數個下列功能:用戶資料傳遞、無線電通道加密和解密、完整性保護、標頭壓縮、行動控制功能(例如,切換、雙連接)、小區間干擾協調、連接建立和釋放、負載均衡、非存取層(non-access stratum,NAS)訊息之分佈、NAS節點選擇、同步、無線電存取網路(radio access network,RAN)共用、多媒體廣播多播服務(multimedia broadcast multicast service,MBMS)、用戶和設備追蹤、RAN資訊管理(RAN information management,RIM)、尋呼、定位以及警告訊息傳遞。基地台102可以透過回程鏈路134(例如,X2介面)與彼此直接或間接地(例如,借助EPC 160)通訊。回程鏈路134可以是有線或無線的。
基地台102可以與UE 104進行無線通訊。基地台102之每一個可以為各地理覆蓋區域110提供通訊覆蓋。可以存在混疊之地理覆蓋區域110。例如,小小區102’可以具有與一個或複數個巨集基地台102之覆蓋區域110混疊之覆蓋區域110’。同時包含小小區和巨集小區之網路可以稱為異質網路。
異質網路還可以包含家用演進節點B(home evolved node B,HeNB),其中HeNB可以向稱為封閉用戶組(closed subscriber group,CSG)之受限組提供服務。基地台102與UE 104之間之通訊鏈路120可以包含從UE 104到基地台102之上行鏈路(uplink,UL)(還可稱為反向鏈路)傳輸和/或從基地台102到UE 104之下行鏈路(downlink,DL)(還可稱為正向鏈路)傳輸。通訊鏈路120可以使用多輸入多輸出(Multiple-Input And Multiple-Output,MIMO)天線技術,該技術包含空間多工、波束成形(beamforming)和/或發射分集(transmit diversity)。通訊鏈路可以借助一個或複數個載波來進行。基地台102/UE 104可以使用高達每個載波Y MHz頻寬(例如,5、10、15、20、100MHz)之頻譜,其中該等頻譜被分配在總共高達Yx MHz之載波聚合(x個分量載波)中以用於每個方向上之傳輸。載波可以彼此相鄰,也可以不相鄰。關於DL和UL之載波之分配可以是不對稱的(例如,可以為DL分配比UL更多或更少之載波)。分量載波可以包含主分量載波和一個或複數個輔助分量載波。主分量載波可以稱為主小區(primary cell,PCell),輔助分量載波可以稱為輔助小區(secondary cell,SCell)。
無線通訊系統還可以進一步包含Wi-Fi存取點(access point,AP)150,其中Wi-Fi AP 150在5GHz非授權頻譜中經由通訊鏈路154與Wi-Fi台(station,STA)152通訊。當在非授權頻譜中通訊時,STA 152/AP 150可以在進行通訊之前執行空閒通道評估(clear channel assessment,CCA),
以確定通道是否可用。
小小區102’可以在授權和/或非授權頻譜中運作。當在非授權頻譜中運作時,小小區102’可以採用NR以及使用與Wi-Fi AP 150使用之相同之5GHz非授權頻譜。在非授權頻譜中採用NR之小小區102’可以提高存取網路之覆蓋和/或增加存取網路之容量。
下一代節點(gNodeB,gNB)180可以運作在毫米波(millimeter wave,mmW)頻率和/或近mmW頻率與UE 104進行通訊。當gNB 180運作在mmW或近mmW頻率時,gNB 180可以稱為mmW基地台。極高頻(extremely high frequency,EHF)是電磁波頻譜中之射頻(Radio Frequency,RF)之一部分。EHF具有30GHz到300GHz之範圍以及波長在1毫米到10毫米之間。該頻帶中之無線電波可以稱為毫米波。近mmW可以向下延伸到3GHz頻率,具有100毫米之波長。超高頻(super high frequency,SHF)頻帶之範圍為3GHz到30GHz,也稱為釐米波。使用mmW/近mmW RF頻帶之通訊具有極高路徑損耗和短覆蓋範圍。gNB 180與UE 104之間可以使用波束成形184以補償極高路徑損耗和短覆蓋範圍。
EPC 160可以包含行動管理實體(mobility management entity,MME)162、其他MME 164、服務閘道器(serving gateway)166、MBMS閘道器168、廣播多播服務中心(broadcast multicast service center,BM-SC)170以及封包資料網路(packet data network,PDN)閘道器172。MME 162可以與本籍用戶伺服器(bome subscriber server,HSS)174
進行通訊。MME 162是處理UE 104與EPC 160之間之信令之控制節點。通常,MME 162提供承載和連接管理。所有使用者網際網路協定(Internet protocol,IP)封包透過服務閘道器166來傳遞,其中服務閘道器166本身連接到PDN閘道器172。PDN閘道器172提供UE IP位址分配以及其他功能。PDN閘道器172和BM-SC170連接PDN 176。PDN 176可以包含網際網路、內部網路、IP多媒體子系統(IP multimedia subsystem,IMS)、封包交換流服務(packet-swicthing streaming service,PSS)和/或其他IP服務。BM-SC 170可以提供用於MBMS使用者服務提供和傳遞之功能。BM-SC 170可以服務作為用於內容提供者MBMS傳輸之入口點、可以用於授權以及發起通用陸地行動網路(public land mobile network,PLMN)中之MBMS承載服務,以及可以用於排程MBMS傳輸。MBMS閘道器168可以用於向屬於多播廣播單頻網路(multicast broadcast single frequency network,MBSFN)區域之廣播特定服務之基地台102分配MBMS訊務,以及可以負責會話管理(開始/停止)和收集演進MBMS(evolved MBMS,eMBMS)相關之付費資訊。
基地台還可以稱為gNB、節點B(Node B,NB)、eNB、AP、基地收發台、無線電基地台、無線電收發器、收發器功能、基本服務組(basic service set,BSS)、擴展服務組(extended service set,ESS)或其他合適之術語。基地台102為UE 104提供到EPC 160之AP。UE 104之示例包含蜂窩電話(cellular phone)、智慧型電話、會話發起協定(session initiation protocol,SIP)電話、膝上型電腦、個人數量助理
(personal digital assistant,PDA)、衛星無線電、全球定位系統、多媒體裝置、視訊裝置、數位音訊播放機(例如,MP3播放機)、照相機、遊戲機、平板電腦、智慧型裝置、可穿戴裝置、汽車、電錶、氣泵、烤箱或任何其他類似功能之裝置。一些UE 104還可以稱為IoT裝置(例如,停車計時器、氣泵、烤箱、汽車等)。UE 104還可以稱為台、行動台、用戶台、行動單元、用戶單元、無線單元、遠程單元、行動裝置、無線裝置、無線通訊裝置、遠程裝置、行動用戶台、存取終端、行動終端、無線終端、遠程終端、手機、使用者代理、行動用戶、用戶或其他合適之術語。
第2A圖係示出DL訊框結構之示例之示意圖200。第2B圖係示出DL訊框結構中之通道之示例之示意圖230。第2C圖係示出UL訊框結構之示例之示意圖250。第2D圖係示出UL訊框結構中之通道之示例之示意圖280。其他無線通訊技術可以具有不同之訊框結構和/或不同之通道。訊框(10ms)可以被劃分為10個大小相等之子訊框。每個子訊框可以包含兩個連續之時槽。資源柵格可以用於表示兩個時槽,每個時槽包含一個或複數個時間併發資源區塊(resource block,RB)(也稱為實體RB(physical RB,PRB))。資源柵格被劃分為複數個資源元素(resource elements,RE)。對於正常環字首,RB在頻域中包含12個連續子載波,並且在時域中包含7個連續符號(對於DL,正交分頻多工(Orthogonal Frequency Division Multiplexing,OFDM)符號;對於UL,SC-FDMA符號),總共84個RE。對於擴展環字首,RB在頻
域中包含12個連續子載波,在時域中包含6個連續符號,總共72個RE。每個RE攜帶之位元數量取決於調製方案。
如第2A圖所示,一些RE攜帶DL參考(引示)訊號(DL reference signal,DL-RS)用於UE處之通道估計。DL-RS可以包含小區特定參考訊號(cell-specific reference signal,CRS)(有時也叫做公共RS)、UE專用參考訊號(UE-specific reference signal,UE-RS)和通道狀態資訊參考訊號(channel state information reference signal,CSI-RS)。第2A圖示出了用於天線埠0、1、2和3之CRS(分別表示為R0、R1、R2和R3)、用於天線埠5之UE-RS(表示為R5),以及用於天線埠15之CSI-RS(表示為R)。第2B圖示出了DL訊框之子訊框中之各種通道之示例。實體控制格式指示通道(physical control format indicator channel,PCFICH)在時槽0之符號0內,並且攜帶指示實體下行控制通道(physical downlink control channel,PDCCH)是否佔用1、2或3個符號之控制格式指示符(control format indicator,CFI)(第2B圖示出佔用3個符號之PDCCH)。PDCCH在一個或複數個控制通道元素(control channel element,CCE)內攜帶下行控制資訊(downlink control information,DCI),每個CCE包含九個RE組(RE group,REG),每個REG在OFDM符號中包含四個連續RE。可以配置UE具有攜帶DCI之UE特定增強PDCCH(enhanced PDCCH,ePDCCH)。ePDCCH可以具有2、4或8個RB對(第2B圖示出了兩個RB對,每個子集包含一個RB對)。實體混合自動重傳請求(automatic repeat request,
ARQ)(hybrid automatic repeat request,HARQ)指示通道(physical hybrid automatic repeat request indicator channel,PHICH)也在時槽0之符號0內,並且基於實體上行共用通道(physical uplink shared channel,PUSCH)攜帶指示HARQ確認(acknowledgement,ACK)/否認(negative ACK,NACK)回饋之HARQ指示符(HARQ indicator,HI)。主同步通道(primary synchronization channel,PSCH)可以在訊框之子訊框0和5內之時槽0之符號6之內。PSCH攜帶主同步訊號(primary synchronization signal,PSS),UE使用該主同步訊號PSS來確定子訊框/符號定時和實體層標識。輔助同步通道(secondary synchronization channel,SSCH)可以在訊框之子訊框0和5內之時槽0之符號5之內。SSCH攜帶輔助同步訊號(secondary synchronization signal,SSS),UE使用該SSS來確定實體層小區標識組編號和無線電訊框定時。基於實體層標識和實體層小區標識組編號,UE可以確定實體小區標識符(physical cell identifier,PCI)。基於PCI,UE可以確定上述DL-RS之位置。攜帶主資訊區塊(master information block,MIB)之實體廣播通道(physical broadcast channel,PBCH)可以透過PSCH和SSCH進行邏輯分組,以形成同步訊號(synchronization signal,SS)區塊。MIB提供DL系統頻寬中之複數個RB、PHICH配置和系統訊框編號(system frame number,SFN)。實體下行共用通道(physical downlink shared channel,PDSCH)攜帶使用者資料、未透過PBCH傳輸之廣播系統資訊(例如系統資訊區塊(system information block,SIB))
以及尋呼訊息。
如第2C圖中所示,一些RE攜帶解調參考訊號(demodulation reference signal,DM-RS)用於基地台處之通道估計。UE還可以附加地在子訊框之最後一個符號中發送探測參考訊號(sounding reference signal,SRS)。SRS可以具有梳狀結構,並且UE可以在其中一個梳上發送SRS。基地台可以使用SRS進行通道品質估計,以在UL上啟用頻率相關之排程。第2D圖示出了訊框之UL子訊框中之各種通道之示例。實體隨機存取通道(physical random access channel,PRACH)可以基於PRACH配置在訊框中之一個或多個子訊框之內。PRACH可以包含子訊框內之六個連續RB對。PRACH允許UE執行初始系統存取以及實現UL同步。實體上行控制通道(physical uplink control channel,PUCCH)可以位於UL系統頻寬之邊緣上。PUCCH攜帶上行控制資訊(uplink control information,UCI),例如排程請求、通道品質指示符(channel quality indicator,CQI)、預編碼矩陣指示符(precoding matrix indicator,PMI)、秩指示符(rank indicator,RI)和HARQ ACK/NACK回饋。PUSCH攜帶資料,並且可以附加地用於攜帶缓存器狀態報告(buffer status report,BSR)、功率餘量報告(power headroom report,PHR)和/或UCI。
第3圖係存取網路中與UE 350进行通訊之基地台310之區塊圖。在DL中,可以向控制器/處理器375提供來自EPC 160之IP封包。控制器/處理器375實施層3和層2功能。層3包含無線電資源控制(radio resource control,RRC)層,
層2包含封包資料收斂協定(packet data convergence protocol,PDCP)層、無線電鏈路控制(radio link control,RLC)層以及介質存取控制(medium access control,MAC)層。控制器/處理器375提供RRC層功能,其中RRC層功能與系統資訊(例如,MIB、SIB)廣播、RRC連接控制(例如,RRC連接尋呼、RRC連接建立、RRC連接修改以及RRC連接釋放)、無線電存取技術(Radio Access Technology,RAT)間行動性以及用於UE測量報告之測量配置相關聯;PDCP層功能,其中PDCP層功能與標頭壓縮/解壓縮、安全性(加密、解密、完整性保護、完整性驗證)以及切換支援(handover support)功能相關聯;RLC層功能,其中RLC層功能與上層封包資料單元(packet data unit,PDU)之傳遞、透過ARQ之糾錯、RLC服務資料單元(service data unit,SDU)之級聯(concatenation)、分段(segmentation)以及重組(reassembly)、RLC資料封包資料單元(packet data unit,PDU)之重新分段以及RLC資料PDU之重新排序相關聯;以及MAC層功能,其中MAC層功能與在邏輯通道與傳輸通道之間之映射、傳輸區塊(transport block,TB)上之MAC SDU之多工、來自TB之MAC SDU之解多工、排程資訊報告、透過HARQ之糾錯、優先處理以及邏輯通道優先次序相關聯。
發送(transmit,TX)處理器316和接收(receive,RX)處理器370實施與各種訊號處理功能相關聯之層1功能。包含實體(physical,PHY)層之層1,可以包含傳輸通道上之錯誤檢測、傳輸通道之向前錯誤修正(forward error
correction,FEC)編碼/解碼、交織(interleave)、速率匹配、實體通道上之映射、實體通道之調製/解調以及MIMO天線處理。TX處理器316基於各種調製方案(例如,二元相移鍵控(binary phase-shift keying,BPSK)、正交相移鍵控(quadrature phase-shift keying,QPSK)、M進位相移鍵控(M-phase-shift keying,M-PSK)、M進位正交振幅調製(M-quadrature amplitude modulation,M-QAM))處理到訊號星座圖(constellation)之映射。然後可以把編碼和調製之符號分成並行流。然後每個流可以映射到OFDM子載波,在時域和/或頻域中與參考訊號(例如,引示)多工,然後使用快速傅立葉逆轉換(inverse fast Fourier transform,IFFT)組合在一起,以產生攜帶時域OFDM符號流之實體通道。在空間上對OFDM流進行預編碼以產生複數個空間流。來自通道估計器374之通道估計可以用於確定編碼和調製方案,以及用於空間處理。通道估計可以從UE 350發送之參考訊號和/或通道狀態回饋中導出。然後每個空間流可以經由各個發送和接收發器318中之發送器(318TX)提供給不同之天線320。每個發送器318TX可以使用各空間流調製RF載波以用於發送。
在UE 350中,每個接收器354RX(收發器354包含354TX以及354RX)透過各天線352接收訊號。每個接收器354RX恢復調製到RF載波上之資訊並且向RX處理器356提供資訊。TX處理器368和RX處理器356實施與各種訊號處理功能相關聯之層1功能。RX處理器356對資訊執行空間處理,以恢復目標為UE 350之任何空間流。如果複數個空間
流目標是UE 350,則可以透过RX處理器356將複數個空間流組合成單個OFDM符號流。然後RX處理器356使用快速傅立葉轉換(fast Fourier transform,FFT)將OFDM符號流從時域轉換到頻域。頻域訊號包含用於OFDM訊號之每個子載波之各個OFDM符號流。透過確定基地台310發送之最可能之訊號星座點來恢復和解調每個子載波上之符號和參考訊號。軟判決是基於通道估計器358計算之通道估計。然後對上述軟判決進行解碼和解交織,以恢復基地台310最初在實體通道上發送之資料和控制訊號。然後向實施層3和層2功能之控制器/處理器359提供上述資料和控制訊號。
控制器/處理器359可以與存儲程式碼和資料之記憶體360相關聯。記憶體360可以稱為電腦可讀介質。在UL中,控制器/處理器359提供傳輸與邏輯通道之間之解多工、封包重組、解密、標頭解壓縮以及控制訊號處理,以恢復來自EPC 160之IP封包。控制器/處理器359還負責使用ACK和/或NACK協定進行錯誤檢測以支援HARQ運作。
與基地台310之DL傳輸有關之功能描述類似,控制器/處理器359提供RRC層功能,其中RRC層功能與系統資訊(例如,MIB、SIB)獲取、RRC連接,以及測量報告相關聯;PDCP層功能,其中PDCP層功能與標頭壓縮/解壓縮、安全性(加密、解密、完整性保護、完整性驗證)相關聯;RLC層功能,其中RLC層功能與上層PDU之傳遞、透過ARQ之糾錯、RLC SDU之級聯、分段以及重組、RLC資料PDU之重新分段,以及RLC資料PDU之重新排序相關聯;以及MAC層
功能,其中MAC層功能與在邏輯通道與傳輸通道之間之映射、TB上之MAC SDU多工、來自TB之MAC SDU之解多工、排程資訊報告、透過HARQ之糾錯、優先處理以及邏輯通道優先次序相關聯。
TX處理器368可以使用通道估計器358從基地台310發送之參考訊號或回饋中導出之通道估計,以選擇合適之編碼和調製方案,以及促進空間處理。可以經由各個發送器354TX將TX處理器368所生成之空間流提供給不同天線352。每個發送器354TX可以使用各空間流調製RF載波以用於發送。基地台310中以與UE 350中接收器功能相關描述之方式類似之方式處理UL傳輸。每個發送和接收發器318中之接收器(318RX)透過各天線320接收訊號。每個接收器318RX恢復調製到RF載波上之資訊並且向RX處理器370提供資訊。
控制器/處理器375可以與存儲程式碼和資料之記憶體376相關聯。記憶體376可以稱為電腦可讀介質。在UL中,控制器/處理器375提供傳輸與邏輯通道之間之解多工、封包重組、解密、標頭解壓縮以及控制訊號處理,以恢復來自UE 350之IP封包。來自控制器/處理器375之IP封包可以提供給EPC 160。控制器/處理器375還負責使用ACK和/或NACK協定進行錯誤檢測以支援HARQ運作。
NR指的是被配置依據新空中介面(例如,除了基於OFDMA之空中介面)或固定傳輸層(例如,除了IP)運作之無線電。NR可以在UL和DL中使用具有環字首(cyclic prefix,CP)之OFDM,並且可以包含支援使用分時雙工(Time
Division Duplexing,TDD)之半雙工運作。NR可以包含目標為寬頻寬(例如,超過80MHz)之增強行動寬頻(enhanced mobile broadband,eMBB)服務、目標為高載波頻率(例如,60GHz)之毫米波(millimeter wave,mmW)、目標為非後向兼容之機器類型通訊(Machine Type Communication,MTC)技術之大規模MTC(massive MTC,mMTC)和/或目標為超可靠低時延通訊(Ultra-Reliable Low Latency Communication,URLLC)服務之關鍵任務。
可以支援頻寬為100MHz之單分量載波。在一個示例中,NR RB可以跨越(span)12個子載波,其具有在0.1ms持續時間上75kHz之子載波頻寬或在1ms持續時間上15kHz之子載波頻寬。每個無線電訊框可以包含長度為10ms之10個或50個子訊框。每個子訊框長度為0.2ms。每個子訊框可以指示用於資料傳輸之鏈路方向(例如,DL或UL),以及每個子訊框之鏈路方向可以動態切換(switch)。每個子訊框可以包含DL/UL資料以及DL/UL控制資料。關於第6圖和第7圖用於NR之UL和DL子訊框可以在下文更詳細描述。
可以支援波束形成,並且波束方向可以動態配置。還可以支援具有預編碼之MIMO傳輸。DL中之MIMO配置可以支援高達8個發送天線,其具有高達8個流,並且每個UE高達2個流之多層DL傳輸。可以支援每個UE高達2個流之多層傳輸。可以支援高達8個服務小區之複數個小區聚合。或者,NR可以支援除了基於OFDMA之介面之外之不同之空中介面。
NR RAN可以包含中央單元(central unit,CU)和分佈式單元(distributed unit,DU)。NR基地台(例如,gNB、5G節點B、節點B、TRP、AP)可以對應於一個或複數個基地台。NR小區可以配置為存取小區(access cell,ACell)或僅資料小區(data only cell,DCell)。例如,RAN(例如,中央單元或分佈式單元)可以配置小區。DCell可以是用於載波聚合或雙連接之小區,並且不可以用於初始存取、小區選擇/重新選擇或切換。在一些情況下,Dcell可以不發送SS。在一些情況下,DCell可以發送SS。NR BS可以向UE發送DL訊號以指示小區類型。基於小區類型指示,UE可以與NR BS進行通訊。例如,UE可以基於所指示之小區類型確定NR基地台,以考慮進行小區選擇、存取、切換和/或測量。
第4圖依據本發明之各個方面示出了分佈式RAN 400之示例邏輯架構。5G存取節點(access node,AN)406可以包含存取節點控制器(access node controller,ANC)402。ANC可以是分佈式RAN 400之CU。到下一代核心網(next generation core network,NG-CN)404之回程介面可以在ANC處終止。到相鄰下一代存取節點(next generation access node,NG-AN)410之回程介面可以在ANC處終止。ANC可以包含一個或複數個TRP 408(還可以稱為基地台、NR基地台、節點B、5G NB、AP或一些其他術語)。如上所述,TRP可以與「小區」互換地使用。
TRP 408可以是DU。TRP可以連接到一個ANC(ANC 402)或一個以上ANC(未示出)。例如,對於RAN
共用、服務無線電(radio as a service,RaaS)以及服務具體ANC部署,TRP可以連接到一個以上ANC。TRP可以包含一個或複數個天線埠。可以配置TRP獨立地(例如,動態選擇)或聯合地(例如,聯合傳輸)向UE服務提供訊務。
分佈式RAN 400之局部架構可以用於示出前傳(fronthaul)定義。架構可以定義為支援跨不同部署類型之前傳解決方案。例如,架構可以是基於傳輸網路能力(例如,頻寬、時延和/或抖動)。架構可以與LTE共用特徵和/或組件。依據各個方面,NG-AN 410可以支援與NR之雙連接。NG-AN可以共用用於LTE和NR之共用前傳。
該架構可以啟用TRP 408之間之協作。例如,可以在TRP之內和/或經由ANC 402跨TRP預設置協作。依據各個方面,可以不需要/不存在TRP之間(inter-TRP)介面。
依據各個方面,分離之邏輯功能之動態配置可以在分佈式RAN 400架構之內。PDCP、RLC、MAC協定可以適應性地放置在ANC或TRP中。
第5圖係依據本發明之各個方面示出了分佈式RAN 500之示例實體架構。集中式核心網路單元(centralized core network unit,C-CU)502可以主控(host)核心網路功能。C-CU可以集中式部署。C-CU功能可以卸載(offload)(例如,到先進無線服務(advanced wireless service,AWS))以努力處理峰值容量。集中式RAN單元(centralized RAN unit,C-RU)504可以主控一個或複數個ANC功能。可選地,C-RU可以在本地主控核心網路功能。C-RU可以分佈式部署。C-RU可以更
接近網路邊緣。DU 506可以主控一個或複數個TRP。DU可以位於具有RF功能之網路邊緣。
第6圖係示出以DL為中心之子訊框之示例之示意圖600。以DL為中心之子訊框可以包含控制部分602。控制部分602可以存在於以DL為中心之子訊框之初始或開始部分。控制部分602可以包含對應於以DL為中心子訊框之各個部分之各種排程資訊和/或控制資訊。在一些配置中,控制部分602可以是PDCCH,如第6圖中所示。以DL為中心之子訊框還可以包含DL資料部分604。DL資料部分604有時可以稱為以DL為中心之子訊框之有效負荷。DL資料部分604可以包含用於將DL資料從排程實體(例如,UE或BS)傳送到下級(subordinate)實體(例如,UE)之通訊資源。在一些配置中,DL資料部分604可以是實體下行共用通道(physical DL shared channel,PDSCH)。
以DL為中心之子訊框還可以包含共用UL部分606。共用UL部分606有時可以被稱為UL叢發、共用UL叢發和/或各種其他合適之術語。共用UL部分606可以包含與以DL為中心之子訊框之各個其他部分相對應之回饋資訊。例如,共用UL部分606可以包含相對應於控制部分602之回饋資訊。回饋資訊之非限制性示例可以包含ACK訊號、NACK訊號、HARQ指示符和/或各種其他合適類型之資訊。共用UL部分606可以包含附加或替代資訊,諸如關於隨機存取通道(random access channel,RACH)進程、排程請求(scheduling request,SR)和各種其他合適類型資訊之資訊。
如第6圖所示,DL資料部分604之末端可以在時間上與共用UL部分606之開始間隔開。該時間間隔有時可以被稱為間隙、保護時段、保護間隔和/或各種其他合適之術語。該間隔為從DL通訊(例如,下級實體(例如,UE)之接收運作)到UL通訊(例如,下級實體(例如,UE)之發送)之切換提供時間。所屬技術領域中具有通常知識者將會理解,前述僅僅是以DL為中心之子訊框之一個示例,並且在不必偏離本文所述之各個方面情況下可以存在具有類似特徵之替代結構。
第7圖係示出以UL為中心之子訊框之示例之示意圖700。以UL為中心之子訊框可以包含控制部分702。控制部分702可以存在於以UL為中心之子訊框之初始或開始部分。第7圖中之控制部分702可以類似於上文參考第6圖描述之控制部分602。以UL為中心之子訊框還可以包含UL資料部分704。UL資料部分704有時可以被稱為以UL為中心之子訊框之有效負荷。UL部分指的是用於將UL資料從下級實體(例如,UE)傳送到排程實體(例如,UE或BS)之通訊資源。在一些配置中,控制部分702可以是PDCCH。
如第7圖所示,控制部分702之末端可以在時間上與UL資料部分704之開始分開。該時間間隔有時可以被稱為間隙、保護時段、保護間隔和/或各種其他合適之術語。該間隔為從DL通訊(例如,排程實體之接收運作)到UL通訊(例如,排程實體之發送)之切換提供時間。以UL為中心之子訊框還可以包含共用UL部分706。第7圖中之共用UL部分706類似於上文參考第6圖描述之共用UL部分606。共用UL
部分706可以附加地或替代地包含關於CQI、SRS和各種其他合適類型資訊之資訊。所屬技術領域中具有通常知識者將會理解,前述僅僅是以UL為中心之子訊框之一個示例,並且在不必偏離本文所述之各個方面情況下可以存在具有類似特徵之替代結構。
在一些情況下,兩個或複數個下級實體(例如,UE)可以使用副鏈路訊號彼此通訊。該種副鏈路通訊之實際應用可以包含公共安全、鄰近服務、UE到網路之中繼、車輛到車輛(vehicle-to-vehicle,V2V)通訊、萬物互聯(Internet of Everything,IoE)通訊、IoT通訊、關鍵任務網孔(mission-critical mesh)和/或各種其他合適之應用。通常,副鏈路訊號指的是在不需要透過排程實體(例如,UE或BS)中繼通訊之情況下,訊號從一個下級實體(例如,UE 1)被傳送到另一個下級實體(例如,UE 2)之訊號,即使排程實體可以用於排程和/或控制之目的。在一些示例中,可以使用授權頻譜來傳送副鏈路訊號(與通常使用未授權頻譜之無線區域網路不同)。
第8圖係示出基地台802和UE 804之間之通訊之示意圖800。在該示例中,基地台802生成資訊位元序列812。例如,資訊位元序列812可以用於PDCCH。發送資訊位元序列812到極化編碼器870,其生成編碼位元序列814。發送編碼位元序列814到速率匹配交織器872,其交織編碼位元序列814以生成編碼位元序列816。基地台802進一步操縱編碼位元序列816。例如,基地台802可以刪截、縮短以及重複編碼位元序列816之一個或複數個部分。因此,透過操縱,基地台
802獲得編碼位元序列818。基地台802將編碼位元序列818放置於環形緩衝器880中。
在某些配置中,基地台802從存儲在環形緩衝器880中之編碼位元序列818中選擇位元段820,並將位元段820發送到通道位元交織器882。特別地,位元段820可以包含連續位元,在一定程度上與分配用於傳輸之資源區塊中之可用資源元素之數量相匹配。通道位元交織器882交織位元段820,並且生成編碼位元序列830。然後將編碼位元序列830中之位元發送到調製組件890,以映射到一個或複數個符號之調製位元。然後基地台802將符號發送到UE 804。
雖然在本發明中參考基地台802給出了示例,但應該注意,UE 804可以執行本文描述之相同運作。
在一個示例中,通道位元交織器882是三角形交織器。三角形交織器大小為Q,列大小為P,由矩陣表示為:
y n 代表交織器中用於保持位元之位置,n是從0到Q-1之整數。因此,基地台802將位元段820逐列地寫成為三角形交織器之矩陣之Q個位元。然後基地台802逐行地從矩陣中讀出位元。此外,當位元段820之位元數量小於Q個位元時,可以跳過空位元。
在另一個示例中,考慮了速率匹配交織器872所提供之交織效果,從而實現降低之索引映射複雜度和資料緩衝
成本。特別地,在該示例中,通道位元交織器882是區塊交織器。在一些情況下,區塊交織器之大小可以小於碼字。大小為B和深度為d之區塊交織器可以透過矩陣表示:
y n 代表交織器中用於保持位元之位置,n是從0到B-1之整數。因此,基地台802將位元段820逐列地寫成為區塊交織器之矩陣之B個位元。然後基地台802逐行地從矩陣中讀出位元。當選擇深度為合適之素數(例如,5或11)時,或者當依據用於傳輸之符號之調製階數來調整交織器參數時,區塊交織器可以實現更高之性能。由於區塊交織器中之有規律之列和行大小,讀/寫存取很簡單,並且高輸送量實現容易。在某些配置中,通道位元交織器882具有高達108位元之大小或高達216位元之大小。
第9圖係示出基地台802和UE 804之間之通訊之另一示意圖900。特別地,在該示例中,從極化編碼器870輸出之編碼位元序列818具有N個位元並且可以從0到N-1連續地編了索引。此外,在編碼位元序列818中,特定編碼位元之重要性高於較低索引之另一編碼位元之重要性。例如,索引為N/2之位元比索引為(N/2)-1之位更重要。在某些情況下,對於那些對應於用於縮短之零輸入位元之位元例外。
在一種技術中,在放置於環形緩衝器880中之後,編碼位元序列818被均勻地劃分為部分918-1和部分918-2。
部分918-1包含索引從0到(N/2)-1之位元,而部分918-2包含索引從N/2到N-1之位元。如上所述,部分918-2之每個位元具有比部分918-1中之任何位元更高之重要性。基地台802可以從部分918-1中選擇段920-1,從部分918-2中選擇段920-2。特別地,段920-1和段920-2可以包含相同數量之連續位元。段920-1和段920-2之總位元數對應於分配用於傳輸之資源區塊中之可用資源元素之數量。
基地台802將段920-1發送到通道位元交織器982-1,將段920-2發送到通道位元交織器982-2。因此,通道位元交織器982-1生成編碼位元序列930-1,以及通道位元交織器982-1生成編碼位元序列930-2。
此外,在該示例中,基地台802可以使用16QAM符號來發送編碼位元。16 QAM符號按順序攜帶4個調製位元:{b0,b1,b2,b3}。{b0,b1}具有比{b2,b3}更高之可靠性。如上所述,部分918-2比部分918-1更重要。因此,編碼位元序列930-2包含比編碼位元序列930-1更重要之編碼位元。基地台802從編碼位元序列930-1中選擇2個編碼位元,並將該2個編碼位元發送到調製組件890。基地台802還從編碼位元序列930-2中選擇2個編碼位元並且發送該2個編碼位元到調製組件890。調製組件890將從編碼位元序列930-2選擇之2個編碼位元映射到特定16QAM符號之{b0,b1},並將從編碼位元序列930-1選擇之2個編碼位元映射到特定16QAM符號之{b2,b3}。因此,來自編碼位元序列930-2之更重要之位元被映射到更可靠之位元{b0,b1}。
在某些配置中,通道位元交織器982-1和通道位元交織器982-2可以具有相同之大小和深度。此外,通道位元交織器982-1和通道位元交織器982-2可以具有相同之配置或基本相同之配置。
在某些配置中,通道位元交織器982-1和通道位元交織器982-2可以具有不同之配置。在某些配置中,通道位元交織器982-1之深度與通道位元交織器982-2之深度相同,但通道位元交織器982-1之讀取行順序與通道位元交織器982-2之讀取行順序相反。
在某些配置中,通道位元交織器982-1可以在一個方向上讀取段920-1(例如,從較低索引到較高索引),而通道位元交織器982-2可以在相反方向(例如,從較高索引到較低索引)讀取段920-2。
在某些配置中,通道位元交織器982-1和通道位元交織器982-2每個具有高達216位元之大小。此外,關於PDCCH設置,通道位元交織之大小可以與控制通道元素(Control-Channel Element,CCE)之整數量相匹配。特別地,2個CCE之大小可以改善性能和時延權衡,而如果優先考慮降低時延,則可以考慮1個CCE之大小。
第10圖係示出放置編碼位元於環形緩衝器880中之示意圖1000。在該示例中,環形緩衝器880大小為M,M小於編碼位元序列818之位元數量(即,N)。因此,基地台802選擇部分1018進行處理,該部分1018包含索引為0到M-1之位元。基地台802將部分1018均勻地劃分為部分
1018-1,其包含索引從0到(M/2)-1之位元,以及部分1018-2,其包含索引從M/2到M-1之位元。放置部分1018-1和部分1018-2於環形緩衝器880。基地台802從部分1018-1中選擇段1020-1並且將段1020-1輸入到通道位元交織器982-1。基地台802從部分1018-2中選擇段1020-2,並且將段1020-2輸入到通道位元交織器982-2。如上所述,調製組件890將從通道位元交織器982-2輸出之編碼位元序列930-2中之2個編碼位元映射到特定16QAM符號之調製位元{b0,b1}。調製組件890將從通道位元交織器982-1輸出之編碼位元序列930-1中之2個編碼位元映射到特定16QAM符號之調製位元{b2,b3}。
隨後,基地台802從環形緩衝器880刪除部分1018-1以及部分1018-2。基地台802將部分1019均勻地劃分為部分1019-1,其包含索引從M到M+(N-M)/2-1之位元,以及部分1019-2,其包含具有索引從M+(N-M)/2到N-1之位元。放置部分1019-1和部分1019-2於環形緩衝器880中。然後基地台802從部分1019-1中選擇段1021-1,並且將段1021-1輸入到通道位元交織器982-1。然後基地台802從部分1019-2中選擇段1021-2,並且將段1021-2輸入到通道位元交織器982-2。如上所述,調製組件890將從通道位元交織器982-2輸出之編碼位元序列930-2之2個編碼位元映射到特定16QAM符號之調製位元{b0,b1}。調製組件890將從通道位元交織器982-1輸出之編碼位元序列930-1中之2個編碼位元映射到特定16QAM符號之調製位元{b2,b3}。
第11圖係示出基地台802和UE 804之間之通訊
之又一示意圖1100。在另一技術中,基地台802使用之並行區塊交織器之數量可以取決於符號之調製階數。基地台802可以將編碼位元序列818劃分為T個部分,其包含部分1119-1、...、1119-T。特別地,編碼位元序列818可以被均勻地分成部分1119-1、...、1119-T。放置部分1119-1、...、1119-T於環形緩衝器880中。基地台802從部分1119-1、...、1119-中之每一個中選擇段1121-1、...、1121-T並且將所選擇之段1121-1、...、1121-T發送到T個並行通道位元交織器1182-1、1182-2、...、1182-T中之各個通道位元交織器。在一個示例中,並行區塊交織器之數量確定為由基地台802所採用之一個符號所攜帶之調製位元之數量之一半。例如,當採用QPSK、16-QAM、64-QAM、256-QAM、1024-QAM符號時,基地台802可以分別使用1、2、3、4或5個並行區塊交織器。可以均勻地劃分速率匹配輸出用於每個區塊交織器,其中具有較高之索引輸出位元被交織並且映射到QAM符號之更高可靠之位元位置對。
如上所述,在編碼位元序列818中,具有較高索引之位元比具有較低索引之位元更可靠。因此,從部分1119-T、1119-(T-1)、...、1119-1中選擇之位元被映射到所採用符號之調製位元,其具有從高到低之可靠性,類似於上文參考第9圖所描述的。因此,具有較高索引之輸出位元被交織並且映射到所採用符號之更可靠之位元位置對。
第12圖係用於交織編碼位元之方法(流程)之流程圖1200。該方法可以由無線設備(例如,UE 804、基地台802、設備1302以及設備1302')執行。
在運作1202中,無線設備交織從編碼器輸出之第一編碼位元序列(例如,編碼位元序列814),以及然後操縱該交織之第一編碼位元序列(例如,編碼位元序列816)以生成第二編碼位元序列(例如,編碼位元序列818)。在某些配置中,操縱交織之第一編碼位元序列至少包含刪截、縮短和重複交織之第一編碼位元序列之一個或複數個部分中之一個。在運作1204中,無線設備放置第二編碼位元序列於緩衝器中。在運作1206中,在第一技術中,無線設備從緩衝器(例如,環形緩衝器880)中選擇第二編碼位元序列之第一段(例如,位元段820,段920-2)用於傳輸。
在第二技術中,在運作1208中,無線設備再從緩衝器中選擇第二編碼位元序列之第二段(例如,段920-1)用於傳輸。
在第三技術中,在運作1210中,無線設備進一步從緩衝器中選擇第二編碼位元序列之N個第三段(例如,段1121-1、...、段1121-T)用於傳輸。
在所有技術中,在運作1212中,無線設備交織第一段(即,第二編碼位元序列之第一段)(例如,使用通道位元交織器882...,通道位元交織器982-2)。在第二技術中,在運作1214中,無線設備交織第二段(即,第二編碼位元序列之第二段)(例如,使用通道位元交織器982-1)。在某些配置中,第一段(例如,段920-2)具有比第二段(例如,段920-1)更高之重要性。在某些配置中,編碼器是極化編碼器。第一段中之編碼位元和第二段中之編碼位元都是連續的。在某些配置
中,第一段在第一交織器(例如,通道位元交織器982-2)處交織,並且第二段在獨立於第一交織器之第二交織器(例如,通道位元交織器982-1)處交織。在某些配置中,第一交織器和第二交織器中之每一個是區塊交織器。在某些配置中,第一交織器和第二交織器具有相同之深度。在某些配置中,第一交織器之深度不同於第二交織器之深度。在某些配置中,第一交織器和第二交織器中之每一個具有高達108位元之大小。在某些配置中,第一交織器和第二交織器中之每一個具有高達216位元之大小。在第三技術中,在運作1216中,無線設備交織N個第三段(例如,使用通道位元交織器1182-1、1182-2、...、1182-T)。
在某些配置中,在第二技術中,一個或複數個符號中之每一個攜帶複數個調製位元,其包含第一部分調製位元(例如,{b0,b1})和第二部分調製位元(例如,{b2,b3})。第一部分調製位元比第二部分調製位元更可靠。第一部分具有第一數量之調製位元。第二部分具有第二數量之調製位元。
在某些配置中,在第二技術中,第一段和第二段共同包含從第二編碼位元序列選擇用於傳輸之所有位元。第一數量和第二數量中之每一個是2。一個或複數個符號中之每一個是16QAM符號。在某些配置中,第一段和第二段具有相同之大小。
在運作1218中,無線設備從交織之第一段中選擇各第一數量之編碼位元。在運作1220中,無線設備映射各第一數量之編碼位元到每個符號攜帶之第一部分調製位元。在某
些配置中,第一段(例如,位元段820)包含從第二編碼位元序列選擇用於傳輸之所有位元。第一段在區塊交織器(例如,通道位元交織器882)處交織。
在第二技術中,在運作1222中,無線設備還從交織之第二段中選擇各第二數量之編碼位元。在運作1224中,無線設備映射各第二數量之編碼位元到每個符號攜帶之第二部分調製位元。在某些配置中,在第一方向上以連續順序從第一段中選擇各第一數量之編碼位元。在與第一方向相反之第二方向上以連續順序從第二段中選擇各第二數量之編碼位元。在某些配置中,在第一方向上以連續順序從第一段中選擇各第一數量之編碼位元。還在第一方向上以連續順序從第二段中選擇各第二數量之編碼位元。
在第三技術中,每個符號攜帶之複數個調製位元進一步包含N個第三部分調製位元,N個第三部分之每一個具有第三數量之調製位元,N是大於0之整數。在運作1226中,無線設備從交織之N個第三段中之各個選擇各第三數量之編碼位元。在某些配置中,第一數量、第二數量和第三數量中之每一個是2。在某些配置中,N是1。一個或複數個符號中之每一個是64QAM符號。
在運作1228中,無線設備映射選擇之各第三數量之編碼位元到由每個符號攜帶之N個第三部分調製位元中之各個。在運作1230中,無線設備發送一個或複數個符號。
第13圖係示出示例性設備1302中之不同組件/裝置之間之資料流之概念性之資料流程圖1300。設備1302可以
是基地台。設備1302包含接收組件1304、發送組件1310、編碼器1312、交織器1314、操縱組件1316,緩衝器1318、選擇組件1320、交織器1322、調製組件1324。
編碼器1312輸出第一編碼位元序列。交織器1314交織第一編碼位元序列。操縱組件1316操縱交織之第一編碼位元序列以生成第二編碼位元序列。在某些配置中,操縱交織之第一編碼位元序列包含刪截、縮短和重複交織之第一編碼位元序列之一個或複數個部分中之至少一個。操縱組件1316放置第二編碼位元序列於緩衝器1318中。映射第二編碼位元序列中之一些或全部到調製組件1324處之一個或複數個符號之調製位元。
在第一技術中,選擇組件1320從緩衝器1318中選擇第二編碼位元序列之第一段用於傳輸。在第二技術中,選擇組件1320附加之從緩衝器1318中選擇第二編碼位元序列之第二段用於傳輸。在第三技術中,選擇組件1320進一步從緩衝器1318中選擇第二編碼位元序列之N個第三段用於傳輸。
在所有技術中,交織器1322之第一交織器交織第一段。在第二技術中,交織器1322之第二交織器交織第二段。在某些配置中,第一段具有比第二段更高之重要性。在某些配置中,編碼器1312是極化編碼器。第一段中之編碼位元和第二段中之編碼位元都是連續的。在某些配置中,第二交織器獨立於第一交織器。在某些配置中,第一交織器和第二交織器中之每一個是區塊交織器。在某些配置中,第一交織器和第二交織器具有相同之深度。在某些配置中,第一交織器之深度不同
於第二交織器之深度。在某些配置中,第一交織器和第二交織器中之每一個具有高達108位元之大小。在某些配置中,第一交織器和第二交織器中之每一個具有高達216位元之大小。此外,在第三技術中,交織器1322交織N個第三段。
在某些配置中,在第二技術中,一個或複數個符號中之每一個攜帶包含第一部分調製位元和第二部分調製位元之複數個調製位元。第一部分調製位元比第二部分調製位元更可靠。第一部分具有第一數量之調製位元。第二部分具有第二數量之調製位元。
在某些配置中,在第二技術中,第一段和第二段共同包含從第二編碼位元序列選擇之用於傳輸之所有位元。第一數量和第二數量中之每一個是2。一個或複數個符號中之每一個是16QAM符號。在某些配置中,第一部分和第二部分具有相同之大小。
選擇組件1320從交織之第一段中選擇各第一數量之編碼位元。調製組件1324映射各第一數量之編碼位元到每個符號攜帶之第一部分調製位元。在某些配置中,第一段包含從第二編碼位元序列選擇之用於傳輸之所有位元。第一段在區塊交織器處交織。
在第二技術中,選擇組件1320還從交織之第二部分中選擇第二數量之編碼位元。調製組件1324映射各第二數量之編碼位元到每個符號攜帶之第二部分調製位元。在某些配置中,在第一方向上以連續順序從第一段中選擇各第一數量之編碼位元。在與第一方向相反之第二方向上以連續順序從第二
段中選擇各第二數量之編碼位元。在某些配置中,在第一方向上以連續順序從第一段中選擇各第一數量之編碼位元。還在第一方向上以連續順序從第二段中選擇各第二數量之編碼位元。
在第三技術中,每個符號攜帶之複數個調製位元進一步包含N個第三部分調製位元,N個第三部分之每一個具有第三數量之調製位元,N是大於0之整數。選擇組件1320從交織之N個第三段中之各個中選擇各第三數量之編碼位元。在某些配置中,第一數量、第二數量和第三數量中之每一個是2。在某些配置中,N是1。一個或複數個符號中之每一個是64QAM符號。調製組件1324映射選擇之各個第三數量之編碼位元到每個符號攜帶之N個第三部分調製位元中之各個。發送組件1310發送一個或複數個符號到UE 1350。
第14圖係示出採用處理系統1414之設備1302'之硬體實施之示意圖1400。設備1302’可以是基地台。處理系統1414可以使用匯流排結構實施,其通常由匯流排1424表示。匯流排1424可以包含任何數量互連匯流排和橋,其數量取決於處理系統1414之具體應用和總體設計約束。匯流排1424將包含一個或複數個處理器和/或硬體組件之各種電路連接在一起,其可以透過一個或複數個處理器1404、接收組件1304、發送組件1310、編碼器1312、交織器1314、操縱組件1316、緩衝器1318、選擇組件1320、交織器1322、調製組件1324以及電腦可讀介質/記憶體1406表示。匯流排1424還可以連接各種其他電路,例如,定時源、週邊設備(peripheral),電壓調節器以及功率管理電路等。
處理系統1414可以耦接於收發器1410,其可以是收發器354中之一個或複數個。收發器1410耦接於一個或複數個天線1420,其可以是通訊天線320。
收發器1410提供透過傳輸介質與各種其他設備通訊之裝置。收發器1410從一個或複數個天線1420接收訊號,從接收之訊號中提取資訊,並且將提取之資訊提供給處理系統1414,具體地是接收組件1304。此外,收發器1410從處理系統1414接收資訊,具體地是發送組件1310,並且基於所接收之資訊生成應用於一個或複數個天線1420之訊號。
處理系統1414包含耦接於電腦可讀介質/記憶體1406之一個或複數個處理器1404。一個或複數個處理器1404負責總體處理,包含存儲在電腦可讀介質/記憶體上之軟體執行。該軟體在由一個或複數個處理器1404執行時,可以引起處理系統1414執行上述任何用於特定設備之各種功能。電腦可讀介質/記憶體1406還可以用於存儲執行軟體時透過一個或複數個處理器1404操縱之資料。處理系統1414進一步包含接收組件1304、發送組件1310、編碼器1312、交織器1314、操縱組件1316、緩衝器1318、選擇組件1320、交織器1322、調製組件1324以及電腦可讀介質/記憶體1406中之至少一個。組件可以是在一個或複數個處理器1404中運行的、在電腦可讀介質/記憶體1406駐存的/存儲的軟體組件、耦接於一個或複數個處理器1404之一個或複數個硬體組件、或及其組合。處理系統1414可以是UE 350之組件,以及可以包含記憶體360和/或TX處理器368、RX處理器356以及控制器/處理器359
中之至少一個。
在一個配置中,用於無線通訊之設備1302/設備1302'包含用於執行第12圖之運作之每一個之裝置。前述裝置可以是配置為執行前述裝置所述功能之一個或複數個前述設備1302之組件和/或設備1302'之處理系統1414。
如上所述,處理系統1414可以包含TX處理器316,RX處理器370以及通訊處理器375。因此,在一個配置中,前述裝置可以是配置為執行前述裝置所述功能之TX處理器316、RX處理器370以及控制器/處理器375。
可以理解的是本發明之流程/流程圖中區塊之具體順序或層次是示範性方法之示例。因此,應該理解的是,可以基於設計偏好對流程/流程圖中區塊之具體順序或層次進行重新排列。還可以進一步組合或省略一些區塊。所附方法申請專利範圍以簡化順序介紹各個區塊之元素,然而這並不意味著限制於所介紹之具體順序或層次。
提供上述內容是為了使得所屬技術領域中具有通常知識者能夠實踐本發明所描述之各個方面。對所屬技術領域中具有通常知識者而言,對該等方面之各種修改是顯而易見的,而且本發明所定義之一般原理也可以應用於其他方面。因此,申請專利範圍並非旨在限制於本文所示出之各個方面,而是與語言申請專利範圍符合一致之全部範圍,在語言申請專利範圍中,除非具體地這樣陳述,否則對單數形式之元素之引用並非意在表示「一個且僅一個」,而是「一個或複數個」。術語「示例性」在本發明中意指「作為示例、實例或說明」。本
發明中描述為「示例性」之任何方面不一定比其他方面更優選或有利。除非具體陳述,否則術語「一些」是指一個或複數個。諸如「A、B或C中之至少一個」、「A、B或C中之一個或複數個」、「A、B以及C中至少一個」、「A、B以及C中之一個或複數個」以及「A、B、C或其任意組合」之組合包括A、B和/或C之任何組合,並且可以包括複數個A、複數個B或複數個C。更具體地,諸如「A、B或C中至少一個」、「A、B或C中的一個或複數個」、「A、B以及C中至少一個」、「A、B以及C中之一個或複數個」以及「A、B、C或其任何組合」之組合可以是只有A、只有B、只有C、A和B、A和C、B和C或A和B和C,其中,任意該種組合可以包含A、B或C中之一個或複數個成員或A、B或C中之成員。本發明中所描述之各個方面之元素之所有結構和功能等同物對於所屬領域具有通常知識者而言是已知的或隨後將會是已知的,並明確地透過引用併入本發明,並且旨在被申請專利範圍所包含。而且,不管本發明是否在申請專利範圍中明確記載,本發明所公開之內容並不旨在專用於公眾。術語「模組」、「機制」、「元素」、「裝置」等可以不是術語「裝置」之替代詞。因此,申請專利範圍中沒有元素被解釋為裝置加功能,除非該元素使用短語「用於......之裝置」來明確敘述。
800:示意圖
802:基地台
804:使用者設備
812:資訊位元序列
814、816、818、830:編碼位元序列
820:位元段
870:極化編碼器
872:速率匹配交織器
880:環形緩衝器
882:通道位元交織器
890:調製組件
Claims (19)
- 一種交織編碼位元之方法,包含:交織從一編碼器輸出之一第一編碼位元序列以及操縱該交織之第一編碼位元序列以生成一第二編碼位元序列;放置該第二編碼位元序列於一緩衝器中;從該緩衝器中選擇該第二編碼位元序列之一第一段;交織該第一段;從該緩衝器中選擇該第二編碼位元序列之一第二段;交織該第二段;以及經由一個或複數個符號發送該交織之該第一段以及該交織之該第二段,其中,該一個或複數個符號之每一個攜帶複數個調製位元,該複數個調製位元包含一第一部分調製位元和一第二部分調製位元,該第一部分調製位元比該第二部分調製位元之可靠性高,該第一部分調製位元具有一第一數量之調製位元,該第二部分調製位元具有一第二數量之調製位元,該方法進一步包含:從該交織之第一段中選擇各第一數量之編碼位元;映射該各第一數量之編碼位元到該一個或複數個符號之每一個攜帶之該第一部分調製位元;從該交織之第二段中選擇各第二數量之編碼位元;映射該各第二數量之編碼位元到該一個或複數個符號之每一個攜帶之該第二部分調製位元。
- 如申請專利範圍第1項所述之交織編碼位元之方法,其中,當該第一段中之編碼位元之索引比該第二段中之編碼位元之索引高時,該第一段比該第二段具有重要性高。
- 如申請專利範圍第2項所述之交織編碼位元之方法,其中,該編碼器係極化編碼器,其中該第一段中之編碼位元和該第二段中之編碼位元兩者都係連續的。
- 如申請專利範圍第1項所述之交織編碼位元之方法,其中,該第一段和該第二段共同包含從該第二編碼位元序列選擇之用於傳輸之所有位元,其中該第一數量和該第二數量中之每一個係2,該一個或複數個符號之每一個係一16進位正交振幅調製符號。
- 如申請專利範圍第1項所述之交織編碼位元之方法,其中,該第一段和該第二段具有相同之大小。
- 如申請專利範圍第1項所述之交織編碼位元之方法,其中,該一個或複數個符號之每一個攜帶之該複數個調製位元進一步包含N個第三部分調製位元,該N個第三部分調製位元之每一個具有第三數量之調製位元,N係大於零之一整數,該方法進一步包含:從該緩衝器中選擇該第二編碼位元序列之N個第三段;交織該N個第三段;從該交織之該N個第三段中之各個中選擇各第三數量之編碼位元;以及映射該選擇之各第三數量之編碼位元到該一個或複數個符 號之每一個攜帶之該N個第三部分調製位元。
- 如申請專利範圍第6項所述之交織編碼位元之方法,其中,該第一數量、該第二數量和該第三數量之每一個係2。
- 如申請專利範圍第7項所述之交織編碼位元之方法,其中,該N係1,其中該一個或複數個符號之每一個係一64進位正交振幅調製符號。
- 如申請專利範圍第1項所述之交織編碼位元之方法,其中,當該一個或複數個符號按{該第一部分調製位元,該第二部分調製位元}之順序攜帶該第一部分調製位元以及該第二部分調製位元時,該第一部分調製位元之該可靠性比該第二部分調製位元之該可靠性高。
- 如申請專利範圍第1項所述之交織編碼位元之方法,其中,該第一段在一第一交織器處交織以及該第二段在獨立於該第一交織器之一第二交織器處交織。
- 如申請專利範圍第10項所述之交織編碼位元之方法,其中,該第一交織器和該第二交織器之每一個係一區塊交織器。
- 如申請專利範圍第11項所述之交織編碼位元之方法,其中,該第一交織器和該第二交織器之每一個具有高達108位元之大小或具有高達216位元之大小。
- 如申請專利範圍第11項所述之交織編碼位元之方法,其中,該第一交織器和該第二交織器之每一個具有一同一深度。
- 如申請專利範圍第13項所述之交織編碼位元之方法,其中,在一第一方向上以一連續順序從該第一段中選擇該各第一數量之編碼位元,其中,還在與該第一方向相反之一第二方向上以一連續順序從該第二段中選擇該各第二數量之編碼位元。
- 如申請專利範圍第11項所述之交織編碼位元之方法,其中,該第一交織器之一深度不同於該第二交織器之一深度。
- 如申請專利範圍第15項所述之交織編碼位元之方法,其中,在一第一方向上以一連續順序從該第一段中選擇該各第一數量之編碼位元,其中,還在該第一方向上以一連續順序從該第二段中選擇該各第二數量之編碼位元。
- 如申請專利範圍第1項所述之交織編碼位元之方法,其中,該操縱該交織之第一編碼位元序列至少包含刪截、縮短和重複該交織之第一編碼位元序列之一個或複數個部分中之一個。
- 一種無線設備,用於無線通訊,包含:一記憶體;以及至少一個耦接於該記憶體之處理器並且配置用於:交織從一編碼器輸出之一第一編碼位元序列以及操縱該交織之第一編碼位元序列以生成一第二編碼位元序列;放置該第二編碼位元序列於一緩衝器中;從該緩衝器中選擇該第二編碼位元序列之一第一段;交織該第一段; 從該緩衝器中選擇該第二編碼位元序列之一第二段;交織該第二段;以及經由一個或複數個符號發送該交織之該第一段以及該交織之第二段,其中,該一個或複數個符號之每一個攜帶複數個調製位元,該複數個調製位元包含一第一部分調製位元和一第二部分調製位元,該第一部分調製位元比該第二部分調製位元之可靠性高,該第一部分調製位元具有一第一數量之調製位元,該第二部分調製位元具有一第二數量之調製位元,該至少一個處理器進一步配置用於:從該交織之第一段中選擇各第一數量之編碼位元;映射該各第一數量之編碼位元到該一個或複數個符號之每一個攜帶之該第一部分調製位元;從該交織之第二段中選擇各第二數量之編碼位元;映射該各第二數量之編碼位元到該一個或複數個符號之每一個攜帶之該第二部分調製位元。
- 一種存儲電腦可執行代碼之電腦可讀介質,用於無線設備之無線通訊,包含代碼用於:交織從一編碼器輸出之一第一編碼位元序列以及操縱該交織之第一編碼位元序列以生成一第二編碼位元序列;放置該第二編碼位元序列於一緩衝器中;從該緩衝器中選擇該第二編碼位元序列之一第一段;交織該第一段;從該緩衝器中選擇該第二編碼位元序列之一第二段; 交織該第二段;以及經由一個或複數個符號發送該交織之該第一段以及該第二段,其中,該一個或複數個符號之每一個攜帶複數個調製位元,該複數個調製位元包含一第一部分調製位元和一第二部分調製位元,該第一部分調製位元比該第二部分調製位元之可靠性高,該第一部分調製位元具有一第一數量之調製位元,該第二部分調製位元具有一第二數量之調製位元,該代碼進一步用於:從該交織之第一段中選擇各第一數量之編碼位元;映射該各第一數量之編碼位元到該一個或複數個符號之每一個攜帶之該第一部分調製位元;從該交織之第二段中選擇各第二數量之編碼位元;映射該各第二數量之編碼位元到該一個或複數個符號之每一個攜帶之該第二部分調製位元。
Applications Claiming Priority (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762541825P | 2017-08-07 | 2017-08-07 | |
US62/541,825 | 2017-08-07 | ||
US201762546039P | 2017-08-16 | 2017-08-16 | |
US62/546,039 | 2017-08-16 | ||
US201762556557P | 2017-09-11 | 2017-09-11 | |
US62/556,557 | 2017-09-11 | ||
US201762558894P | 2017-09-15 | 2017-09-15 | |
US62/558,894 | 2017-09-15 | ||
US16/055,480 US10873347B2 (en) | 2017-08-07 | 2018-08-06 | Channel bit interleaver design for polar coding chain |
US16/055,480 | 2018-08-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201921872A TW201921872A (zh) | 2019-06-01 |
TWI696370B true TWI696370B (zh) | 2020-06-11 |
Family
ID=65230668
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107127434A TWI696370B (zh) | 2017-08-07 | 2018-08-07 | 交織編碼位元之方法及無線設備 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10873347B2 (zh) |
CN (1) | CN110352573B (zh) |
TW (1) | TWI696370B (zh) |
WO (1) | WO2019029539A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11387932B2 (en) * | 2018-10-19 | 2022-07-12 | Qualcomm Incorporated | Systematic bit priority mapping interleaving for layers with different modulation orders |
WO2020223915A1 (en) * | 2019-05-08 | 2020-11-12 | Qualcomm Incorporated | Joint polar coding and modulation |
KR20220114920A (ko) * | 2021-02-09 | 2022-08-17 | 삼성전자주식회사 | 데이터 전송을 위한 블록 인터리빙을 수행하는 장치 및 방법 |
CN118489223A (zh) * | 2022-01-05 | 2024-08-13 | Oppo广东移动通信有限公司 | 交织方法、解交织方法和设备 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200913559A (en) * | 2007-05-31 | 2009-03-16 | Interdigital Tech Corp | Channel coding and rate matching for LTE control channels |
TW200913557A (en) * | 2007-03-27 | 2009-03-16 | Qualcomm Inc | Circular buffer based rate matching |
TW201306494A (zh) * | 2011-06-16 | 2013-02-01 | Panasonic Corp | 發送處理方法、發送機、接收處理方法及接收機 |
TW201347485A (zh) * | 2012-05-13 | 2013-11-16 | Broadcom Corp | 多通道支援之通訊裝置及其操作方法 |
US20150143207A1 (en) * | 2007-06-08 | 2015-05-21 | Telefonaktiebolaget L M Ericsson (Publ) | Computationally efficient convolutional coding with rate-matching |
WO2016141551A1 (zh) * | 2015-03-10 | 2016-09-15 | 华为技术有限公司 | 交织处理方法和设备 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4451008B2 (ja) * | 2001-04-04 | 2010-04-14 | 三菱電機株式会社 | 誤り訂正符号化方法および復号化方法とその装置 |
US20100002792A1 (en) * | 2007-01-16 | 2010-01-07 | Koninklijke Philips Electronics, N.V. | System, apparatus and method for interleaving data bits or symbols |
US8345794B2 (en) * | 2008-04-29 | 2013-01-01 | Qualcomm Incorporated | Encoded control channel information interleaving |
US20100232535A1 (en) * | 2009-03-04 | 2010-09-16 | Nec Laboratories America, Inc. | Apparatus and Method for Multilayer Space-Time-Frequency Precoding for a MIMO-OFDM Wireless Transmission System |
US9215050B2 (en) * | 2011-09-23 | 2015-12-15 | Lg Electronics Inc. | Method and apparatus for transmitting uplink control information in wireless communication system |
CN104054292B (zh) * | 2012-01-15 | 2017-05-10 | Lg电子株式会社 | 用于通过上行链路发送控制信息的方法和装置 |
EP2763321B1 (en) * | 2013-02-05 | 2020-04-08 | Semtech Corporation | Low power long range transmitter |
CN103701561B (zh) * | 2013-12-02 | 2015-12-30 | 清华大学 | 一种适用于延迟敏感业务的编码调制方法与系统 |
US9596116B2 (en) * | 2014-02-20 | 2017-03-14 | Lg Electronics Inc. | Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals |
CN107005690B (zh) * | 2014-11-27 | 2019-10-01 | 华为技术有限公司 | 极化码的速率匹配的方法、装置和无线通信设备 |
US10171204B2 (en) * | 2016-05-13 | 2019-01-01 | Mediatek Inc. | Coded bit puncturing for polar codes |
US10362565B2 (en) * | 2016-06-29 | 2019-07-23 | Lg Electronics Inc. | Method and user equipment for transmitting uplink signal, and method and base station for receiving uplink signal |
US10432234B2 (en) * | 2016-07-19 | 2019-10-01 | Mediatek Inc. | Low complexity rate matching for polar codes |
CN109997326B (zh) * | 2016-10-07 | 2022-10-28 | Idac控股公司 | 具有不规则调制的速率匹配和harq |
US10601547B2 (en) * | 2016-12-23 | 2020-03-24 | Sony Corporation | Transmitter, receiver and methods |
CN115549856A (zh) * | 2017-03-22 | 2022-12-30 | Idac控股公司 | 用于极性编码系统、过程及信令的子块式交织 |
-
2018
- 2018-08-06 US US16/055,480 patent/US10873347B2/en active Active
- 2018-08-07 CN CN201880004557.9A patent/CN110352573B/zh active Active
- 2018-08-07 TW TW107127434A patent/TWI696370B/zh active
- 2018-08-07 WO PCT/CN2018/099214 patent/WO2019029539A1/en active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200913557A (en) * | 2007-03-27 | 2009-03-16 | Qualcomm Inc | Circular buffer based rate matching |
TW200913559A (en) * | 2007-05-31 | 2009-03-16 | Interdigital Tech Corp | Channel coding and rate matching for LTE control channels |
US20150143207A1 (en) * | 2007-06-08 | 2015-05-21 | Telefonaktiebolaget L M Ericsson (Publ) | Computationally efficient convolutional coding with rate-matching |
TW201306494A (zh) * | 2011-06-16 | 2013-02-01 | Panasonic Corp | 發送處理方法、發送機、接收處理方法及接收機 |
TW201347485A (zh) * | 2012-05-13 | 2013-11-16 | Broadcom Corp | 多通道支援之通訊裝置及其操作方法 |
WO2016141551A1 (zh) * | 2015-03-10 | 2016-09-15 | 华为技术有限公司 | 交织处理方法和设备 |
Also Published As
Publication number | Publication date |
---|---|
US10873347B2 (en) | 2020-12-22 |
CN110352573A (zh) | 2019-10-18 |
TW201921872A (zh) | 2019-06-01 |
CN110352573B (zh) | 2022-04-05 |
WO2019029539A1 (en) | 2019-02-14 |
US20190044544A1 (en) | 2019-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI719274B (zh) | 用於選擇或發送針對相位追蹤參考信號的頻域模式的系統和方法 | |
TWI687082B (zh) | 用於窄頻通訊的窄頻分時雙工訊框結構 | |
JP7237004B2 (ja) | アップリンク制御情報の送信 | |
JP6676224B1 (ja) | 狭帯域通信のための狭帯域時分割複信フレーム構造 | |
JP7390894B2 (ja) | 可変長アップリンク制御チャネルのための構成可能なスロット内周波数ホッピング | |
TWI678081B (zh) | 使用者設備的無線通訊方法 | |
JP6816104B2 (ja) | 拡張キャリアアグリゲーションについてのフォーマット選択のための設定可能なしきい値 | |
TWI734490B (zh) | 使用者設備及其無線通訊方法 | |
TWI755481B (zh) | 具有對時槽內躍頻的支援的單時槽短pucch | |
TW202002691A (zh) | 使用者設備之無線通訊方法及装置、電腦可讀介質 | |
TW202021397A (zh) | 無線通訊方法與無線通訊裝置 | |
TW202002548A (zh) | 使用者設備及其無線通訊方法 | |
TW202021300A (zh) | 無線通訊方法與無線通訊裝置 | |
TW201946482A (zh) | 使用者設備之無線通訊方法及使用者設備、電腦可讀介質 | |
TW201739222A (zh) | 動態地傳遞解調參考信號和相位雜訊補償參考信號的資訊 | |
TW202002692A (zh) | 使用者設備及其無線通訊方法 | |
TW201735672A (zh) | 支援車輛對車輛通訊中的高速 | |
TWI742052B (zh) | 用於mmw排程的子訊框或時槽之內的分時多工傳輸時段 | |
JP2018538766A (ja) | 狭帯域アップリンクシングルトーン送信のためのシステムおよび方法 | |
TW202133667A (zh) | 不透明單頻網方案 | |
TW202021389A (zh) | 無線通訊方法、無線通訊裝置及其電腦可讀介質 | |
TWI688224B (zh) | 極化碼之附加位元凍結方法、裝置及其電腦可讀介質 | |
TWI696370B (zh) | 交織編碼位元之方法及無線設備 | |
JP7247166B2 (ja) | 短い持続時間内のアップリンクack/nackおよびsr | |
KR20220079824A (ko) | Pucch(physical uplink control channel) 자원 선택 |