TWI688224B - 極化碼之附加位元凍結方法、裝置及其電腦可讀介質 - Google Patents

極化碼之附加位元凍結方法、裝置及其電腦可讀介質 Download PDF

Info

Publication number
TWI688224B
TWI688224B TW107129093A TW107129093A TWI688224B TW I688224 B TWI688224 B TW I688224B TW 107129093 A TW107129093 A TW 107129093A TW 107129093 A TW107129093 A TW 107129093A TW I688224 B TWI688224 B TW I688224B
Authority
TW
Taiwan
Prior art keywords
inputs
bits
encoder
item
code
Prior art date
Application number
TW107129093A
Other languages
English (en)
Other versions
TW201921848A (zh
Inventor
吳威德
戴嘉偉
Original Assignee
聯發科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯發科技股份有限公司 filed Critical 聯發科技股份有限公司
Publication of TW201921848A publication Critical patent/TW201921848A/zh
Application granted granted Critical
Publication of TWI688224B publication Critical patent/TWI688224B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • H04L1/0058Block-coded modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0067Rate matching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1108Hard decision decoding, e.g. bit flipping, modified or weighted bit flipping
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1111Soft-decision decoding, e.g. by means of message passing or belief propagation algorithms
    • H03M13/1125Soft-decision decoding, e.g. by means of message passing or belief propagation algorithms using different domains for check node and bit node processing, wherein the different domains include probabilities, likelihood ratios, likelihood differences, log-likelihood ratios or log-likelihood difference pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/1575Direct decoding, e.g. by a direct determination of the error locator polynomial from syndromes and subsequent analysis or by matrix operations involving syndromes, e.g. for codes with a small minimum Hamming distance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/3738Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35 with judging correct decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/45Soft decoding, i.e. using symbol reliability information
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/45Soft decoding, i.e. using symbol reliability information
    • H03M13/451Soft decoding, i.e. using symbol reliability information using a set of candidate code words, e.g. ordered statistics decoding [OSD]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/45Soft decoding, i.e. using symbol reliability information
    • H03M13/458Soft decoding, i.e. using symbol reliability information by updating bit probabilities or hard decisions in an iterative fashion for convergence to a final decoding result
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6356Error control coding in combination with rate matching by repetition or insertion of dummy data, i.e. rate reduction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • H03M13/6368Error control coding in combination with rate matching by puncturing using rate compatible puncturing or complementary puncturing
    • H03M13/6393Rate compatible low-density parity check [LDPC] codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0009Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
    • H04L1/0013Rate matching, e.g. puncturing or repetition of code symbols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0052Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables
    • H04L1/0053Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables specially adapted for power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

在本發明之一個方面,提供一種方法、一種電腦可讀介質以及無線設備。該無線設備獲得整數E和整數N。從編碼器輸出之N個編碼位元中選擇E個編碼位元用於傳輸。該無線設備基於E和N從該編碼器之N個輸入中確定F個輸入。該F個輸入不包含S個輸入,該S個輸入對應於該編碼器生成之編碼位元中未被發送之S個輸出。該無線設備設置該F個輸入為預定值。

Description

極化碼之附加位元凍結方法、裝置及其電腦可讀介質
本發明總體上有關於通訊系統,以及更具體地,有關於極化編碼位元之通道位元交織技術。
本節之陳述僅提供關於本發明之背景資訊,並不構成先前技術。
可廣泛部署無線通訊系統以提供各種電信服務,例如電話、視訊、資料、訊息以及廣播。典型之無線通訊系統可以採用多重存取(multiple-access)技術,該等多重存取技術能夠透過共用可用系統資源支援與複數個使用者之通訊。該等多重存取技術之示例包含分碼多重存取(code division multiple access,CDMA)系統、分時多重存取(time division multiple access,TDMA)系統、分頻多重存取(frequency division multiple access,FDMA)系統、正交分頻多重存取(orthogonal frequency division multiple access,OFDMA)系統、單載波分頻多重存取(single-carrier frequency division multiple access,SC-FDMA)系統以及分時同步分碼多重存取 (time division synchronous code division multiple access,TD-SCDMA)系統。
該等多重存取技術適用於各種電信標準以提供啟用不同無線裝置在市級、國家級、區域級甚至全球水準上進行通訊之共用協定。示例電信標準係5G新無線電(new radio,NR)。5G NR係第三代合作夥伴計劃(Third Generation Partnership Project,3GPP)發佈之連續行動寬頻演進之一部分,以滿足與時延、可靠性、安全性、可擴展性(例如,與物聯網(Internet of things,IoT))相關聯之新需求以及其他需求。5G NR之一些方面可以基於4G長期演進(long term evolution,LTE)標準。5G NR技術還需要進一步改善。該等改善還可以適用於其他多重存取技術以及採用該等技術之電信標準。
下文介紹一個或複數個方面之簡要概述以提供對該等方面之基本理解。該概述並非所有預期方面之廣泛概述,並且既不旨在確定所有方面之關鍵或重要元素,也不描繪任何或所有方面之範圍。其唯一目的係以簡化形式介紹一個或複數個方面之一些概念,其作為稍後介紹更詳細描述之前序。
在本發明之一個方面中,提供了方法、電腦可讀介質,以及無線設備。該方法包含獲得整數E和整數N。該方法還包含從編碼器輸出之N個編碼位元中選擇E個編碼位元用於傳輸。該方法進一步包含基於E和N從該編碼器之N個輸入中確定F個輸入。其中該F個輸入不包含S個輸入,該S 個輸入對應於該編碼器生成之編碼位元中未被發送之S個輸出。該方法還進一步包含設置該F個輸入為預定值。該無線設備獲得整數E和整數N。從編碼器輸出之N個編碼位元中選擇E個編碼位元用於傳輸。該無線設備基於E和N從該編碼器之N個輸入中確定F個輸入。該F個輸入不包含S個輸入,該S個輸入對應於該編碼器生成之編碼位元中未被發送之S個輸出。該無線設備設置該F個輸入為預定值。
該電腦可讀介質存存儲代碼。該代碼被執行時用於獲得整數E和整數N。其中,從編碼器輸出之N個編碼位元中選擇E個編碼位元用於傳輸。該該代碼被執行時還用於基於E和N從該編碼器之N個輸入中確定F個輸入。其中該F個輸入不包含S個輸入,該S個輸入對應於該編碼器生成之不被發送之編碼位元之S個輸出。該代碼被執行時進一步用於設置該F個輸入為預定值。
本發明提出了極化碼之附加位元凍結方法、裝置及其電腦可讀介質。利用附加地凍結位元實現避免不良輸入和性能改善之有益效果。
為了完成前述以及相關目標,該一個或複數個方面包含下文全面描述以及在申請專利範圍中特定指出之特徵。下文描述和附圖詳細闡述了該一個或複數個方面之某些說明性特徵。然而,該等特徵指示採用各個方面之原理之各種方式中之幾種,以及該描述旨在包含所有該等方面及其等效。
100:存取網路
102、310、802:基地台
102’:小小區
104、350、804、1152:使用者設備
110、110’:覆蓋區域
120、154:通訊鏈路
132、134:回程鏈路
150:存取點
152:台
160:演進封包核心
162、164:行動管理實體
166:服務閘道器
168:多媒體廣播多播服務閘道器
170:廣播多播服務中心
172:封包資料網路閘道器
174:本籍用戶伺服器
176:封包資料網路
180:下一代節點B
184:波束成形
200、230、250、280、600、700、800、900、1100:示意圖
320、352、1220:天線
359、375:控制器/處理器
316、368:發送處理器
356、370:接收處理器
318:發送和接收發器
354、1210:收發器
360、376:記憶體
358、374:通道估計器
400、500:分佈式無線電存取網路
402:存取節點控制器
404:下一代核心網
406:5G存取節點
408:發射接收點
410:下一代存取節點
502:集中核心網單元
504:集中無線電存取網路單元
506:分佈式單元
602、702:控制部分
604、704:資料部分
606、706:共用上行鏈路部分
812:資訊位元序列
814、816:編碼位元序列
820:位元段
870:極化碼編碼器
872:速率匹配交織器
880:環形緩衝器
882:通道位元交織器
890、1124: 調製組件
952:互斥或運作
1000:流程圖
1002、1004、1006、1008、1010、1010、1012、1014、1016:運作
1102、1102’:裝置
1104:接收組件
1111:輸入組件
1112:編碼器
1114:交織器
1118:緩衝器
1120:選擇組件
1110:發送組件
1204:處理器
1206:電腦可讀介質/記憶體
1214:處理系統
1224:匯流排
第1圖係示出無線通訊系統和存取網路之示例之示意圖。
第2A、2B、2C和2D圖係分別示出DL訊框結構、DL訊框結構中之DL通道、UL訊框結構、UL訊框結構中之UL通道之示例之示意圖。
第3圖係示出存取網路中與UE進行通訊之基地台之區塊圖。
第4圖示出了分佈式無線電存取網路之示例邏輯架構。
第5圖示出了分佈式無線電存取網路之示例實體架構。
第6圖係示出以DL為中心之子訊框之示例之示意圖。
第7圖係示出以UL為中心之子訊框之示例之示意圖。
第8圖係示出基地台和UE之間之通訊之示意圖。
第9圖係示出極化碼編碼器之示意圖。
第10圖係用於向編碼器輸入位元元之方法(流程)之流程圖。
第11圖係示出示例性裝置中之不同組件/裝置之間之資料流之概念性之資料流示意圖。
第12圖係示出採用處理系統之裝置之硬體實施之示例之示意圖。
下文結合附圖闡述之實施方式旨在作為各種配置之描述,而不旨在代表可以實踐本文所述概念之唯一該些配置。本實施方式包含目的為提供對各種概念之透徹理解之具體細節。然而,顯而易見對所屬技術領域中具有通常知識者而言,可以在沒有該些具體細節情況下實踐該些概念。在一些示例中, 以區塊圖形式示出公知結構和組件以避免模糊該等概念。
現在將參照各種裝置和方法介紹電信系統之幾個方面。該等裝置和方法將在下文實施方式中進行描述,並且透過各種區塊、組件、電路、流程和演算法等(下文中統稱為「元素」(elememt))在附圖中描述。該等元素可以使用電子硬體、電腦軟體或其任何組合來實施。該等元素以硬體還係以軟體實施取決於施加於整個系統之特定應用和設計之限制。
元素、或元素之任何部分、或元素之任何組合可以以示例之方式實施作為包含一個或複數個處理器之「處理系統」。處理器之示例包含微處理器、微控制器、圖形處理單元(Graphics Processing Unit,GPU)、中央處理單元(Central Processing Unit,CPU)、應用處理器、數位訊號處理器(Digital Signal Processor,DSP)、精簡指令集計算(Reduced Instruction Set Computing,RISC)處理器、單晶片系統(Systems on A Chip,SoC)、基帶處理器、現場可程式閘陣列(Field Programmable Gate Array,FPGA)、可程式邏輯裝置(Programmable Logic Device,PLD)、狀態機、門控邏輯、離散硬體電路以及其他配置執行貫穿本發明所述之各種功能之其他合適之硬體。處理系統中之一個或複數個處理器可以執行軟體。軟體應被廣泛地解釋為指令、指令集、代碼、代碼段、程式碼、程式、副程式、軟體組件、應用、軟體應用、套裝軟體(software package)、常式、副常式、物件、可執行檔、執行線程、進程和功能等,無論係稱為軟體、韌體、中間軟體、微代碼、硬體描述語言還係其他。
因此,在一個或複數個示例實施例中,所描述之功能可以在硬體、軟體、或其任何組合中實施。如果在軟體中實施,則功能可以存儲在電腦可讀介質上或編碼為電腦可讀介質上之一個或複數個指令或代碼。電腦可讀介質包含電腦存儲介質。存儲介質可以係透過電腦存取之任何可用介質。該等電腦可讀介質可以包含隨機存取記憶體(random-access memory,RAM)、唯讀記憶體(read-only memory,ROM)、可電氣拭除式可改寫唯讀記憶體(electrically erasable programmable ROM,EEPROM)、光碟儲存器、磁片儲存器、其他磁存儲裝置以及上述電腦可讀介質類型之組合、或任何其他用於以透過電腦存取之指令或資料結構之形式存儲電腦可執行代碼之介質。
第1圖係示出無線通訊系統和存取網路100之示意圖。無線通訊系統(還可稱為無線廣域網路(wireless wide area network,WWAN))包含基地台102、UE 104以及演進封包核心(evolved packet core,EPC)160。基地台102可以包含巨集小區(macro cell)(高功率蜂窩基地台)和/或小小區(small cell)(低功率蜂窩基地台)。巨集小區包含基地台。小小區包含毫微微小區(femtocell)、微微小區(picocell)以及微小區(microcell)。
基地台102(統稱為演進通用行動電信系統陸地無線電存取網路(evolved universal mobile telecommunications system terrestrial radio access network,E-UTRAN))透過回程鏈路(backhaul link)132(例如,S1介面)與EPC 160介面連接。除了其他功能之外,基地台102可以執行一個或複數個 下列功能:用戶資料傳遞、無線電通道加密和解密、完整性保護、標頭壓縮、行動控制功能(例如,切換、雙連接)、小區間干擾協調、連接建立和釋放、負載均衡、非存取層(non-access stratum,NAS)訊息之分佈、NAS節點選擇、同步、無線電存取網路(radio access network,RAN)共用、多媒體廣播多播服務(multimedia broadcast multicast service,MBMS)、用戶和設備追蹤、RAN資訊管理(RAN information management,RIM)、尋呼、定位以及警告訊息傳遞。基地台102可以透過回程鏈路134(例如,X2介面)彼此間直接或間接地(例如,借助EPC 160)通訊。回程鏈路134可以係有線或無線的。
基地台102可以與UE 104進行無線通訊。基地台102之每一個可以為各自地理覆蓋區域110提供通訊覆蓋。可以存在混疊之地理覆蓋區域110。例如,小小區102’之覆蓋區域110’可以與一個或複數個巨集基地台102之覆蓋區域110混疊。包含小小區和巨集小區兩者之網路可以稱為異質網路(heterogeneous network)。異質網路還可以包含家用演進節點B(home evolved node B,HeNB),其中HeNB可以向稱為封閉用戶組(closed subscriber group,CSG)之受限組提供服務。基地台102與UE 104之間之通訊鏈路120可以包含從UE 104到基地台102之上行鏈路(uplink,UL)(還可稱為反向鏈路)傳輸和/或從基地台102到UE 104之下行鏈路(downlink,DL)(還可稱為正向鏈路)傳輸。通訊鏈路120可以使用多輸入多輸出(Multiple-Input And Multiple-Output,MIMO)天線技術,該技術包含空間多工、波束成形(beamforming)和/或發射分 集(transmit diversity)。通訊鏈路可以透過一個或複數個載波來進行。基地台102/UE 104可以使用高達每個載波YMHz頻寬(例如,5、10、15、20、100MHz)之頻譜,其中該等頻譜被分配在總共高達Yx MHz之載波聚合(x個分量載波)中以用於每個方向上之傳輸。載波可以彼此相鄰,也可以不相鄰。關於DL和UL之載波之分配可以係不對稱的(例如,可以為DL分配比UL更多或更少之載波)。分量載波(component carrier)可以包含主(primary)分量載波和一個或複數個輔助(secondary)分量載波。主分量載波可以稱為主小區(primary cell,PCell),輔助分量載波可以稱為輔助小區(secondary cell,SCell)。
無線通訊系統還可以進一步包含Wi-Fi存取點(access point,AP)150,其中Wi-Fi AP 150在5GHz非授權頻譜中經由通訊鏈路154與Wi-Fi台(station,STA)152通訊。當在非授權頻譜中通訊時,STA 152/AP 150可以在進行通訊之前執行空閒通道評估(clear channel assessment,CCA),以確定通道是否可用。
小小區102’可以在授權和/或非授權頻譜中運作。當在非授權頻譜中運作時,小小區102’可以採用NR以及使用與Wi-FiAP 150使用之相同之5GHz非授權頻譜。在非授權頻譜中採用NR之小小區102’可以提高存取網路之覆蓋和/或增加存取網路之容量。
下一代節點(gNodeB,gNB)180可以運作在毫米波(millimeter wave,mmW)頻率和/或近mmW頻率與UE 104進行通訊。當gNB 180運作在mmW或近mmW頻率時,gNB 180 可以稱為mmW基地台。極高頻(extremely high frequency,EHF)係電磁波頻譜中之射頻(Radio Frequency,RF)之一部分。EHF具有30GHz到300GHz之範圍以及波長在1毫米到10毫米之間。該頻帶中之無線電波可以稱為毫米波。近mmW可以向下延伸到3GHz頻率,具有100毫米之波長。超高頻(super high frequency,SHF)頻帶之範圍為3GHz到30GHz,也稱為釐米波。使用mmW/近mmW RF頻帶之通訊具有極高路徑損耗和短範圍。gNB mmW基地台180與UE 104之間可以使用波束成形184以補償極高路徑損耗和短範圍。
EPC 160可以包含行動管理實體(mobility management entity,MME)162、其他MME 164、服務閘道器(serving gateway)166、MBMS閘道器168、廣播多播服務中心(broadcast multicast service center,BM-SC)170以及封包資料網路(packet data network,PDN)閘道器172。MME 162可以與本籍用戶伺服器(home subscriber server,HSS)174進行通訊。MME 162係處理UE 104與EPC 160之間之信令之控制節點。通常,MME 162提供承載和連接管理。所有使用者網際網路協定(Internet protocol,IP)封包透過服務閘道器166來傳遞,其中服務閘道器166本身連接到PDN閘道器172。PDN閘道器172提供UE IP位址分配以及其他功能。PDN閘道器172和BM-SC170連接到PDN 176。PDN 176可以包含網際網路、內部網路、IP多媒體子系統(IP multimedia subsystem,IMS)、封包交換流服務(packet-swicthing streaming service,PSS)和/或其他IP服務。BM-SC 170可以提供用於MBMS使 用者服務提供和傳遞之功能。BM-SC 170可以作為內容提供者MBMS傳輸之入口點、可以用於在通用陸地行動網路(public land mobile network,PLMN)之中授權以及發起MBMS承載服務,以及可以用於排程MBMS傳輸。MBMS閘道器168可以用於向屬於多播廣播單頻網路(multicast broadcast single frequency network,MBSFN)區域之廣播特定服務之基地台102分配MBMS訊務,以及可以負責會話管理(開始/停止)和收集演進MBMS(evolved MBMS,eMBMS)相關之付費資訊。
基地台還可以稱為gNB、節點B(Node B,NB)、eNB、AP、基地收發台、無線電基地台、無線電收發器、收發器功能、基本服務組(basic service set,BSS)、擴展服務組(extended service set,ESS)或其他合適之術語。基地台102為UE 104提供到EPC 160之存取點。UE 104之示例包含蜂窩電話(cellular phone)、智慧型電話、會話發起協定(session initiation protocol,SIP)電話、膝上型電腦、個人數位助理(personal digital assistant,PDA)、衛星無線電、全球定位系統、多媒體裝置、視訊裝置、數位音訊播放機(例如,MP3播放機)、照相機、遊戲機、平板電腦、智慧型裝置、可穿戴裝置、汽車、電錶、氣泵、烤箱或任何其他類似功能之裝置。一些UE 104還可以稱為IoT裝置(例如,停車計時器、氣泵、烤箱、汽車等)。UE 104還可以稱為台、行動台、用戶台、行動單元、用戶單元、無線單元、遠程單元、行動裝置、無線裝置、無線通訊裝置、遠程裝置、行動用戶台、存取終端、行動終端、無線終端、遠程終端、手機、使用者代理、行動用戶、 用戶或其他合適之術語。
第2A圖係示出DL訊框結構之示例之示意圖200。第2B圖係示出DL訊框結構中之通道之示例之示意圖230。第2C圖係示出UL訊框結構之示例之示意圖250。第2D圖係示出UL訊框結構中之通道之示例之示意圖280。其他無線通訊技術可以具有不同之訊框結構和/或不同之通道。訊框(10ms)可以被劃分為10個大小相等之子訊框。每個子訊框可以包含兩個連續之時槽。資源柵格可以用於表示兩個時槽,每個時槽包含一個或複數個時間併發(time concurrent)資源區塊(resource block,RB)(也稱為實體RB(physical RB,PRB))。資源柵格被劃分為複數個資源元素(resource elements,RE)。對於正常循環前綴(cyclic prefix),RB在頻域中包含12個連續子載波,並且在時域中包含7個連續符號(對於DL,正交分頻多工(Orthogonal Frequency Division Multiplexing,OFDM)符號;對於UL,SC-FDMA符號),總共84個RE。對於擴展循環前綴,RB在頻域中包含12個連續子載波,在時域中包含6個連續符號,總共72個RE。每個RE攜帶之位元數量取決於調製方案。
如第2A圖所示,一些RE攜帶DL參考(引示)訊號(DL reference signal,DL-RS)用於UE處之通道估計。DL-RS可以包含小區特定參考訊號(cell-specific reference signal,CRS)(有時也叫做公共RS)、UE特定參考訊號(UE-specific reference signal,UE-RS)和通道狀態資訊參考訊號(channel state information reference signal,CSI-RS)。 第2A圖示出了用於天線埠0、1、2和3之CRS(分別表示為R0、R1、R2和R3)、用於天線埠5之UE-RS(表示為R5),以及用於天線埠15之CSI-RS(表示為R)。第2B圖示出了訊框之DL子訊框中之各種通道之示例。實體控制格式指示符通道(physical control format indicator channel,PCFICH)在時槽0之符號0內,並且攜帶控制格式指示符(control format indicator,CFI),用於指示實體下行鏈路控制通道(physical downlink control channel,PDCCH)是否佔用1、2或3個符號(第2B圖示出佔用3個符號之PDCCH)。PDCCH在一個或複數個控制通道元素(control channel element,CCE)內攜帶下行鏈路控制資訊(downlink control information,DCI),每個CCE包含九個RE組(RE group,REG),每個REG在OFDM符號中包含四個連續RE。可以配置UE具有攜帶DCI之UE特定增強PDCCH(enhanced PDCCH,ePDCCH)。ePDCCH可以具有2、4或8個RB對(第2B圖示出了兩個RB對,每個子集包含一個RB對)。實體混合自動重傳請求(hybrid automatic repeat request,HARQ)指示符通道(physical hybrid automatic repeat request indicator channel,PHICH)也在時槽0之符號0內,並且攜帶HARQ指示符(HARQ indicator,HI),該HARQ指示符基於實體上行鏈路共用通道(physical uplink shared channel,PUSCH)指示HARQ確認(acknowledgement,ACK)/否認(negative ACK,NACK)回饋。主同步通道(primary synchronization channel,PSCH)可以在訊框之子訊框0和5內之時槽0之符號6之內。PSCH攜帶主同步訊號(primary synchronization signal,PSS),UE使用該PSS以確定子訊框/符號定時和實體層標識。輔助同步通道(secondary synchronization channel,SSCH)可以在訊框之子訊框0和5內之時槽0之符號5之內。SSCH攜帶輔助同步訊號(secondary synchronization signal,SSS),UE使用該SSS以確定實體層小區標識組編號和無線電訊框定時。基於實體層標識和實體層小區標識組編號,UE可以確定實體小區標識符(physical cell identifier,PCI)。基於PCI,UE可以確定上述DL-RS之位置。攜帶主資訊區塊(master information block,MIB)之實體廣播通道(physical broadcast channel,PBCH)可以與PSCH和SSCH進行邏輯分組,以形成同步訊號(synchronization signal,SS)區塊。MIB提供DL系統頻寬中之複數個RB、PHICH配置和系統訊框編號(system frame number,SFN)。實體下行鏈路共用通道(physical downlink shared channel,PDSCH)攜帶使用者資料、未透過PBCH傳輸之廣播系統資訊(例如系統資訊區塊(system information block,SIB))以及尋呼訊息。
如第2C圖中所示,一些RE攜帶解調參考訊號(demodulation reference signal,DM-RS)用於基地台處之通道估計。UE還可以附加地在子訊框之最後一個符號中發送探測參考訊號(sounding reference signal,SRS)。SRS可以具有梳狀結構,並且UE可以在其中一個梳上發送SRS。基地台可以使用SRS進行通道品質估計,以在UL上啟用頻率相關之排程。第2D圖示出了訊框之UL子訊框中之各種通道之示例。實體隨機存取通道(physical random access channel,PRACH) 可以基於PRACH配置位於訊框內之一個或多個子訊框之內。PRACH可以包含子訊框內之六個連續RB對。PRACH允許UE執行初始系統存取以及實現UL同步。實體上行鏈路控制通道(physical uplink control channel,PUCCH)可以位於UL系統頻寬之邊緣上。PUCCH攜帶上行鏈路控制資訊(uplink control information,UCI),例如排程請求、通道品質指示符(channel quality indicator,CQI)、預編碼矩陣指示符(precoding matrix indicator,PMI)、秩指示符(rank indicator,RI)和HARQ ACK/NACK回饋。PUSCH攜帶資料,並且可以附加地用於攜帶暫存器狀態報告(buffer status report,BSR)、功率餘量報告(power headroom report,PHR)和/或UCI。
第3圖係存取網路中與UE 350進行通訊之基地台310之區塊圖。在DL中,可以向控制器/處理器375提供來自EPC 160之IP封包。控制器/處理器375實施層3和層2功能。層3包含無線電資源控制(radio resource control,RRC)層,層2包含封包資料收斂協定(packet data convergence protocol,PDCP)層、無線電鏈路控制(radio link control,RLC)層以及介質存取控制(medium access control,MAC)層。控制器/處理器375提供RRC層功能、PDCP層功能、RLC層功能以及MAC層功能,其中RRC層功能與系統資訊(例如,MIB、SIB)廣播、RRC連接控制(例如,RRC連接尋呼、RRC連接建立、RRC連接修改以及RRC連接釋放)、無線電存取技術(Radio Access Technology,RAT)間行動性以及用於UE測量報告之測量配置相關聯;PDCP層功能與標頭壓縮/解壓縮、安全性(加 密、解密、完整性保護、完整性驗證)以及切換支援(handover support)功能相關聯;RLC層功能與上層封包資料單元(packet data unit,PDU)之傳遞、透過ARQ之糾錯、RLC服務資料單元(service data unit,SDU)之級聯(concatenation)、分段(segmentation)以及重組(reassembly)、RLC資料PDU之重新分段以及RLC資料PDU之重新排序相關聯;MAC層功能與邏輯通道與傳輸通道之間之映射、MAC SDU在傳輸區塊(transport block,TB)上之多工、來自TB之MAC SDU之解多工、排程資訊報告、透過HARQ之糾錯、優先處理以及邏輯通道優先次序相關聯。
發送(transmit,TX)處理器316和接收(receive,RX)處理器370實施與各種訊號處理功能相關聯之層1功能。包含實體(physical,PHY)層之層1,可以包含傳輸通道上之錯誤檢測、傳輸通道之向前錯誤修正(forward error correction,FEC)編碼/解碼、交織(interleave)、速率匹配、實體通道上之映射、實體通道之調製/解調以及MIMO天線處理。TX處理器316基於各種調製方案(例如,二元相移鍵控(binary phase-shift keying,BPSK)、正交相移鍵控(quadrature phase-shift keying,QPSK)、M進位相移鍵控(M-phase-shift keying,M-PSK)、M進位正交振幅調製(M-quadrature amplitude modulation,M-QAM))處理到訊號星座圖(constellation)之映射。然後可以把編碼和調製之符號分成並行流。然後每個流可以映射到OFDM子載波,在時域和/或頻域中與參考訊號(例如,引示)多工,然後使用快速傅立葉逆轉換(inverse fast Fourier transform,IFFT)組合在一起,以產生攜帶時域OFDM符號流之實體通道。在空間上對OFDM流進行預編碼以產生複數個空間流。來自通道估計器374之通道估計可以用於確定編碼和調製方案,以及用於空間處理。通道估計可以從UE 350發送之參考訊號和/或通道狀態回饋中導出。然後每個空間流可以經由各個發送和接收發器318中之發送器(318TX)提供給不同之天線320。每個發送器318TX可以使用相應空間流來調製RF載波以用於發送。
在UE350中,每個接收器354RX(收發器354包含354TX以及354RX)透過相應天線352接收訊號。每個接收器354RX將調製到RF載波上之資訊恢復並且向RX處理器356提供該資訊。TX處理器368和RX處理器356實施與各種訊號處理功能相關聯之層1功能。RX處理器356對資訊執行空間處理,以恢復傳送給UE 350之任何空間流。如果複數個空間流被傳送向UE 350,則可以透過RX處理器356將該複數個空間流組合成單個OFDM符號流。然後RX處理器356使用快速傅立葉轉換(fast Fourier transform,FFT)將OFDM符號流從時域轉換到頻域。頻域訊號包含用於OFDM訊號之每個子載波之各個OFDM符號流。透過確定基地台310發送之最可能之訊號星座點,來恢復和解調每個子載波上之符號和參考訊號。軟判決係基於通道估計器358計算之通道估計。然後對上述軟判決進行解碼和解交織,以恢復基地台310最初在實體通道上發送之資料和控制訊號。然後向實施層3和層2功能之控制器/處理器359提供上述資料和控制訊號。
控制器/處理器359可以與存儲程式碼和資料之記憶體360相關聯。記憶體360可以稱為電腦可讀介質。在UL中,控制器/處理器359提供傳輸與邏輯通道之間之解多工、封包重組、解密、標頭解壓縮以及控制訊號處理,以恢復來自EPC 160之IP封包。控制器/處理器359還負責使用ACK和/或NACK協定進行錯誤檢測以支援HARQ運作。
與基地台310之DL傳輸有關之功能描述類似,控制器/處理器359提供RRC層功能、PDCP層功能、RLC層功能以及MAC層功能,其中RRC層功能與系統資訊(例如,MIB、SIB)獲取、RRC連接以及測量報告相關聯;PDCP層功能與標頭壓縮/解壓縮以及安全性(加密、解密、完整性保護、完整性驗證)相關聯;RLC層功能與上層PDU之傳遞、透過ARQ之糾錯、RLC SDU之級聯、分段以及重組、RLC資料PDU之重新分段以及RLC資料PDU之重新排序相關聯;MAC層功能與邏輯通道與傳輸通道之間之映射、MAC SDU在TB上之多工、來自TB之MAC SDU之解多工、排程資訊報告、透過HARQ之糾錯、優先處理以及邏輯通道優先次序相關聯。
TX處理器368可以使用通道估計器358從基地台310發送之參考訊號或回饋中導出之通道估計,選擇合適之編碼和調製方案,以及促進空間處理。可以經由各個發送器354TX將TX處理器368所生成之空間流提供給不同天線352。每個發送器354TX可以使用相應的空間流調製RF載波以用於發送。基地台310中以與UE 350中接收器功能相關描述之方式類似之方式處理UL傳輸。每個發送和接收發器318中之接 收器(318RX)透過相應的天線320接收訊號。每個接收器318RX將調製到RF載波上之資訊恢復並且向RX處理器370提供該資訊。
控制器/處理器375可以與存儲程式碼和資料之記憶體376相關聯。記憶體376可以稱為電腦可讀介質。在UL中,控制器/處理器375提供傳輸與邏輯通道之間之解多工、封包重組、解密、標頭解壓縮以及控制訊號處理,以恢復來自UE 350之IP封包。來自控制器/處理器375之IP封包可以提供給EPC 160。控制器/處理器375還負責使用ACK和/或NACK協定進行錯誤檢測以支援HARQ運作。
NR指的係被配置為依據新空中介面(例如,除了基於OFDMA之空中介面之外)或固定傳輸層(例如,除了IP之外)運作之無線電。NR可以在UL和DL中使用具有循環前綴(cyclic prefix,CP)之OFDM,並且可以包含對使用分時雙工(Time Division Duplexing,TDD)之半雙工運作之支援。NR可以包含目標為寬頻寬(例如,超過80MHz)之增強行動寬頻(enhanced mobile broadband,eMBB)服務、目標為高載波頻率(例如,60GHz)之毫米波(millimeter wave,mmW)、目標為非後向相容之機器類型通訊(Machine Type Communication,MTC)技術之大規模MTC(massive MTC,mMTC)和/或目標為超可靠低時延通訊(Ultra-Reliable Low Latency Communication,URLLC)服務之關鍵任務。
可以支援頻寬為100MHz之單分量載波。在一個示例中,NR RB可以跨越(span)12個子載波,其具有在0.1ms 持續時間上75kHz之子載波頻寬或在1ms持續時間上15kHz之子載波頻寬。每個無線電訊框可以包含長度為10ms之10個或50個子訊框。每個子訊框長度為0.2ms。每個子訊框可以指示用於資料傳輸之鏈路方向(例如,DL或UL),以及每個子訊框之鏈路方向可以動態切換(switch)。每個子訊框可以包含DL/UL資料以及DL/UL控制資料。關於第6圖和第7圖用於NR之UL和DL子訊框可以在下文更詳細描述。
可以支援波束形成,並且波束方向可以動態配置。還可以支援具有預編碼之MIMO傳輸。DL中之MIMO配置可以支援高達8個發送天線之高達8個流之多層DL傳輸,並且每個UE高達2個流。可以支援每個UE高達2個流之多層傳輸。可以支援高達8個服務小區之複數個小區聚合。或者,NR可以支援除了基於OFDMA之介面之外之不同之空中介面。
NRRAN可以包含中央單元(central unit,CU)和分佈式單元(distributed unit,DU)。NR基地台(例如,gNB、5G節點B、節點B、發射接收點(transmission reception point,TRP)、AP)可以對應於一個或複數個基地台。NR小區可以配置為存取小區(access cell,ACell)或僅資料小區(data only cell,DCell)。例如,RAN(例如,中央單元或分佈式單元)可以配置小區。DCell可以係用於載波聚合或雙連接之小區,並且不可以用於初始存取、小區選擇/重新選擇或切換。在一些情況下,Dcell可以不發送同步訊號(synchronization signal,SS)。在一些情況下,DCell可以發送SS。NR BS可以向UE發送DL訊號以指示小區類型。基於小區類型指示,UE可以與 NR BS進行通訊。例如,UE可以基於所指示之小區類型確定NR基地台,以考慮進行小區選擇、存取、切換和/或測量。
第4圖依據本發明之多個方面示出了分佈式RAN 400之示例邏輯架構。5G存取節點(access node,AN)406可以包含存取節點控制器(access node controller,ANC)402。ANC可以係分佈式RAN 400之CU。到下一代核心網(next generation core network,NG-CN)404之回程介面可以在ANC處終止。到相鄰下一代存取節點(next generation access node,NG-AN)410之回程介面可以在ANC處終止。ANC可以包含一個或複數個TRP 408(還可以稱為基地台、NR基地台、節點B、5G NB、AP或一些其他術語)。如上所述,TRP可以與「小區」互換地使用。
TRP 408可以係DU。TRP可以連接到一個ANC(ANC 402)或一個以上ANC(未示出)。例如,對於RAN共用、服務無線電(radio as a service,RaaS)以及服務具體ANC部署,TRP可以連接到一個以上ANC。TRP可以包含一個或複數個天線埠。可以配置TRP獨立地(例如,動態選擇)或聯合地(例如,聯合傳輸)向UE提供訊務。
分佈式RAN 400之局部架構可以用於示出前傳(fronthaul)定義。架構可以定義為支援跨不同部署類型之前傳解決方案。例如,架構可以係基於傳輸網路能力(例如,頻寬、時延和/或抖動)。架構可以與LTE共用特徵和/或組件。依據多個方面,NG-AN 410可以支援與NR之雙連接。NG-AN可以為LTE和NR提供公共前傳(common fronthaul)。
該架構可以啟用TRP 408之間之協作。例如,可以在TRP之內和/或經由ANC 402跨TRP之間預設置協作。依據各個方面,可以不需要/不存在TRP間(inter-TRP)之介面。
依據各個方面,分離之邏輯功能之動態配置可以存在於分佈式RAN 400架構之內。PDCP、RLC、MAC協定可以適應性地放置在ANC或TRP中。
第5圖係依據本發明各方面示出了分佈式RAN 500之示例實體架構。集中式核心網路單元(centralized core network unit,C-CU)502可以主控(host)核心網路功能。C-CU可以集中式部署。C-CU功能可以被卸載(offload)(例如,到先進無線服務(advanced wireless service,AWS))以處理峰值容量。集中式RAN單元(centralized RAN unit,C-RU)504可以主控一個或複數個ANC功能。可選地,C-RU可以在本地主控核心網路功能。C-RU可以分佈式部署。C-RU可以更接近網路邊緣。DU 506可以主控一個或複數個TRP。DU可以位於具有RF功能之網路邊緣。
第6圖係示出以DL為中心之子訊框之示例之示意圖600。以DL為中心之子訊框可以包含控制部分602。控制部分602可以存在於以DL為中心之子訊框之初始或開始部分。控制部分602可以包含與以DL為中心子訊框之各個部分相對應之各種排程資訊和/或控制資訊。在一些配置中,控制部分602可以係PDCCH,如第6圖中所示。以DL為中心之子訊框還可以包含DL資料部分604。DL資料部分604有時可以稱為以DL為中心之子訊框之有效負荷。DL資料部分604可以包含 用於將DL資料從排程實體(例如,UE或BS)傳送到下級(subordinate)實體(例如,UE)之通訊資源。在一些配置中,DL資料部分604可以係實體DL共用通道(physical DL shared channel,PDSCH)。
以DL為中心之子訊框還可以包含公共UL部分606。公共UL部分606有時可以被稱為UL叢發(burst)、公共UL叢發和/或各種其他合適之術語。公共UL部分606可以包含與以DL為中心之子訊框之各個其他部分相對應之回饋資訊。例如,公共UL部分606可以包含相對應於控制部分602之回饋資訊。回饋資訊之非限制性示例可以包含ACK訊號、NACK訊號、HARQ指示符和/或各種其他合適類型之資訊。公共UL部分606可以包含附加或替代資訊,諸如關於隨機存取通道(random access channel,RACH)進程、排程請求(scheduling request,SR)和各種其他合適類型資訊之資訊。
如第6圖所示,DL資料部分604之末端可以在時間上與公共UL部分606之開始間隔開。該時間間隔有時可以被稱為間隙、保護時段、保護間隔和/或各種其他合適之術語。該間隔為從DL通訊(例如,下級實體(例如,UE)之接收運作)到UL通訊(例如,下級實體(例如,UE)之發送)之切換提供時間。所屬技術領域中具有通常知識者將會理解,前述僅僅係以DL為中心之子訊框之一個示例,並且在不必偏離本文所述之各個方面情況下可以存在具有類似特徵之替代結構。
第7圖係示出以UL為中心之子訊框之示例之示意 圖700。以UL為中心之子訊框可以包含控制部分702。控制部分702可以存在於以UL為中心之子訊框之初始或開始部分。第7圖中之控制部分702可以類似於上文參考第6圖描述之控制部分602。以UL為中心之子訊框還可以包含UL資料部分704。UL資料部分704有時可以被稱為以UL為中心之子訊框之有效負荷。UL部分指的係用於將UL資料從下級實體(例如,UE)傳送到排程實體(例如,UE或BS)之通訊資源。在一些配置中,控制部分702可以係PDCCH。
如第7圖所示,控制部分702之末端可以在時間上與UL資料部分704之開始分隔開。該時間間隔有時可以被稱為間隙、保護時段、保護間隔和/或各種其他合適之術語。該間隔為從DL通訊(例如,排程實體之接收運作)到UL通訊(例如,排程實體之發送)之切換提供時間。以UL為中心之子訊框還可以包含公共UL部分706。第7圖中之公共UL部分706類似於上文參考第6圖描述之公共UL部分606。公共UL部分706可以附加地或替代地包含關於CQI、SRS和各種其他合適類型資訊之資訊。所屬技術領域中具有通常知識者將會理解,前述僅僅係以UL為中心之子訊框之一個示例,並且在不必偏離本文所述之各個方面情況下可以存在具有類似特徵之替代結構。
在一些情況下,兩個或複數個下級實體(例如,UE)可以使用副鏈路(sidelink)訊號彼此通訊。該種副鏈路通訊之實際應用可以包含公共安全、鄰近服務、UE到網路之中繼、車輛到車輛(vehicle-to-vehicle,V2V)通訊、萬物互 聯(Internet of Everything,IoE)通訊、IoT通訊、關鍵任務網孔(mission-critical mesh)和/或各種其他合適之應用。通常,副鏈路訊號指的係不需要透過排程實體(例如,UE或BS)對通訊進行中繼情況下能從一個下級實體(例如,UE1)傳送到另一個下級實體(例如,UE2)之訊號,即使該排程實體可以用於排程和/或控制之目的。在一些示例中,可以使用授權頻譜來傳送副鏈路訊號(與通常使用未授權頻譜之無線區域網路不同)。
第8圖係示出基地台802和UE 804之間之通訊之示意圖800。在該示例中,基地台802生成資訊位元序列812。例如,資訊位元序列812可以用於PDCCH。發送資訊位元序列812到極化碼編碼器870,其生成編碼位元序列814。發送編碼位元元序列814到速率匹配交織器872,其交織編碼位元序列814以生成編碼位元序列816。資訊位元序列812、編碼位元序列814以及編碼位元序列816中之位元可以從0到(N-1)索引。
在某些配置中,基地台802放置編碼位元序列816於環形緩衝器880中。這樣,環形緩衝器880保存編碼位元序列816。編碼位元序列816中之位元也可以從0到(N-1)索引。基地台802可以進一步操縱編碼位元序列816,例如刪截(puncturing)、縮短和重複編碼位元序列816的一個或複數個部分,以獲得位元段820。基地台802從編碼位元序列816中選擇位元段820並且將位元段820發送到通道位元交織器882。特別地,位元段820可以包含連續位元,該連續位元在一定程 度上與資源區塊中所分配之用於傳輸之可用資源元素之數量相匹配。該進程就係所謂之速率匹配。
由於如下所述之極化碼編碼器870之特性,在某些情況下,在從極化碼編碼器870輸出之編碼位元序列814中(從0到N-1連續地索引),特定之編碼位元比具有較低索引之另一個編碼位元具有更高之重要性。例如,索引為N/2之位元比索引為(N/2)-1之位元更重要。當速率匹配交織器872交織編碼位元序列814時,速率匹配交織器872還在編碼位元序列816中保留一些重要性的順序。
當基地台802刪截編碼位元序列816時(如第8圖所示),基地台802可以選擇索引從(N-E-1)到(N-1)之位元作為位元段820。換句話說,基地台802選擇編碼位元序列816中包含E個位元之結尾部分以形成位元段820。
當基地台802縮短編碼位元序列816(第8圖中未示出)時,基地台802可以選擇索引從0到(E-1)之位元作為位元段820。換句話說,基地台802選擇編碼位元序列816中包含E個位元之開始部分以形成位元段820。
通道位元交織器882交織位元段820,並且生成編碼位元序列830。然後將編碼位元序列830中之位元發送到調製組件890,以映射到一個或複數個符號之調製位元。然後基地台802將符號發送到UE 804。
雖然在本發明中參考基地台802給出了示例,但應該注意,UE 804可以執行本文描述之相同運作。
第9圖係示出簡化極化碼編碼器870之示意圖900。 極化碼編碼器870可具有N個輸入和N個輸出。在該示例中,N係8。即,極化編碼器870包含8個輸入和8個輸出。具有相同索引之一對輸入和輸出透過輸入通道連接。一個輸入通道中之輸入可以與來自相鄰輸入通道之輸入應用互斥或(exclusive OR,XOR)運作952。設計極化碼用於極化部分輸入。部分通道之品質變得越來越差,部分通道之品質變得越來越好。
極化碼編碼器870之輸入和輸出可以從0到N-1索引。此外,輸入到極化編碼器870之資訊位元序列812之位元依據輸入之索引被識別為U0-U7。從極化編碼器870輸出之編碼位元序列814之位元依據輸出之索引被識別為V0-V7。如上所述,速率匹配交織器872交織編碼位元序列814,以生成編碼位元序列816。在該示例中,具有位元{V0、V1、V2、V3、V4、V5、V6、V7}之編碼位元序列814變為具有位元{V0、V1、V2、V4、V3、V5、V6、V7}之編碼位元序列816。
如上所述,基地台802刪截編碼位元序列816,以獲得包含E個位元之位元段820。在該示例中,E係5。因此,編碼位元序列816之開始部分將不被發送,在該示例中開始部分係編碼位元V0、V1和V4。對於UE 804,该等未發送之編碼位元不能被可靠地解碼。在一種技術中,輸入處之對應於那些未被發送位元之位元被設置為預定值(例如,0)並被認為係“凍結的”。在該示例中,位元U0、U1和U4係凍結的。
由於極化碼結構受速率匹配之影響,對於那些具有較小索引之未凍結輸入位元通道,性能可能變得比沒有速率 匹配之情況更差。在一種技術中,當刪截編碼位元序列816以生成位元段820時,對於未凍結之輸入位元通道,基地台802可附加地凍結具有較小輸入索引之F個位元,F係整數。更具體地,在一種技術中,基地台802可以凍結資訊位元序列812中具有從0到(X-1)索引之初始X個位元,X係大於1之整數。X可以基於上文所述E和N確定,以及具體係基於編碼位元序列816之上半部分中之剩餘編碼位元之數量。初始X個位元可以包含已經被凍結之一個或複數個位元,因為该等位元對應於未被發送之編碼位元。在該技術下,初始X個位元中尚未凍結之任何位元將被凍結。當編碼位元序列816被縮短以生成位元段820時(例如,在編碼位元序列816之上半部分中不存在未被發送之編碼位元),基地台802可以不附加地凍結任何位元。該技術可以避免不良輸入位元並且改善性能。
在該示例中,基地台802確定X係4。即,基地台802確定位元U0、U1、U2和U3都應該被凍結。初始4個位元中位元U0和U1被確定為已凍結,因為它們對應於編碼位元V0和V1,其中編碼位元V0和V1將被從編碼位元序列816中刪截。在該技術下,基地台802確定附加地凍結位元U2和U3。位元U4也被確定為將被凍結,因為它對應於未被發送之編碼位元V4。這樣,資訊位元序列812中之位元U0、U1、U2、U3和U4係凍結位元。位元U5、U6和U7可用作攜帶資料位元。
更具體地,為了確定X(如上所述,資訊位元序列812中索引小於X之任何位元係凍結位元),基地台802可以 確定E是否小於3N/4。在某些配置中,當E等於或大於3N/4時,基地台802確定X係大於或等於(3/4)N-E/2之最小整數。當E小於3N/4時,基地台802確定X係大於或等於(9/16)N-E/4之最小整數。
在某些配置中,當E等於或大於3N/4時,基地台802確定資訊位元序列812中索引小於(N-E)之任何位元係凍結位元。當E小於3N/4時,基地台802確定索引小於(5/8)N-E/2之任何位元是凍結位元。在某些配置中,當E小於3N/4時,基地台802可以確定資訊位元序列812中索引大於或等於N/2且小於(7/8)N-E/2之任何位元係凍結位元。
第10圖係用於將位元輸入到編碼器之方法(流程)之流程圖1000。該方法可以由無線設備(例如,UE 804、基地台802、裝置1102和裝置1102')執行。
在運作1002中,無線設備獲得整數E(例如,5)和整數N(例如,8)。從編碼器(例如,極化編碼器870)中輸出之N個編碼位元(例如,第8圖中之編碼位元V0、V1、V4、V2、V5、V6、V7)選擇E個編碼位元(例如,第8圖中之編碼位元V2、V5、V3、V6、V7)用於傳輸。在某些配置中,編碼器係極化碼編碼器。在運作1004中,無線設備基於N和E確定編碼器之N個輸入(例如,U0-U7)之初始X(例如,4)個輸入。在運作1006中,無線設備從N個輸入(例如,U0-U7)中確定F個輸入(例如,U2和U3)。具體地,該F個輸入被確定為X個輸入(例如,U0-U3)中之不在S個輸入(例如,U0、U1、U4)中之輸入,其中該S個輸入對應於編碼器生成 之編碼位元中未被發送之S個輸出(例如,V0、V1、V4)。
在運作1008中,無線設備將F和S個輸入設置為預定值(例如,0)。無線設備還將N個輸入中之(N-F-S)個輸入(例如,U5-U7)中之K個輸入設置為待編碼之K個資料位元之值。(N-F-S)個輸入不與F個輸入或S個輸入混疊。無線設備將(N-F-S)個輸入中除了K個輸入之外之輸入設置為預定值(例如,0)。
在運作1010中,無線設備在編碼器處基於N個輸入(例如,V0-V7)生成N個編碼位元。在運作1012中,無線設備交織N個編碼位元。在運作1014中,無線設備選擇交織之N個編碼位元之最後E個編碼位元。在運作1016中,無線設備發送E個編碼位元。
在某些配置中,當E大於或等於(3/4)N時,X被確定為大於或等於(3/4)N-E/2之最小整數。當E小於(3/4)N時,X被確定為大於或等於(9/16)N-E/4之最小整數。
第11圖係示出示例性裝置1102中之不同組件/裝置之間之資料流程之概念性之資料流示意圖1100。裝置1102可以係基地台。裝置1102包含接收組件1104、發送組件1110、輸入組件1111、編碼器1112、交織器1114、緩衝器1118、選擇組件1120和調製組件1124。
輸入組件1111獲取整數E和整數N。從編碼器輸出之N個編碼位元中選擇E個編碼位元用於傳輸。在某些配置中,編碼器1112係極化碼編碼器。輸入組件1111基於N和E確定N個輸入之初始X個輸入。
在某些配置中,當E大於或等於(3/4)N時,X被確定為大於或等於(3/4)N-E/2之最小整數。當E小於(3/4)N時,X被確定為大於或等於(9/16)N-E/4之最小整數。
輸入組件1111從編碼器之N個輸入中確定F個輸入。具體地,確定該F輸入為X個輸入中不在S個輸入中之輸入,該S個輸入對應于編碼器生成之編碼位元中未被發送之S個輸出。
輸入組件1111將F個和S個輸入設置為預定值。輸入組件1111還將N個輸入之(N-F-S)個輸入中之K個輸入設置為待編碼之K個資料位元之值。(N-F-S)個輸入不與F個輸入或S個輸入混疊。輸入組件1111將(N-F-S)個輸入中除了K個輸入之外之輸入設置為預定值。
編碼器1112基於N個輸入生成N個編碼位元。交織器1114交織放置於緩衝器1118中之N個編碼位元。選擇組件1120從緩衝器1118中選擇交織之N個編碼位元之最後E個編碼位元。
調製組件1124將E個編碼位元映射到由一個或複數個符號攜帶之調製位元。傳輸組件1110將一個或複數個符號傳輸到UE 1152。
第12圖係示出採用處理系統1214之裝置1102'之硬體實施之示意圖1400。裝置1102’可以係基地台。處理系統1214可以使用匯流排結構實施,其通常由匯流排1224表示。匯流排1224可以包含任何數量互連匯流排和橋,其數量取決於處理系統1214之具體應用和總體設計約束。匯流排1224將 包含一個或複數個處理器和/或硬體組件之各種電路連接在一起,該一個或複數個處理器和/或硬體組件可以由一個或複數個處理器1204、接收組件1104、發送組件1110、輸入組件1111、編碼器1112、交織器1114、緩衝器1118、選擇組件1120、調製組件1124以及電腦可讀介質/記憶體1206表示。匯流排1224還可以連接各種其他電路,例如,定時源、週邊設備(peripheral)、電壓調節器以及功率管理電路等。
處理系統1214可以耦接於收發器1210,其可以係收發器354中之一個或複數個。收發器1210耦接於一個或複數個天線1220,其可以係通訊天線320。
收發器1210提供透過傳輸介質與各種其他裝置通訊之裝置。收發器1210(具體地,接收組件1104)從一個或複數個天線1220接收訊號,從接收之訊號中提取資訊,並且將提取之資訊提供給處理系統1214。此外,收發器1210(具體地,發送組件1110)從處理系統1214接收資訊,並且基於所接收之資訊生成應用於一個或複數個天線1220之訊號。
處理系統1214包含耦接於電腦可讀介質/記憶體1206之一個或複數個處理器1204。一個或複數個處理器1204負責總體處理,包含存儲在電腦可讀介質/記憶體上之軟體執行。該軟體在由一個或複數個處理器1204執行時,可以引起處理系統1214執行上述任何用於特定裝置之各種功能。電腦可讀介質/記憶體1206還可以用於存儲執行軟體時透過一個或複數個處理器1204操縱之資料。處理系統1214進一步包含接收組件1104、發送組件1110、輸入組件1111、編碼器1112、 交織器1114、緩衝器1118、選擇組件1120、調製組件1124中之至少一個。組件可以係在一個或複數個處理器1204中運行的、在電腦可讀介質/記憶體1206駐存的/存儲的軟體組件、耦接於一個或複數個處理器1204之一個或複數個硬體組件、或及其組合。
處理系統1214可以係基地台310之組件,以及可以包含記憶體376和/或TX處理器316、RX處理器370以及控制器/處理器375中之至少一個。
在一個配置中,用於無線通訊之裝置1102/裝置1102'包含用於執行第10圖之每一個運作之裝置。前述裝置可以係配置為執行前述裝置所述功能之一個或複數個前述裝置1102之組件和/或裝置1102'之處理系統1214。
如上所述,處理系統1214可以包含TX處理器316、RX處理器370以及控制器/處理器375。因此,在一個配置中,前述裝置可以係配置為執行前述裝置所述功能之TX處理器316、RX處理器370以及控制器/處理器375。
可以理解的係本發明之流程/流程圖中區塊之具體順序或層次係示範性方法之示例。因此,應該理解的係,可以基於設計偏好對流程/流程圖中區塊之具體順序或層次進行重新排列。還可以進一步組合或省略一些區塊。所附方法申請專利範圍以簡化順序介紹各個區塊之元素,然而這並不意味著限制於所介紹之具體順序或層次。
提供上述內容係為了使得所屬技術領域中具有通常知識者能夠實踐本發明所描述之各個方面。對所屬技術領域 中具有通常知識者而言,對該等方面之各種修改係顯而易見的,而且本發明所定義之一般原理也可以應用於其他方面。因此,申請專利範圍並非旨在限制於本文所示出之各個方面,而係與語言申請專利範圍符合一致之全部範圍,在語言申請專利範圍中,除非具體地這樣陳述,否則對單數形式之元素之引用並非意在表示「一個且僅一個」,而係「一個或複數個」。術語「示例性」在本發明中意指「作為示例、實例或說明」。本發明中描述為「示例性」之任何方面不一定比其他方面更優選或有利。除非具體陳述,否則術語「一些」係指一個或複數個。諸如「A、B或C中之至少一個」、「A、B或C中之一個或複數個」、「A、B以及C中至少一個」、「A、B以及C中之一個或複數個」以及「A、B、C或其任意組合」之組合包含A、B和/或C之任何組合,並且可以包含複數個A、複數個B或複數個C。更具體地,諸如「A、B或C中至少一個」、「A、B或C中的一個或複數個」、「A、B以及C中至少一個」、「A、B以及C中之一個或複數個」以及「A、B、C或其任何組合」之組合可以係只有A、只有B、只有C、A和B、A和C、B和C或A和B和C,其中,任意該種組合可以包含A、B或C中之一個或複數個成員或A、B或C中之成員。本發明中所描述之各個方面之元素之所有結構和功能等同物對於所屬領域具有通常知識者而言係已知的或隨後將會係已知的,並明確地透過引用併入本發明,並且旨在被申請專利範圍所包含。而且,不管本發明是否在申請專利範圍中明確記載,本發明所公開之內容並不旨在專用於公眾。術語「模組」、「機制」、「元素」、「裝置」等可 以不係術語「裝置」之替代詞。因此,申請專利範圍中沒有元素被解釋為裝置加功能,除非該元素使用短語「用於......之裝置」來明確敘述。
100:存取網路
102:基地台
102’:小小區
104:使用者設備
110、110’:覆蓋區域
120、154:通訊鏈路
132、134:回程鏈路
150:存取點
152:台
160:演進封包核心
162、164:行動管理實體
166:服務閘道器
168:多媒體廣播多播服務閘道器
170:廣播多播服務中心
172:封包資料網路閘道器
174:本籍用戶伺服器
176:封包資料網路
180:下一代節點B
184:波束成形

Claims (20)

  1. 一種極化碼之附加位元凍結方法,包含:獲得一整數E和一整數N,其中從一編碼器輸出之N個編碼位元中選擇E個編碼位元用於傳輸;基於E和N從該編碼器之N個輸入中確定F個輸入,其中該F個輸入不包含S個輸入,該S個輸入對應於該編碼器生成之編碼位元中未被發送之S個輸出,其中F和S係小於N之整數;以及設置該F個輸入為一預定值。
  2. 如申請專利範圍第1項所述之極化碼之附加位元凍結方法,其中,進一步包含:設置該S個輸入為該預定值。
  3. 如申請專利範圍第1項所述之極化碼之附加位元凍結方法,其中,進一步包含:設置該N個輸入之(N-F-S)個輸入中之K個輸入為待編碼之K個資料位元之值,其中,該(N-F-S)個輸入不與該F個輸入或該S個輸入混疊,其中K係小於N之整數;以及設置該(N-F-S)個輸入中除了該K個輸入之外之輸入為另一預定值。
  4. 如申請專利範圍第1項所述之極化碼之附加位元凍結方法,其中,進一步包含:基於該N個輸入在該編碼器中生成該N個編碼位元;從該N個編碼位元中選擇該E個編碼位元;以及發送該E個編碼位元。
  5. 如申請專利範圍第4項所述之極化碼之附加位元凍結方法,其中,進一步包含:在選擇該E個編碼位元用於傳輸之前,交織該N個編碼位元。
  6. 如申請專利範圍第5項所述之極化碼之附加位元凍結方法,其中,該編碼器是一極化碼編碼器,該方法進一步包含:基於N和E確定該N個輸入之一初始X個輸入,其中,確定該F個輸入係該初始X個輸入中之不在該S個輸入中之輸入,其中X係小於N之整數。
  7. 如申請專利範圍第6項所述之極化碼之附加位元凍結方法,其中,進一步包含:選擇該E個編碼位元係該交織之N個編碼位元之最後E個編碼位元。
  8. 如申請專利範圍第6項所述之極化碼之附加位元凍結方法,其中,該初始X個輸入對應於索引從0到X-1之位元,以及當E大於或等於(3/4)N時,該X之值確定為大於或等於(3/4)N-E/2之最小整數。
  9. 如申請專利範圍第6項所述之極化碼之附加位元凍結方法,其中,該初始X個輸入對應於索引從0到X-1之位元,以及當E小於(3/4)N時,該X之值確定為大於或等於(9/16)N-E/4之最小整數。
  10. 一種用於極化碼之附加位元凍結之裝置,包含:記憶體;以及至少一個處理器,耦接於該記憶體並且被配置用於:獲得一整數E和一整數N,其中從一編碼器輸出之N個編 碼位元中選擇E個編碼位元用於傳輸;基於E和N從該編碼器之N個輸入中確定F個輸入,其中該F個輸入不包含S個輸入,該S個輸入對應於該編碼器生成之編碼位元中未被發送之S個輸出,其中F和S係小於N之整數;以及設置該F個輸入為一預定值。
  11. 如申請專利範圍第10項所述之用於極化碼之附加位元凍結之裝置,其中,該至少一個處理器進一步被配置用於:設置該S個輸入為該預定值。
  12. 如申請專利範圍第10項所述之用於極化碼之附加位元凍結之裝置,其中,該至少一個處理器進一步被配置用於:設置該N個輸入之(N-F-S)個輸入中之K個輸入為待編碼之K個資料位元之值,其中,該(N-F-S)個輸入不與該F個輸入或該S個輸入混疊,其中K係小於N之整數;以及設置該(N-F-S)個輸入中除了該K個輸入之外之輸入為另一預定值。
  13. 如申請專利範圍第10項所述之用於極化碼之附加位元凍結之裝置,其中,該至少一個處理器進一步被配置用於:基於該N個輸入在該編碼器中生成該N個編碼位元;從該N個編碼位元中選擇該E個編碼位元;以及發送該E個編碼位元。
  14. 如申請專利範圍第13項所述之用於極化碼之附加 位元凍結之裝置,其中,該至少一個處理器進一步被配置用於:在選擇該E個編碼位元用於傳輸之前,交織該N個編碼位元。
  15. 如申請專利範圍第14項所述之用於極化碼之附加位元凍結之裝置,其中,該編碼器是一極化碼編碼器,該至少一個處理器進一步被配置用於:基於N和E確定該N個輸入之一初始X個輸入,其中,確定該F個輸入係該初始X個輸入中之不在該S個輸入中之輸入,其中X係小於N之整數。
  16. 如申請專利範圍第15項所述之用於極化碼之附加位元凍結之裝置,其中,該至少一個處理器進一步被配置用於:選擇該E個編碼位元係該交織之N個編碼位元之最後E個編碼位元。
  17. 如申請專利範圍第15項所述之用於極化碼之附加位元凍結之裝置,其中,該初始X個輸入對應於索引從0到X-1之位元以及當E大於或等於(3/4)N時,該X之值確定為大於或等於(3/4)N-E/2之最小整數。
  18. 如申請專利範圍第15項所述之用於極化碼之附加位元凍結之裝置,其中,該初始X個輸入對應於索引從0到X-1之位元以及當E小於(3/4)N時,該X之值確定為大於或等於(9/16)N-E/4之最小整數。
  19. 一種存儲電腦可執行代碼之電腦可讀介質,用於極化碼之附加位元凍結,該代碼被執行時用於:獲得一整數E和一整數N,其中從一編碼器輸出之N個編 碼位元中選擇E個編碼位元用於傳輸;基於E和N從該編碼器之N個輸入中確定F個輸入,其中該F個輸入不包含S個輸入,該S個輸入對應於該編碼器生成之編碼位元中未被發送之S個輸出,其中F和S係小於N之整數;以及設置該F個輸入為一預定值。
  20. 如申請專利範圍第19項所述之電腦可讀介質,其中,該代碼被執行時進一步用於:設置該S個輸入為該預定值。
TW107129093A 2017-08-21 2018-08-21 極化碼之附加位元凍結方法、裝置及其電腦可讀介質 TWI688224B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US201762547920P 2017-08-21 2017-08-21
US62/547,920 2017-08-21
US201762550780P 2017-08-28 2017-08-28
US62/550,780 2017-08-28
US16/105,022 2018-08-20
US16/105,022 US10903938B2 (en) 2017-08-21 2018-08-20 Techniques of additional bit freezing for polar codes with rate matching

Publications (2)

Publication Number Publication Date
TW201921848A TW201921848A (zh) 2019-06-01
TWI688224B true TWI688224B (zh) 2020-03-11

Family

ID=65360860

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107129093A TWI688224B (zh) 2017-08-21 2018-08-21 極化碼之附加位元凍結方法、裝置及其電腦可讀介質

Country Status (4)

Country Link
US (1) US10903938B2 (zh)
CN (1) CN111034058B (zh)
TW (1) TWI688224B (zh)
WO (1) WO2019037717A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102426047B1 (ko) * 2017-11-06 2022-07-26 삼성전자주식회사 폴라 부호 복호화 장치 및 방법
DK3841692T3 (da) * 2018-08-24 2022-06-27 Ericsson Telefon Ab L M Forbedringer til tilpasning af begrænset buffermængde
US11050519B2 (en) * 2018-09-14 2021-06-29 Idac Holdings, Inc. Methods, apparatus, systems and procedures for hybrid automatic repeat requests (HARQs) using polar codes
CN110401455B (zh) * 2019-06-03 2021-04-30 中国地质大学(武汉) 基于格雷码结构的无线随钻测量系统极化信道编解码方法
US11588588B2 (en) * 2020-08-10 2023-02-21 Mediatek Inc. Additional bit freezing for polar coding

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015100572A1 (zh) * 2013-12-31 2015-07-09 华为技术有限公司 一种Polar码的处理方法、系统及无线通信装置
WO2017106246A2 (en) * 2015-12-14 2017-06-22 Idac Holdings, Inc. Wtru identification using polar code frozen bits
WO2017133580A1 (zh) * 2016-02-01 2017-08-10 中兴通讯股份有限公司 一种数据包编码处理方法及装置、基站及用户设备

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7063262B2 (en) * 2003-08-29 2006-06-20 Motorola, Inc. Method for provisioning and product
CN109361402B (zh) 2013-05-31 2019-09-20 华为技术有限公司 编码方法及编码设备
EP3113398B1 (en) * 2014-03-19 2020-04-22 Huawei Technologies Co., Ltd. Polar code rate-matching method and rate-matching device
KR102157667B1 (ko) 2014-05-15 2020-09-18 삼성전자주식회사 천공 장치 및 그의 천공 방법
CN108900283B (zh) * 2015-03-10 2019-09-20 华为技术有限公司 传输信息的方法和通信设备
US10231121B2 (en) 2015-06-24 2019-03-12 Lg Electronics Inc. Security communication using polar code scheme
US10461779B2 (en) * 2015-08-12 2019-10-29 Telefonaktiebolaget Lm Ericsson (Publ) Rate-compatible polar codes
US10581462B2 (en) 2015-12-01 2020-03-03 Huawei Technologies Co., Ltd. Signature-enabled polar encoder and decoder
US20170222754A1 (en) 2016-01-28 2017-08-03 Lg Electronics Inc. Error correcting coding method based on cross-layer error correction with likelihood ratio and apparatus thereof
WO2018124779A1 (ko) * 2017-01-02 2018-07-05 엘지전자 주식회사 폴라 코드에 기반한 harq를 수행하는 방법 및 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015100572A1 (zh) * 2013-12-31 2015-07-09 华为技术有限公司 一种Polar码的处理方法、系统及无线通信装置
WO2017106246A2 (en) * 2015-12-14 2017-06-22 Idac Holdings, Inc. Wtru identification using polar code frozen bits
WO2017133580A1 (zh) * 2016-02-01 2017-08-10 中兴通讯股份有限公司 一种数据包编码处理方法及装置、基站及用户设备

Also Published As

Publication number Publication date
CN111034058A (zh) 2020-04-17
WO2019037717A1 (en) 2019-02-28
US10903938B2 (en) 2021-01-26
CN111034058B (zh) 2023-11-21
US20190058548A1 (en) 2019-02-21
TW201921848A (zh) 2019-06-01

Similar Documents

Publication Publication Date Title
TWI687082B (zh) 用於窄頻通訊的窄頻分時雙工訊框結構
JP6676224B1 (ja) 狭帯域通信のための狭帯域時分割複信フレーム構造
TWI719274B (zh) 用於選擇或發送針對相位追蹤參考信號的頻域模式的系統和方法
TWI771415B (zh) 針對可變長度上行鏈路控制通道的可配置的時槽內頻率躍變
TWI678081B (zh) 使用者設備的無線通訊方法
TWI719171B (zh) 動態地傳遞解調參考信號和相位雜訊補償參考信號的資訊
TWI734490B (zh) 使用者設備及其無線通訊方法
TW202002691A (zh) 使用者設備之無線通訊方法及装置、電腦可讀介質
TW202021397A (zh) 無線通訊方法與無線通訊裝置
TW202002548A (zh) 使用者設備及其無線通訊方法
TW202002692A (zh) 使用者設備及其無線通訊方法
TW201946482A (zh) 使用者設備之無線通訊方法及使用者設備、電腦可讀介質
TWI696399B (zh) 無線通訊方法及裝置、電腦可讀介質
TW201838455A (zh) 用於窄頻通訊的窄頻分時雙工訊框結構
TWI742052B (zh) 用於mmw排程的子訊框或時槽之內的分時多工傳輸時段
TW201935872A (zh) 聚合dci訊息的方法、裝置及電腦可讀介質
TWI688224B (zh) 極化碼之附加位元凍結方法、裝置及其電腦可讀介質
TW201806403A (zh) 用於共存的技術的偵測
TW201904328A (zh) 用於廣播通道的同步信號
TWI696370B (zh) 交織編碼位元之方法及無線設備
TWI728794B (zh) 無線通訊方法、無線通訊裝置及電腦可讀介質