TWI695485B - 埋入式字元線結構 - Google Patents

埋入式字元線結構 Download PDF

Info

Publication number
TWI695485B
TWI695485B TW108108322A TW108108322A TWI695485B TW I695485 B TWI695485 B TW I695485B TW 108108322 A TW108108322 A TW 108108322A TW 108108322 A TW108108322 A TW 108108322A TW I695485 B TWI695485 B TW I695485B
Authority
TW
Taiwan
Prior art keywords
word line
buried word
mask layer
substrate
active regions
Prior art date
Application number
TW108108322A
Other languages
English (en)
Other versions
TW202034495A (zh
Inventor
陳皇男
許明智
Original Assignee
華邦電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華邦電子股份有限公司 filed Critical 華邦電子股份有限公司
Priority to TW108108322A priority Critical patent/TWI695485B/zh
Application granted granted Critical
Publication of TWI695485B publication Critical patent/TWI695485B/zh
Publication of TW202034495A publication Critical patent/TW202034495A/zh

Links

Images

Abstract

一種埋入式字元線結構,包括基底、隔離結構與埋入式字元線。隔離結構位在基底中,而定義出彼此分離的多個主動區。主動區在第一方向上延伸。埋入式字元線位在基底中。埋入式字元線在第二方向上延伸通過隔離結構與主動區。第一方向與第二方向相交。埋入式字元線與基底彼此隔離。同一條埋入式字元線包括第一部分與第二部分。第一部分位在主動區中。第二部分位在第一方向上的相鄰兩個主動區之間的隔離結構中。第一部分的寬度大於第二部分的寬度。

Description

埋入式字元線結構
本發明是有關於一種半導體結構,且特別是有關於一種埋入式字元線結構。
一般而言,埋入式字元線會延伸通過主動區與隔離結構。然而,在埋入式字元線發生偏移的情況下,會導致原本應該位在隔離結構中的埋入式字元線偏移至隔離結構的外部,而在埋入式字元線與主動區之間產生漏電流。
本發明提供一種埋入式字元線結構,其可有效地防止在埋入式字元線與主動區之間產生漏電流。
本發明提出一種埋入式字元線結構,包括基底、隔離結構與埋入式字元線。隔離結構位在基底中,而定義出彼此分離的多個主動區。主動區在第一方向上延伸。埋入式字元線位在基底中。埋入式字元線在第二方向上延伸通過隔離結構與主動區。第一方向與第二方向相交。埋入式字元線與基底彼此隔離。同一條 埋入式字元線包括第一部分與第二部分。第一部分位在主動區中。第二部分位在第一方向上的相鄰兩個主動區之間的隔離結構中。第一部分的寬度大於第二部分的寬度。
基於上述,在本發明所提出的埋入式字元線結構中,由於埋入式字元線的第二部分位在第一方向上的相鄰兩個主動區之間的隔離結構中,且具有較窄的寬度,因此可有效地增加埋入式字元線的第二部分與隔離結構之間的重疊裕度(overlay margin)。如此一來,當埋入式字元線發生偏移時,可避免埋入式字元線的第二部分偏移至隔離結構的外部,進而可防止在埋入式字元線與主動區之間產生漏電流。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
10:埋入式字元線結構
102:隔離結構
100:基底
104、106、108、110:罩幕層
108a、108b、110a:罩幕層
108p:罩幕圖案
126:阻障層
112:圖案化罩幕層
128:埋入式字元線
114:間隙壁層
AA:主動區
114a:間隙壁
D:距離
116:圖案化光阻層
D1:第一方向
118、122:開口
D2:第二方向
120:罩幕層
P1:第一部分
124:介電層
P2:第二部分
W1、W2:寬度
圖1A至圖1K為本發明一實施例的埋入式字元線結構的製造流程上視圖。
圖2A至圖2K為沿圖1A至圖1K中的I-I’剖面線的剖面圖。
圖1A至圖1K為本發明一實施例的埋入式字元線結構的製造流程上視圖。圖2A至圖2K為沿圖1A至圖1K中的I-I’剖面 線的剖面圖。在圖1A至圖1K中,省略圖2A至圖2K中的部分構件,以清楚地描述出其餘構件相對於隔離結構與主動區的配置關係。舉例來說,在圖1A中,省略圖2A中的罩幕層104、罩幕層106、罩幕層108與罩幕層110。
請參照圖1A與圖2A,在基底100中形成隔離結構102,而定義出彼此分離的多個主動區AA。基底100可為半導體基底,如矽基底。隔離結構102例如是淺溝渠隔離結構(shallow trench isolation,STI)。隔離結構102的材料例如是氮化矽或氧化矽。在本實施例中,隔離結構102的材料是以氮化矽為例來進行說明。
此外,主動區AA在第一方向D1上延伸。主動區AA可沿第一方向D1排列。主動區AA在第二方向D2上可為錯位排列。第一方向D1與第二方向D2相交。主動區AA的上視形狀例如是平行四邊形,但本發明並不以此為限。此外,第一方向D1可平行於主動區AA的長邊,且第二方向D2可平行於主動區AA的短邊。
接著,在基底100上依序形成罩幕層104、罩幕層106、罩幕層108與罩幕層110。罩幕層104的材料例如是類金剛石碳(diamond-like carbon,DLC),罩幕層106的材料例如是富氮氮氧化矽(nitrogen-rich silicon oxynitride,SiON-N),罩幕層108的材料例如是氧化矽,罩幕層110的材料例如是富氧氮氧化矽(oxygen-rich silicon oxynitride,SiON-O),但本發明並不以此為限。
然後,在罩幕層110上形成圖案化罩幕層112。圖案化罩幕層112可在第二方向上延伸。圖案化罩幕層112的材料例如是 多晶矽、氧化矽、氮化矽、碳或氮氧化矽。圖案化罩幕層112可藉由進行沉積製程、微影製程與蝕刻製程而形成。
請參照圖1B與圖2B,在罩幕層110與圖案化罩幕層112上形成間隙壁層114。間隙壁層114可共形地形成在圖案化罩幕層112上。間隙壁層114的材料例如是氧化矽。
請參照圖1C與圖2C,對間隙壁層114進行回蝕刻製程,而在圖案化罩幕層112的側壁上形成間隙壁114a。然後,移除圖案化罩幕層112。
請參照圖1D與圖2D,以間隙壁114a作為罩幕,移除部分罩幕層110,而形成罩幕層110a。接著,再以間隙壁114a與罩幕層110a為罩幕,移除部分罩幕層108,而形成罩幕層108a。此外,在移除部分罩幕層108的製程中,間隙壁114a可同時被移除。
請參照圖1E與圖2E,移除罩幕層110a。罩幕層110a可藉由濕式蝕刻製程進行移除。此外,由於上述濕式蝕刻製程對罩幕層110a與罩幕層106具有高蝕刻選擇比,因此可藉由濕式蝕刻製程移除罩幕層110a且保留罩幕層106。
接著,形成圖案化光阻層116。圖案化光阻層116具有開口118,且開口118暴露出位在第一方向D1上的相鄰兩個主動區AA之間的罩幕層108a。
請參照圖1F與圖2F,對由開口118所暴露出的罩幕層108a進行濕式蝕刻製程,而形成罩幕層108b。位在第二方向D2上的罩幕層108a與罩幕層108b可形成罩幕圖案108p。罩幕圖案 108p可在第二方向D2上延伸。同一個罩幕圖案108p可包括罩幕層108a與罩幕層108b。罩幕層108a可位在主動區AA中。罩幕層108b可位在第一方向D1上的相鄰兩個主動區AA之間。罩幕層108a的寬度可大於罩幕層108b的寬度。罩幕層108a的高度可大於罩幕層108b的高度。罩幕圖案108p的上視形狀例如是粗細相間的鏈狀。濕式蝕刻製程所使用的蝕刻劑例如是緩衝氫氟酸(buffer hydrofluoric acid,BHF)或稀釋的氫氟酸(diluted hydrofluoric acid,DHF)。
請參照圖1G與圖2G,移除圖案化光阻層116。接著,形成覆蓋罩幕層108a與罩幕層108b的罩幕層120。罩幕層120的材料例如是多晶矽。
請參照圖1H與圖2H,對罩幕層120進行回蝕刻製程,以移除部分罩幕層120,直到暴露出罩幕層108a與罩幕層108b。
請參照圖1I與圖2I,移除罩幕層108a與罩幕層108b,而在罩幕層120中形成開口122。開口122可在第二方向D2上延伸。由於開口122是藉由移除罩幕層108a與罩幕層108b而形成,因此罩幕圖案108p的圖案可轉移至開口122。
請參照圖1J與圖2J,將罩幕層120中的開口122延伸至基底100與隔離結構102中。舉例來說,將開口122延伸至基底100與隔離結構102中的方法可包括以下步驟,但本發明並不以此為限。以罩幕層120作為罩幕,藉由乾式蝕刻法移除部分罩幕層106與部分罩幕層104,而對罩幕層106與罩幕層104進行圖案化。 罩幕層120可在對罩幕層106與罩幕層104進行圖案化的製程中同時被移除或由另外的蝕刻製程移除。接著,藉由濕式蝕刻法移除罩幕層106。然後,以經圖案化的罩幕層104作為罩幕,藉由乾式蝕刻法移除部分基底100與部分隔離結構102,而將開口122延伸至基底100與隔離結構102中。
接著,在開口122中的基底100的表面上形成介電層124。介電層124的材料例如是氧化矽。介電層124的形成方法例如是臨場蒸氣產生技術(in-situ steam generation,ISSG)。
然後,在開口122中形成阻障層126與埋入式字元線128。阻障層126與埋入式字元線128的形成方法可包括以下步驟,但本發明並不以此為限。首先,可在開口122中共形地形成阻障材料層(未示出)。接著,在阻障材料層上形成填滿開口122的埋入式字元線材料層(未示出)。然後,對埋入式字元線材料層與阻障材料層進行回蝕刻製程,而在開口122中形成阻障層126與埋入式字元線128。在上述回蝕刻製程中,罩幕層104可用以保護基底100,以避免基底100受到損害。
阻障層126位在埋入式字元線128與介電層124之間。阻障層126的頂部可低於基底100的頂部。阻障層126的材料例如是Ti、TiN、Ta、TaN或其組合。
埋入式字元線128在第二方向D2上延伸通過隔離結構102與主動區AA。埋入式字元線128的材料可為導體材料。舉例來說,埋入式字元線128的材料例如是鎢等金屬。埋入式字元線 128與基底100彼此隔離。同一條埋入式字元線128包括第一部分P1與第二部分P2。第一部分P1位在主動區AA中。第二部分P2位在第一方向D1上的相鄰兩個主動區AA之間的隔離結構102中。第一部分P1的寬度W1大於第二部分P2的寬度W2。第一部分P1與第二部分P2可在第二方向D2上串接。埋入式字元線128的上視形狀例如是粗細相間的鏈狀,但本發明並不以此為限。第二部分P2的寬度W2可小於位在第一方向D1上的相鄰兩個主動區AA之間的距離D。第一部分P1的寬度W1可小於位在第一方向D1上的相鄰兩個主動區AA之間的距離D。埋入式字元線128的頂部可低於基底100的頂部。
此外,介電層124位在埋入式字元線128與基底100之間,藉此可將埋入式字元線128與基底100進行隔離。介電層124的頂部可高於埋入式字元線128的頂部。
請參照圖1K與圖2K,在形成埋入式字元線128之後,可移除罩幕層104。罩幕層104可利用灰化處理或蝕刻製程進行移除。
以下,藉由圖1K與圖2K來說明本實施例的埋入式字元線結構10。在本實施例中,此外,雖然埋入式字元線結構10的形成方法是以上述方法為例來進行說明,但本發明並不以此為限。
請參照圖1K與圖2K,埋入式字元線結構10包括基底100、隔離結構102與埋入式字元線128,且更可包括介電層124與阻障層126中的至少一者。埋入式字元線結構10可應用於各種 半導體元件中,如動態隨機存取記憶體(dynamic random access memory,DRAM)。隔離結構102位在基底100中,而定義出彼此分離的多個主動區AA。主動區AA在第一方向D1上延伸。埋入式字元線128位在基底100中。埋入式字元線128在第二方向D2上延伸通過隔離結構102與主動區AA。第一方向D1與第二方向D2相交。埋入式字元線128與基底100彼此隔離。同一條埋入式字元線128包括第一部分P1與第二部分P2。第一部分P1位在主動區AA中。第二部分P2位在第一方向D1上的相鄰兩個主動區AA之間的隔離結構102中。第一部分P1的寬度W1大於第二部分P2的寬度W2。介電層124位在埋入式字元線128與基底100之間。阻障層126位在埋入式字元線128與介電層124之間。此外,埋入式字元線結構10中的各構件的材料、設置方式、形成方法與功效已於上述實施例進行詳盡地說明,於此不再重複說明。
基於上述實施例可知,在埋入式字元線結構10中,由於埋入式字元線128的第二部分P2位在第一方向D1上的相鄰兩個主動區AA之間的隔離結構102中,且具有較窄的寬度,因此可有效地增加埋入式字元線128的第二部分P2與隔離結構102之間的重疊裕度。如此一來,當埋入式字元線128發生偏移時,可避免埋入式字元線128的第二部分P2偏移至隔離結構102的外部,進而可防止在埋入式字元線128與主動區AA之間產生漏電流。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的 精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10:埋入式字元線結構
100:基底
102:隔離結構
122:開口
126:阻障層
128:埋入式字元線
AA:主動區
D:距離
D1:第一方向
D2:第二方向
P1:第一部分
P2:第二部分
W1、W2:寬度

Claims (10)

  1. 一種埋入式字元線結構,包括:基底;隔離結構,位在所述基底中,而定義出彼此分離的多個主動區,其中所述多個主動區在第一方向上延伸;以及埋入式字元線,位在所述基底中,且在第二方向上延伸通過所述隔離結構與所述多個主動區,其中所述第一方向與所述第二方向相交,所述埋入式字元線與所述基底彼此隔離,且同一條所述埋入式字元線包括第一部分與第二部分,其中所述第一部分位在所述多個主動區中,所述第二部分位在所述第一方向上的相鄰兩個主動區之間的所述隔離結構中,且所述第一部分的寬度大於所述第二部分的寬度。
  2. 如申請專利範圍第1項所述的埋入式字元線結構,其中所述多個主動區沿所述第一方向排列。
  3. 如申請專利範圍第1項所述的埋入式字元線結構,其中所述多個主動區在所述第二方向上為錯位排列。
  4. 如申請專利範圍第1項所述的埋入式字元線結構,其中所述埋入式字元線的材料包括導體材料。
  5. 如申請專利範圍第1項所述的埋入式字元線結構,其中所述第一部分與所述第二部分在所述第二方向上串接。
  6. 如申請專利範圍第5項所述的埋入式字元線結構,其中所述埋入式字元線的上視形狀包括粗細相間的鏈狀。
  7. 如申請專利範圍第1項所述的埋入式字元線結構,其中所述第二部份的寬度小於位在所述第一方向上的相鄰兩個主動區之間的距離。
  8. 如申請專利範圍第1項所述的埋入式字元線結構,其中所述第一部份的寬度小於位在所述第一方向上的相鄰兩個主動區之間的距離。
  9. 如申請專利範圍第1項所述的埋入式字元線結構,更包括:介電層,位在所述埋入式字元線與所述基底之間。
  10. 如申請專利範圍第9項所述的埋入式字元線結構,更包括:阻障層,位在所述埋入式字元線與所述介電層之間。
TW108108322A 2019-03-12 2019-03-12 埋入式字元線結構 TWI695485B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW108108322A TWI695485B (zh) 2019-03-12 2019-03-12 埋入式字元線結構

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108108322A TWI695485B (zh) 2019-03-12 2019-03-12 埋入式字元線結構

Publications (2)

Publication Number Publication Date
TWI695485B true TWI695485B (zh) 2020-06-01
TW202034495A TW202034495A (zh) 2020-09-16

Family

ID=72176128

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108108322A TWI695485B (zh) 2019-03-12 2019-03-12 埋入式字元線結構

Country Status (1)

Country Link
TW (1) TWI695485B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI779627B (zh) * 2021-05-25 2022-10-01 南亞科技股份有限公司 半導體結構與其形成方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7109544B2 (en) * 2003-02-14 2006-09-19 Infineon Technologies Ag Architecture for vertical transistor cells and transistor-controlled memory cells
TW201101425A (en) * 2009-06-29 2011-01-01 Hynix Semiconductor Inc Interconnection wiring structure of a semiconductor device and method for manufacturing same
US20140346652A1 (en) * 2013-05-24 2014-11-27 Nanya Technology Corp. Buried digitline (bdl) access device and memory array
TW201740510A (zh) * 2016-05-11 2017-11-16 美光科技公司 記憶體陣列中具有共平面數位線接觸結構及儲存節點接觸結構的半導體記憶體元件及其製作方法
TW201909387A (zh) * 2017-05-25 2019-03-01 華邦電子股份有限公司 動態隨機存取記憶體及其製造方法
TW201909341A (zh) * 2017-07-14 2019-03-01 華邦電子股份有限公司 記憶元件及其製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7109544B2 (en) * 2003-02-14 2006-09-19 Infineon Technologies Ag Architecture for vertical transistor cells and transistor-controlled memory cells
TW201101425A (en) * 2009-06-29 2011-01-01 Hynix Semiconductor Inc Interconnection wiring structure of a semiconductor device and method for manufacturing same
US20140346652A1 (en) * 2013-05-24 2014-11-27 Nanya Technology Corp. Buried digitline (bdl) access device and memory array
TW201740510A (zh) * 2016-05-11 2017-11-16 美光科技公司 記憶體陣列中具有共平面數位線接觸結構及儲存節點接觸結構的半導體記憶體元件及其製作方法
TW201909387A (zh) * 2017-05-25 2019-03-01 華邦電子股份有限公司 動態隨機存取記憶體及其製造方法
TW201909341A (zh) * 2017-07-14 2019-03-01 華邦電子股份有限公司 記憶元件及其製造方法

Also Published As

Publication number Publication date
TW202034495A (zh) 2020-09-16

Similar Documents

Publication Publication Date Title
US8637364B2 (en) Semiconductor device and method of manufacturing the same
JP2004228570A (ja) 半導体装置及びその製造方法
KR20120078255A (ko) 에어갭 스페이서를 구비한 반도체장치 및 그 제조 방법
KR20170098619A (ko) 패턴 형성 방법 및 그를 이용한 반도체장치 제조 방법
US7687341B2 (en) Method for fabricating semiconductor device
JP2002280452A (ja) 効果的に短絡を防止できる集積回路装置およびその製造方法
CN111755423B (zh) 埋入式字线结构
US10366995B2 (en) Semiconductor structure and manufacturing method thereof
TWI695485B (zh) 埋入式字元線結構
US20080150014A1 (en) Semiconductor Device and Method for Fabricating the Same
US7160816B2 (en) Method for fabricating semiconductor device
US10892323B2 (en) Semiconductor structure and manufacturing method thereof
US7851364B2 (en) Method for forming pattern in semiconductor device
US7910485B2 (en) Method for forming contact hole using dry and wet etching processes in semiconductor device
TWI820996B (zh) 半導體結構及其製造方法
CN112309983A (zh) 动态随机存取存储器及其制造方法
TW202030862A (zh) 動態隨機存取記憶體及其製造方法
TWI749911B (zh) 導線結構的製造方法
US20090061592A1 (en) Semiconductor device and manufacturing method thereof
TWI722418B (zh) 半導體結構及其製造方法
KR101076884B1 (ko) 실린더형 스토리지 전극을 구비하는 캐패시터 형성방법 및 이에 사용되는 마스크
TWI836587B (zh) 非揮發性記憶體結構及其形成方法
KR101195261B1 (ko) 다마신 공정을 이용한 반도체 소자의 제조방법
KR100991379B1 (ko) 반도체소자 제조 방법
KR100964271B1 (ko) 반도체소자 제조 방법