TWI695376B - 記憶體裝置及其資料讀取方法 - Google Patents
記憶體裝置及其資料讀取方法 Download PDFInfo
- Publication number
- TWI695376B TWI695376B TW108133423A TW108133423A TWI695376B TW I695376 B TWI695376 B TW I695376B TW 108133423 A TW108133423 A TW 108133423A TW 108133423 A TW108133423 A TW 108133423A TW I695376 B TWI695376 B TW I695376B
- Authority
- TW
- Taiwan
- Prior art keywords
- memory
- output
- block
- latch signal
- delay
- Prior art date
Links
Images
Landscapes
- Read Only Memory (AREA)
- Pulse Circuits (AREA)
Abstract
一種記憶體裝置,包括記憶體陣列、感測電路、延遲電路以及控制器。記憶體陣列包括多個區塊。感測電路依據感測信號對記憶體陣列的選中區塊進行資料的讀取,並依據鎖存信號輸出對應的輸出資料。延遲電路輸出鎖存信號。在將感測信號致能後,控制器控制延遲電路進行計數,藉此延遲鎖存信號的輸出。
Description
本發明是有關於一種記憶體裝置的控制技術,且特別是有關於一種使用計數的方式來延遲對讀取的資料進行輸出的記憶體裝置及其資料讀取方法。
隨著電子科技的進步,電子產品成為人們生活中的重要工具。在使用方式越來越多元化的情況下,對於電子裝置中記憶體裝置的容量與可靠度的要求也與日俱增。在高集成度的記憶體裝置中,常常會因記憶體陣列中各個區塊所在位置的不同,造成各個區塊至感測放大器(sense amplifier)的位元線(bit line)長度不相等。若是在位元線信號未達到有效值時就進行資料讀取,就會造成讀取錯誤。為了確保資料的正確性,在現有的技術中,可利用延遲鍊(delay chain)來延遲感測放大器的致能信號。其中延遲鍊的長度可依據所要讀取的區塊而進行調整,藉此讓用以傳送資料的位元線信號在感測放大器致能前能夠達到有效值,以避免資料讀取錯誤。
然而,每個區塊之間位元線的延遲時間並不一定呈線性,延遲時間可能因繞線而有所不同。若在測試時發現到延遲鍊中可調整的延遲範圍未涵蓋到所有區塊至感測放大器的延遲時間,則必需重新進行電路量測並且修改延遲鍊的結構,修改的過程繁瑣且耗費成本高。
本發明提供一種記憶體裝置及其資料讀取方法,可使用計數的方式來延遲對感測電路讀取的資料進行輸出。
本發明的記憶體裝置包括記憶體陣列、感測電路、延遲電路以及控制器。記憶體陣列包括多個區塊。感測電路耦接記憶體陣列。感測電路依據感測信號對記憶體陣列的選中區塊進行資料的讀取,並依據鎖存信號輸出對應的輸出資料。延遲電路耦接感測電路,並輸出鎖存信號。控制器耦接感測電路以及延遲電路。在將感測信號致能後,控制器控制延遲電路進行計數,藉此延遲鎖存信號的輸出。
在本發明的一實施例中,上述的延遲電路包括儲存器以及可程式化延遲器。儲存器儲存有對應於各區塊的延遲時間。可程式化延遲器耦接儲存器,並依據來自儲存器的區塊資訊而採用對應的延遲時間進行計數,藉此延遲鎖存信號的輸出。
本發明的記憶體裝置的讀取方法包括:依據感測信號對記憶體陣列的選中區塊進行資料的讀取;在將感測信號致能後進行計數,藉此延遲鎖存信號的輸出;以及依據鎖存信號輸出對應的輸出資料。
基於上述,本發明的記憶體裝置可使用計數的方式來延遲對感測電路讀取的資料進行輸出。即使在測試時發現到延遲範圍未涵蓋到所有區塊至感測電路的延遲時間,只需對計數的方式進行設定就能調整延遲範圍。藉此,可簡化調整過程以及降低成本。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
以下請參照圖1,圖1是依照本發明一實施例的記憶體裝置的電路示意圖。記憶體裝置100包括記憶體陣列110、感測電路120、延遲電路130以及控制器140。如圖1所示,記憶體陣列110在行方向上包括N+1個區塊BLK0~BLKN,其中N為整數。區塊BLK0~BLKN用以儲存資料。記憶體陣列110例如是由動態隨機存取記憶體等揮發性記憶體元件所構成,或者是由快閃記憶體、相變化記憶體、電阻式記憶體等非揮發性記憶體元件所構成,本發明實施例並不以此為限。
感測電路120耦接記憶體陣列110。感測電路120可依據感測信號SAE對記憶體陣列110的選中區塊進行資料的讀取,並依據鎖存信號LE輸出對應的輸出資料DOUT。
舉例來說,圖2是依照本發明一實施例的感測電路的電路示意圖。感測電路120包括感測放大器210以及鎖存器220。感測電路120接收感測信號SAE。當感測信號SAE致能時,感測電路120可讀取記憶體陣列110的選中區塊中的儲存資料DATA,並將儲存資料DATA傳送至鎖存器220。
鎖存器220耦接感測放大器210。由於記憶體陣列110內每個區塊BLK0~BLKN至感測放大器210之間具有傳遞上的延遲,必需當接收到鎖存信號LE時,鎖存器220才可鎖存由感測放大器210所讀取的儲存資料DATA,以將正確地儲存資料DATA作為輸出資料DOUT而輸出。感測放大器210以及鎖存器220的硬體結構可透過本領域人員熟知的電路元件來實現,本發明實施例並不加以限制。
回到圖1,延遲電路130耦接感測電路120。延遲電路130可輸出鎖存信號LE。控制器140耦接感測電路120以及延遲電路130。在本發明實施例中,當使用者要對記憶體陣列110中所儲存的資料進行讀取時,控制器140可致能感測信號SAE,並且在將感測信號SAE致能後,控制器140可控制延遲電路130進行計數,藉此延遲鎖存信號LE的輸出,以使接收鎖存信號LE的感測電路120正確地輸出資料。
控制器130可以是利用多個邏輯閘所組成的邏輯電路,或者是中央處理單元(central processing unit,CPU)、可程式化之一般用途或特殊用途的微處理器(microprocessor)、數位訊號處理器(digital signal processor,DSP)、可程式化控制器、特殊應用積體電路(application specific integrated circuits,ASIC)、可程式化邏輯裝置(programmable logic device,PLD)、其他類似裝置或這些裝置的組合,本發明實施例並不以此為限。
以下對本案實施利的延遲電路的結構進行舉例說明。請參照圖3,圖3是依照本發明一實施例的延遲電路的電路示意圖。延遲電路130包括儲存器310以及可程式化延遲器320。儲存器310例如是由熔絲記憶體(fuse memory)等單次可編程(one-time programmable,OTP)記憶體所構成,可儲存對應於各個區塊BLK0~BLKN的延遲時間。其中,熔絲記憶體等單次可編程可例如是記憶體裝置100與其他周邊電路集成而形成的電路系統中既有的元件,本發明實施例並不以此為限。
在本案實施例中,使用者可通過電阻電容提取(RC extraction)而預先得知與預估記憶體裝置100內位元線的延遲時間範圍,並且可利用所模擬出來的電阻電容延遲模型(RC delay model)來預估記憶體陣列110內每個區塊BLK0~BLKN至感測放大器210內的位元線的延遲時間。基此,使用者可在對電路的設計進行驗證時就將對應於各個區塊BLK0~BLKN的延遲時間預先儲存於儲存器310中。
在一實施例中,在儲存器310中所儲存的延遲時間可例如為最小延遲時間到最大延遲時間的差値,以減少儲存所需的位元數。舉例來說,若區塊BLK0的延遲時間為3奈秒,區塊BLKN的延遲時間為32奈秒,則在儲存器310中對應於區塊BLK0所儲存的值為0,對應於區塊BLKN所儲存的值為29。
可程式化延遲器320耦接儲存器310。當使用者要讀取記憶體陣列110所儲存的資料時,控制器140經由控制信號SL來控制儲存器310提供對應於選中區塊(相當於儲存了所要讀取的資料的區塊)的延遲時間。舉例來說,控制器140中的位址解碼器可將資料的位址進行解碼,並經由控制信號SL來選擇儲存器310中對應的延遲時間,以將選中區塊的區塊資訊BI傳送至可程式化延遲器320中。可程式化延遲器320可依據來自儲存器310的區塊資訊BI而採用選中區塊所對應的延遲時間進行計數,藉此延遲鎖存信號LE的輸出。
舉例來說,可程式化延遲器320包括內部時脈產生器322以及計數器324。內部時脈產生器322可產生內部時脈ICLK。計數器324耦接內部時脈產生器322。計數器324依據內部時脈ICLK及區塊資訊BI進行計數,以在計數到達對應的延遲時間時輸出鎖存信號LE。
此外,本案實施例的記憶體裝置100例如具有測試模式。若使用者想要對延遲時間的範圍進行調整(例如從2奈秒至5奈秒的範圍擴大至1奈秒至7奈秒的範圍),則可使記憶體裝置100進入測試模式來直接對計數器324進行設定,使鎖存信號LE的延遲時間的範圍符合需求。與使用延遲鍊的方式相比,本案實施例的記憶體裝置100在延遲時間的調整上具備較大的彈性。
圖4是依照本發明一實施例的記憶體裝置的讀取操作的波形示意圖。請一併參照圖1~圖4,對本案記憶體裝置100的讀取操作進行說明。如圖4所示,當要進行讀取操作時(即時間點T1),控制器140會致能感測信號SAE,使感測信號SAE由低邏輯準位變為高邏輯準位。同時,控制器140會經由控制信號SL來控制儲存器310提供對應於選中區塊的延遲時間,以將選中區塊的區塊資訊BI傳送至可程式化延遲器320中的計數器324。
接著,計數器324會開始計數。如圖4所示,當選中區塊為區塊BLK0時,由於區塊BLK0與感測放大器210的距離較短,區塊BLK0的位元線信號BL0會較早達到有效值(即時間點T2)。此時,計數器324所得到的區塊資訊BI中的延遲時間也會較短。因此,當計數到達對應的延遲時間時(即時間點T3),計數器324就會輸出鎖存信號LE0(相當於一個方波)。
相對於此,如圖4所示,當選中區塊為區塊BLKN時,由於區塊BLKN與感測放大器210的距離較長,區塊BLKN的位元線信號BLN會較晚達到有效值(即時間點T4)。此時,計數器324所得到的區塊資訊BI中的延遲時間也會較長。因此,當計數到達對應的延遲時間時(即時間點T5),計數器324才會輸出鎖存信號LEN(相當於一個方波)。
需說明的是,無論所要讀取的資料位於哪一個區塊,在圖4中感測信號SAE的致能時間點(即時間點T1)是固定的。因此,本案的記憶體裝置100不需要切換感測信號SAE的致能時間點,可避免不必要的信號延遲。
圖5是依照本發明一實施例的記憶體裝置的讀取方法的步驟流程圖。請參照圖5,在本實施例中記憶體裝置的讀取方法包括下列步驟。依據感測信號對記憶體陣列的選中區塊進行資料的讀取(步驟S510)。接著,在將感測信號致能後進行計數,藉此延遲鎖存信號的輸出(步驟S520)。最後,依據鎖存信號輸出對應的輸出資料(步驟S530)。其中,上述步驟S510、S520及S530的細節可參照圖1至圖4的實施例,在此則不再贅述。
綜上所述,為了讓位元線信號在感測電路輸出資料之前能夠達到有效值,本發明的記憶體裝置可控制計數器依據記憶體陣列中的每個區塊與感測電路的距離進行對應的計數,以延遲感測電路的輸出。即使在測試時發現到延遲範圍未涵蓋到所有區塊至感測電路的延遲時間,只需對計數器進行設定就能調整延遲範圍。藉此,可簡化調整過程以及降低成本。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:記憶體裝置
110:記憶體陣列
120:感測電路
130:延遲電路
140:控制器
210:感測放大器
220:鎖存器
310:儲存器
320:可程式化延遲器
322:內部時脈產生器
324:計數器
BI:區塊資訊
BL0、BLN:位元線信號
BLK0、BLK1、BLKN:區塊
DATA:儲存資料
DOUT:輸出資料
ICLK:內部時脈
LE、LE0、LEN:鎖存信號
SAE:感測信號
S510~S530:步驟
圖1是依照本發明一實施例的記憶體裝置的電路示意圖。
圖2是依照本發明一實施例的感測電路的電路示意圖。
圖3是依照本發明一實施例的延遲電路的電路示意圖。
圖4是依照本發明一實施例的記憶體裝置的讀取操作的波形示意圖。
圖5是依照本發明一實施例的記憶體裝置的讀取方法的步驟流程圖。
100:記憶體裝置
110:記憶體陣列
120:感測電路
130:延遲電路
140:控制器
BLK0、BLK1、BLKN:區塊
DOUT:輸出資料
LE:鎖存信號
SAE:感測信號
Claims (9)
- 一種記憶體裝置,包括:一記憶體陣列,包括多個區塊;一感測電路,耦接該記憶體陣列,依據一感測信號對該記憶體陣列的選中區塊進行資料的讀取,並依據一鎖存信號輸出對應的一輸出資料;一延遲電路,耦接該感測電路,輸出該鎖存信號;以及一控制器,耦接該感測電路以及該延遲電路,在將該感測信號致能後,控制該延遲電路進行計數,藉此延遲該鎖存信號的輸出,其中該延遲電路包括:儲存器,儲存有對應於各所述區塊的一延遲時間;以及可程式化延遲器,耦接該儲存器,依據來自該儲存器的一區塊資訊而採用對應的該延遲時間進行計數,藉此延遲該鎖存信號的輸出。
- 如申請專利範圍第1項所述的記憶體裝置,其中該可程式化延遲器包括:一內部時脈產生器,產生一內部時脈;以及一計數器,耦接該內部時脈產生器,依據該內部時脈及該區塊資訊進行計數,以在計數到達對應的該延遲時間時輸出該鎖存信號。
- 如申請專利範圍第1項所述的記憶體裝置,其中該感測電路包括:感測放大器,當該感測信號致能時,讀取該記憶體陣列的選中區塊中的一儲存資料;以及鎖存器,耦接該感測放大器,當接收到該鎖存信號時,鎖存該儲存資料,以輸出該輸出資料。
- 如申請專利範圍第3項所述的記憶體裝置,其中該儲存器所儲存的該區塊資訊包括利用所模擬出來的電阻電容延遲模型來預估該記憶體陣列內每個區塊至該感測放大器內的位元線的該延遲時間。
- 一種記憶體裝置的讀取方法,該記憶體裝置包括具有多個區塊的一記憶體陣列,該記憶體裝置的讀取方法包括:依據一感測信號對該記憶體陣列的選中區塊進行資料的讀取;在將該感測信號致能後進行計數,藉此延遲一鎖存信號的輸出;以及依據該鎖存信號輸出對應的一輸出資料,其中在該記憶體裝置的一儲存器中儲存有對應於各所述區塊的一延遲時間,且將該感測信號致能後進行計數,藉此延遲該鎖存信號的輸出的步驟包括:依據來自該儲存器的一區塊資訊而採用對應的該延遲時間進行計數,藉此延遲該鎖存信號的輸出。
- 如申請專利範圍第5項所述的記憶體裝置的讀取方法,其中依據來自該儲存器的該區塊資訊而採用對應的該延遲時間進行計數,藉此延遲該鎖存信號的輸出的步驟包括:依據一內部時脈及該區塊資訊進行計數,以在計數到達對應的該延遲時間時輸出該鎖存信號。
- 如申請專利範圍第5項所述的記憶體裝置的讀取方法,其中依據該感測信號對該記憶體陣列的選中區塊進行資料的讀取的步驟包括:當該感測信號致能時,讀取該記憶體陣列的選中區塊中的一儲存資料。
- 如申請專利範圍第7項所述的記憶體裝置的讀取方法,其中依據該鎖存信號輸出對應的該儲存資料的步驟包括:當接收到該鎖存信號時,鎖存該儲存資料,以輸出該輸出資料。
- 如申請專利範圍第5項所述的記憶體裝置的讀取方法,其中該儲存器所儲存的該區塊資訊包括利用所模擬出來的電阻電容延遲模型來預估該記憶體陣列內每個區塊至用於讀取該記憶體陣列的一感測放大器內的位元線的該延遲時間。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108133423A TWI695376B (zh) | 2019-09-17 | 2019-09-17 | 記憶體裝置及其資料讀取方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108133423A TWI695376B (zh) | 2019-09-17 | 2019-09-17 | 記憶體裝置及其資料讀取方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI695376B true TWI695376B (zh) | 2020-06-01 |
TW202113839A TW202113839A (zh) | 2021-04-01 |
Family
ID=72176114
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108133423A TWI695376B (zh) | 2019-09-17 | 2019-09-17 | 記憶體裝置及其資料讀取方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI695376B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI762281B (zh) * | 2021-04-26 | 2022-04-21 | 華邦電子股份有限公司 | 記憶體控制邏輯及記憶體位址重新導向方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6373753B1 (en) * | 1999-02-13 | 2002-04-16 | Robert J. Proebsting | Memory array having selected word lines driven to an internally-generated boosted voltage that is substantially independent of VDD |
US6462998B1 (en) * | 1999-02-13 | 2002-10-08 | Integrated Device Technology, Inc. | Programmable and electrically configurable latch timing circuit |
TW200901194A (en) * | 2007-02-16 | 2009-01-01 | Mosaid Technologies Inc | Clock mode determination in a memory system |
TW201515007A (zh) * | 2013-08-15 | 2015-04-16 | Advanced Risc Mach Ltd | 記憶體裝置以及在此記憶體裝置中執行存取操作的方法 |
-
2019
- 2019-09-17 TW TW108133423A patent/TWI695376B/zh active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6373753B1 (en) * | 1999-02-13 | 2002-04-16 | Robert J. Proebsting | Memory array having selected word lines driven to an internally-generated boosted voltage that is substantially independent of VDD |
US6462998B1 (en) * | 1999-02-13 | 2002-10-08 | Integrated Device Technology, Inc. | Programmable and electrically configurable latch timing circuit |
TW200901194A (en) * | 2007-02-16 | 2009-01-01 | Mosaid Technologies Inc | Clock mode determination in a memory system |
TW201515007A (zh) * | 2013-08-15 | 2015-04-16 | Advanced Risc Mach Ltd | 記憶體裝置以及在此記憶體裝置中執行存取操作的方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI762281B (zh) * | 2021-04-26 | 2022-04-21 | 華邦電子股份有限公司 | 記憶體控制邏輯及記憶體位址重新導向方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202113839A (zh) | 2021-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9368234B2 (en) | Nonvolatile memory device and method of operating the same | |
US8432734B2 (en) | Nonvolatile memory device and system and related method of operation | |
JP5156932B2 (ja) | 集積回路における信号タイミングの再構成 | |
KR102452241B1 (ko) | 수정된 명령과 관련 방법 및 시스템을 갖는 반도체 디바이스 | |
TWI431632B (zh) | 用於感測放大器之可數位控制延遲 | |
US9754683B2 (en) | Method and system to obtain state confidence data using multistrobe read of a non-volatile memory | |
US7808849B2 (en) | Read leveling of memory units designed to receive access requests in a sequential chained topology | |
US7379383B2 (en) | Methods of DDR receiver read re-synchronization | |
US8639865B2 (en) | Method and apparatus for calibrating a memory interface with a number of data patterns | |
JP2014044791A (ja) | 不揮発性メモリのための適応的エラー訂正 | |
KR20180106494A (ko) | 반도체장치 | |
US9293177B2 (en) | Semiconductor memory device, memory system including the same and operating method thereof | |
WO2019032151A1 (en) | SHARED ADDRESS COUNTERS FOR MULTIPLE OPERATING MODES IN A MEMORY DEVICE | |
US9666247B2 (en) | Semiconductor memory apparatus | |
TWI695376B (zh) | 記憶體裝置及其資料讀取方法 | |
CN112634952B (zh) | 存储器装置及其数据读取方法 | |
US8837198B2 (en) | Multi-bit resistance measurement | |
JP6937288B2 (ja) | 不揮発性メモリ装置およびチャレンジ・レスポンス方法 | |
US10910024B1 (en) | Memory device and data reading method thereof | |
US9105346B2 (en) | Semiconductor device and method for operating the same | |
US10847240B2 (en) | Memory device with test circuit which generates asychronous signal based on delay and controls peripheral circuit based on asynchronous signal, operating method of memory device, and operating method of test system including memory device | |
US8635487B2 (en) | Memory interface having extended strobe burst for write timing calibration | |
US20240311014A1 (en) | Managing Read Timing in Semiconductor Devices | |
US9990968B2 (en) | Control circuit and memory device having the same | |
Ma | Topologically Defined Flash Memory |